]> Git Repo - qemu.git/blob - target/arm/machine.c
Merge remote-tracking branch 'remotes/stsquad/tags/pull-travis-speedup-090218-1'...
[qemu.git] / target / arm / machine.c
1 #include "qemu/osdep.h"
2 #include "qemu-common.h"
3 #include "cpu.h"
4 #include "hw/hw.h"
5 #include "hw/boards.h"
6 #include "qemu/error-report.h"
7 #include "sysemu/kvm.h"
8 #include "kvm_arm.h"
9 #include "internals.h"
10 #include "migration/cpu.h"
11
12 static bool vfp_needed(void *opaque)
13 {
14     ARMCPU *cpu = opaque;
15     CPUARMState *env = &cpu->env;
16
17     return arm_feature(env, ARM_FEATURE_VFP);
18 }
19
20 static int get_fpscr(QEMUFile *f, void *opaque, size_t size,
21                      VMStateField *field)
22 {
23     ARMCPU *cpu = opaque;
24     CPUARMState *env = &cpu->env;
25     uint32_t val = qemu_get_be32(f);
26
27     vfp_set_fpscr(env, val);
28     return 0;
29 }
30
31 static int put_fpscr(QEMUFile *f, void *opaque, size_t size,
32                      VMStateField *field, QJSON *vmdesc)
33 {
34     ARMCPU *cpu = opaque;
35     CPUARMState *env = &cpu->env;
36
37     qemu_put_be32(f, vfp_get_fpscr(env));
38     return 0;
39 }
40
41 static const VMStateInfo vmstate_fpscr = {
42     .name = "fpscr",
43     .get = get_fpscr,
44     .put = put_fpscr,
45 };
46
47 static const VMStateDescription vmstate_vfp = {
48     .name = "cpu/vfp",
49     .version_id = 3,
50     .minimum_version_id = 3,
51     .needed = vfp_needed,
52     .fields = (VMStateField[]) {
53         /* For compatibility, store Qn out of Zn here.  */
54         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[0].d, ARMCPU, 0, 2),
55         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[1].d, ARMCPU, 0, 2),
56         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[2].d, ARMCPU, 0, 2),
57         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[3].d, ARMCPU, 0, 2),
58         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[4].d, ARMCPU, 0, 2),
59         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[5].d, ARMCPU, 0, 2),
60         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[6].d, ARMCPU, 0, 2),
61         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[7].d, ARMCPU, 0, 2),
62         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[8].d, ARMCPU, 0, 2),
63         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[9].d, ARMCPU, 0, 2),
64         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[10].d, ARMCPU, 0, 2),
65         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[11].d, ARMCPU, 0, 2),
66         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[12].d, ARMCPU, 0, 2),
67         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[13].d, ARMCPU, 0, 2),
68         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[14].d, ARMCPU, 0, 2),
69         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[15].d, ARMCPU, 0, 2),
70         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[16].d, ARMCPU, 0, 2),
71         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[17].d, ARMCPU, 0, 2),
72         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[18].d, ARMCPU, 0, 2),
73         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[19].d, ARMCPU, 0, 2),
74         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[20].d, ARMCPU, 0, 2),
75         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[21].d, ARMCPU, 0, 2),
76         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[22].d, ARMCPU, 0, 2),
77         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[23].d, ARMCPU, 0, 2),
78         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[24].d, ARMCPU, 0, 2),
79         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[25].d, ARMCPU, 0, 2),
80         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[26].d, ARMCPU, 0, 2),
81         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[27].d, ARMCPU, 0, 2),
82         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[28].d, ARMCPU, 0, 2),
83         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[29].d, ARMCPU, 0, 2),
84         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[30].d, ARMCPU, 0, 2),
85         VMSTATE_UINT64_SUB_ARRAY(env.vfp.zregs[31].d, ARMCPU, 0, 2),
86
87         /* The xregs array is a little awkward because element 1 (FPSCR)
88          * requires a specific accessor, so we have to split it up in
89          * the vmstate:
90          */
91         VMSTATE_UINT32(env.vfp.xregs[0], ARMCPU),
92         VMSTATE_UINT32_SUB_ARRAY(env.vfp.xregs, ARMCPU, 2, 14),
93         {
94             .name = "fpscr",
95             .version_id = 0,
96             .size = sizeof(uint32_t),
97             .info = &vmstate_fpscr,
98             .flags = VMS_SINGLE,
99             .offset = 0,
100         },
101         VMSTATE_END_OF_LIST()
102     }
103 };
104
105 static bool iwmmxt_needed(void *opaque)
106 {
107     ARMCPU *cpu = opaque;
108     CPUARMState *env = &cpu->env;
109
110     return arm_feature(env, ARM_FEATURE_IWMMXT);
111 }
112
113 static const VMStateDescription vmstate_iwmmxt = {
114     .name = "cpu/iwmmxt",
115     .version_id = 1,
116     .minimum_version_id = 1,
117     .needed = iwmmxt_needed,
118     .fields = (VMStateField[]) {
119         VMSTATE_UINT64_ARRAY(env.iwmmxt.regs, ARMCPU, 16),
120         VMSTATE_UINT32_ARRAY(env.iwmmxt.cregs, ARMCPU, 16),
121         VMSTATE_END_OF_LIST()
122     }
123 };
124
125 #ifdef TARGET_AARCH64
126 /* The expression ARM_MAX_VQ - 2 is 0 for pure AArch32 build,
127  * and ARMPredicateReg is actively empty.  This triggers errors
128  * in the expansion of the VMSTATE macros.
129  */
130
131 static bool sve_needed(void *opaque)
132 {
133     ARMCPU *cpu = opaque;
134     CPUARMState *env = &cpu->env;
135
136     return arm_feature(env, ARM_FEATURE_SVE);
137 }
138
139 /* The first two words of each Zreg is stored in VFP state.  */
140 static const VMStateDescription vmstate_zreg_hi_reg = {
141     .name = "cpu/sve/zreg_hi",
142     .version_id = 1,
143     .minimum_version_id = 1,
144     .fields = (VMStateField[]) {
145         VMSTATE_UINT64_SUB_ARRAY(d, ARMVectorReg, 2, ARM_MAX_VQ - 2),
146         VMSTATE_END_OF_LIST()
147     }
148 };
149
150 static const VMStateDescription vmstate_preg_reg = {
151     .name = "cpu/sve/preg",
152     .version_id = 1,
153     .minimum_version_id = 1,
154     .fields = (VMStateField[]) {
155         VMSTATE_UINT64_ARRAY(p, ARMPredicateReg, 2 * ARM_MAX_VQ / 8),
156         VMSTATE_END_OF_LIST()
157     }
158 };
159
160 static const VMStateDescription vmstate_sve = {
161     .name = "cpu/sve",
162     .version_id = 1,
163     .minimum_version_id = 1,
164     .needed = sve_needed,
165     .fields = (VMStateField[]) {
166         VMSTATE_STRUCT_ARRAY(env.vfp.zregs, ARMCPU, 32, 0,
167                              vmstate_zreg_hi_reg, ARMVectorReg),
168         VMSTATE_STRUCT_ARRAY(env.vfp.pregs, ARMCPU, 17, 0,
169                              vmstate_preg_reg, ARMPredicateReg),
170         VMSTATE_END_OF_LIST()
171     }
172 };
173 #endif /* AARCH64 */
174
175 static bool m_needed(void *opaque)
176 {
177     ARMCPU *cpu = opaque;
178     CPUARMState *env = &cpu->env;
179
180     return arm_feature(env, ARM_FEATURE_M);
181 }
182
183 static const VMStateDescription vmstate_m_faultmask_primask = {
184     .name = "cpu/m/faultmask-primask",
185     .version_id = 1,
186     .minimum_version_id = 1,
187     .fields = (VMStateField[]) {
188         VMSTATE_UINT32(env.v7m.faultmask[M_REG_NS], ARMCPU),
189         VMSTATE_UINT32(env.v7m.primask[M_REG_NS], ARMCPU),
190         VMSTATE_END_OF_LIST()
191     }
192 };
193
194 static const VMStateDescription vmstate_m = {
195     .name = "cpu/m",
196     .version_id = 4,
197     .minimum_version_id = 4,
198     .needed = m_needed,
199     .fields = (VMStateField[]) {
200         VMSTATE_UINT32(env.v7m.vecbase[M_REG_NS], ARMCPU),
201         VMSTATE_UINT32(env.v7m.basepri[M_REG_NS], ARMCPU),
202         VMSTATE_UINT32(env.v7m.control[M_REG_NS], ARMCPU),
203         VMSTATE_UINT32(env.v7m.ccr[M_REG_NS], ARMCPU),
204         VMSTATE_UINT32(env.v7m.cfsr[M_REG_NS], ARMCPU),
205         VMSTATE_UINT32(env.v7m.hfsr, ARMCPU),
206         VMSTATE_UINT32(env.v7m.dfsr, ARMCPU),
207         VMSTATE_UINT32(env.v7m.mmfar[M_REG_NS], ARMCPU),
208         VMSTATE_UINT32(env.v7m.bfar, ARMCPU),
209         VMSTATE_UINT32(env.v7m.mpu_ctrl[M_REG_NS], ARMCPU),
210         VMSTATE_INT32(env.v7m.exception, ARMCPU),
211         VMSTATE_END_OF_LIST()
212     },
213     .subsections = (const VMStateDescription*[]) {
214         &vmstate_m_faultmask_primask,
215         NULL
216     }
217 };
218
219 static bool thumb2ee_needed(void *opaque)
220 {
221     ARMCPU *cpu = opaque;
222     CPUARMState *env = &cpu->env;
223
224     return arm_feature(env, ARM_FEATURE_THUMB2EE);
225 }
226
227 static const VMStateDescription vmstate_thumb2ee = {
228     .name = "cpu/thumb2ee",
229     .version_id = 1,
230     .minimum_version_id = 1,
231     .needed = thumb2ee_needed,
232     .fields = (VMStateField[]) {
233         VMSTATE_UINT32(env.teecr, ARMCPU),
234         VMSTATE_UINT32(env.teehbr, ARMCPU),
235         VMSTATE_END_OF_LIST()
236     }
237 };
238
239 static bool pmsav7_needed(void *opaque)
240 {
241     ARMCPU *cpu = opaque;
242     CPUARMState *env = &cpu->env;
243
244     return arm_feature(env, ARM_FEATURE_PMSA) &&
245            arm_feature(env, ARM_FEATURE_V7) &&
246            !arm_feature(env, ARM_FEATURE_V8);
247 }
248
249 static bool pmsav7_rgnr_vmstate_validate(void *opaque, int version_id)
250 {
251     ARMCPU *cpu = opaque;
252
253     return cpu->env.pmsav7.rnr[M_REG_NS] < cpu->pmsav7_dregion;
254 }
255
256 static const VMStateDescription vmstate_pmsav7 = {
257     .name = "cpu/pmsav7",
258     .version_id = 1,
259     .minimum_version_id = 1,
260     .needed = pmsav7_needed,
261     .fields = (VMStateField[]) {
262         VMSTATE_VARRAY_UINT32(env.pmsav7.drbar, ARMCPU, pmsav7_dregion, 0,
263                               vmstate_info_uint32, uint32_t),
264         VMSTATE_VARRAY_UINT32(env.pmsav7.drsr, ARMCPU, pmsav7_dregion, 0,
265                               vmstate_info_uint32, uint32_t),
266         VMSTATE_VARRAY_UINT32(env.pmsav7.dracr, ARMCPU, pmsav7_dregion, 0,
267                               vmstate_info_uint32, uint32_t),
268         VMSTATE_VALIDATE("rgnr is valid", pmsav7_rgnr_vmstate_validate),
269         VMSTATE_END_OF_LIST()
270     }
271 };
272
273 static bool pmsav7_rnr_needed(void *opaque)
274 {
275     ARMCPU *cpu = opaque;
276     CPUARMState *env = &cpu->env;
277
278     /* For R profile cores pmsav7.rnr is migrated via the cpreg
279      * "RGNR" definition in helper.h. For M profile we have to
280      * migrate it separately.
281      */
282     return arm_feature(env, ARM_FEATURE_M);
283 }
284
285 static const VMStateDescription vmstate_pmsav7_rnr = {
286     .name = "cpu/pmsav7-rnr",
287     .version_id = 1,
288     .minimum_version_id = 1,
289     .needed = pmsav7_rnr_needed,
290     .fields = (VMStateField[]) {
291         VMSTATE_UINT32(env.pmsav7.rnr[M_REG_NS], ARMCPU),
292         VMSTATE_END_OF_LIST()
293     }
294 };
295
296 static bool pmsav8_needed(void *opaque)
297 {
298     ARMCPU *cpu = opaque;
299     CPUARMState *env = &cpu->env;
300
301     return arm_feature(env, ARM_FEATURE_PMSA) &&
302         arm_feature(env, ARM_FEATURE_V8);
303 }
304
305 static const VMStateDescription vmstate_pmsav8 = {
306     .name = "cpu/pmsav8",
307     .version_id = 1,
308     .minimum_version_id = 1,
309     .needed = pmsav8_needed,
310     .fields = (VMStateField[]) {
311         VMSTATE_VARRAY_UINT32(env.pmsav8.rbar[M_REG_NS], ARMCPU, pmsav7_dregion,
312                               0, vmstate_info_uint32, uint32_t),
313         VMSTATE_VARRAY_UINT32(env.pmsav8.rlar[M_REG_NS], ARMCPU, pmsav7_dregion,
314                               0, vmstate_info_uint32, uint32_t),
315         VMSTATE_UINT32(env.pmsav8.mair0[M_REG_NS], ARMCPU),
316         VMSTATE_UINT32(env.pmsav8.mair1[M_REG_NS], ARMCPU),
317         VMSTATE_END_OF_LIST()
318     }
319 };
320
321 static bool s_rnr_vmstate_validate(void *opaque, int version_id)
322 {
323     ARMCPU *cpu = opaque;
324
325     return cpu->env.pmsav7.rnr[M_REG_S] < cpu->pmsav7_dregion;
326 }
327
328 static bool sau_rnr_vmstate_validate(void *opaque, int version_id)
329 {
330     ARMCPU *cpu = opaque;
331
332     return cpu->env.sau.rnr < cpu->sau_sregion;
333 }
334
335 static bool m_security_needed(void *opaque)
336 {
337     ARMCPU *cpu = opaque;
338     CPUARMState *env = &cpu->env;
339
340     return arm_feature(env, ARM_FEATURE_M_SECURITY);
341 }
342
343 static const VMStateDescription vmstate_m_security = {
344     .name = "cpu/m-security",
345     .version_id = 1,
346     .minimum_version_id = 1,
347     .needed = m_security_needed,
348     .fields = (VMStateField[]) {
349         VMSTATE_UINT32(env.v7m.secure, ARMCPU),
350         VMSTATE_UINT32(env.v7m.other_ss_msp, ARMCPU),
351         VMSTATE_UINT32(env.v7m.other_ss_psp, ARMCPU),
352         VMSTATE_UINT32(env.v7m.basepri[M_REG_S], ARMCPU),
353         VMSTATE_UINT32(env.v7m.primask[M_REG_S], ARMCPU),
354         VMSTATE_UINT32(env.v7m.faultmask[M_REG_S], ARMCPU),
355         VMSTATE_UINT32(env.v7m.control[M_REG_S], ARMCPU),
356         VMSTATE_UINT32(env.v7m.vecbase[M_REG_S], ARMCPU),
357         VMSTATE_UINT32(env.pmsav8.mair0[M_REG_S], ARMCPU),
358         VMSTATE_UINT32(env.pmsav8.mair1[M_REG_S], ARMCPU),
359         VMSTATE_VARRAY_UINT32(env.pmsav8.rbar[M_REG_S], ARMCPU, pmsav7_dregion,
360                               0, vmstate_info_uint32, uint32_t),
361         VMSTATE_VARRAY_UINT32(env.pmsav8.rlar[M_REG_S], ARMCPU, pmsav7_dregion,
362                               0, vmstate_info_uint32, uint32_t),
363         VMSTATE_UINT32(env.pmsav7.rnr[M_REG_S], ARMCPU),
364         VMSTATE_VALIDATE("secure MPU_RNR is valid", s_rnr_vmstate_validate),
365         VMSTATE_UINT32(env.v7m.mpu_ctrl[M_REG_S], ARMCPU),
366         VMSTATE_UINT32(env.v7m.ccr[M_REG_S], ARMCPU),
367         VMSTATE_UINT32(env.v7m.mmfar[M_REG_S], ARMCPU),
368         VMSTATE_UINT32(env.v7m.cfsr[M_REG_S], ARMCPU),
369         VMSTATE_UINT32(env.v7m.sfsr, ARMCPU),
370         VMSTATE_UINT32(env.v7m.sfar, ARMCPU),
371         VMSTATE_VARRAY_UINT32(env.sau.rbar, ARMCPU, sau_sregion, 0,
372                               vmstate_info_uint32, uint32_t),
373         VMSTATE_VARRAY_UINT32(env.sau.rlar, ARMCPU, sau_sregion, 0,
374                               vmstate_info_uint32, uint32_t),
375         VMSTATE_UINT32(env.sau.rnr, ARMCPU),
376         VMSTATE_VALIDATE("SAU_RNR is valid", sau_rnr_vmstate_validate),
377         VMSTATE_UINT32(env.sau.ctrl, ARMCPU),
378         VMSTATE_END_OF_LIST()
379     }
380 };
381
382 static int get_cpsr(QEMUFile *f, void *opaque, size_t size,
383                     VMStateField *field)
384 {
385     ARMCPU *cpu = opaque;
386     CPUARMState *env = &cpu->env;
387     uint32_t val = qemu_get_be32(f);
388
389     if (arm_feature(env, ARM_FEATURE_M)) {
390         if (val & XPSR_EXCP) {
391             /* This is a CPSR format value from an older QEMU. (We can tell
392              * because values transferred in XPSR format always have zero
393              * for the EXCP field, and CPSR format will always have bit 4
394              * set in CPSR_M.) Rearrange it into XPSR format. The significant
395              * differences are that the T bit is not in the same place, the
396              * primask/faultmask info may be in the CPSR I and F bits, and
397              * we do not want the mode bits.
398              * We know that this cleanup happened before v8M, so there
399              * is no complication with banked primask/faultmask.
400              */
401             uint32_t newval = val;
402
403             assert(!arm_feature(env, ARM_FEATURE_M_SECURITY));
404
405             newval &= (CPSR_NZCV | CPSR_Q | CPSR_IT | CPSR_GE);
406             if (val & CPSR_T) {
407                 newval |= XPSR_T;
408             }
409             /* If the I or F bits are set then this is a migration from
410              * an old QEMU which still stored the M profile FAULTMASK
411              * and PRIMASK in env->daif. For a new QEMU, the data is
412              * transferred using the vmstate_m_faultmask_primask subsection.
413              */
414             if (val & CPSR_F) {
415                 env->v7m.faultmask[M_REG_NS] = 1;
416             }
417             if (val & CPSR_I) {
418                 env->v7m.primask[M_REG_NS] = 1;
419             }
420             val = newval;
421         }
422         /* Ignore the low bits, they are handled by vmstate_m. */
423         xpsr_write(env, val, ~XPSR_EXCP);
424         return 0;
425     }
426
427     env->aarch64 = ((val & PSTATE_nRW) == 0);
428
429     if (is_a64(env)) {
430         pstate_write(env, val);
431         return 0;
432     }
433
434     cpsr_write(env, val, 0xffffffff, CPSRWriteRaw);
435     return 0;
436 }
437
438 static int put_cpsr(QEMUFile *f, void *opaque, size_t size,
439                     VMStateField *field, QJSON *vmdesc)
440 {
441     ARMCPU *cpu = opaque;
442     CPUARMState *env = &cpu->env;
443     uint32_t val;
444
445     if (arm_feature(env, ARM_FEATURE_M)) {
446         /* The low 9 bits are v7m.exception, which is handled by vmstate_m. */
447         val = xpsr_read(env) & ~XPSR_EXCP;
448     } else if (is_a64(env)) {
449         val = pstate_read(env);
450     } else {
451         val = cpsr_read(env);
452     }
453
454     qemu_put_be32(f, val);
455     return 0;
456 }
457
458 static const VMStateInfo vmstate_cpsr = {
459     .name = "cpsr",
460     .get = get_cpsr,
461     .put = put_cpsr,
462 };
463
464 static int get_power(QEMUFile *f, void *opaque, size_t size,
465                     VMStateField *field)
466 {
467     ARMCPU *cpu = opaque;
468     bool powered_off = qemu_get_byte(f);
469     cpu->power_state = powered_off ? PSCI_OFF : PSCI_ON;
470     return 0;
471 }
472
473 static int put_power(QEMUFile *f, void *opaque, size_t size,
474                     VMStateField *field, QJSON *vmdesc)
475 {
476     ARMCPU *cpu = opaque;
477
478     /* Migration should never happen while we transition power states */
479
480     if (cpu->power_state == PSCI_ON ||
481         cpu->power_state == PSCI_OFF) {
482         bool powered_off = (cpu->power_state == PSCI_OFF) ? true : false;
483         qemu_put_byte(f, powered_off);
484         return 0;
485     } else {
486         return 1;
487     }
488 }
489
490 static const VMStateInfo vmstate_powered_off = {
491     .name = "powered_off",
492     .get = get_power,
493     .put = put_power,
494 };
495
496 static int cpu_pre_save(void *opaque)
497 {
498     ARMCPU *cpu = opaque;
499
500     if (kvm_enabled()) {
501         if (!write_kvmstate_to_list(cpu)) {
502             /* This should never fail */
503             abort();
504         }
505     } else {
506         if (!write_cpustate_to_list(cpu)) {
507             /* This should never fail. */
508             abort();
509         }
510     }
511
512     cpu->cpreg_vmstate_array_len = cpu->cpreg_array_len;
513     memcpy(cpu->cpreg_vmstate_indexes, cpu->cpreg_indexes,
514            cpu->cpreg_array_len * sizeof(uint64_t));
515     memcpy(cpu->cpreg_vmstate_values, cpu->cpreg_values,
516            cpu->cpreg_array_len * sizeof(uint64_t));
517
518     return 0;
519 }
520
521 static int cpu_post_load(void *opaque, int version_id)
522 {
523     ARMCPU *cpu = opaque;
524     int i, v;
525
526     /* Update the values list from the incoming migration data.
527      * Anything in the incoming data which we don't know about is
528      * a migration failure; anything we know about but the incoming
529      * data doesn't specify retains its current (reset) value.
530      * The indexes list remains untouched -- we only inspect the
531      * incoming migration index list so we can match the values array
532      * entries with the right slots in our own values array.
533      */
534
535     for (i = 0, v = 0; i < cpu->cpreg_array_len
536              && v < cpu->cpreg_vmstate_array_len; i++) {
537         if (cpu->cpreg_vmstate_indexes[v] > cpu->cpreg_indexes[i]) {
538             /* register in our list but not incoming : skip it */
539             continue;
540         }
541         if (cpu->cpreg_vmstate_indexes[v] < cpu->cpreg_indexes[i]) {
542             /* register in their list but not ours: fail migration */
543             return -1;
544         }
545         /* matching register, copy the value over */
546         cpu->cpreg_values[i] = cpu->cpreg_vmstate_values[v];
547         v++;
548     }
549
550     if (kvm_enabled()) {
551         if (!write_list_to_kvmstate(cpu, KVM_PUT_FULL_STATE)) {
552             return -1;
553         }
554         /* Note that it's OK for the TCG side not to know about
555          * every register in the list; KVM is authoritative if
556          * we're using it.
557          */
558         write_list_to_cpustate(cpu);
559     } else {
560         if (!write_list_to_cpustate(cpu)) {
561             return -1;
562         }
563     }
564
565     hw_breakpoint_update_all(cpu);
566     hw_watchpoint_update_all(cpu);
567
568     return 0;
569 }
570
571 const VMStateDescription vmstate_arm_cpu = {
572     .name = "cpu",
573     .version_id = 22,
574     .minimum_version_id = 22,
575     .pre_save = cpu_pre_save,
576     .post_load = cpu_post_load,
577     .fields = (VMStateField[]) {
578         VMSTATE_UINT32_ARRAY(env.regs, ARMCPU, 16),
579         VMSTATE_UINT64_ARRAY(env.xregs, ARMCPU, 32),
580         VMSTATE_UINT64(env.pc, ARMCPU),
581         {
582             .name = "cpsr",
583             .version_id = 0,
584             .size = sizeof(uint32_t),
585             .info = &vmstate_cpsr,
586             .flags = VMS_SINGLE,
587             .offset = 0,
588         },
589         VMSTATE_UINT32(env.spsr, ARMCPU),
590         VMSTATE_UINT64_ARRAY(env.banked_spsr, ARMCPU, 8),
591         VMSTATE_UINT32_ARRAY(env.banked_r13, ARMCPU, 8),
592         VMSTATE_UINT32_ARRAY(env.banked_r14, ARMCPU, 8),
593         VMSTATE_UINT32_ARRAY(env.usr_regs, ARMCPU, 5),
594         VMSTATE_UINT32_ARRAY(env.fiq_regs, ARMCPU, 5),
595         VMSTATE_UINT64_ARRAY(env.elr_el, ARMCPU, 4),
596         VMSTATE_UINT64_ARRAY(env.sp_el, ARMCPU, 4),
597         /* The length-check must come before the arrays to avoid
598          * incoming data possibly overflowing the array.
599          */
600         VMSTATE_INT32_POSITIVE_LE(cpreg_vmstate_array_len, ARMCPU),
601         VMSTATE_VARRAY_INT32(cpreg_vmstate_indexes, ARMCPU,
602                              cpreg_vmstate_array_len,
603                              0, vmstate_info_uint64, uint64_t),
604         VMSTATE_VARRAY_INT32(cpreg_vmstate_values, ARMCPU,
605                              cpreg_vmstate_array_len,
606                              0, vmstate_info_uint64, uint64_t),
607         VMSTATE_UINT64(env.exclusive_addr, ARMCPU),
608         VMSTATE_UINT64(env.exclusive_val, ARMCPU),
609         VMSTATE_UINT64(env.exclusive_high, ARMCPU),
610         VMSTATE_UINT64(env.features, ARMCPU),
611         VMSTATE_UINT32(env.exception.syndrome, ARMCPU),
612         VMSTATE_UINT32(env.exception.fsr, ARMCPU),
613         VMSTATE_UINT64(env.exception.vaddress, ARMCPU),
614         VMSTATE_TIMER_PTR(gt_timer[GTIMER_PHYS], ARMCPU),
615         VMSTATE_TIMER_PTR(gt_timer[GTIMER_VIRT], ARMCPU),
616         {
617             .name = "power_state",
618             .version_id = 0,
619             .size = sizeof(bool),
620             .info = &vmstate_powered_off,
621             .flags = VMS_SINGLE,
622             .offset = 0,
623         },
624         VMSTATE_END_OF_LIST()
625     },
626     .subsections = (const VMStateDescription*[]) {
627         &vmstate_vfp,
628         &vmstate_iwmmxt,
629         &vmstate_m,
630         &vmstate_thumb2ee,
631         /* pmsav7_rnr must come before pmsav7 so that we have the
632          * region number before we test it in the VMSTATE_VALIDATE
633          * in vmstate_pmsav7.
634          */
635         &vmstate_pmsav7_rnr,
636         &vmstate_pmsav7,
637         &vmstate_pmsav8,
638         &vmstate_m_security,
639 #ifdef TARGET_AARCH64
640         &vmstate_sve,
641 #endif
642         NULL
643     }
644 };
This page took 0.061894 seconds and 4 git commands to generate.