]> Git Repo - qemu.git/blob - target-i386/exec.h
target-i386: use float unions from cpu-all.h
[qemu.git] / target-i386 / exec.h
1 /*
2  *  i386 execution defines
3  *
4  *  Copyright (c) 2003 Fabrice Bellard
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
18  */
19 #include "config.h"
20 #include "dyngen-exec.h"
21
22 /* XXX: factorize this mess */
23 #ifdef TARGET_X86_64
24 #define TARGET_LONG_BITS 64
25 #else
26 #define TARGET_LONG_BITS 32
27 #endif
28
29 #include "cpu-defs.h"
30
31 register struct CPUX86State *env asm(AREG0);
32
33 #include "qemu-common.h"
34 #include "qemu-log.h"
35
36 #undef EAX
37 #define EAX (env->regs[R_EAX])
38 #undef ECX
39 #define ECX (env->regs[R_ECX])
40 #undef EDX
41 #define EDX (env->regs[R_EDX])
42 #undef EBX
43 #define EBX (env->regs[R_EBX])
44 #undef ESP
45 #define ESP (env->regs[R_ESP])
46 #undef EBP
47 #define EBP (env->regs[R_EBP])
48 #undef ESI
49 #define ESI (env->regs[R_ESI])
50 #undef EDI
51 #define EDI (env->regs[R_EDI])
52 #undef EIP
53 #define EIP (env->eip)
54 #define DF  (env->df)
55
56 #define CC_SRC (env->cc_src)
57 #define CC_DST (env->cc_dst)
58 #define CC_OP  (env->cc_op)
59
60 /* float macros */
61 #define FT0    (env->ft0)
62 #define ST0    (env->fpregs[env->fpstt].d)
63 #define ST(n)  (env->fpregs[(env->fpstt + (n)) & 7].d)
64 #define ST1    ST(1)
65
66 #include "cpu.h"
67 #include "exec-all.h"
68
69 /* op_helper.c */
70 void do_interrupt(int intno, int is_int, int error_code,
71                   target_ulong next_eip, int is_hw);
72 void do_interrupt_user(int intno, int is_int, int error_code,
73                        target_ulong next_eip);
74 void QEMU_NORETURN raise_exception_err(int exception_index, int error_code);
75 void QEMU_NORETURN raise_exception(int exception_index);
76 void QEMU_NORETURN raise_exception_env(int exception_index, CPUState *nenv);
77 void do_smm_enter(void);
78
79 /* n must be a constant to be efficient */
80 static inline target_long lshift(target_long x, int n)
81 {
82     if (n >= 0)
83         return x << n;
84     else
85         return x >> (-n);
86 }
87
88 #include "helper.h"
89
90 static inline void svm_check_intercept(uint32_t type)
91 {
92     helper_svm_check_intercept_param(type, 0);
93 }
94
95 #if !defined(CONFIG_USER_ONLY)
96
97 #include "softmmu_exec.h"
98
99 #endif /* !defined(CONFIG_USER_ONLY) */
100
101 #ifdef USE_X86LDOUBLE
102 /* use long double functions */
103 #define floatx_to_int32 floatx80_to_int32
104 #define floatx_to_int64 floatx80_to_int64
105 #define floatx_to_int32_round_to_zero floatx80_to_int32_round_to_zero
106 #define floatx_to_int64_round_to_zero floatx80_to_int64_round_to_zero
107 #define int32_to_floatx int32_to_floatx80
108 #define int64_to_floatx int64_to_floatx80
109 #define float32_to_floatx float32_to_floatx80
110 #define float64_to_floatx float64_to_floatx80
111 #define floatx_to_float32 floatx80_to_float32
112 #define floatx_to_float64 floatx80_to_float64
113 #define floatx_abs floatx80_abs
114 #define floatx_chs floatx80_chs
115 #define floatx_round_to_int floatx80_round_to_int
116 #define floatx_compare floatx80_compare
117 #define floatx_compare_quiet floatx80_compare_quiet
118 #else
119 #define floatx_to_int32 float64_to_int32
120 #define floatx_to_int64 float64_to_int64
121 #define floatx_to_int32_round_to_zero float64_to_int32_round_to_zero
122 #define floatx_to_int64_round_to_zero float64_to_int64_round_to_zero
123 #define int32_to_floatx int32_to_float64
124 #define int64_to_floatx int64_to_float64
125 #define float32_to_floatx float32_to_float64
126 #define float64_to_floatx(x, e) (x)
127 #define floatx_to_float32 float64_to_float32
128 #define floatx_to_float64(x, e) (x)
129 #define floatx_abs float64_abs
130 #define floatx_chs float64_chs
131 #define floatx_round_to_int float64_round_to_int
132 #define floatx_compare float64_compare
133 #define floatx_compare_quiet float64_compare_quiet
134 #endif
135
136 #define RC_MASK         0xc00
137 #define RC_NEAR         0x000
138 #define RC_DOWN         0x400
139 #define RC_UP           0x800
140 #define RC_CHOP         0xc00
141
142 #define MAXTAN 9223372036854775808.0
143
144 #ifdef USE_X86LDOUBLE
145
146 /* only for x86 */
147 typedef CPU_LDoubleU CPU86_LDoubleU;
148
149 /* the following deal with x86 long double-precision numbers */
150 #define MAXEXPD 0x7fff
151 #define EXPBIAS 16383
152 #define EXPD(fp)        (fp.l.upper & 0x7fff)
153 #define SIGND(fp)       ((fp.l.upper) & 0x8000)
154 #define MANTD(fp)       (fp.l.lower)
155 #define BIASEXPONENT(fp) fp.l.upper = (fp.l.upper & ~(0x7fff)) | EXPBIAS
156
157 #else
158
159 typedef CPU_DoubleU CPU86_LDoubleU;
160
161 /* the following deal with IEEE double-precision numbers */
162 #define MAXEXPD 0x7ff
163 #define EXPBIAS 1023
164 #define EXPD(fp)        (((fp.l.upper) >> 20) & 0x7FF)
165 #define SIGND(fp)       ((fp.l.upper) & 0x80000000)
166 #ifdef __arm__
167 #define MANTD(fp)       (fp.l.lower | ((uint64_t)(fp.l.upper & ((1 << 20) - 1)) << 32))
168 #else
169 #define MANTD(fp)       (fp.ll & ((1LL << 52) - 1))
170 #endif
171 #define BIASEXPONENT(fp) fp.l.upper = (fp.l.upper & ~(0x7ff << 20)) | (EXPBIAS << 20)
172 #endif
173
174 static inline void fpush(void)
175 {
176     env->fpstt = (env->fpstt - 1) & 7;
177     env->fptags[env->fpstt] = 0; /* validate stack entry */
178 }
179
180 static inline void fpop(void)
181 {
182     env->fptags[env->fpstt] = 1; /* invvalidate stack entry */
183     env->fpstt = (env->fpstt + 1) & 7;
184 }
185
186 #ifndef USE_X86LDOUBLE
187 static inline CPU86_LDouble helper_fldt(target_ulong ptr)
188 {
189     CPU86_LDoubleU temp;
190     int upper, e;
191     uint64_t ll;
192
193     /* mantissa */
194     upper = lduw(ptr + 8);
195     /* XXX: handle overflow ? */
196     e = (upper & 0x7fff) - 16383 + EXPBIAS; /* exponent */
197     e |= (upper >> 4) & 0x800; /* sign */
198     ll = (ldq(ptr) >> 11) & ((1LL << 52) - 1);
199 #ifdef __arm__
200     temp.l.upper = (e << 20) | (ll >> 32);
201     temp.l.lower = ll;
202 #else
203     temp.ll = ll | ((uint64_t)e << 52);
204 #endif
205     return temp.d;
206 }
207
208 static inline void helper_fstt(CPU86_LDouble f, target_ulong ptr)
209 {
210     CPU86_LDoubleU temp;
211     int e;
212
213     temp.d = f;
214     /* mantissa */
215     stq(ptr, (MANTD(temp) << 11) | (1LL << 63));
216     /* exponent + sign */
217     e = EXPD(temp) - EXPBIAS + 16383;
218     e |= SIGND(temp) >> 16;
219     stw(ptr + 8, e);
220 }
221 #else
222
223 /* we use memory access macros */
224
225 static inline CPU86_LDouble helper_fldt(target_ulong ptr)
226 {
227     CPU86_LDoubleU temp;
228
229     temp.l.lower = ldq(ptr);
230     temp.l.upper = lduw(ptr + 8);
231     return temp.d;
232 }
233
234 static inline void helper_fstt(CPU86_LDouble f, target_ulong ptr)
235 {
236     CPU86_LDoubleU temp;
237
238     temp.d = f;
239     stq(ptr, temp.l.lower);
240     stw(ptr + 8, temp.l.upper);
241 }
242
243 #endif /* USE_X86LDOUBLE */
244
245 #define FPUS_IE (1 << 0)
246 #define FPUS_DE (1 << 1)
247 #define FPUS_ZE (1 << 2)
248 #define FPUS_OE (1 << 3)
249 #define FPUS_UE (1 << 4)
250 #define FPUS_PE (1 << 5)
251 #define FPUS_SF (1 << 6)
252 #define FPUS_SE (1 << 7)
253 #define FPUS_B  (1 << 15)
254
255 #define FPUC_EM 0x3f
256
257 static inline uint32_t compute_eflags(void)
258 {
259     return env->eflags | helper_cc_compute_all(CC_OP) | (DF & DF_MASK);
260 }
261
262 /* NOTE: CC_OP must be modified manually to CC_OP_EFLAGS */
263 static inline void load_eflags(int eflags, int update_mask)
264 {
265     CC_SRC = eflags & (CC_O | CC_S | CC_Z | CC_A | CC_P | CC_C);
266     DF = 1 - (2 * ((eflags >> 10) & 1));
267     env->eflags = (env->eflags & ~update_mask) |
268         (eflags & update_mask) | 0x2;
269 }
270
271 static inline int cpu_has_work(CPUState *env)
272 {
273     return ((env->interrupt_request & CPU_INTERRUPT_HARD) &&
274             (env->eflags & IF_MASK)) ||
275            (env->interrupt_request & (CPU_INTERRUPT_NMI |
276                                       CPU_INTERRUPT_INIT |
277                                       CPU_INTERRUPT_SIPI |
278                                       CPU_INTERRUPT_MCE));
279 }
280
281 /* load efer and update the corresponding hflags. XXX: do consistency
282    checks with cpuid bits ? */
283 static inline void cpu_load_efer(CPUState *env, uint64_t val)
284 {
285     env->efer = val;
286     env->hflags &= ~(HF_LMA_MASK | HF_SVME_MASK);
287     if (env->efer & MSR_EFER_LMA)
288         env->hflags |= HF_LMA_MASK;
289     if (env->efer & MSR_EFER_SVME)
290         env->hflags |= HF_SVME_MASK;
291 }
292
293 static inline void cpu_pc_from_tb(CPUState *env, TranslationBlock *tb)
294 {
295     env->eip = tb->pc - tb->cs_base;
296 }
297
This page took 0.040637 seconds and 4 git commands to generate.