]> Git Repo - qemu.git/blob - tcg/tcg-op.h
tcg/s390: Expose host facilities to tcg-target.h
[qemu.git] / tcg / tcg-op.h
1 /*
2  * Tiny Code Generator for QEMU
3  *
4  * Copyright (c) 2008 Fabrice Bellard
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a copy
7  * of this software and associated documentation files (the "Software"), to deal
8  * in the Software without restriction, including without limitation the rights
9  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
10  * copies of the Software, and to permit persons to whom the Software is
11  * furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
19  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
20  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
21  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
22  * THE SOFTWARE.
23  */
24
25 #include "tcg.h"
26 #include "exec/helper-proto.h"
27 #include "exec/helper-gen.h"
28
29 /* Basic output routines.  Not for general consumption.  */
30
31 void tcg_gen_op1(TCGContext *, TCGOpcode, TCGArg);
32 void tcg_gen_op2(TCGContext *, TCGOpcode, TCGArg, TCGArg);
33 void tcg_gen_op3(TCGContext *, TCGOpcode, TCGArg, TCGArg, TCGArg);
34 void tcg_gen_op4(TCGContext *, TCGOpcode, TCGArg, TCGArg, TCGArg, TCGArg);
35 void tcg_gen_op5(TCGContext *, TCGOpcode, TCGArg, TCGArg, TCGArg,
36                  TCGArg, TCGArg);
37 void tcg_gen_op6(TCGContext *, TCGOpcode, TCGArg, TCGArg, TCGArg,
38                  TCGArg, TCGArg, TCGArg);
39
40
41 static inline void tcg_gen_op1_i32(TCGOpcode opc, TCGv_i32 a1)
42 {
43     tcg_gen_op1(&tcg_ctx, opc, GET_TCGV_I32(a1));
44 }
45
46 static inline void tcg_gen_op1_i64(TCGOpcode opc, TCGv_i64 a1)
47 {
48     tcg_gen_op1(&tcg_ctx, opc, GET_TCGV_I64(a1));
49 }
50
51 static inline void tcg_gen_op1i(TCGOpcode opc, TCGArg a1)
52 {
53     tcg_gen_op1(&tcg_ctx, opc, a1);
54 }
55
56 static inline void tcg_gen_op2_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2)
57 {
58     tcg_gen_op2(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2));
59 }
60
61 static inline void tcg_gen_op2_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2)
62 {
63     tcg_gen_op2(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2));
64 }
65
66 static inline void tcg_gen_op2i_i32(TCGOpcode opc, TCGv_i32 a1, TCGArg a2)
67 {
68     tcg_gen_op2(&tcg_ctx, opc, GET_TCGV_I32(a1), a2);
69 }
70
71 static inline void tcg_gen_op2i_i64(TCGOpcode opc, TCGv_i64 a1, TCGArg a2)
72 {
73     tcg_gen_op2(&tcg_ctx, opc, GET_TCGV_I64(a1), a2);
74 }
75
76 static inline void tcg_gen_op2ii(TCGOpcode opc, TCGArg a1, TCGArg a2)
77 {
78     tcg_gen_op2(&tcg_ctx, opc, a1, a2);
79 }
80
81 static inline void tcg_gen_op3_i32(TCGOpcode opc, TCGv_i32 a1,
82                                    TCGv_i32 a2, TCGv_i32 a3)
83 {
84     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I32(a1),
85                 GET_TCGV_I32(a2), GET_TCGV_I32(a3));
86 }
87
88 static inline void tcg_gen_op3_i64(TCGOpcode opc, TCGv_i64 a1,
89                                    TCGv_i64 a2, TCGv_i64 a3)
90 {
91     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I64(a1),
92                 GET_TCGV_I64(a2), GET_TCGV_I64(a3));
93 }
94
95 static inline void tcg_gen_op3i_i32(TCGOpcode opc, TCGv_i32 a1,
96                                     TCGv_i32 a2, TCGArg a3)
97 {
98     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2), a3);
99 }
100
101 static inline void tcg_gen_op3i_i64(TCGOpcode opc, TCGv_i64 a1,
102                                     TCGv_i64 a2, TCGArg a3)
103 {
104     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2), a3);
105 }
106
107 static inline void tcg_gen_ldst_op_i32(TCGOpcode opc, TCGv_i32 val,
108                                        TCGv_ptr base, TCGArg offset)
109 {
110     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I32(val), GET_TCGV_PTR(base), offset);
111 }
112
113 static inline void tcg_gen_ldst_op_i64(TCGOpcode opc, TCGv_i64 val,
114                                        TCGv_ptr base, TCGArg offset)
115 {
116     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I64(val), GET_TCGV_PTR(base), offset);
117 }
118
119 static inline void tcg_gen_op4_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
120                                    TCGv_i32 a3, TCGv_i32 a4)
121 {
122     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
123                 GET_TCGV_I32(a3), GET_TCGV_I32(a4));
124 }
125
126 static inline void tcg_gen_op4_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
127                                    TCGv_i64 a3, TCGv_i64 a4)
128 {
129     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
130                 GET_TCGV_I64(a3), GET_TCGV_I64(a4));
131 }
132
133 static inline void tcg_gen_op4i_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
134                                     TCGv_i32 a3, TCGArg a4)
135 {
136     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
137                 GET_TCGV_I32(a3), a4);
138 }
139
140 static inline void tcg_gen_op4i_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
141                                     TCGv_i64 a3, TCGArg a4)
142 {
143     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
144                 GET_TCGV_I64(a3), a4);
145 }
146
147 static inline void tcg_gen_op4ii_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
148                                      TCGArg a3, TCGArg a4)
149 {
150     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2), a3, a4);
151 }
152
153 static inline void tcg_gen_op4ii_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
154                                      TCGArg a3, TCGArg a4)
155 {
156     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2), a3, a4);
157 }
158
159 static inline void tcg_gen_op5_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
160                                    TCGv_i32 a3, TCGv_i32 a4, TCGv_i32 a5)
161 {
162     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
163                 GET_TCGV_I32(a3), GET_TCGV_I32(a4), GET_TCGV_I32(a5));
164 }
165
166 static inline void tcg_gen_op5_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
167                                    TCGv_i64 a3, TCGv_i64 a4, TCGv_i64 a5)
168 {
169     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
170                 GET_TCGV_I64(a3), GET_TCGV_I64(a4), GET_TCGV_I64(a5));
171 }
172
173 static inline void tcg_gen_op5i_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
174                                     TCGv_i32 a3, TCGv_i32 a4, TCGArg a5)
175 {
176     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
177                 GET_TCGV_I32(a3), GET_TCGV_I32(a4), a5);
178 }
179
180 static inline void tcg_gen_op5i_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
181                                     TCGv_i64 a3, TCGv_i64 a4, TCGArg a5)
182 {
183     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
184                 GET_TCGV_I64(a3), GET_TCGV_I64(a4), a5);
185 }
186
187 static inline void tcg_gen_op5ii_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
188                                      TCGv_i32 a3, TCGArg a4, TCGArg a5)
189 {
190     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
191                 GET_TCGV_I32(a3), a4, a5);
192 }
193
194 static inline void tcg_gen_op5ii_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
195                                      TCGv_i64 a3, TCGArg a4, TCGArg a5)
196 {
197     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
198                 GET_TCGV_I64(a3), a4, a5);
199 }
200
201 static inline void tcg_gen_op6_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
202                                    TCGv_i32 a3, TCGv_i32 a4,
203                                    TCGv_i32 a5, TCGv_i32 a6)
204 {
205     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
206                 GET_TCGV_I32(a3), GET_TCGV_I32(a4), GET_TCGV_I32(a5),
207                 GET_TCGV_I32(a6));
208 }
209
210 static inline void tcg_gen_op6_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
211                                    TCGv_i64 a3, TCGv_i64 a4,
212                                    TCGv_i64 a5, TCGv_i64 a6)
213 {
214     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
215                 GET_TCGV_I64(a3), GET_TCGV_I64(a4), GET_TCGV_I64(a5),
216                 GET_TCGV_I64(a6));
217 }
218
219 static inline void tcg_gen_op6i_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
220                                     TCGv_i32 a3, TCGv_i32 a4,
221                                     TCGv_i32 a5, TCGArg a6)
222 {
223     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
224                 GET_TCGV_I32(a3), GET_TCGV_I32(a4), GET_TCGV_I32(a5), a6);
225 }
226
227 static inline void tcg_gen_op6i_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
228                                     TCGv_i64 a3, TCGv_i64 a4,
229                                     TCGv_i64 a5, TCGArg a6)
230 {
231     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
232                 GET_TCGV_I64(a3), GET_TCGV_I64(a4), GET_TCGV_I64(a5), a6);
233 }
234
235 static inline void tcg_gen_op6ii_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
236                                      TCGv_i32 a3, TCGv_i32 a4,
237                                      TCGArg a5, TCGArg a6)
238 {
239     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
240                 GET_TCGV_I32(a3), GET_TCGV_I32(a4), a5, a6);
241 }
242
243 static inline void tcg_gen_op6ii_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
244                                      TCGv_i64 a3, TCGv_i64 a4,
245                                      TCGArg a5, TCGArg a6)
246 {
247     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
248                 GET_TCGV_I64(a3), GET_TCGV_I64(a4), a5, a6);
249 }
250
251
252 /* Generic ops.  */
253
254 static inline void gen_set_label(TCGLabel *l)
255 {
256     tcg_gen_op1(&tcg_ctx, INDEX_op_set_label, label_arg(l));
257 }
258
259 static inline void tcg_gen_br(TCGLabel *l)
260 {
261     tcg_gen_op1(&tcg_ctx, INDEX_op_br, label_arg(l));
262 }
263
264 void tcg_gen_mb(TCGBar);
265
266 /* Helper calls. */
267
268 /* 32 bit ops */
269
270 void tcg_gen_addi_i32(TCGv_i32 ret, TCGv_i32 arg1, int32_t arg2);
271 void tcg_gen_subfi_i32(TCGv_i32 ret, int32_t arg1, TCGv_i32 arg2);
272 void tcg_gen_subi_i32(TCGv_i32 ret, TCGv_i32 arg1, int32_t arg2);
273 void tcg_gen_andi_i32(TCGv_i32 ret, TCGv_i32 arg1, uint32_t arg2);
274 void tcg_gen_ori_i32(TCGv_i32 ret, TCGv_i32 arg1, int32_t arg2);
275 void tcg_gen_xori_i32(TCGv_i32 ret, TCGv_i32 arg1, int32_t arg2);
276 void tcg_gen_shli_i32(TCGv_i32 ret, TCGv_i32 arg1, unsigned arg2);
277 void tcg_gen_shri_i32(TCGv_i32 ret, TCGv_i32 arg1, unsigned arg2);
278 void tcg_gen_sari_i32(TCGv_i32 ret, TCGv_i32 arg1, unsigned arg2);
279 void tcg_gen_muli_i32(TCGv_i32 ret, TCGv_i32 arg1, int32_t arg2);
280 void tcg_gen_div_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
281 void tcg_gen_rem_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
282 void tcg_gen_divu_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
283 void tcg_gen_remu_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
284 void tcg_gen_andc_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
285 void tcg_gen_eqv_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
286 void tcg_gen_nand_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
287 void tcg_gen_nor_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
288 void tcg_gen_orc_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
289 void tcg_gen_rotl_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
290 void tcg_gen_rotli_i32(TCGv_i32 ret, TCGv_i32 arg1, unsigned arg2);
291 void tcg_gen_rotr_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
292 void tcg_gen_rotri_i32(TCGv_i32 ret, TCGv_i32 arg1, unsigned arg2);
293 void tcg_gen_deposit_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2,
294                          unsigned int ofs, unsigned int len);
295 void tcg_gen_deposit_z_i32(TCGv_i32 ret, TCGv_i32 arg,
296                            unsigned int ofs, unsigned int len);
297 void tcg_gen_extract_i32(TCGv_i32 ret, TCGv_i32 arg,
298                          unsigned int ofs, unsigned int len);
299 void tcg_gen_sextract_i32(TCGv_i32 ret, TCGv_i32 arg,
300                           unsigned int ofs, unsigned int len);
301 void tcg_gen_brcond_i32(TCGCond cond, TCGv_i32 arg1, TCGv_i32 arg2, TCGLabel *);
302 void tcg_gen_brcondi_i32(TCGCond cond, TCGv_i32 arg1, int32_t arg2, TCGLabel *);
303 void tcg_gen_setcond_i32(TCGCond cond, TCGv_i32 ret,
304                          TCGv_i32 arg1, TCGv_i32 arg2);
305 void tcg_gen_setcondi_i32(TCGCond cond, TCGv_i32 ret,
306                           TCGv_i32 arg1, int32_t arg2);
307 void tcg_gen_movcond_i32(TCGCond cond, TCGv_i32 ret, TCGv_i32 c1,
308                          TCGv_i32 c2, TCGv_i32 v1, TCGv_i32 v2);
309 void tcg_gen_add2_i32(TCGv_i32 rl, TCGv_i32 rh, TCGv_i32 al,
310                       TCGv_i32 ah, TCGv_i32 bl, TCGv_i32 bh);
311 void tcg_gen_sub2_i32(TCGv_i32 rl, TCGv_i32 rh, TCGv_i32 al,
312                       TCGv_i32 ah, TCGv_i32 bl, TCGv_i32 bh);
313 void tcg_gen_mulu2_i32(TCGv_i32 rl, TCGv_i32 rh, TCGv_i32 arg1, TCGv_i32 arg2);
314 void tcg_gen_muls2_i32(TCGv_i32 rl, TCGv_i32 rh, TCGv_i32 arg1, TCGv_i32 arg2);
315 void tcg_gen_mulsu2_i32(TCGv_i32 rl, TCGv_i32 rh, TCGv_i32 arg1, TCGv_i32 arg2);
316 void tcg_gen_ext8s_i32(TCGv_i32 ret, TCGv_i32 arg);
317 void tcg_gen_ext16s_i32(TCGv_i32 ret, TCGv_i32 arg);
318 void tcg_gen_ext8u_i32(TCGv_i32 ret, TCGv_i32 arg);
319 void tcg_gen_ext16u_i32(TCGv_i32 ret, TCGv_i32 arg);
320 void tcg_gen_bswap16_i32(TCGv_i32 ret, TCGv_i32 arg);
321 void tcg_gen_bswap32_i32(TCGv_i32 ret, TCGv_i32 arg);
322
323 static inline void tcg_gen_discard_i32(TCGv_i32 arg)
324 {
325     tcg_gen_op1_i32(INDEX_op_discard, arg);
326 }
327
328 static inline void tcg_gen_mov_i32(TCGv_i32 ret, TCGv_i32 arg)
329 {
330     if (!TCGV_EQUAL_I32(ret, arg)) {
331         tcg_gen_op2_i32(INDEX_op_mov_i32, ret, arg);
332     }
333 }
334
335 static inline void tcg_gen_movi_i32(TCGv_i32 ret, int32_t arg)
336 {
337     tcg_gen_op2i_i32(INDEX_op_movi_i32, ret, arg);
338 }
339
340 static inline void tcg_gen_ld8u_i32(TCGv_i32 ret, TCGv_ptr arg2,
341                                     tcg_target_long offset)
342 {
343     tcg_gen_ldst_op_i32(INDEX_op_ld8u_i32, ret, arg2, offset);
344 }
345
346 static inline void tcg_gen_ld8s_i32(TCGv_i32 ret, TCGv_ptr arg2,
347                                     tcg_target_long offset)
348 {
349     tcg_gen_ldst_op_i32(INDEX_op_ld8s_i32, ret, arg2, offset);
350 }
351
352 static inline void tcg_gen_ld16u_i32(TCGv_i32 ret, TCGv_ptr arg2,
353                                      tcg_target_long offset)
354 {
355     tcg_gen_ldst_op_i32(INDEX_op_ld16u_i32, ret, arg2, offset);
356 }
357
358 static inline void tcg_gen_ld16s_i32(TCGv_i32 ret, TCGv_ptr arg2,
359                                      tcg_target_long offset)
360 {
361     tcg_gen_ldst_op_i32(INDEX_op_ld16s_i32, ret, arg2, offset);
362 }
363
364 static inline void tcg_gen_ld_i32(TCGv_i32 ret, TCGv_ptr arg2,
365                                   tcg_target_long offset)
366 {
367     tcg_gen_ldst_op_i32(INDEX_op_ld_i32, ret, arg2, offset);
368 }
369
370 static inline void tcg_gen_st8_i32(TCGv_i32 arg1, TCGv_ptr arg2,
371                                    tcg_target_long offset)
372 {
373     tcg_gen_ldst_op_i32(INDEX_op_st8_i32, arg1, arg2, offset);
374 }
375
376 static inline void tcg_gen_st16_i32(TCGv_i32 arg1, TCGv_ptr arg2,
377                                     tcg_target_long offset)
378 {
379     tcg_gen_ldst_op_i32(INDEX_op_st16_i32, arg1, arg2, offset);
380 }
381
382 static inline void tcg_gen_st_i32(TCGv_i32 arg1, TCGv_ptr arg2,
383                                   tcg_target_long offset)
384 {
385     tcg_gen_ldst_op_i32(INDEX_op_st_i32, arg1, arg2, offset);
386 }
387
388 static inline void tcg_gen_add_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
389 {
390     tcg_gen_op3_i32(INDEX_op_add_i32, ret, arg1, arg2);
391 }
392
393 static inline void tcg_gen_sub_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
394 {
395     tcg_gen_op3_i32(INDEX_op_sub_i32, ret, arg1, arg2);
396 }
397
398 static inline void tcg_gen_and_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
399 {
400     tcg_gen_op3_i32(INDEX_op_and_i32, ret, arg1, arg2);
401 }
402
403 static inline void tcg_gen_or_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
404 {
405     tcg_gen_op3_i32(INDEX_op_or_i32, ret, arg1, arg2);
406 }
407
408 static inline void tcg_gen_xor_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
409 {
410     tcg_gen_op3_i32(INDEX_op_xor_i32, ret, arg1, arg2);
411 }
412
413 static inline void tcg_gen_shl_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
414 {
415     tcg_gen_op3_i32(INDEX_op_shl_i32, ret, arg1, arg2);
416 }
417
418 static inline void tcg_gen_shr_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
419 {
420     tcg_gen_op3_i32(INDEX_op_shr_i32, ret, arg1, arg2);
421 }
422
423 static inline void tcg_gen_sar_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
424 {
425     tcg_gen_op3_i32(INDEX_op_sar_i32, ret, arg1, arg2);
426 }
427
428 static inline void tcg_gen_mul_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
429 {
430     tcg_gen_op3_i32(INDEX_op_mul_i32, ret, arg1, arg2);
431 }
432
433 static inline void tcg_gen_neg_i32(TCGv_i32 ret, TCGv_i32 arg)
434 {
435     if (TCG_TARGET_HAS_neg_i32) {
436         tcg_gen_op2_i32(INDEX_op_neg_i32, ret, arg);
437     } else {
438         tcg_gen_subfi_i32(ret, 0, arg);
439     }
440 }
441
442 static inline void tcg_gen_not_i32(TCGv_i32 ret, TCGv_i32 arg)
443 {
444     if (TCG_TARGET_HAS_not_i32) {
445         tcg_gen_op2_i32(INDEX_op_not_i32, ret, arg);
446     } else {
447         tcg_gen_xori_i32(ret, arg, -1);
448     }
449 }
450
451 /* 64 bit ops */
452
453 void tcg_gen_addi_i64(TCGv_i64 ret, TCGv_i64 arg1, int64_t arg2);
454 void tcg_gen_subfi_i64(TCGv_i64 ret, int64_t arg1, TCGv_i64 arg2);
455 void tcg_gen_subi_i64(TCGv_i64 ret, TCGv_i64 arg1, int64_t arg2);
456 void tcg_gen_andi_i64(TCGv_i64 ret, TCGv_i64 arg1, uint64_t arg2);
457 void tcg_gen_ori_i64(TCGv_i64 ret, TCGv_i64 arg1, int64_t arg2);
458 void tcg_gen_xori_i64(TCGv_i64 ret, TCGv_i64 arg1, int64_t arg2);
459 void tcg_gen_shli_i64(TCGv_i64 ret, TCGv_i64 arg1, unsigned arg2);
460 void tcg_gen_shri_i64(TCGv_i64 ret, TCGv_i64 arg1, unsigned arg2);
461 void tcg_gen_sari_i64(TCGv_i64 ret, TCGv_i64 arg1, unsigned arg2);
462 void tcg_gen_muli_i64(TCGv_i64 ret, TCGv_i64 arg1, int64_t arg2);
463 void tcg_gen_div_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
464 void tcg_gen_rem_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
465 void tcg_gen_divu_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
466 void tcg_gen_remu_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
467 void tcg_gen_andc_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
468 void tcg_gen_eqv_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
469 void tcg_gen_nand_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
470 void tcg_gen_nor_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
471 void tcg_gen_orc_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
472 void tcg_gen_rotl_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
473 void tcg_gen_rotli_i64(TCGv_i64 ret, TCGv_i64 arg1, unsigned arg2);
474 void tcg_gen_rotr_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
475 void tcg_gen_rotri_i64(TCGv_i64 ret, TCGv_i64 arg1, unsigned arg2);
476 void tcg_gen_deposit_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2,
477                          unsigned int ofs, unsigned int len);
478 void tcg_gen_deposit_z_i64(TCGv_i64 ret, TCGv_i64 arg,
479                            unsigned int ofs, unsigned int len);
480 void tcg_gen_extract_i64(TCGv_i64 ret, TCGv_i64 arg,
481                          unsigned int ofs, unsigned int len);
482 void tcg_gen_sextract_i64(TCGv_i64 ret, TCGv_i64 arg,
483                           unsigned int ofs, unsigned int len);
484 void tcg_gen_brcond_i64(TCGCond cond, TCGv_i64 arg1, TCGv_i64 arg2, TCGLabel *);
485 void tcg_gen_brcondi_i64(TCGCond cond, TCGv_i64 arg1, int64_t arg2, TCGLabel *);
486 void tcg_gen_setcond_i64(TCGCond cond, TCGv_i64 ret,
487                          TCGv_i64 arg1, TCGv_i64 arg2);
488 void tcg_gen_setcondi_i64(TCGCond cond, TCGv_i64 ret,
489                           TCGv_i64 arg1, int64_t arg2);
490 void tcg_gen_movcond_i64(TCGCond cond, TCGv_i64 ret, TCGv_i64 c1,
491                          TCGv_i64 c2, TCGv_i64 v1, TCGv_i64 v2);
492 void tcg_gen_add2_i64(TCGv_i64 rl, TCGv_i64 rh, TCGv_i64 al,
493                       TCGv_i64 ah, TCGv_i64 bl, TCGv_i64 bh);
494 void tcg_gen_sub2_i64(TCGv_i64 rl, TCGv_i64 rh, TCGv_i64 al,
495                       TCGv_i64 ah, TCGv_i64 bl, TCGv_i64 bh);
496 void tcg_gen_mulu2_i64(TCGv_i64 rl, TCGv_i64 rh, TCGv_i64 arg1, TCGv_i64 arg2);
497 void tcg_gen_muls2_i64(TCGv_i64 rl, TCGv_i64 rh, TCGv_i64 arg1, TCGv_i64 arg2);
498 void tcg_gen_mulsu2_i64(TCGv_i64 rl, TCGv_i64 rh, TCGv_i64 arg1, TCGv_i64 arg2);
499 void tcg_gen_not_i64(TCGv_i64 ret, TCGv_i64 arg);
500 void tcg_gen_ext8s_i64(TCGv_i64 ret, TCGv_i64 arg);
501 void tcg_gen_ext16s_i64(TCGv_i64 ret, TCGv_i64 arg);
502 void tcg_gen_ext32s_i64(TCGv_i64 ret, TCGv_i64 arg);
503 void tcg_gen_ext8u_i64(TCGv_i64 ret, TCGv_i64 arg);
504 void tcg_gen_ext16u_i64(TCGv_i64 ret, TCGv_i64 arg);
505 void tcg_gen_ext32u_i64(TCGv_i64 ret, TCGv_i64 arg);
506 void tcg_gen_bswap16_i64(TCGv_i64 ret, TCGv_i64 arg);
507 void tcg_gen_bswap32_i64(TCGv_i64 ret, TCGv_i64 arg);
508 void tcg_gen_bswap64_i64(TCGv_i64 ret, TCGv_i64 arg);
509
510 #if TCG_TARGET_REG_BITS == 64
511 static inline void tcg_gen_discard_i64(TCGv_i64 arg)
512 {
513     tcg_gen_op1_i64(INDEX_op_discard, arg);
514 }
515
516 static inline void tcg_gen_mov_i64(TCGv_i64 ret, TCGv_i64 arg)
517 {
518     if (!TCGV_EQUAL_I64(ret, arg)) {
519         tcg_gen_op2_i64(INDEX_op_mov_i64, ret, arg);
520     }
521 }
522
523 static inline void tcg_gen_movi_i64(TCGv_i64 ret, int64_t arg)
524 {
525     tcg_gen_op2i_i64(INDEX_op_movi_i64, ret, arg);
526 }
527
528 static inline void tcg_gen_ld8u_i64(TCGv_i64 ret, TCGv_ptr arg2,
529                                     tcg_target_long offset)
530 {
531     tcg_gen_ldst_op_i64(INDEX_op_ld8u_i64, ret, arg2, offset);
532 }
533
534 static inline void tcg_gen_ld8s_i64(TCGv_i64 ret, TCGv_ptr arg2,
535                                     tcg_target_long offset)
536 {
537     tcg_gen_ldst_op_i64(INDEX_op_ld8s_i64, ret, arg2, offset);
538 }
539
540 static inline void tcg_gen_ld16u_i64(TCGv_i64 ret, TCGv_ptr arg2,
541                                      tcg_target_long offset)
542 {
543     tcg_gen_ldst_op_i64(INDEX_op_ld16u_i64, ret, arg2, offset);
544 }
545
546 static inline void tcg_gen_ld16s_i64(TCGv_i64 ret, TCGv_ptr arg2,
547                                      tcg_target_long offset)
548 {
549     tcg_gen_ldst_op_i64(INDEX_op_ld16s_i64, ret, arg2, offset);
550 }
551
552 static inline void tcg_gen_ld32u_i64(TCGv_i64 ret, TCGv_ptr arg2,
553                                      tcg_target_long offset)
554 {
555     tcg_gen_ldst_op_i64(INDEX_op_ld32u_i64, ret, arg2, offset);
556 }
557
558 static inline void tcg_gen_ld32s_i64(TCGv_i64 ret, TCGv_ptr arg2,
559                                      tcg_target_long offset)
560 {
561     tcg_gen_ldst_op_i64(INDEX_op_ld32s_i64, ret, arg2, offset);
562 }
563
564 static inline void tcg_gen_ld_i64(TCGv_i64 ret, TCGv_ptr arg2,
565                                   tcg_target_long offset)
566 {
567     tcg_gen_ldst_op_i64(INDEX_op_ld_i64, ret, arg2, offset);
568 }
569
570 static inline void tcg_gen_st8_i64(TCGv_i64 arg1, TCGv_ptr arg2,
571                                    tcg_target_long offset)
572 {
573     tcg_gen_ldst_op_i64(INDEX_op_st8_i64, arg1, arg2, offset);
574 }
575
576 static inline void tcg_gen_st16_i64(TCGv_i64 arg1, TCGv_ptr arg2,
577                                     tcg_target_long offset)
578 {
579     tcg_gen_ldst_op_i64(INDEX_op_st16_i64, arg1, arg2, offset);
580 }
581
582 static inline void tcg_gen_st32_i64(TCGv_i64 arg1, TCGv_ptr arg2,
583                                     tcg_target_long offset)
584 {
585     tcg_gen_ldst_op_i64(INDEX_op_st32_i64, arg1, arg2, offset);
586 }
587
588 static inline void tcg_gen_st_i64(TCGv_i64 arg1, TCGv_ptr arg2,
589                                   tcg_target_long offset)
590 {
591     tcg_gen_ldst_op_i64(INDEX_op_st_i64, arg1, arg2, offset);
592 }
593
594 static inline void tcg_gen_add_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
595 {
596     tcg_gen_op3_i64(INDEX_op_add_i64, ret, arg1, arg2);
597 }
598
599 static inline void tcg_gen_sub_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
600 {
601     tcg_gen_op3_i64(INDEX_op_sub_i64, ret, arg1, arg2);
602 }
603
604 static inline void tcg_gen_and_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
605 {
606     tcg_gen_op3_i64(INDEX_op_and_i64, ret, arg1, arg2);
607 }
608
609 static inline void tcg_gen_or_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
610 {
611     tcg_gen_op3_i64(INDEX_op_or_i64, ret, arg1, arg2);
612 }
613
614 static inline void tcg_gen_xor_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
615 {
616     tcg_gen_op3_i64(INDEX_op_xor_i64, ret, arg1, arg2);
617 }
618
619 static inline void tcg_gen_shl_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
620 {
621     tcg_gen_op3_i64(INDEX_op_shl_i64, ret, arg1, arg2);
622 }
623
624 static inline void tcg_gen_shr_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
625 {
626     tcg_gen_op3_i64(INDEX_op_shr_i64, ret, arg1, arg2);
627 }
628
629 static inline void tcg_gen_sar_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
630 {
631     tcg_gen_op3_i64(INDEX_op_sar_i64, ret, arg1, arg2);
632 }
633
634 static inline void tcg_gen_mul_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
635 {
636     tcg_gen_op3_i64(INDEX_op_mul_i64, ret, arg1, arg2);
637 }
638 #else /* TCG_TARGET_REG_BITS == 32 */
639 static inline void tcg_gen_st8_i64(TCGv_i64 arg1, TCGv_ptr arg2,
640                                    tcg_target_long offset)
641 {
642     tcg_gen_st8_i32(TCGV_LOW(arg1), arg2, offset);
643 }
644
645 static inline void tcg_gen_st16_i64(TCGv_i64 arg1, TCGv_ptr arg2,
646                                     tcg_target_long offset)
647 {
648     tcg_gen_st16_i32(TCGV_LOW(arg1), arg2, offset);
649 }
650
651 static inline void tcg_gen_st32_i64(TCGv_i64 arg1, TCGv_ptr arg2,
652                                     tcg_target_long offset)
653 {
654     tcg_gen_st_i32(TCGV_LOW(arg1), arg2, offset);
655 }
656
657 static inline void tcg_gen_add_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
658 {
659     tcg_gen_add2_i32(TCGV_LOW(ret), TCGV_HIGH(ret), TCGV_LOW(arg1),
660                      TCGV_HIGH(arg1), TCGV_LOW(arg2), TCGV_HIGH(arg2));
661 }
662
663 static inline void tcg_gen_sub_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
664 {
665     tcg_gen_sub2_i32(TCGV_LOW(ret), TCGV_HIGH(ret), TCGV_LOW(arg1),
666                      TCGV_HIGH(arg1), TCGV_LOW(arg2), TCGV_HIGH(arg2));
667 }
668
669 void tcg_gen_discard_i64(TCGv_i64 arg);
670 void tcg_gen_mov_i64(TCGv_i64 ret, TCGv_i64 arg);
671 void tcg_gen_movi_i64(TCGv_i64 ret, int64_t arg);
672 void tcg_gen_ld8u_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
673 void tcg_gen_ld8s_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
674 void tcg_gen_ld16u_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
675 void tcg_gen_ld16s_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
676 void tcg_gen_ld32u_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
677 void tcg_gen_ld32s_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
678 void tcg_gen_ld_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
679 void tcg_gen_st_i64(TCGv_i64 arg1, TCGv_ptr arg2, tcg_target_long offset);
680 void tcg_gen_and_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
681 void tcg_gen_or_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
682 void tcg_gen_xor_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
683 void tcg_gen_shl_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
684 void tcg_gen_shr_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
685 void tcg_gen_sar_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
686 void tcg_gen_mul_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
687 #endif /* TCG_TARGET_REG_BITS */
688
689 static inline void tcg_gen_neg_i64(TCGv_i64 ret, TCGv_i64 arg)
690 {
691     if (TCG_TARGET_HAS_neg_i64) {
692         tcg_gen_op2_i64(INDEX_op_neg_i64, ret, arg);
693     } else {
694         tcg_gen_subfi_i64(ret, 0, arg);
695     }
696 }
697
698 /* Size changing operations.  */
699
700 void tcg_gen_extu_i32_i64(TCGv_i64 ret, TCGv_i32 arg);
701 void tcg_gen_ext_i32_i64(TCGv_i64 ret, TCGv_i32 arg);
702 void tcg_gen_concat_i32_i64(TCGv_i64 dest, TCGv_i32 low, TCGv_i32 high);
703 void tcg_gen_extrl_i64_i32(TCGv_i32 ret, TCGv_i64 arg);
704 void tcg_gen_extrh_i64_i32(TCGv_i32 ret, TCGv_i64 arg);
705 void tcg_gen_extr_i64_i32(TCGv_i32 lo, TCGv_i32 hi, TCGv_i64 arg);
706 void tcg_gen_extr32_i64(TCGv_i64 lo, TCGv_i64 hi, TCGv_i64 arg);
707
708 static inline void tcg_gen_concat32_i64(TCGv_i64 ret, TCGv_i64 lo, TCGv_i64 hi)
709 {
710     tcg_gen_deposit_i64(ret, lo, hi, 32, 32);
711 }
712
713 /* QEMU specific operations.  */
714
715 #ifndef TARGET_LONG_BITS
716 #error must include QEMU headers
717 #endif
718
719 #if TARGET_INSN_START_WORDS == 1
720 # if TARGET_LONG_BITS <= TCG_TARGET_REG_BITS
721 static inline void tcg_gen_insn_start(target_ulong pc)
722 {
723     tcg_gen_op1(&tcg_ctx, INDEX_op_insn_start, pc);
724 }
725 # else
726 static inline void tcg_gen_insn_start(target_ulong pc)
727 {
728     tcg_gen_op2(&tcg_ctx, INDEX_op_insn_start,
729                 (uint32_t)pc, (uint32_t)(pc >> 32));
730 }
731 # endif
732 #elif TARGET_INSN_START_WORDS == 2
733 # if TARGET_LONG_BITS <= TCG_TARGET_REG_BITS
734 static inline void tcg_gen_insn_start(target_ulong pc, target_ulong a1)
735 {
736     tcg_gen_op2(&tcg_ctx, INDEX_op_insn_start, pc, a1);
737 }
738 # else
739 static inline void tcg_gen_insn_start(target_ulong pc, target_ulong a1)
740 {
741     tcg_gen_op4(&tcg_ctx, INDEX_op_insn_start,
742                 (uint32_t)pc, (uint32_t)(pc >> 32),
743                 (uint32_t)a1, (uint32_t)(a1 >> 32));
744 }
745 # endif
746 #elif TARGET_INSN_START_WORDS == 3
747 # if TARGET_LONG_BITS <= TCG_TARGET_REG_BITS
748 static inline void tcg_gen_insn_start(target_ulong pc, target_ulong a1,
749                                       target_ulong a2)
750 {
751     tcg_gen_op3(&tcg_ctx, INDEX_op_insn_start, pc, a1, a2);
752 }
753 # else
754 static inline void tcg_gen_insn_start(target_ulong pc, target_ulong a1,
755                                       target_ulong a2)
756 {
757     tcg_gen_op6(&tcg_ctx, INDEX_op_insn_start,
758                 (uint32_t)pc, (uint32_t)(pc >> 32),
759                 (uint32_t)a1, (uint32_t)(a1 >> 32),
760                 (uint32_t)a2, (uint32_t)(a2 >> 32));
761 }
762 # endif
763 #else
764 # error "Unhandled number of operands to insn_start"
765 #endif
766
767 static inline void tcg_gen_exit_tb(uintptr_t val)
768 {
769     tcg_gen_op1i(INDEX_op_exit_tb, val);
770 }
771
772 /**
773  * tcg_gen_goto_tb() - output goto_tb TCG operation
774  * @idx: Direct jump slot index (0 or 1)
775  *
776  * See tcg/README for more info about this TCG operation.
777  *
778  * NOTE: In softmmu emulation, direct jumps with goto_tb are only safe within
779  * the pages this TB resides in because we don't take care of direct jumps when
780  * address mapping changes, e.g. in tlb_flush(). In user mode, there's only a
781  * static address translation, so the destination address is always valid, TBs
782  * are always invalidated properly, and direct jumps are reset when mapping
783  * changes.
784  */
785 void tcg_gen_goto_tb(unsigned idx);
786
787 #if TARGET_LONG_BITS == 32
788 #define tcg_temp_new() tcg_temp_new_i32()
789 #define tcg_global_reg_new tcg_global_reg_new_i32
790 #define tcg_global_mem_new tcg_global_mem_new_i32
791 #define tcg_temp_local_new() tcg_temp_local_new_i32()
792 #define tcg_temp_free tcg_temp_free_i32
793 #define TCGV_UNUSED(x) TCGV_UNUSED_I32(x)
794 #define TCGV_IS_UNUSED(x) TCGV_IS_UNUSED_I32(x)
795 #define TCGV_EQUAL(a, b) TCGV_EQUAL_I32(a, b)
796 #define tcg_gen_qemu_ld_tl tcg_gen_qemu_ld_i32
797 #define tcg_gen_qemu_st_tl tcg_gen_qemu_st_i32
798 #else
799 #define tcg_temp_new() tcg_temp_new_i64()
800 #define tcg_global_reg_new tcg_global_reg_new_i64
801 #define tcg_global_mem_new tcg_global_mem_new_i64
802 #define tcg_temp_local_new() tcg_temp_local_new_i64()
803 #define tcg_temp_free tcg_temp_free_i64
804 #define TCGV_UNUSED(x) TCGV_UNUSED_I64(x)
805 #define TCGV_IS_UNUSED(x) TCGV_IS_UNUSED_I64(x)
806 #define TCGV_EQUAL(a, b) TCGV_EQUAL_I64(a, b)
807 #define tcg_gen_qemu_ld_tl tcg_gen_qemu_ld_i64
808 #define tcg_gen_qemu_st_tl tcg_gen_qemu_st_i64
809 #endif
810
811 void tcg_gen_qemu_ld_i32(TCGv_i32, TCGv, TCGArg, TCGMemOp);
812 void tcg_gen_qemu_st_i32(TCGv_i32, TCGv, TCGArg, TCGMemOp);
813 void tcg_gen_qemu_ld_i64(TCGv_i64, TCGv, TCGArg, TCGMemOp);
814 void tcg_gen_qemu_st_i64(TCGv_i64, TCGv, TCGArg, TCGMemOp);
815
816 static inline void tcg_gen_qemu_ld8u(TCGv ret, TCGv addr, int mem_index)
817 {
818     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_UB);
819 }
820
821 static inline void tcg_gen_qemu_ld8s(TCGv ret, TCGv addr, int mem_index)
822 {
823     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_SB);
824 }
825
826 static inline void tcg_gen_qemu_ld16u(TCGv ret, TCGv addr, int mem_index)
827 {
828     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_TEUW);
829 }
830
831 static inline void tcg_gen_qemu_ld16s(TCGv ret, TCGv addr, int mem_index)
832 {
833     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_TESW);
834 }
835
836 static inline void tcg_gen_qemu_ld32u(TCGv ret, TCGv addr, int mem_index)
837 {
838     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_TEUL);
839 }
840
841 static inline void tcg_gen_qemu_ld32s(TCGv ret, TCGv addr, int mem_index)
842 {
843     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_TESL);
844 }
845
846 static inline void tcg_gen_qemu_ld64(TCGv_i64 ret, TCGv addr, int mem_index)
847 {
848     tcg_gen_qemu_ld_i64(ret, addr, mem_index, MO_TEQ);
849 }
850
851 static inline void tcg_gen_qemu_st8(TCGv arg, TCGv addr, int mem_index)
852 {
853     tcg_gen_qemu_st_tl(arg, addr, mem_index, MO_UB);
854 }
855
856 static inline void tcg_gen_qemu_st16(TCGv arg, TCGv addr, int mem_index)
857 {
858     tcg_gen_qemu_st_tl(arg, addr, mem_index, MO_TEUW);
859 }
860
861 static inline void tcg_gen_qemu_st32(TCGv arg, TCGv addr, int mem_index)
862 {
863     tcg_gen_qemu_st_tl(arg, addr, mem_index, MO_TEUL);
864 }
865
866 static inline void tcg_gen_qemu_st64(TCGv_i64 arg, TCGv addr, int mem_index)
867 {
868     tcg_gen_qemu_st_i64(arg, addr, mem_index, MO_TEQ);
869 }
870
871 void tcg_gen_atomic_cmpxchg_i32(TCGv_i32, TCGv, TCGv_i32, TCGv_i32,
872                                 TCGArg, TCGMemOp);
873 void tcg_gen_atomic_cmpxchg_i64(TCGv_i64, TCGv, TCGv_i64, TCGv_i64,
874                                 TCGArg, TCGMemOp);
875
876 void tcg_gen_atomic_xchg_i32(TCGv_i32, TCGv, TCGv_i32, TCGArg, TCGMemOp);
877 void tcg_gen_atomic_xchg_i64(TCGv_i64, TCGv, TCGv_i64, TCGArg, TCGMemOp);
878 void tcg_gen_atomic_fetch_add_i32(TCGv_i32, TCGv, TCGv_i32, TCGArg, TCGMemOp);
879 void tcg_gen_atomic_fetch_add_i64(TCGv_i64, TCGv, TCGv_i64, TCGArg, TCGMemOp);
880 void tcg_gen_atomic_fetch_and_i32(TCGv_i32, TCGv, TCGv_i32, TCGArg, TCGMemOp);
881 void tcg_gen_atomic_fetch_and_i64(TCGv_i64, TCGv, TCGv_i64, TCGArg, TCGMemOp);
882 void tcg_gen_atomic_fetch_or_i32(TCGv_i32, TCGv, TCGv_i32, TCGArg, TCGMemOp);
883 void tcg_gen_atomic_fetch_or_i64(TCGv_i64, TCGv, TCGv_i64, TCGArg, TCGMemOp);
884 void tcg_gen_atomic_fetch_xor_i32(TCGv_i32, TCGv, TCGv_i32, TCGArg, TCGMemOp);
885 void tcg_gen_atomic_fetch_xor_i64(TCGv_i64, TCGv, TCGv_i64, TCGArg, TCGMemOp);
886 void tcg_gen_atomic_add_fetch_i32(TCGv_i32, TCGv, TCGv_i32, TCGArg, TCGMemOp);
887 void tcg_gen_atomic_add_fetch_i64(TCGv_i64, TCGv, TCGv_i64, TCGArg, TCGMemOp);
888 void tcg_gen_atomic_and_fetch_i32(TCGv_i32, TCGv, TCGv_i32, TCGArg, TCGMemOp);
889 void tcg_gen_atomic_and_fetch_i64(TCGv_i64, TCGv, TCGv_i64, TCGArg, TCGMemOp);
890 void tcg_gen_atomic_or_fetch_i32(TCGv_i32, TCGv, TCGv_i32, TCGArg, TCGMemOp);
891 void tcg_gen_atomic_or_fetch_i64(TCGv_i64, TCGv, TCGv_i64, TCGArg, TCGMemOp);
892 void tcg_gen_atomic_xor_fetch_i32(TCGv_i32, TCGv, TCGv_i32, TCGArg, TCGMemOp);
893 void tcg_gen_atomic_xor_fetch_i64(TCGv_i64, TCGv, TCGv_i64, TCGArg, TCGMemOp);
894
895 #if TARGET_LONG_BITS == 64
896 #define tcg_gen_movi_tl tcg_gen_movi_i64
897 #define tcg_gen_mov_tl tcg_gen_mov_i64
898 #define tcg_gen_ld8u_tl tcg_gen_ld8u_i64
899 #define tcg_gen_ld8s_tl tcg_gen_ld8s_i64
900 #define tcg_gen_ld16u_tl tcg_gen_ld16u_i64
901 #define tcg_gen_ld16s_tl tcg_gen_ld16s_i64
902 #define tcg_gen_ld32u_tl tcg_gen_ld32u_i64
903 #define tcg_gen_ld32s_tl tcg_gen_ld32s_i64
904 #define tcg_gen_ld_tl tcg_gen_ld_i64
905 #define tcg_gen_st8_tl tcg_gen_st8_i64
906 #define tcg_gen_st16_tl tcg_gen_st16_i64
907 #define tcg_gen_st32_tl tcg_gen_st32_i64
908 #define tcg_gen_st_tl tcg_gen_st_i64
909 #define tcg_gen_add_tl tcg_gen_add_i64
910 #define tcg_gen_addi_tl tcg_gen_addi_i64
911 #define tcg_gen_sub_tl tcg_gen_sub_i64
912 #define tcg_gen_neg_tl tcg_gen_neg_i64
913 #define tcg_gen_subfi_tl tcg_gen_subfi_i64
914 #define tcg_gen_subi_tl tcg_gen_subi_i64
915 #define tcg_gen_and_tl tcg_gen_and_i64
916 #define tcg_gen_andi_tl tcg_gen_andi_i64
917 #define tcg_gen_or_tl tcg_gen_or_i64
918 #define tcg_gen_ori_tl tcg_gen_ori_i64
919 #define tcg_gen_xor_tl tcg_gen_xor_i64
920 #define tcg_gen_xori_tl tcg_gen_xori_i64
921 #define tcg_gen_not_tl tcg_gen_not_i64
922 #define tcg_gen_shl_tl tcg_gen_shl_i64
923 #define tcg_gen_shli_tl tcg_gen_shli_i64
924 #define tcg_gen_shr_tl tcg_gen_shr_i64
925 #define tcg_gen_shri_tl tcg_gen_shri_i64
926 #define tcg_gen_sar_tl tcg_gen_sar_i64
927 #define tcg_gen_sari_tl tcg_gen_sari_i64
928 #define tcg_gen_brcond_tl tcg_gen_brcond_i64
929 #define tcg_gen_brcondi_tl tcg_gen_brcondi_i64
930 #define tcg_gen_setcond_tl tcg_gen_setcond_i64
931 #define tcg_gen_setcondi_tl tcg_gen_setcondi_i64
932 #define tcg_gen_mul_tl tcg_gen_mul_i64
933 #define tcg_gen_muli_tl tcg_gen_muli_i64
934 #define tcg_gen_div_tl tcg_gen_div_i64
935 #define tcg_gen_rem_tl tcg_gen_rem_i64
936 #define tcg_gen_divu_tl tcg_gen_divu_i64
937 #define tcg_gen_remu_tl tcg_gen_remu_i64
938 #define tcg_gen_discard_tl tcg_gen_discard_i64
939 #define tcg_gen_trunc_tl_i32 tcg_gen_extrl_i64_i32
940 #define tcg_gen_trunc_i64_tl tcg_gen_mov_i64
941 #define tcg_gen_extu_i32_tl tcg_gen_extu_i32_i64
942 #define tcg_gen_ext_i32_tl tcg_gen_ext_i32_i64
943 #define tcg_gen_extu_tl_i64 tcg_gen_mov_i64
944 #define tcg_gen_ext_tl_i64 tcg_gen_mov_i64
945 #define tcg_gen_ext8u_tl tcg_gen_ext8u_i64
946 #define tcg_gen_ext8s_tl tcg_gen_ext8s_i64
947 #define tcg_gen_ext16u_tl tcg_gen_ext16u_i64
948 #define tcg_gen_ext16s_tl tcg_gen_ext16s_i64
949 #define tcg_gen_ext32u_tl tcg_gen_ext32u_i64
950 #define tcg_gen_ext32s_tl tcg_gen_ext32s_i64
951 #define tcg_gen_bswap16_tl tcg_gen_bswap16_i64
952 #define tcg_gen_bswap32_tl tcg_gen_bswap32_i64
953 #define tcg_gen_bswap64_tl tcg_gen_bswap64_i64
954 #define tcg_gen_concat_tl_i64 tcg_gen_concat32_i64
955 #define tcg_gen_extr_i64_tl tcg_gen_extr32_i64
956 #define tcg_gen_andc_tl tcg_gen_andc_i64
957 #define tcg_gen_eqv_tl tcg_gen_eqv_i64
958 #define tcg_gen_nand_tl tcg_gen_nand_i64
959 #define tcg_gen_nor_tl tcg_gen_nor_i64
960 #define tcg_gen_orc_tl tcg_gen_orc_i64
961 #define tcg_gen_rotl_tl tcg_gen_rotl_i64
962 #define tcg_gen_rotli_tl tcg_gen_rotli_i64
963 #define tcg_gen_rotr_tl tcg_gen_rotr_i64
964 #define tcg_gen_rotri_tl tcg_gen_rotri_i64
965 #define tcg_gen_deposit_tl tcg_gen_deposit_i64
966 #define tcg_gen_deposit_z_tl tcg_gen_deposit_z_i64
967 #define tcg_gen_extract_tl tcg_gen_extract_i64
968 #define tcg_gen_sextract_tl tcg_gen_sextract_i64
969 #define tcg_const_tl tcg_const_i64
970 #define tcg_const_local_tl tcg_const_local_i64
971 #define tcg_gen_movcond_tl tcg_gen_movcond_i64
972 #define tcg_gen_add2_tl tcg_gen_add2_i64
973 #define tcg_gen_sub2_tl tcg_gen_sub2_i64
974 #define tcg_gen_mulu2_tl tcg_gen_mulu2_i64
975 #define tcg_gen_muls2_tl tcg_gen_muls2_i64
976 #define tcg_gen_mulsu2_tl tcg_gen_mulsu2_i64
977 #define tcg_gen_atomic_cmpxchg_tl tcg_gen_atomic_cmpxchg_i64
978 #define tcg_gen_atomic_xchg_tl tcg_gen_atomic_xchg_i64
979 #define tcg_gen_atomic_fetch_add_tl tcg_gen_atomic_fetch_add_i64
980 #define tcg_gen_atomic_fetch_and_tl tcg_gen_atomic_fetch_and_i64
981 #define tcg_gen_atomic_fetch_or_tl tcg_gen_atomic_fetch_or_i64
982 #define tcg_gen_atomic_fetch_xor_tl tcg_gen_atomic_fetch_xor_i64
983 #define tcg_gen_atomic_add_fetch_tl tcg_gen_atomic_add_fetch_i64
984 #define tcg_gen_atomic_and_fetch_tl tcg_gen_atomic_and_fetch_i64
985 #define tcg_gen_atomic_or_fetch_tl tcg_gen_atomic_or_fetch_i64
986 #define tcg_gen_atomic_xor_fetch_tl tcg_gen_atomic_xor_fetch_i64
987 #else
988 #define tcg_gen_movi_tl tcg_gen_movi_i32
989 #define tcg_gen_mov_tl tcg_gen_mov_i32
990 #define tcg_gen_ld8u_tl tcg_gen_ld8u_i32
991 #define tcg_gen_ld8s_tl tcg_gen_ld8s_i32
992 #define tcg_gen_ld16u_tl tcg_gen_ld16u_i32
993 #define tcg_gen_ld16s_tl tcg_gen_ld16s_i32
994 #define tcg_gen_ld32u_tl tcg_gen_ld_i32
995 #define tcg_gen_ld32s_tl tcg_gen_ld_i32
996 #define tcg_gen_ld_tl tcg_gen_ld_i32
997 #define tcg_gen_st8_tl tcg_gen_st8_i32
998 #define tcg_gen_st16_tl tcg_gen_st16_i32
999 #define tcg_gen_st32_tl tcg_gen_st_i32
1000 #define tcg_gen_st_tl tcg_gen_st_i32
1001 #define tcg_gen_add_tl tcg_gen_add_i32
1002 #define tcg_gen_addi_tl tcg_gen_addi_i32
1003 #define tcg_gen_sub_tl tcg_gen_sub_i32
1004 #define tcg_gen_neg_tl tcg_gen_neg_i32
1005 #define tcg_gen_subfi_tl tcg_gen_subfi_i32
1006 #define tcg_gen_subi_tl tcg_gen_subi_i32
1007 #define tcg_gen_and_tl tcg_gen_and_i32
1008 #define tcg_gen_andi_tl tcg_gen_andi_i32
1009 #define tcg_gen_or_tl tcg_gen_or_i32
1010 #define tcg_gen_ori_tl tcg_gen_ori_i32
1011 #define tcg_gen_xor_tl tcg_gen_xor_i32
1012 #define tcg_gen_xori_tl tcg_gen_xori_i32
1013 #define tcg_gen_not_tl tcg_gen_not_i32
1014 #define tcg_gen_shl_tl tcg_gen_shl_i32
1015 #define tcg_gen_shli_tl tcg_gen_shli_i32
1016 #define tcg_gen_shr_tl tcg_gen_shr_i32
1017 #define tcg_gen_shri_tl tcg_gen_shri_i32
1018 #define tcg_gen_sar_tl tcg_gen_sar_i32
1019 #define tcg_gen_sari_tl tcg_gen_sari_i32
1020 #define tcg_gen_brcond_tl tcg_gen_brcond_i32
1021 #define tcg_gen_brcondi_tl tcg_gen_brcondi_i32
1022 #define tcg_gen_setcond_tl tcg_gen_setcond_i32
1023 #define tcg_gen_setcondi_tl tcg_gen_setcondi_i32
1024 #define tcg_gen_mul_tl tcg_gen_mul_i32
1025 #define tcg_gen_muli_tl tcg_gen_muli_i32
1026 #define tcg_gen_div_tl tcg_gen_div_i32
1027 #define tcg_gen_rem_tl tcg_gen_rem_i32
1028 #define tcg_gen_divu_tl tcg_gen_divu_i32
1029 #define tcg_gen_remu_tl tcg_gen_remu_i32
1030 #define tcg_gen_discard_tl tcg_gen_discard_i32
1031 #define tcg_gen_trunc_tl_i32 tcg_gen_mov_i32
1032 #define tcg_gen_trunc_i64_tl tcg_gen_extrl_i64_i32
1033 #define tcg_gen_extu_i32_tl tcg_gen_mov_i32
1034 #define tcg_gen_ext_i32_tl tcg_gen_mov_i32
1035 #define tcg_gen_extu_tl_i64 tcg_gen_extu_i32_i64
1036 #define tcg_gen_ext_tl_i64 tcg_gen_ext_i32_i64
1037 #define tcg_gen_ext8u_tl tcg_gen_ext8u_i32
1038 #define tcg_gen_ext8s_tl tcg_gen_ext8s_i32
1039 #define tcg_gen_ext16u_tl tcg_gen_ext16u_i32
1040 #define tcg_gen_ext16s_tl tcg_gen_ext16s_i32
1041 #define tcg_gen_ext32u_tl tcg_gen_mov_i32
1042 #define tcg_gen_ext32s_tl tcg_gen_mov_i32
1043 #define tcg_gen_bswap16_tl tcg_gen_bswap16_i32
1044 #define tcg_gen_bswap32_tl tcg_gen_bswap32_i32
1045 #define tcg_gen_concat_tl_i64 tcg_gen_concat_i32_i64
1046 #define tcg_gen_extr_i64_tl tcg_gen_extr_i64_i32
1047 #define tcg_gen_andc_tl tcg_gen_andc_i32
1048 #define tcg_gen_eqv_tl tcg_gen_eqv_i32
1049 #define tcg_gen_nand_tl tcg_gen_nand_i32
1050 #define tcg_gen_nor_tl tcg_gen_nor_i32
1051 #define tcg_gen_orc_tl tcg_gen_orc_i32
1052 #define tcg_gen_rotl_tl tcg_gen_rotl_i32
1053 #define tcg_gen_rotli_tl tcg_gen_rotli_i32
1054 #define tcg_gen_rotr_tl tcg_gen_rotr_i32
1055 #define tcg_gen_rotri_tl tcg_gen_rotri_i32
1056 #define tcg_gen_deposit_tl tcg_gen_deposit_i32
1057 #define tcg_gen_deposit_z_tl tcg_gen_deposit_z_i32
1058 #define tcg_gen_extract_tl tcg_gen_extract_i32
1059 #define tcg_gen_sextract_tl tcg_gen_sextract_i32
1060 #define tcg_const_tl tcg_const_i32
1061 #define tcg_const_local_tl tcg_const_local_i32
1062 #define tcg_gen_movcond_tl tcg_gen_movcond_i32
1063 #define tcg_gen_add2_tl tcg_gen_add2_i32
1064 #define tcg_gen_sub2_tl tcg_gen_sub2_i32
1065 #define tcg_gen_mulu2_tl tcg_gen_mulu2_i32
1066 #define tcg_gen_muls2_tl tcg_gen_muls2_i32
1067 #define tcg_gen_mulsu2_tl tcg_gen_mulsu2_i32
1068 #define tcg_gen_atomic_cmpxchg_tl tcg_gen_atomic_cmpxchg_i32
1069 #define tcg_gen_atomic_xchg_tl tcg_gen_atomic_xchg_i32
1070 #define tcg_gen_atomic_fetch_add_tl tcg_gen_atomic_fetch_add_i32
1071 #define tcg_gen_atomic_fetch_and_tl tcg_gen_atomic_fetch_and_i32
1072 #define tcg_gen_atomic_fetch_or_tl tcg_gen_atomic_fetch_or_i32
1073 #define tcg_gen_atomic_fetch_xor_tl tcg_gen_atomic_fetch_xor_i32
1074 #define tcg_gen_atomic_add_fetch_tl tcg_gen_atomic_add_fetch_i32
1075 #define tcg_gen_atomic_and_fetch_tl tcg_gen_atomic_and_fetch_i32
1076 #define tcg_gen_atomic_or_fetch_tl tcg_gen_atomic_or_fetch_i32
1077 #define tcg_gen_atomic_xor_fetch_tl tcg_gen_atomic_xor_fetch_i32
1078 #endif
1079
1080 #if UINTPTR_MAX == UINT32_MAX
1081 # define tcg_gen_ld_ptr(R, A, O) \
1082     tcg_gen_ld_i32(TCGV_PTR_TO_NAT(R), (A), (O))
1083 # define tcg_gen_discard_ptr(A) \
1084     tcg_gen_discard_i32(TCGV_PTR_TO_NAT(A))
1085 # define tcg_gen_add_ptr(R, A, B) \
1086     tcg_gen_add_i32(TCGV_PTR_TO_NAT(R), TCGV_PTR_TO_NAT(A), TCGV_PTR_TO_NAT(B))
1087 # define tcg_gen_addi_ptr(R, A, B) \
1088     tcg_gen_addi_i32(TCGV_PTR_TO_NAT(R), TCGV_PTR_TO_NAT(A), (B))
1089 # define tcg_gen_ext_i32_ptr(R, A) \
1090     tcg_gen_mov_i32(TCGV_PTR_TO_NAT(R), (A))
1091 #else
1092 # define tcg_gen_ld_ptr(R, A, O) \
1093     tcg_gen_ld_i64(TCGV_PTR_TO_NAT(R), (A), (O))
1094 # define tcg_gen_discard_ptr(A) \
1095     tcg_gen_discard_i64(TCGV_PTR_TO_NAT(A))
1096 # define tcg_gen_add_ptr(R, A, B) \
1097     tcg_gen_add_i64(TCGV_PTR_TO_NAT(R), TCGV_PTR_TO_NAT(A), TCGV_PTR_TO_NAT(B))
1098 # define tcg_gen_addi_ptr(R, A, B) \
1099     tcg_gen_addi_i64(TCGV_PTR_TO_NAT(R), TCGV_PTR_TO_NAT(A), (B))
1100 # define tcg_gen_ext_i32_ptr(R, A) \
1101     tcg_gen_ext_i32_i64(TCGV_PTR_TO_NAT(R), (A))
1102 #endif /* UINTPTR_MAX == UINT32_MAX */
This page took 0.08226 seconds and 4 git commands to generate.