]> Git Repo - qemu.git/blob - target-s390x/cpu.h
s390x/mmu: Use ioctl for reading and writing from/to guest memory
[qemu.git] / target-s390x / cpu.h
1 /*
2  * S/390 virtual CPU header
3  *
4  *  Copyright (c) 2009 Ulrich Hecht
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * Contributions after 2012-10-29 are licensed under the terms of the
17  * GNU GPL, version 2 or (at your option) any later version.
18  *
19  * You should have received a copy of the GNU (Lesser) General Public
20  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
21  */
22 #ifndef CPU_S390X_H
23 #define CPU_S390X_H
24
25 #include "config.h"
26 #include "qemu-common.h"
27
28 #define TARGET_LONG_BITS 64
29
30 #define ELF_MACHINE     EM_S390
31 #define ELF_MACHINE_UNAME "S390X"
32
33 #define CPUArchState struct CPUS390XState
34
35 #include "exec/cpu-defs.h"
36 #define TARGET_PAGE_BITS 12
37
38 #define TARGET_PHYS_ADDR_SPACE_BITS 64
39 #define TARGET_VIRT_ADDR_SPACE_BITS 64
40
41 #include "exec/cpu-all.h"
42
43 #include "fpu/softfloat.h"
44
45 #define NB_MMU_MODES 3
46
47 #define MMU_MODE0_SUFFIX _primary
48 #define MMU_MODE1_SUFFIX _secondary
49 #define MMU_MODE2_SUFFIX _home
50
51 #define MMU_USER_IDX 1
52
53 #define MAX_EXT_QUEUE 16
54 #define MAX_IO_QUEUE 16
55 #define MAX_MCHK_QUEUE 16
56
57 #define PSW_MCHK_MASK 0x0004000000000000
58 #define PSW_IO_MASK 0x0200000000000000
59
60 typedef struct PSW {
61     uint64_t mask;
62     uint64_t addr;
63 } PSW;
64
65 typedef struct ExtQueue {
66     uint32_t code;
67     uint32_t param;
68     uint32_t param64;
69 } ExtQueue;
70
71 typedef struct IOIntQueue {
72     uint16_t id;
73     uint16_t nr;
74     uint32_t parm;
75     uint32_t word;
76 } IOIntQueue;
77
78 typedef struct MchkQueue {
79     uint16_t type;
80 } MchkQueue;
81
82 typedef struct CPUS390XState {
83     uint64_t regs[16];     /* GP registers */
84     CPU_DoubleU fregs[16]; /* FP registers */
85     uint32_t aregs[16];    /* access registers */
86
87     uint32_t fpc;          /* floating-point control register */
88     uint32_t cc_op;
89
90     float_status fpu_status; /* passed to softfloat lib */
91
92     /* The low part of a 128-bit return, or remainder of a divide.  */
93     uint64_t retxl;
94
95     PSW psw;
96
97     uint64_t cc_src;
98     uint64_t cc_dst;
99     uint64_t cc_vr;
100
101     uint64_t __excp_addr;
102     uint64_t psa;
103
104     uint32_t int_pgm_code;
105     uint32_t int_pgm_ilen;
106
107     uint32_t int_svc_code;
108     uint32_t int_svc_ilen;
109
110     uint64_t cregs[16]; /* control registers */
111
112     ExtQueue ext_queue[MAX_EXT_QUEUE];
113     IOIntQueue io_queue[MAX_IO_QUEUE][8];
114     MchkQueue mchk_queue[MAX_MCHK_QUEUE];
115
116     int pending_int;
117     int ext_index;
118     int io_index[8];
119     int mchk_index;
120
121     uint64_t ckc;
122     uint64_t cputm;
123     uint32_t todpr;
124
125     uint64_t pfault_token;
126     uint64_t pfault_compare;
127     uint64_t pfault_select;
128
129     uint64_t gbea;
130     uint64_t pp;
131
132     CPU_COMMON
133
134     /* reset does memset(0) up to here */
135
136     uint32_t cpu_num;
137     uint32_t machine_type;
138
139     uint8_t *storage_keys;
140
141     uint64_t tod_offset;
142     uint64_t tod_basetime;
143     QEMUTimer *tod_timer;
144
145     QEMUTimer *cpu_timer;
146
147     /*
148      * The cpu state represents the logical state of a cpu. In contrast to other
149      * architectures, there is a difference between a halt and a stop on s390.
150      * If all cpus are either stopped (including check stop) or in the disabled
151      * wait state, the vm can be shut down.
152      */
153 #define CPU_STATE_UNINITIALIZED        0x00
154 #define CPU_STATE_STOPPED              0x01
155 #define CPU_STATE_CHECK_STOP           0x02
156 #define CPU_STATE_OPERATING            0x03
157 #define CPU_STATE_LOAD                 0x04
158     uint8_t cpu_state;
159
160     /* currently processed sigp order */
161     uint8_t sigp_order;
162
163 } CPUS390XState;
164
165 #include "cpu-qom.h"
166 #include <sysemu/kvm.h>
167
168 /* distinguish between 24 bit and 31 bit addressing */
169 #define HIGH_ORDER_BIT 0x80000000
170
171 /* Interrupt Codes */
172 /* Program Interrupts */
173 #define PGM_OPERATION                   0x0001
174 #define PGM_PRIVILEGED                  0x0002
175 #define PGM_EXECUTE                     0x0003
176 #define PGM_PROTECTION                  0x0004
177 #define PGM_ADDRESSING                  0x0005
178 #define PGM_SPECIFICATION               0x0006
179 #define PGM_DATA                        0x0007
180 #define PGM_FIXPT_OVERFLOW              0x0008
181 #define PGM_FIXPT_DIVIDE                0x0009
182 #define PGM_DEC_OVERFLOW                0x000a
183 #define PGM_DEC_DIVIDE                  0x000b
184 #define PGM_HFP_EXP_OVERFLOW            0x000c
185 #define PGM_HFP_EXP_UNDERFLOW           0x000d
186 #define PGM_HFP_SIGNIFICANCE            0x000e
187 #define PGM_HFP_DIVIDE                  0x000f
188 #define PGM_SEGMENT_TRANS               0x0010
189 #define PGM_PAGE_TRANS                  0x0011
190 #define PGM_TRANS_SPEC                  0x0012
191 #define PGM_SPECIAL_OP                  0x0013
192 #define PGM_OPERAND                     0x0015
193 #define PGM_TRACE_TABLE                 0x0016
194 #define PGM_SPACE_SWITCH                0x001c
195 #define PGM_HFP_SQRT                    0x001d
196 #define PGM_PC_TRANS_SPEC               0x001f
197 #define PGM_AFX_TRANS                   0x0020
198 #define PGM_ASX_TRANS                   0x0021
199 #define PGM_LX_TRANS                    0x0022
200 #define PGM_EX_TRANS                    0x0023
201 #define PGM_PRIM_AUTH                   0x0024
202 #define PGM_SEC_AUTH                    0x0025
203 #define PGM_ALET_SPEC                   0x0028
204 #define PGM_ALEN_SPEC                   0x0029
205 #define PGM_ALE_SEQ                     0x002a
206 #define PGM_ASTE_VALID                  0x002b
207 #define PGM_ASTE_SEQ                    0x002c
208 #define PGM_EXT_AUTH                    0x002d
209 #define PGM_STACK_FULL                  0x0030
210 #define PGM_STACK_EMPTY                 0x0031
211 #define PGM_STACK_SPEC                  0x0032
212 #define PGM_STACK_TYPE                  0x0033
213 #define PGM_STACK_OP                    0x0034
214 #define PGM_ASCE_TYPE                   0x0038
215 #define PGM_REG_FIRST_TRANS             0x0039
216 #define PGM_REG_SEC_TRANS               0x003a
217 #define PGM_REG_THIRD_TRANS             0x003b
218 #define PGM_MONITOR                     0x0040
219 #define PGM_PER                         0x0080
220 #define PGM_CRYPTO                      0x0119
221
222 /* External Interrupts */
223 #define EXT_INTERRUPT_KEY               0x0040
224 #define EXT_CLOCK_COMP                  0x1004
225 #define EXT_CPU_TIMER                   0x1005
226 #define EXT_MALFUNCTION                 0x1200
227 #define EXT_EMERGENCY                   0x1201
228 #define EXT_EXTERNAL_CALL               0x1202
229 #define EXT_ETR                         0x1406
230 #define EXT_SERVICE                     0x2401
231 #define EXT_VIRTIO                      0x2603
232
233 /* PSW defines */
234 #undef PSW_MASK_PER
235 #undef PSW_MASK_DAT
236 #undef PSW_MASK_IO
237 #undef PSW_MASK_EXT
238 #undef PSW_MASK_KEY
239 #undef PSW_SHIFT_KEY
240 #undef PSW_MASK_MCHECK
241 #undef PSW_MASK_WAIT
242 #undef PSW_MASK_PSTATE
243 #undef PSW_MASK_ASC
244 #undef PSW_MASK_CC
245 #undef PSW_MASK_PM
246 #undef PSW_MASK_64
247 #undef PSW_MASK_32
248 #undef PSW_MASK_ESA_ADDR
249
250 #define PSW_MASK_PER            0x4000000000000000ULL
251 #define PSW_MASK_DAT            0x0400000000000000ULL
252 #define PSW_MASK_IO             0x0200000000000000ULL
253 #define PSW_MASK_EXT            0x0100000000000000ULL
254 #define PSW_MASK_KEY            0x00F0000000000000ULL
255 #define PSW_SHIFT_KEY           56
256 #define PSW_MASK_MCHECK         0x0004000000000000ULL
257 #define PSW_MASK_WAIT           0x0002000000000000ULL
258 #define PSW_MASK_PSTATE         0x0001000000000000ULL
259 #define PSW_MASK_ASC            0x0000C00000000000ULL
260 #define PSW_MASK_CC             0x0000300000000000ULL
261 #define PSW_MASK_PM             0x00000F0000000000ULL
262 #define PSW_MASK_64             0x0000000100000000ULL
263 #define PSW_MASK_32             0x0000000080000000ULL
264 #define PSW_MASK_ESA_ADDR       0x000000007fffffffULL
265
266 #undef PSW_ASC_PRIMARY
267 #undef PSW_ASC_ACCREG
268 #undef PSW_ASC_SECONDARY
269 #undef PSW_ASC_HOME
270
271 #define PSW_ASC_PRIMARY         0x0000000000000000ULL
272 #define PSW_ASC_ACCREG          0x0000400000000000ULL
273 #define PSW_ASC_SECONDARY       0x0000800000000000ULL
274 #define PSW_ASC_HOME            0x0000C00000000000ULL
275
276 /* tb flags */
277
278 #define FLAG_MASK_PER           (PSW_MASK_PER    >> 32)
279 #define FLAG_MASK_DAT           (PSW_MASK_DAT    >> 32)
280 #define FLAG_MASK_IO            (PSW_MASK_IO     >> 32)
281 #define FLAG_MASK_EXT           (PSW_MASK_EXT    >> 32)
282 #define FLAG_MASK_KEY           (PSW_MASK_KEY    >> 32)
283 #define FLAG_MASK_MCHECK        (PSW_MASK_MCHECK >> 32)
284 #define FLAG_MASK_WAIT          (PSW_MASK_WAIT   >> 32)
285 #define FLAG_MASK_PSTATE        (PSW_MASK_PSTATE >> 32)
286 #define FLAG_MASK_ASC           (PSW_MASK_ASC    >> 32)
287 #define FLAG_MASK_CC            (PSW_MASK_CC     >> 32)
288 #define FLAG_MASK_PM            (PSW_MASK_PM     >> 32)
289 #define FLAG_MASK_64            (PSW_MASK_64     >> 32)
290 #define FLAG_MASK_32            0x00001000
291
292 /* Control register 0 bits */
293 #define CR0_LOWPROT             0x0000000010000000ULL
294 #define CR0_EDAT                0x0000000000800000ULL
295
296 static inline int cpu_mmu_index (CPUS390XState *env)
297 {
298     if (env->psw.mask & PSW_MASK_PSTATE) {
299         return 1;
300     }
301
302     return 0;
303 }
304
305 static inline void cpu_get_tb_cpu_state(CPUS390XState* env, target_ulong *pc,
306                                         target_ulong *cs_base, int *flags)
307 {
308     *pc = env->psw.addr;
309     *cs_base = 0;
310     *flags = ((env->psw.mask >> 32) & ~FLAG_MASK_CC) |
311              ((env->psw.mask & PSW_MASK_32) ? FLAG_MASK_32 : 0);
312 }
313
314 /* While the PoO talks about ILC (a number between 1-3) what is actually
315    stored in LowCore is shifted left one bit (an even between 2-6).  As
316    this is the actual length of the insn and therefore more useful, that
317    is what we want to pass around and manipulate.  To make sure that we
318    have applied this distinction universally, rename the "ILC" to "ILEN".  */
319 static inline int get_ilen(uint8_t opc)
320 {
321     switch (opc >> 6) {
322     case 0:
323         return 2;
324     case 1:
325     case 2:
326         return 4;
327     default:
328         return 6;
329     }
330 }
331
332 #ifndef CONFIG_USER_ONLY
333 /* In several cases of runtime exceptions, we havn't recorded the true
334    instruction length.  Use these codes when raising exceptions in order
335    to re-compute the length by examining the insn in memory.  */
336 #define ILEN_LATER       0x20
337 #define ILEN_LATER_INC   0x21
338 void trigger_pgm_exception(CPUS390XState *env, uint32_t code, uint32_t ilen);
339 #endif
340
341 S390CPU *cpu_s390x_init(const char *cpu_model);
342 void s390x_translate_init(void);
343 int cpu_s390x_exec(CPUS390XState *s);
344
345 /* you can call this signal handler from your SIGBUS and SIGSEGV
346    signal handlers to inform the virtual CPU of exceptions. non zero
347    is returned if the signal was handled by the virtual CPU.  */
348 int cpu_s390x_signal_handler(int host_signum, void *pinfo,
349                            void *puc);
350 int s390_cpu_handle_mmu_fault(CPUState *cpu, vaddr address, int rw,
351                               int mmu_idx);
352
353 #include "ioinst.h"
354
355
356 #ifndef CONFIG_USER_ONLY
357 void do_restart_interrupt(CPUS390XState *env);
358
359 static inline hwaddr decode_basedisp_s(CPUS390XState *env, uint32_t ipb)
360 {
361     hwaddr addr = 0;
362     uint8_t reg;
363
364     reg = ipb >> 28;
365     if (reg > 0) {
366         addr = env->regs[reg];
367     }
368     addr += (ipb >> 16) & 0xfff;
369
370     return addr;
371 }
372
373 /* Base/displacement are at the same locations. */
374 #define decode_basedisp_rs decode_basedisp_s
375
376 /* helper functions for run_on_cpu() */
377 static inline void s390_do_cpu_reset(void *arg)
378 {
379     CPUState *cs = arg;
380     S390CPUClass *scc = S390_CPU_GET_CLASS(cs);
381
382     scc->cpu_reset(cs);
383 }
384 static inline void s390_do_cpu_full_reset(void *arg)
385 {
386     CPUState *cs = arg;
387
388     cpu_reset(cs);
389 }
390
391 void s390x_tod_timer(void *opaque);
392 void s390x_cpu_timer(void *opaque);
393
394 int s390_virtio_hypercall(CPUS390XState *env);
395 void s390_virtio_irq(int config_change, uint64_t token);
396
397 #ifdef CONFIG_KVM
398 void kvm_s390_virtio_irq(int config_change, uint64_t token);
399 void kvm_s390_service_interrupt(uint32_t parm);
400 void kvm_s390_vcpu_interrupt(S390CPU *cpu, struct kvm_s390_irq *irq);
401 void kvm_s390_floating_interrupt(struct kvm_s390_irq *irq);
402 int kvm_s390_inject_flic(struct kvm_s390_irq *irq);
403 void kvm_s390_access_exception(S390CPU *cpu, uint16_t code, uint64_t te_code);
404 int kvm_s390_mem_op(S390CPU *cpu, vaddr addr, void *hostbuf, int len,
405                     bool is_write);
406 int kvm_s390_get_clock(uint8_t *tod_high, uint64_t *tod_clock);
407 int kvm_s390_set_clock(uint8_t *tod_high, uint64_t *tod_clock);
408 #else
409 static inline void kvm_s390_virtio_irq(int config_change, uint64_t token)
410 {
411 }
412 static inline void kvm_s390_service_interrupt(uint32_t parm)
413 {
414 }
415 static inline int kvm_s390_get_clock(uint8_t *tod_high, uint64_t *tod_low)
416 {
417     return -ENOSYS;
418 }
419 static inline int kvm_s390_set_clock(uint8_t *tod_high, uint64_t *tod_low)
420 {
421     return -ENOSYS;
422 }
423 static inline int kvm_s390_mem_op(S390CPU *cpu, vaddr addr, void *hostbuf,
424                                   int len, bool is_write)
425 {
426     return -ENOSYS;
427 }
428 static inline void kvm_s390_access_exception(S390CPU *cpu, uint16_t code,
429                                              uint64_t te_code)
430 {
431 }
432 #endif
433
434 static inline int s390_get_clock(uint8_t *tod_high, uint64_t *tod_low)
435 {
436     if (kvm_enabled()) {
437         return kvm_s390_get_clock(tod_high, tod_low);
438     }
439     /* Fixme TCG */
440     *tod_high = 0;
441     *tod_low = 0;
442     return 0;
443 }
444
445 static inline int s390_set_clock(uint8_t *tod_high, uint64_t *tod_low)
446 {
447     if (kvm_enabled()) {
448         return kvm_s390_set_clock(tod_high, tod_low);
449     }
450     /* Fixme TCG */
451     return 0;
452 }
453
454 S390CPU *s390_cpu_addr2state(uint16_t cpu_addr);
455 unsigned int s390_cpu_halt(S390CPU *cpu);
456 void s390_cpu_unhalt(S390CPU *cpu);
457 unsigned int s390_cpu_set_state(uint8_t cpu_state, S390CPU *cpu);
458 static inline uint8_t s390_cpu_get_state(S390CPU *cpu)
459 {
460     return cpu->env.cpu_state;
461 }
462
463 void gtod_save(QEMUFile *f, void *opaque);
464 int gtod_load(QEMUFile *f, void *opaque, int version_id);
465
466 /* service interrupts are floating therefore we must not pass an cpustate */
467 void s390_sclp_extint(uint32_t parm);
468
469 /* from s390-virtio-bus */
470 extern const hwaddr virtio_size;
471
472 #else
473 static inline unsigned int s390_cpu_halt(S390CPU *cpu)
474 {
475     return 0;
476 }
477
478 static inline void s390_cpu_unhalt(S390CPU *cpu)
479 {
480 }
481
482 static inline unsigned int s390_cpu_set_state(uint8_t cpu_state, S390CPU *cpu)
483 {
484     return 0;
485 }
486 #endif
487 void cpu_lock(void);
488 void cpu_unlock(void);
489
490 typedef struct SubchDev SubchDev;
491
492 #ifndef CONFIG_USER_ONLY
493 extern void io_subsystem_reset(void);
494 SubchDev *css_find_subch(uint8_t m, uint8_t cssid, uint8_t ssid,
495                          uint16_t schid);
496 bool css_subch_visible(SubchDev *sch);
497 void css_conditional_io_interrupt(SubchDev *sch);
498 int css_do_stsch(SubchDev *sch, SCHIB *schib);
499 bool css_schid_final(int m, uint8_t cssid, uint8_t ssid, uint16_t schid);
500 int css_do_msch(SubchDev *sch, const SCHIB *schib);
501 int css_do_xsch(SubchDev *sch);
502 int css_do_csch(SubchDev *sch);
503 int css_do_hsch(SubchDev *sch);
504 int css_do_ssch(SubchDev *sch, ORB *orb);
505 int css_do_tsch_get_irb(SubchDev *sch, IRB *irb, int *irb_len);
506 void css_do_tsch_update_subch(SubchDev *sch);
507 int css_do_stcrw(CRW *crw);
508 void css_undo_stcrw(CRW *crw);
509 int css_do_tpi(IOIntCode *int_code, int lowcore);
510 int css_collect_chp_desc(int m, uint8_t cssid, uint8_t f_chpid, uint8_t l_chpid,
511                          int rfmt, void *buf);
512 void css_do_schm(uint8_t mbk, int update, int dct, uint64_t mbo);
513 int css_enable_mcsse(void);
514 int css_enable_mss(void);
515 int css_do_rsch(SubchDev *sch);
516 int css_do_rchp(uint8_t cssid, uint8_t chpid);
517 bool css_present(uint8_t cssid);
518 #endif
519
520 #define cpu_init(model) CPU(cpu_s390x_init(model))
521 #define cpu_exec cpu_s390x_exec
522 #define cpu_gen_code cpu_s390x_gen_code
523 #define cpu_signal_handler cpu_s390x_signal_handler
524
525 void s390_cpu_list(FILE *f, fprintf_function cpu_fprintf);
526 #define cpu_list s390_cpu_list
527
528 #include "exec/exec-all.h"
529
530 #define EXCP_EXT 1 /* external interrupt */
531 #define EXCP_SVC 2 /* supervisor call (syscall) */
532 #define EXCP_PGM 3 /* program interruption */
533 #define EXCP_IO  7 /* I/O interrupt */
534 #define EXCP_MCHK 8 /* machine check */
535
536 #define INTERRUPT_EXT        (1 << 0)
537 #define INTERRUPT_TOD        (1 << 1)
538 #define INTERRUPT_CPUTIMER   (1 << 2)
539 #define INTERRUPT_IO         (1 << 3)
540 #define INTERRUPT_MCHK       (1 << 4)
541
542 /* Program Status Word.  */
543 #define S390_PSWM_REGNUM 0
544 #define S390_PSWA_REGNUM 1
545 /* General Purpose Registers.  */
546 #define S390_R0_REGNUM 2
547 #define S390_R1_REGNUM 3
548 #define S390_R2_REGNUM 4
549 #define S390_R3_REGNUM 5
550 #define S390_R4_REGNUM 6
551 #define S390_R5_REGNUM 7
552 #define S390_R6_REGNUM 8
553 #define S390_R7_REGNUM 9
554 #define S390_R8_REGNUM 10
555 #define S390_R9_REGNUM 11
556 #define S390_R10_REGNUM 12
557 #define S390_R11_REGNUM 13
558 #define S390_R12_REGNUM 14
559 #define S390_R13_REGNUM 15
560 #define S390_R14_REGNUM 16
561 #define S390_R15_REGNUM 17
562 /* Total Core Registers. */
563 #define S390_NUM_CORE_REGS 18
564
565 /* CC optimization */
566
567 enum cc_op {
568     CC_OP_CONST0 = 0,           /* CC is 0 */
569     CC_OP_CONST1,               /* CC is 1 */
570     CC_OP_CONST2,               /* CC is 2 */
571     CC_OP_CONST3,               /* CC is 3 */
572
573     CC_OP_DYNAMIC,              /* CC calculation defined by env->cc_op */
574     CC_OP_STATIC,               /* CC value is env->cc_op */
575
576     CC_OP_NZ,                   /* env->cc_dst != 0 */
577     CC_OP_LTGT_32,              /* signed less/greater than (32bit) */
578     CC_OP_LTGT_64,              /* signed less/greater than (64bit) */
579     CC_OP_LTUGTU_32,            /* unsigned less/greater than (32bit) */
580     CC_OP_LTUGTU_64,            /* unsigned less/greater than (64bit) */
581     CC_OP_LTGT0_32,             /* signed less/greater than 0 (32bit) */
582     CC_OP_LTGT0_64,             /* signed less/greater than 0 (64bit) */
583
584     CC_OP_ADD_64,               /* overflow on add (64bit) */
585     CC_OP_ADDU_64,              /* overflow on unsigned add (64bit) */
586     CC_OP_ADDC_64,              /* overflow on unsigned add-carry (64bit) */
587     CC_OP_SUB_64,               /* overflow on subtraction (64bit) */
588     CC_OP_SUBU_64,              /* overflow on unsigned subtraction (64bit) */
589     CC_OP_SUBB_64,              /* overflow on unsigned sub-borrow (64bit) */
590     CC_OP_ABS_64,               /* sign eval on abs (64bit) */
591     CC_OP_NABS_64,              /* sign eval on nabs (64bit) */
592
593     CC_OP_ADD_32,               /* overflow on add (32bit) */
594     CC_OP_ADDU_32,              /* overflow on unsigned add (32bit) */
595     CC_OP_ADDC_32,              /* overflow on unsigned add-carry (32bit) */
596     CC_OP_SUB_32,               /* overflow on subtraction (32bit) */
597     CC_OP_SUBU_32,              /* overflow on unsigned subtraction (32bit) */
598     CC_OP_SUBB_32,              /* overflow on unsigned sub-borrow (32bit) */
599     CC_OP_ABS_32,               /* sign eval on abs (64bit) */
600     CC_OP_NABS_32,              /* sign eval on nabs (64bit) */
601
602     CC_OP_COMP_32,              /* complement */
603     CC_OP_COMP_64,              /* complement */
604
605     CC_OP_TM_32,                /* test under mask (32bit) */
606     CC_OP_TM_64,                /* test under mask (64bit) */
607
608     CC_OP_NZ_F32,               /* FP dst != 0 (32bit) */
609     CC_OP_NZ_F64,               /* FP dst != 0 (64bit) */
610     CC_OP_NZ_F128,              /* FP dst != 0 (128bit) */
611
612     CC_OP_ICM,                  /* insert characters under mask */
613     CC_OP_SLA_32,               /* Calculate shift left signed (32bit) */
614     CC_OP_SLA_64,               /* Calculate shift left signed (64bit) */
615     CC_OP_FLOGR,                /* find leftmost one */
616     CC_OP_MAX
617 };
618
619 static const char *cc_names[] = {
620     [CC_OP_CONST0]    = "CC_OP_CONST0",
621     [CC_OP_CONST1]    = "CC_OP_CONST1",
622     [CC_OP_CONST2]    = "CC_OP_CONST2",
623     [CC_OP_CONST3]    = "CC_OP_CONST3",
624     [CC_OP_DYNAMIC]   = "CC_OP_DYNAMIC",
625     [CC_OP_STATIC]    = "CC_OP_STATIC",
626     [CC_OP_NZ]        = "CC_OP_NZ",
627     [CC_OP_LTGT_32]   = "CC_OP_LTGT_32",
628     [CC_OP_LTGT_64]   = "CC_OP_LTGT_64",
629     [CC_OP_LTUGTU_32] = "CC_OP_LTUGTU_32",
630     [CC_OP_LTUGTU_64] = "CC_OP_LTUGTU_64",
631     [CC_OP_LTGT0_32]  = "CC_OP_LTGT0_32",
632     [CC_OP_LTGT0_64]  = "CC_OP_LTGT0_64",
633     [CC_OP_ADD_64]    = "CC_OP_ADD_64",
634     [CC_OP_ADDU_64]   = "CC_OP_ADDU_64",
635     [CC_OP_ADDC_64]   = "CC_OP_ADDC_64",
636     [CC_OP_SUB_64]    = "CC_OP_SUB_64",
637     [CC_OP_SUBU_64]   = "CC_OP_SUBU_64",
638     [CC_OP_SUBB_64]   = "CC_OP_SUBB_64",
639     [CC_OP_ABS_64]    = "CC_OP_ABS_64",
640     [CC_OP_NABS_64]   = "CC_OP_NABS_64",
641     [CC_OP_ADD_32]    = "CC_OP_ADD_32",
642     [CC_OP_ADDU_32]   = "CC_OP_ADDU_32",
643     [CC_OP_ADDC_32]   = "CC_OP_ADDC_32",
644     [CC_OP_SUB_32]    = "CC_OP_SUB_32",
645     [CC_OP_SUBU_32]   = "CC_OP_SUBU_32",
646     [CC_OP_SUBB_32]   = "CC_OP_SUBB_32",
647     [CC_OP_ABS_32]    = "CC_OP_ABS_32",
648     [CC_OP_NABS_32]   = "CC_OP_NABS_32",
649     [CC_OP_COMP_32]   = "CC_OP_COMP_32",
650     [CC_OP_COMP_64]   = "CC_OP_COMP_64",
651     [CC_OP_TM_32]     = "CC_OP_TM_32",
652     [CC_OP_TM_64]     = "CC_OP_TM_64",
653     [CC_OP_NZ_F32]    = "CC_OP_NZ_F32",
654     [CC_OP_NZ_F64]    = "CC_OP_NZ_F64",
655     [CC_OP_NZ_F128]   = "CC_OP_NZ_F128",
656     [CC_OP_ICM]       = "CC_OP_ICM",
657     [CC_OP_SLA_32]    = "CC_OP_SLA_32",
658     [CC_OP_SLA_64]    = "CC_OP_SLA_64",
659     [CC_OP_FLOGR]     = "CC_OP_FLOGR",
660 };
661
662 static inline const char *cc_name(int cc_op)
663 {
664     return cc_names[cc_op];
665 }
666
667 static inline void setcc(S390CPU *cpu, uint64_t cc)
668 {
669     CPUS390XState *env = &cpu->env;
670
671     env->psw.mask &= ~(3ull << 44);
672     env->psw.mask |= (cc & 3) << 44;
673 }
674
675 typedef struct LowCore
676 {
677     /* prefix area: defined by architecture */
678     uint32_t        ccw1[2];                  /* 0x000 */
679     uint32_t        ccw2[4];                  /* 0x008 */
680     uint8_t         pad1[0x80-0x18];          /* 0x018 */
681     uint32_t        ext_params;               /* 0x080 */
682     uint16_t        cpu_addr;                 /* 0x084 */
683     uint16_t        ext_int_code;             /* 0x086 */
684     uint16_t        svc_ilen;                 /* 0x088 */
685     uint16_t        svc_code;                 /* 0x08a */
686     uint16_t        pgm_ilen;                 /* 0x08c */
687     uint16_t        pgm_code;                 /* 0x08e */
688     uint32_t        data_exc_code;            /* 0x090 */
689     uint16_t        mon_class_num;            /* 0x094 */
690     uint16_t        per_perc_atmid;           /* 0x096 */
691     uint64_t        per_address;              /* 0x098 */
692     uint8_t         exc_access_id;            /* 0x0a0 */
693     uint8_t         per_access_id;            /* 0x0a1 */
694     uint8_t         op_access_id;             /* 0x0a2 */
695     uint8_t         ar_access_id;             /* 0x0a3 */
696     uint8_t         pad2[0xA8-0xA4];          /* 0x0a4 */
697     uint64_t        trans_exc_code;           /* 0x0a8 */
698     uint64_t        monitor_code;             /* 0x0b0 */
699     uint16_t        subchannel_id;            /* 0x0b8 */
700     uint16_t        subchannel_nr;            /* 0x0ba */
701     uint32_t        io_int_parm;              /* 0x0bc */
702     uint32_t        io_int_word;              /* 0x0c0 */
703     uint8_t         pad3[0xc8-0xc4];          /* 0x0c4 */
704     uint32_t        stfl_fac_list;            /* 0x0c8 */
705     uint8_t         pad4[0xe8-0xcc];          /* 0x0cc */
706     uint32_t        mcck_interruption_code[2]; /* 0x0e8 */
707     uint8_t         pad5[0xf4-0xf0];          /* 0x0f0 */
708     uint32_t        external_damage_code;     /* 0x0f4 */
709     uint64_t        failing_storage_address;  /* 0x0f8 */
710     uint8_t         pad6[0x120-0x100];        /* 0x100 */
711     PSW             restart_old_psw;          /* 0x120 */
712     PSW             external_old_psw;         /* 0x130 */
713     PSW             svc_old_psw;              /* 0x140 */
714     PSW             program_old_psw;          /* 0x150 */
715     PSW             mcck_old_psw;             /* 0x160 */
716     PSW             io_old_psw;               /* 0x170 */
717     uint8_t         pad7[0x1a0-0x180];        /* 0x180 */
718     PSW             restart_new_psw;          /* 0x1a0 */
719     PSW             external_new_psw;         /* 0x1b0 */
720     PSW             svc_new_psw;              /* 0x1c0 */
721     PSW             program_new_psw;          /* 0x1d0 */
722     PSW             mcck_new_psw;             /* 0x1e0 */
723     PSW             io_new_psw;               /* 0x1f0 */
724     PSW             return_psw;               /* 0x200 */
725     uint8_t         irb[64];                  /* 0x210 */
726     uint64_t        sync_enter_timer;         /* 0x250 */
727     uint64_t        async_enter_timer;        /* 0x258 */
728     uint64_t        exit_timer;               /* 0x260 */
729     uint64_t        last_update_timer;        /* 0x268 */
730     uint64_t        user_timer;               /* 0x270 */
731     uint64_t        system_timer;             /* 0x278 */
732     uint64_t        last_update_clock;        /* 0x280 */
733     uint64_t        steal_clock;              /* 0x288 */
734     PSW             return_mcck_psw;          /* 0x290 */
735     uint8_t         pad8[0xc00-0x2a0];        /* 0x2a0 */
736     /* System info area */
737     uint64_t        save_area[16];            /* 0xc00 */
738     uint8_t         pad9[0xd40-0xc80];        /* 0xc80 */
739     uint64_t        kernel_stack;             /* 0xd40 */
740     uint64_t        thread_info;              /* 0xd48 */
741     uint64_t        async_stack;              /* 0xd50 */
742     uint64_t        kernel_asce;              /* 0xd58 */
743     uint64_t        user_asce;                /* 0xd60 */
744     uint64_t        panic_stack;              /* 0xd68 */
745     uint64_t        user_exec_asce;           /* 0xd70 */
746     uint8_t         pad10[0xdc0-0xd78];       /* 0xd78 */
747
748     /* SMP info area: defined by DJB */
749     uint64_t        clock_comparator;         /* 0xdc0 */
750     uint64_t        ext_call_fast;            /* 0xdc8 */
751     uint64_t        percpu_offset;            /* 0xdd0 */
752     uint64_t        current_task;             /* 0xdd8 */
753     uint32_t        softirq_pending;          /* 0xde0 */
754     uint32_t        pad_0x0de4;               /* 0xde4 */
755     uint64_t        int_clock;                /* 0xde8 */
756     uint8_t         pad12[0xe00-0xdf0];       /* 0xdf0 */
757
758     /* 0xe00 is used as indicator for dump tools */
759     /* whether the kernel died with panic() or not */
760     uint32_t        panic_magic;              /* 0xe00 */
761
762     uint8_t         pad13[0x11b8-0xe04];      /* 0xe04 */
763
764     /* 64 bit extparam used for pfault, diag 250 etc  */
765     uint64_t        ext_params2;               /* 0x11B8 */
766
767     uint8_t         pad14[0x1200-0x11C0];      /* 0x11C0 */
768
769     /* System info area */
770
771     uint64_t        floating_pt_save_area[16]; /* 0x1200 */
772     uint64_t        gpregs_save_area[16];      /* 0x1280 */
773     uint32_t        st_status_fixed_logout[4]; /* 0x1300 */
774     uint8_t         pad15[0x1318-0x1310];      /* 0x1310 */
775     uint32_t        prefixreg_save_area;       /* 0x1318 */
776     uint32_t        fpt_creg_save_area;        /* 0x131c */
777     uint8_t         pad16[0x1324-0x1320];      /* 0x1320 */
778     uint32_t        tod_progreg_save_area;     /* 0x1324 */
779     uint32_t        cpu_timer_save_area[2];    /* 0x1328 */
780     uint32_t        clock_comp_save_area[2];   /* 0x1330 */
781     uint8_t         pad17[0x1340-0x1338];      /* 0x1338 */
782     uint32_t        access_regs_save_area[16]; /* 0x1340 */
783     uint64_t        cregs_save_area[16];       /* 0x1380 */
784
785     /* align to the top of the prefix area */
786
787     uint8_t         pad18[0x2000-0x1400];      /* 0x1400 */
788 } QEMU_PACKED LowCore;
789
790 /* STSI */
791 #define STSI_LEVEL_MASK         0x00000000f0000000ULL
792 #define STSI_LEVEL_CURRENT      0x0000000000000000ULL
793 #define STSI_LEVEL_1            0x0000000010000000ULL
794 #define STSI_LEVEL_2            0x0000000020000000ULL
795 #define STSI_LEVEL_3            0x0000000030000000ULL
796 #define STSI_R0_RESERVED_MASK   0x000000000fffff00ULL
797 #define STSI_R0_SEL1_MASK       0x00000000000000ffULL
798 #define STSI_R1_RESERVED_MASK   0x00000000ffff0000ULL
799 #define STSI_R1_SEL2_MASK       0x000000000000ffffULL
800
801 /* Basic Machine Configuration */
802 struct sysib_111 {
803     uint32_t res1[8];
804     uint8_t  manuf[16];
805     uint8_t  type[4];
806     uint8_t  res2[12];
807     uint8_t  model[16];
808     uint8_t  sequence[16];
809     uint8_t  plant[4];
810     uint8_t  res3[156];
811 };
812
813 /* Basic Machine CPU */
814 struct sysib_121 {
815     uint32_t res1[80];
816     uint8_t  sequence[16];
817     uint8_t  plant[4];
818     uint8_t  res2[2];
819     uint16_t cpu_addr;
820     uint8_t  res3[152];
821 };
822
823 /* Basic Machine CPUs */
824 struct sysib_122 {
825     uint8_t res1[32];
826     uint32_t capability;
827     uint16_t total_cpus;
828     uint16_t active_cpus;
829     uint16_t standby_cpus;
830     uint16_t reserved_cpus;
831     uint16_t adjustments[2026];
832 };
833
834 /* LPAR CPU */
835 struct sysib_221 {
836     uint32_t res1[80];
837     uint8_t  sequence[16];
838     uint8_t  plant[4];
839     uint16_t cpu_id;
840     uint16_t cpu_addr;
841     uint8_t  res3[152];
842 };
843
844 /* LPAR CPUs */
845 struct sysib_222 {
846     uint32_t res1[32];
847     uint16_t lpar_num;
848     uint8_t  res2;
849     uint8_t  lcpuc;
850     uint16_t total_cpus;
851     uint16_t conf_cpus;
852     uint16_t standby_cpus;
853     uint16_t reserved_cpus;
854     uint8_t  name[8];
855     uint32_t caf;
856     uint8_t  res3[16];
857     uint16_t dedicated_cpus;
858     uint16_t shared_cpus;
859     uint8_t  res4[180];
860 };
861
862 /* VM CPUs */
863 struct sysib_322 {
864     uint8_t  res1[31];
865     uint8_t  count;
866     struct {
867         uint8_t  res2[4];
868         uint16_t total_cpus;
869         uint16_t conf_cpus;
870         uint16_t standby_cpus;
871         uint16_t reserved_cpus;
872         uint8_t  name[8];
873         uint32_t caf;
874         uint8_t  cpi[16];
875         uint8_t res5[3];
876         uint8_t ext_name_encoding;
877         uint32_t res3;
878         uint8_t uuid[16];
879     } vm[8];
880     uint8_t res4[1504];
881     uint8_t ext_names[8][256];
882 };
883
884 /* MMU defines */
885 #define _ASCE_ORIGIN            ~0xfffULL /* segment table origin             */
886 #define _ASCE_SUBSPACE          0x200     /* subspace group control           */
887 #define _ASCE_PRIVATE_SPACE     0x100     /* private space control            */
888 #define _ASCE_ALT_EVENT         0x80      /* storage alteration event control */
889 #define _ASCE_SPACE_SWITCH      0x40      /* space switch event               */
890 #define _ASCE_REAL_SPACE        0x20      /* real space control               */
891 #define _ASCE_TYPE_MASK         0x0c      /* asce table type mask             */
892 #define _ASCE_TYPE_REGION1      0x0c      /* region first table type          */
893 #define _ASCE_TYPE_REGION2      0x08      /* region second table type         */
894 #define _ASCE_TYPE_REGION3      0x04      /* region third table type          */
895 #define _ASCE_TYPE_SEGMENT      0x00      /* segment table type               */
896 #define _ASCE_TABLE_LENGTH      0x03      /* region table length              */
897
898 #define _REGION_ENTRY_ORIGIN    ~0xfffULL /* region/segment table origin      */
899 #define _REGION_ENTRY_RO        0x200     /* region/segment protection bit    */
900 #define _REGION_ENTRY_TF        0xc0      /* region/segment table offset      */
901 #define _REGION_ENTRY_INV       0x20      /* invalid region table entry       */
902 #define _REGION_ENTRY_TYPE_MASK 0x0c      /* region/segment table type mask   */
903 #define _REGION_ENTRY_TYPE_R1   0x0c      /* region first table type          */
904 #define _REGION_ENTRY_TYPE_R2   0x08      /* region second table type         */
905 #define _REGION_ENTRY_TYPE_R3   0x04      /* region third table type          */
906 #define _REGION_ENTRY_LENGTH    0x03      /* region third length              */
907
908 #define _SEGMENT_ENTRY_ORIGIN   ~0x7ffULL /* segment table origin             */
909 #define _SEGMENT_ENTRY_FC       0x400     /* format control                   */
910 #define _SEGMENT_ENTRY_RO       0x200     /* page protection bit              */
911 #define _SEGMENT_ENTRY_INV      0x20      /* invalid segment table entry      */
912
913 #define _PAGE_RO        0x200            /* HW read-only bit  */
914 #define _PAGE_INVALID   0x400            /* HW invalid bit    */
915 #define _PAGE_RES0      0x800            /* bit must be zero  */
916
917 #define SK_C                    (0x1 << 1)
918 #define SK_R                    (0x1 << 2)
919 #define SK_F                    (0x1 << 3)
920 #define SK_ACC_MASK             (0xf << 4)
921
922 /* SIGP order codes */
923 #define SIGP_SENSE             0x01
924 #define SIGP_EXTERNAL_CALL     0x02
925 #define SIGP_EMERGENCY         0x03
926 #define SIGP_START             0x04
927 #define SIGP_STOP              0x05
928 #define SIGP_RESTART           0x06
929 #define SIGP_STOP_STORE_STATUS 0x09
930 #define SIGP_INITIAL_CPU_RESET 0x0b
931 #define SIGP_CPU_RESET         0x0c
932 #define SIGP_SET_PREFIX        0x0d
933 #define SIGP_STORE_STATUS_ADDR 0x0e
934 #define SIGP_SET_ARCH          0x12
935
936 /* SIGP condition codes */
937 #define SIGP_CC_ORDER_CODE_ACCEPTED 0
938 #define SIGP_CC_STATUS_STORED       1
939 #define SIGP_CC_BUSY                2
940 #define SIGP_CC_NOT_OPERATIONAL     3
941
942 /* SIGP status bits */
943 #define SIGP_STAT_EQUIPMENT_CHECK   0x80000000UL
944 #define SIGP_STAT_INCORRECT_STATE   0x00000200UL
945 #define SIGP_STAT_INVALID_PARAMETER 0x00000100UL
946 #define SIGP_STAT_EXT_CALL_PENDING  0x00000080UL
947 #define SIGP_STAT_STOPPED           0x00000040UL
948 #define SIGP_STAT_OPERATOR_INTERV   0x00000020UL
949 #define SIGP_STAT_CHECK_STOP        0x00000010UL
950 #define SIGP_STAT_INOPERATIVE       0x00000004UL
951 #define SIGP_STAT_INVALID_ORDER     0x00000002UL
952 #define SIGP_STAT_RECEIVER_CHECK    0x00000001UL
953
954 /* SIGP SET ARCHITECTURE modes */
955 #define SIGP_MODE_ESA_S390 0
956 #define SIGP_MODE_Z_ARCH_TRANS_ALL_PSW 1
957 #define SIGP_MODE_Z_ARCH_TRANS_CUR_PSW 2
958
959 void load_psw(CPUS390XState *env, uint64_t mask, uint64_t addr);
960 int mmu_translate(CPUS390XState *env, target_ulong vaddr, int rw, uint64_t asc,
961                   target_ulong *raddr, int *flags, bool exc);
962 int sclp_service_call(CPUS390XState *env, uint64_t sccb, uint32_t code);
963 uint32_t calc_cc(CPUS390XState *env, uint32_t cc_op, uint64_t src, uint64_t dst,
964                  uint64_t vr);
965
966 int s390_cpu_virt_mem_rw(S390CPU *cpu, vaddr laddr, void *hostbuf, int len,
967                          bool is_write);
968
969 #define s390_cpu_virt_mem_read(cpu, laddr, dest, len) \
970         s390_cpu_virt_mem_rw(cpu, laddr, dest, len, false)
971 #define s390_cpu_virt_mem_write(cpu, laddr, dest, len) \
972         s390_cpu_virt_mem_rw(cpu, laddr, dest, len, true)
973 #define s390_cpu_virt_mem_check_write(cpu, laddr, len) \
974         s390_cpu_virt_mem_rw(cpu, laddr, NULL, len, true)
975
976 /* The value of the TOD clock for 1.1.1970. */
977 #define TOD_UNIX_EPOCH 0x7d91048bca000000ULL
978
979 /* Converts ns to s390's clock format */
980 static inline uint64_t time2tod(uint64_t ns) {
981     return (ns << 9) / 125;
982 }
983
984 static inline void cpu_inject_ext(S390CPU *cpu, uint32_t code, uint32_t param,
985                                   uint64_t param64)
986 {
987     CPUS390XState *env = &cpu->env;
988
989     if (env->ext_index == MAX_EXT_QUEUE - 1) {
990         /* ugh - can't queue anymore. Let's drop. */
991         return;
992     }
993
994     env->ext_index++;
995     assert(env->ext_index < MAX_EXT_QUEUE);
996
997     env->ext_queue[env->ext_index].code = code;
998     env->ext_queue[env->ext_index].param = param;
999     env->ext_queue[env->ext_index].param64 = param64;
1000
1001     env->pending_int |= INTERRUPT_EXT;
1002     cpu_interrupt(CPU(cpu), CPU_INTERRUPT_HARD);
1003 }
1004
1005 static inline void cpu_inject_io(S390CPU *cpu, uint16_t subchannel_id,
1006                                  uint16_t subchannel_number,
1007                                  uint32_t io_int_parm, uint32_t io_int_word)
1008 {
1009     CPUS390XState *env = &cpu->env;
1010     int isc = IO_INT_WORD_ISC(io_int_word);
1011
1012     if (env->io_index[isc] == MAX_IO_QUEUE - 1) {
1013         /* ugh - can't queue anymore. Let's drop. */
1014         return;
1015     }
1016
1017     env->io_index[isc]++;
1018     assert(env->io_index[isc] < MAX_IO_QUEUE);
1019
1020     env->io_queue[env->io_index[isc]][isc].id = subchannel_id;
1021     env->io_queue[env->io_index[isc]][isc].nr = subchannel_number;
1022     env->io_queue[env->io_index[isc]][isc].parm = io_int_parm;
1023     env->io_queue[env->io_index[isc]][isc].word = io_int_word;
1024
1025     env->pending_int |= INTERRUPT_IO;
1026     cpu_interrupt(CPU(cpu), CPU_INTERRUPT_HARD);
1027 }
1028
1029 static inline void cpu_inject_crw_mchk(S390CPU *cpu)
1030 {
1031     CPUS390XState *env = &cpu->env;
1032
1033     if (env->mchk_index == MAX_MCHK_QUEUE - 1) {
1034         /* ugh - can't queue anymore. Let's drop. */
1035         return;
1036     }
1037
1038     env->mchk_index++;
1039     assert(env->mchk_index < MAX_MCHK_QUEUE);
1040
1041     env->mchk_queue[env->mchk_index].type = 1;
1042
1043     env->pending_int |= INTERRUPT_MCHK;
1044     cpu_interrupt(CPU(cpu), CPU_INTERRUPT_HARD);
1045 }
1046
1047 /* from s390-virtio-ccw */
1048 #define MEM_SECTION_SIZE             0x10000000UL
1049 #define MAX_AVAIL_SLOTS              32
1050
1051 /* fpu_helper.c */
1052 uint32_t set_cc_nz_f32(float32 v);
1053 uint32_t set_cc_nz_f64(float64 v);
1054 uint32_t set_cc_nz_f128(float128 v);
1055
1056 /* misc_helper.c */
1057 #ifndef CONFIG_USER_ONLY
1058 void handle_diag_308(CPUS390XState *env, uint64_t r1, uint64_t r3);
1059 #endif
1060 void program_interrupt(CPUS390XState *env, uint32_t code, int ilen);
1061 void QEMU_NORETURN runtime_exception(CPUS390XState *env, int excp,
1062                                      uintptr_t retaddr);
1063
1064 #ifdef CONFIG_KVM
1065 void kvm_s390_io_interrupt(uint16_t subchannel_id,
1066                            uint16_t subchannel_nr, uint32_t io_int_parm,
1067                            uint32_t io_int_word);
1068 void kvm_s390_crw_mchk(void);
1069 void kvm_s390_enable_css_support(S390CPU *cpu);
1070 int kvm_s390_assign_subch_ioeventfd(EventNotifier *notifier, uint32_t sch,
1071                                     int vq, bool assign);
1072 int kvm_s390_cpu_restart(S390CPU *cpu);
1073 int kvm_s390_get_memslot_count(KVMState *s);
1074 void kvm_s390_clear_cmma_callback(void *opaque);
1075 int kvm_s390_set_cpu_state(S390CPU *cpu, uint8_t cpu_state);
1076 void kvm_s390_reset_vcpu(S390CPU *cpu);
1077 int kvm_s390_set_mem_limit(KVMState *s, uint64_t new_limit, uint64_t *hw_limit);
1078 #else
1079 static inline void kvm_s390_io_interrupt(uint16_t subchannel_id,
1080                                         uint16_t subchannel_nr,
1081                                         uint32_t io_int_parm,
1082                                         uint32_t io_int_word)
1083 {
1084 }
1085 static inline void kvm_s390_crw_mchk(void)
1086 {
1087 }
1088 static inline void kvm_s390_enable_css_support(S390CPU *cpu)
1089 {
1090 }
1091 static inline int kvm_s390_assign_subch_ioeventfd(EventNotifier *notifier,
1092                                                   uint32_t sch, int vq,
1093                                                   bool assign)
1094 {
1095     return -ENOSYS;
1096 }
1097 static inline int kvm_s390_cpu_restart(S390CPU *cpu)
1098 {
1099     return -ENOSYS;
1100 }
1101 static inline void kvm_s390_clear_cmma_callback(void *opaque)
1102 {
1103 }
1104 static inline int kvm_s390_get_memslot_count(KVMState *s)
1105 {
1106   return MAX_AVAIL_SLOTS;
1107 }
1108 static inline int kvm_s390_set_cpu_state(S390CPU *cpu, uint8_t cpu_state)
1109 {
1110     return -ENOSYS;
1111 }
1112 static inline void kvm_s390_reset_vcpu(S390CPU *cpu)
1113 {
1114 }
1115 static inline int kvm_s390_set_mem_limit(KVMState *s, uint64_t new_limit,
1116                                          uint64_t *hw_limit)
1117 {
1118     return 0;
1119 }
1120 #endif
1121
1122 static inline int s390_set_memory_limit(uint64_t new_limit, uint64_t *hw_limit)
1123 {
1124     if (kvm_enabled()) {
1125         return kvm_s390_set_mem_limit(kvm_state, new_limit, hw_limit);
1126     }
1127     return 0;
1128 }
1129
1130 static inline void cmma_reset(S390CPU *cpu)
1131 {
1132     if (kvm_enabled()) {
1133         CPUState *cs = CPU(cpu);
1134         kvm_s390_clear_cmma_callback(cs->kvm_state);
1135     }
1136 }
1137
1138 static inline int s390_cpu_restart(S390CPU *cpu)
1139 {
1140     if (kvm_enabled()) {
1141         return kvm_s390_cpu_restart(cpu);
1142     }
1143     return -ENOSYS;
1144 }
1145
1146 static inline int s390_get_memslot_count(KVMState *s)
1147 {
1148     if (kvm_enabled()) {
1149         return kvm_s390_get_memslot_count(s);
1150     } else {
1151         return MAX_AVAIL_SLOTS;
1152     }
1153 }
1154
1155 void s390_io_interrupt(uint16_t subchannel_id, uint16_t subchannel_nr,
1156                        uint32_t io_int_parm, uint32_t io_int_word);
1157 void s390_crw_mchk(void);
1158
1159 static inline int s390_assign_subch_ioeventfd(EventNotifier *notifier,
1160                                               uint32_t sch_id, int vq,
1161                                               bool assign)
1162 {
1163     if (kvm_enabled()) {
1164         return kvm_s390_assign_subch_ioeventfd(notifier, sch_id, vq, assign);
1165     } else {
1166         return -ENOSYS;
1167     }
1168 }
1169
1170 #endif
This page took 0.088134 seconds and 4 git commands to generate.