]> Git Repo - qemu.git/blob - hw/unin_pci.c
pci_host: consolidate pci config address access.
[qemu.git] / hw / unin_pci.c
1 /*
2  * QEMU Uninorth PCI host (for all Mac99 and newer machines)
3  *
4  * Copyright (c) 2006 Fabrice Bellard
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a copy
7  * of this software and associated documentation files (the "Software"), to deal
8  * in the Software without restriction, including without limitation the rights
9  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
10  * copies of the Software, and to permit persons to whom the Software is
11  * furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
19  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
20  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
21  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
22  * THE SOFTWARE.
23  */
24 #include "hw.h"
25 #include "ppc_mac.h"
26 #include "pci.h"
27 #include "pci_host.h"
28
29 /* debug UniNorth */
30 //#define DEBUG_UNIN
31
32 #ifdef DEBUG_UNIN
33 #define UNIN_DPRINTF(fmt, ...)                                  \
34     do { printf("UNIN: " fmt , ## __VA_ARGS__); } while (0)
35 #else
36 #define UNIN_DPRINTF(fmt, ...)
37 #endif
38
39 typedef struct UNINState {
40     SysBusDevice busdev;
41     PCIHostState host_state;
42 } UNINState;
43
44 /* Don't know if this matches real hardware, but it agrees with OHW.  */
45 static int pci_unin_map_irq(PCIDevice *pci_dev, int irq_num)
46 {
47     return (irq_num + (pci_dev->devfn >> 3)) & 3;
48 }
49
50 static void pci_unin_set_irq(void *opaque, int irq_num, int level)
51 {
52     qemu_irq *pic = opaque;
53
54     qemu_set_irq(pic[irq_num + 8], level);
55 }
56
57 static void pci_unin_save(QEMUFile* f, void *opaque)
58 {
59     PCIDevice *d = opaque;
60
61     pci_device_save(d, f);
62 }
63
64 static int pci_unin_load(QEMUFile* f, void *opaque, int version_id)
65 {
66     PCIDevice *d = opaque;
67
68     if (version_id != 1)
69         return -EINVAL;
70
71     return pci_device_load(d, f);
72 }
73
74 static void pci_unin_reset(void *opaque)
75 {
76 }
77
78 static int pci_unin_main_init_device(SysBusDevice *dev)
79 {
80     UNINState *s;
81     int pci_mem_config, pci_mem_data;
82
83     /* Use values found on a real PowerMac */
84     /* Uninorth main bus */
85     s = FROM_SYSBUS(UNINState, dev);
86
87     pci_mem_config = pci_host_config_register_io_memory(&s->host_state);
88     pci_mem_data = pci_host_data_register_io_memory(&s->host_state);
89     sysbus_init_mmio(dev, 0x1000, pci_mem_config);
90     sysbus_init_mmio(dev, 0x1000, pci_mem_data);
91
92     register_savevm("uninorth", 0, 1, pci_unin_save, pci_unin_load, &s->host_state);
93     qemu_register_reset(pci_unin_reset, &s->host_state);
94     return 0;
95 }
96
97 static int pci_dec_21154_init_device(SysBusDevice *dev)
98 {
99     UNINState *s;
100     int pci_mem_config, pci_mem_data;
101
102     /* Uninorth bridge */
103     s = FROM_SYSBUS(UNINState, dev);
104
105     // XXX: s = &pci_bridge[2];
106     pci_mem_config = pci_host_config_register_io_memory_noswap(&s->host_state);
107     pci_mem_data = pci_host_data_register_io_memory(&s->host_state);
108     sysbus_init_mmio(dev, 0x1000, pci_mem_config);
109     sysbus_init_mmio(dev, 0x1000, pci_mem_data);
110     return 0;
111 }
112
113 static int pci_unin_agp_init_device(SysBusDevice *dev)
114 {
115     UNINState *s;
116     int pci_mem_config, pci_mem_data;
117
118     /* Uninorth AGP bus */
119     s = FROM_SYSBUS(UNINState, dev);
120
121     pci_mem_config = pci_host_config_register_io_memory_noswap(&s->host_state);
122     pci_mem_data = pci_host_data_register_io_memory(&s->host_state);
123     sysbus_init_mmio(dev, 0x1000, pci_mem_config);
124     sysbus_init_mmio(dev, 0x1000, pci_mem_data);
125     return 0;
126 }
127
128 static int pci_unin_internal_init_device(SysBusDevice *dev)
129 {
130     UNINState *s;
131     int pci_mem_config, pci_mem_data;
132
133     /* Uninorth internal bus */
134     s = FROM_SYSBUS(UNINState, dev);
135
136     pci_mem_config = pci_host_config_register_io_memory_noswap(&s->host_state);
137     pci_mem_data = pci_host_data_register_io_memory(&s->host_state);
138     sysbus_init_mmio(dev, 0x1000, pci_mem_config);
139     sysbus_init_mmio(dev, 0x1000, pci_mem_data);
140     return 0;
141 }
142
143 PCIBus *pci_pmac_init(qemu_irq *pic)
144 {
145     DeviceState *dev;
146     SysBusDevice *s;
147     UNINState *d;
148
149     /* Use values found on a real PowerMac */
150     /* Uninorth main bus */
151     dev = qdev_create(NULL, "Uni-north main");
152     qdev_init_nofail(dev);
153     s = sysbus_from_qdev(dev);
154     d = FROM_SYSBUS(UNINState, s);
155     d->host_state.bus = pci_register_bus(&d->busdev.qdev, "pci",
156                                          pci_unin_set_irq, pci_unin_map_irq,
157                                          pic, 11 << 3, 4);
158
159     pci_create_simple(d->host_state.bus, 11 << 3, "Uni-north main");
160
161     sysbus_mmio_map(s, 0, 0xf2800000);
162     sysbus_mmio_map(s, 1, 0xf2c00000);
163
164     /* DEC 21154 bridge */
165 #if 0
166     /* XXX: not activated as PPC BIOS doesn't handle multiple buses properly */
167     pci_create_simple(d->host_state.bus, 12 << 3, "DEC 21154");
168 #endif
169
170     /* Uninorth AGP bus */
171     pci_create_simple(d->host_state.bus, 13 << 3, "Uni-north AGP");
172
173     /* Uninorth internal bus */
174 #if 0
175     /* XXX: not needed for now */
176     pci_create_simple(d->host_state.bus, 14 << 3, "Uni-north internal");
177 #endif
178
179     return d->host_state.bus;
180 }
181
182 static int unin_main_pci_host_init(PCIDevice *d)
183 {
184     pci_config_set_vendor_id(d->config, PCI_VENDOR_ID_APPLE);
185     pci_config_set_device_id(d->config, PCI_DEVICE_ID_APPLE_UNI_N_PCI);
186     d->config[0x08] = 0x00; // revision
187     pci_config_set_class(d->config, PCI_CLASS_BRIDGE_HOST);
188     d->config[0x0C] = 0x08; // cache_line_size
189     d->config[0x0D] = 0x10; // latency_timer
190     d->config[PCI_HEADER_TYPE] = PCI_HEADER_TYPE_NORMAL; // header_type
191     d->config[0x34] = 0x00; // capabilities_pointer
192     return 0;
193 }
194
195 static int dec_21154_pci_host_init(PCIDevice *d)
196 {
197     /* pci-to-pci bridge */
198     pci_config_set_vendor_id(d->config, PCI_VENDOR_ID_DEC);
199     pci_config_set_device_id(d->config, PCI_DEVICE_ID_DEC_21154);
200     d->config[0x08] = 0x05; // revision
201     pci_config_set_class(d->config, PCI_CLASS_BRIDGE_PCI);
202     d->config[0x0C] = 0x08; // cache_line_size
203     d->config[0x0D] = 0x20; // latency_timer
204     d->config[PCI_HEADER_TYPE] = PCI_HEADER_TYPE_BRIDGE; // header_type
205
206     d->config[0x18] = 0x01; // primary_bus
207     d->config[0x19] = 0x02; // secondary_bus
208     d->config[0x1A] = 0x02; // subordinate_bus
209     d->config[0x1B] = 0x20; // secondary_latency_timer
210     d->config[0x1C] = 0x11; // io_base
211     d->config[0x1D] = 0x01; // io_limit
212     d->config[0x20] = 0x00; // memory_base
213     d->config[0x21] = 0x80;
214     d->config[0x22] = 0x00; // memory_limit
215     d->config[0x23] = 0x80;
216     d->config[0x24] = 0x01; // prefetchable_memory_base
217     d->config[0x25] = 0x80;
218     d->config[0x26] = 0xF1; // prefectchable_memory_limit
219     d->config[0x27] = 0x7F;
220     // d->config[0x34] = 0xdc // capabilities_pointer
221     return 0;
222 }
223
224 static int unin_agp_pci_host_init(PCIDevice *d)
225 {
226     pci_config_set_vendor_id(d->config, PCI_VENDOR_ID_APPLE);
227     pci_config_set_device_id(d->config, PCI_DEVICE_ID_APPLE_UNI_N_AGP);
228     d->config[0x08] = 0x00; // revision
229     pci_config_set_class(d->config, PCI_CLASS_BRIDGE_HOST);
230     d->config[0x0C] = 0x08; // cache_line_size
231     d->config[0x0D] = 0x10; // latency_timer
232     d->config[PCI_HEADER_TYPE] = PCI_HEADER_TYPE_NORMAL; // header_type
233     //    d->config[0x34] = 0x80; // capabilities_pointer
234     return 0;
235 }
236
237 static int unin_internal_pci_host_init(PCIDevice *d)
238 {
239     pci_config_set_vendor_id(d->config, PCI_VENDOR_ID_APPLE);
240     pci_config_set_device_id(d->config, PCI_DEVICE_ID_APPLE_UNI_N_I_PCI);
241     d->config[0x08] = 0x00; // revision
242     pci_config_set_class(d->config, PCI_CLASS_BRIDGE_HOST);
243     d->config[0x0C] = 0x08; // cache_line_size
244     d->config[0x0D] = 0x10; // latency_timer
245     d->config[PCI_HEADER_TYPE] = PCI_HEADER_TYPE_NORMAL; // header_type
246     d->config[0x34] = 0x00; // capabilities_pointer
247     return 0;
248 }
249
250 static PCIDeviceInfo unin_main_pci_host_info = {
251     .qdev.name = "Uni-north main",
252     .qdev.size = sizeof(PCIDevice),
253     .init      = unin_main_pci_host_init,
254 };
255
256 static PCIDeviceInfo dec_21154_pci_host_info = {
257     .qdev.name = "DEC 21154",
258     .qdev.size = sizeof(PCIDevice),
259     .init      = dec_21154_pci_host_init,
260 };
261
262 static PCIDeviceInfo unin_agp_pci_host_info = {
263     .qdev.name = "Uni-north AGP",
264     .qdev.size = sizeof(PCIDevice),
265     .init      = unin_agp_pci_host_init,
266 };
267
268 static PCIDeviceInfo unin_internal_pci_host_info = {
269     .qdev.name = "Uni-north internal",
270     .qdev.size = sizeof(PCIDevice),
271     .init      = unin_internal_pci_host_init,
272 };
273
274 static void unin_register_devices(void)
275 {
276     sysbus_register_dev("Uni-north main", sizeof(UNINState),
277                         pci_unin_main_init_device);
278     pci_qdev_register(&unin_main_pci_host_info);
279     sysbus_register_dev("DEC 21154", sizeof(UNINState),
280                         pci_dec_21154_init_device);
281     pci_qdev_register(&dec_21154_pci_host_info);
282     sysbus_register_dev("Uni-north AGP", sizeof(UNINState),
283                         pci_unin_agp_init_device);
284     pci_qdev_register(&unin_agp_pci_host_info);
285     sysbus_register_dev("Uni-north internal", sizeof(UNINState),
286                         pci_unin_internal_init_device);
287     pci_qdev_register(&unin_internal_pci_host_info);
288 }
289
290 device_init(unin_register_devices)
This page took 0.040149 seconds and 4 git commands to generate.