]> Git Repo - qemu.git/blob - tcg/tcg-op.h
tcg: Move some opcode generation functions out of line
[qemu.git] / tcg / tcg-op.h
1 /*
2  * Tiny Code Generator for QEMU
3  *
4  * Copyright (c) 2008 Fabrice Bellard
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a copy
7  * of this software and associated documentation files (the "Software"), to deal
8  * in the Software without restriction, including without limitation the rights
9  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
10  * copies of the Software, and to permit persons to whom the Software is
11  * furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
19  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
20  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
21  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
22  * THE SOFTWARE.
23  */
24
25 #include "tcg.h"
26 #include "exec/helper-proto.h"
27 #include "exec/helper-gen.h"
28
29 /* Basic output routines.  Not for general consumption.  */
30
31 void tcg_gen_op0(TCGContext *, TCGOpcode);
32 void tcg_gen_op1(TCGContext *, TCGOpcode, TCGArg);
33 void tcg_gen_op2(TCGContext *, TCGOpcode, TCGArg, TCGArg);
34 void tcg_gen_op3(TCGContext *, TCGOpcode, TCGArg, TCGArg, TCGArg);
35 void tcg_gen_op4(TCGContext *, TCGOpcode, TCGArg, TCGArg, TCGArg, TCGArg);
36 void tcg_gen_op5(TCGContext *, TCGOpcode, TCGArg, TCGArg, TCGArg,
37                  TCGArg, TCGArg);
38 void tcg_gen_op6(TCGContext *, TCGOpcode, TCGArg, TCGArg, TCGArg,
39                  TCGArg, TCGArg, TCGArg);
40
41
42 static inline void tcg_gen_op1_i32(TCGOpcode opc, TCGv_i32 a1)
43 {
44     tcg_gen_op1(&tcg_ctx, opc, GET_TCGV_I32(a1));
45 }
46
47 static inline void tcg_gen_op1_i64(TCGOpcode opc, TCGv_i64 a1)
48 {
49     tcg_gen_op1(&tcg_ctx, opc, GET_TCGV_I64(a1));
50 }
51
52 static inline void tcg_gen_op1i(TCGOpcode opc, TCGArg a1)
53 {
54     tcg_gen_op1(&tcg_ctx, opc, a1);
55 }
56
57 static inline void tcg_gen_op2_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2)
58 {
59     tcg_gen_op2(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2));
60 }
61
62 static inline void tcg_gen_op2_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2)
63 {
64     tcg_gen_op2(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2));
65 }
66
67 static inline void tcg_gen_op2i_i32(TCGOpcode opc, TCGv_i32 a1, TCGArg a2)
68 {
69     tcg_gen_op2(&tcg_ctx, opc, GET_TCGV_I32(a1), a2);
70 }
71
72 static inline void tcg_gen_op2i_i64(TCGOpcode opc, TCGv_i64 a1, TCGArg a2)
73 {
74     tcg_gen_op2(&tcg_ctx, opc, GET_TCGV_I64(a1), a2);
75 }
76
77 static inline void tcg_gen_op2ii(TCGOpcode opc, TCGArg a1, TCGArg a2)
78 {
79     tcg_gen_op2(&tcg_ctx, opc, a1, a2);
80 }
81
82 static inline void tcg_gen_op3_i32(TCGOpcode opc, TCGv_i32 a1,
83                                    TCGv_i32 a2, TCGv_i32 a3)
84 {
85     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I32(a1),
86                 GET_TCGV_I32(a2), GET_TCGV_I32(a3));
87 }
88
89 static inline void tcg_gen_op3_i64(TCGOpcode opc, TCGv_i64 a1,
90                                    TCGv_i64 a2, TCGv_i64 a3)
91 {
92     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I64(a1),
93                 GET_TCGV_I64(a2), GET_TCGV_I64(a3));
94 }
95
96 static inline void tcg_gen_op3i_i32(TCGOpcode opc, TCGv_i32 a1,
97                                     TCGv_i32 a2, TCGArg a3)
98 {
99     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2), a3);
100 }
101
102 static inline void tcg_gen_op3i_i64(TCGOpcode opc, TCGv_i64 a1,
103                                     TCGv_i64 a2, TCGArg a3)
104 {
105     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2), a3);
106 }
107
108 static inline void tcg_gen_ldst_op_i32(TCGOpcode opc, TCGv_i32 val,
109                                        TCGv_ptr base, TCGArg offset)
110 {
111     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I32(val), GET_TCGV_PTR(base), offset);
112 }
113
114 static inline void tcg_gen_ldst_op_i64(TCGOpcode opc, TCGv_i64 val,
115                                        TCGv_ptr base, TCGArg offset)
116 {
117     tcg_gen_op3(&tcg_ctx, opc, GET_TCGV_I64(val), GET_TCGV_PTR(base), offset);
118 }
119
120 static inline void tcg_gen_op4_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
121                                    TCGv_i32 a3, TCGv_i32 a4)
122 {
123     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
124                 GET_TCGV_I32(a3), GET_TCGV_I32(a4));
125 }
126
127 static inline void tcg_gen_op4_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
128                                    TCGv_i64 a3, TCGv_i64 a4)
129 {
130     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
131                 GET_TCGV_I64(a3), GET_TCGV_I64(a4));
132 }
133
134 static inline void tcg_gen_op4i_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
135                                     TCGv_i32 a3, TCGArg a4)
136 {
137     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
138                 GET_TCGV_I32(a3), a4);
139 }
140
141 static inline void tcg_gen_op4i_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
142                                     TCGv_i64 a3, TCGArg a4)
143 {
144     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
145                 GET_TCGV_I64(a3), a4);
146 }
147
148 static inline void tcg_gen_op4ii_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
149                                      TCGArg a3, TCGArg a4)
150 {
151     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2), a3, a4);
152 }
153
154 static inline void tcg_gen_op4ii_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
155                                      TCGArg a3, TCGArg a4)
156 {
157     tcg_gen_op4(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2), a3, a4);
158 }
159
160 static inline void tcg_gen_op5_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
161                                    TCGv_i32 a3, TCGv_i32 a4, TCGv_i32 a5)
162 {
163     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
164                 GET_TCGV_I32(a3), GET_TCGV_I32(a4), GET_TCGV_I32(a5));
165 }
166
167 static inline void tcg_gen_op5_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
168                                    TCGv_i64 a3, TCGv_i64 a4, TCGv_i64 a5)
169 {
170     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
171                 GET_TCGV_I64(a3), GET_TCGV_I64(a4), GET_TCGV_I64(a5));
172 }
173
174 static inline void tcg_gen_op5i_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
175                                     TCGv_i32 a3, TCGv_i32 a4, TCGArg a5)
176 {
177     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
178                 GET_TCGV_I32(a3), GET_TCGV_I32(a4), a5);
179 }
180
181 static inline void tcg_gen_op5i_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
182                                     TCGv_i64 a3, TCGv_i64 a4, TCGArg a5)
183 {
184     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
185                 GET_TCGV_I64(a3), GET_TCGV_I64(a4), a5);
186 }
187
188 static inline void tcg_gen_op5ii_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
189                                      TCGv_i32 a3, TCGArg a4, TCGArg a5)
190 {
191     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
192                 GET_TCGV_I32(a3), a4, a5);
193 }
194
195 static inline void tcg_gen_op5ii_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
196                                      TCGv_i64 a3, TCGArg a4, TCGArg a5)
197 {
198     tcg_gen_op5(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
199                 GET_TCGV_I64(a3), a4, a5);
200 }
201
202 static inline void tcg_gen_op6_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
203                                    TCGv_i32 a3, TCGv_i32 a4,
204                                    TCGv_i32 a5, TCGv_i32 a6)
205 {
206     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
207                 GET_TCGV_I32(a3), GET_TCGV_I32(a4), GET_TCGV_I32(a5),
208                 GET_TCGV_I32(a6));
209 }
210
211 static inline void tcg_gen_op6_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
212                                    TCGv_i64 a3, TCGv_i64 a4,
213                                    TCGv_i64 a5, TCGv_i64 a6)
214 {
215     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
216                 GET_TCGV_I64(a3), GET_TCGV_I64(a4), GET_TCGV_I64(a5),
217                 GET_TCGV_I64(a6));
218 }
219
220 static inline void tcg_gen_op6i_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
221                                     TCGv_i32 a3, TCGv_i32 a4,
222                                     TCGv_i32 a5, TCGArg a6)
223 {
224     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
225                 GET_TCGV_I32(a3), GET_TCGV_I32(a4), GET_TCGV_I32(a5), a6);
226 }
227
228 static inline void tcg_gen_op6i_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
229                                     TCGv_i64 a3, TCGv_i64 a4,
230                                     TCGv_i64 a5, TCGArg a6)
231 {
232     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
233                 GET_TCGV_I64(a3), GET_TCGV_I64(a4), GET_TCGV_I64(a5), a6);
234 }
235
236 static inline void tcg_gen_op6ii_i32(TCGOpcode opc, TCGv_i32 a1, TCGv_i32 a2,
237                                      TCGv_i32 a3, TCGv_i32 a4,
238                                      TCGArg a5, TCGArg a6)
239 {
240     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I32(a1), GET_TCGV_I32(a2),
241                 GET_TCGV_I32(a3), GET_TCGV_I32(a4), a5, a6);
242 }
243
244 static inline void tcg_gen_op6ii_i64(TCGOpcode opc, TCGv_i64 a1, TCGv_i64 a2,
245                                      TCGv_i64 a3, TCGv_i64 a4,
246                                      TCGArg a5, TCGArg a6)
247 {
248     tcg_gen_op6(&tcg_ctx, opc, GET_TCGV_I64(a1), GET_TCGV_I64(a2),
249                 GET_TCGV_I64(a3), GET_TCGV_I64(a4), a5, a6);
250 }
251
252
253 /* Generic ops.  */
254
255 int gen_new_label(void);
256
257 static inline void gen_set_label(int n)
258 {
259     tcg_gen_op1(&tcg_ctx, INDEX_op_set_label, n);
260 }
261
262 static inline void tcg_gen_br(int label)
263 {
264     tcg_gen_op1(&tcg_ctx, INDEX_op_br, label);
265 }
266
267
268 /* Helper calls. */
269
270 /* 32 bit ops */
271
272 void tcg_gen_addi_i32(TCGv_i32 ret, TCGv_i32 arg1, int32_t arg2);
273 void tcg_gen_subfi_i32(TCGv_i32 ret, int32_t arg1, TCGv_i32 arg2);
274 void tcg_gen_subi_i32(TCGv_i32 ret, TCGv_i32 arg1, int32_t arg2);
275 void tcg_gen_andi_i32(TCGv_i32 ret, TCGv_i32 arg1, uint32_t arg2);
276 void tcg_gen_ori_i32(TCGv_i32 ret, TCGv_i32 arg1, int32_t arg2);
277 void tcg_gen_xori_i32(TCGv_i32 ret, TCGv_i32 arg1, int32_t arg2);
278 void tcg_gen_shli_i32(TCGv_i32 ret, TCGv_i32 arg1, unsigned arg2);
279 void tcg_gen_shri_i32(TCGv_i32 ret, TCGv_i32 arg1, unsigned arg2);
280 void tcg_gen_sari_i32(TCGv_i32 ret, TCGv_i32 arg1, unsigned arg2);
281 void tcg_gen_muli_i32(TCGv_i32 ret, TCGv_i32 arg1, int32_t arg2);
282 void tcg_gen_div_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
283 void tcg_gen_rem_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
284 void tcg_gen_divu_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
285 void tcg_gen_remu_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
286 void tcg_gen_andc_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
287 void tcg_gen_eqv_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
288 void tcg_gen_nand_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
289 void tcg_gen_nor_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
290 void tcg_gen_orc_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
291 void tcg_gen_rotl_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
292 void tcg_gen_rotli_i32(TCGv_i32 ret, TCGv_i32 arg1, unsigned arg2);
293 void tcg_gen_rotr_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2);
294 void tcg_gen_rotri_i32(TCGv_i32 ret, TCGv_i32 arg1, unsigned arg2);
295 void tcg_gen_deposit_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2,
296                          unsigned int ofs, unsigned int len);
297 void tcg_gen_brcond_i32(TCGCond cond, TCGv_i32 arg1, TCGv_i32 arg2, int label);
298 void tcg_gen_brcondi_i32(TCGCond cond, TCGv_i32 arg1, int32_t arg2, int label);
299 void tcg_gen_setcond_i32(TCGCond cond, TCGv_i32 ret,
300                          TCGv_i32 arg1, TCGv_i32 arg2);
301 void tcg_gen_setcondi_i32(TCGCond cond, TCGv_i32 ret,
302                           TCGv_i32 arg1, int32_t arg2);
303 void tcg_gen_movcond_i32(TCGCond cond, TCGv_i32 ret, TCGv_i32 c1,
304                          TCGv_i32 c2, TCGv_i32 v1, TCGv_i32 v2);
305 void tcg_gen_add2_i32(TCGv_i32 rl, TCGv_i32 rh, TCGv_i32 al,
306                       TCGv_i32 ah, TCGv_i32 bl, TCGv_i32 bh);
307 void tcg_gen_sub2_i32(TCGv_i32 rl, TCGv_i32 rh, TCGv_i32 al,
308                       TCGv_i32 ah, TCGv_i32 bl, TCGv_i32 bh);
309 void tcg_gen_mulu2_i32(TCGv_i32 rl, TCGv_i32 rh, TCGv_i32 arg1, TCGv_i32 arg2);
310 void tcg_gen_muls2_i32(TCGv_i32 rl, TCGv_i32 rh, TCGv_i32 arg1, TCGv_i32 arg2);
311 void tcg_gen_ext8s_i32(TCGv_i32 ret, TCGv_i32 arg);
312 void tcg_gen_ext16s_i32(TCGv_i32 ret, TCGv_i32 arg);
313 void tcg_gen_ext8u_i32(TCGv_i32 ret, TCGv_i32 arg);
314 void tcg_gen_ext16u_i32(TCGv_i32 ret, TCGv_i32 arg);
315 void tcg_gen_bswap16_i32(TCGv_i32 ret, TCGv_i32 arg);
316 void tcg_gen_bswap32_i32(TCGv_i32 ret, TCGv_i32 arg);
317
318 static inline void tcg_gen_discard_i32(TCGv_i32 arg)
319 {
320     tcg_gen_op1_i32(INDEX_op_discard, arg);
321 }
322
323 static inline void tcg_gen_mov_i32(TCGv_i32 ret, TCGv_i32 arg)
324 {
325     if (!TCGV_EQUAL_I32(ret, arg)) {
326         tcg_gen_op2_i32(INDEX_op_mov_i32, ret, arg);
327     }
328 }
329
330 static inline void tcg_gen_movi_i32(TCGv_i32 ret, int32_t arg)
331 {
332     tcg_gen_op2i_i32(INDEX_op_movi_i32, ret, arg);
333 }
334
335 static inline void tcg_gen_ld8u_i32(TCGv_i32 ret, TCGv_ptr arg2,
336                                     tcg_target_long offset)
337 {
338     tcg_gen_ldst_op_i32(INDEX_op_ld8u_i32, ret, arg2, offset);
339 }
340
341 static inline void tcg_gen_ld8s_i32(TCGv_i32 ret, TCGv_ptr arg2,
342                                     tcg_target_long offset)
343 {
344     tcg_gen_ldst_op_i32(INDEX_op_ld8s_i32, ret, arg2, offset);
345 }
346
347 static inline void tcg_gen_ld16u_i32(TCGv_i32 ret, TCGv_ptr arg2,
348                                      tcg_target_long offset)
349 {
350     tcg_gen_ldst_op_i32(INDEX_op_ld16u_i32, ret, arg2, offset);
351 }
352
353 static inline void tcg_gen_ld16s_i32(TCGv_i32 ret, TCGv_ptr arg2,
354                                      tcg_target_long offset)
355 {
356     tcg_gen_ldst_op_i32(INDEX_op_ld16s_i32, ret, arg2, offset);
357 }
358
359 static inline void tcg_gen_ld_i32(TCGv_i32 ret, TCGv_ptr arg2,
360                                   tcg_target_long offset)
361 {
362     tcg_gen_ldst_op_i32(INDEX_op_ld_i32, ret, arg2, offset);
363 }
364
365 static inline void tcg_gen_st8_i32(TCGv_i32 arg1, TCGv_ptr arg2,
366                                    tcg_target_long offset)
367 {
368     tcg_gen_ldst_op_i32(INDEX_op_st8_i32, arg1, arg2, offset);
369 }
370
371 static inline void tcg_gen_st16_i32(TCGv_i32 arg1, TCGv_ptr arg2,
372                                     tcg_target_long offset)
373 {
374     tcg_gen_ldst_op_i32(INDEX_op_st16_i32, arg1, arg2, offset);
375 }
376
377 static inline void tcg_gen_st_i32(TCGv_i32 arg1, TCGv_ptr arg2,
378                                   tcg_target_long offset)
379 {
380     tcg_gen_ldst_op_i32(INDEX_op_st_i32, arg1, arg2, offset);
381 }
382
383 static inline void tcg_gen_add_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
384 {
385     tcg_gen_op3_i32(INDEX_op_add_i32, ret, arg1, arg2);
386 }
387
388 static inline void tcg_gen_sub_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
389 {
390     tcg_gen_op3_i32(INDEX_op_sub_i32, ret, arg1, arg2);
391 }
392
393 static inline void tcg_gen_and_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
394 {
395     tcg_gen_op3_i32(INDEX_op_and_i32, ret, arg1, arg2);
396 }
397
398 static inline void tcg_gen_or_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
399 {
400     tcg_gen_op3_i32(INDEX_op_or_i32, ret, arg1, arg2);
401 }
402
403 static inline void tcg_gen_xor_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
404 {
405     tcg_gen_op3_i32(INDEX_op_xor_i32, ret, arg1, arg2);
406 }
407
408 static inline void tcg_gen_shl_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
409 {
410     tcg_gen_op3_i32(INDEX_op_shl_i32, ret, arg1, arg2);
411 }
412
413 static inline void tcg_gen_shr_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
414 {
415     tcg_gen_op3_i32(INDEX_op_shr_i32, ret, arg1, arg2);
416 }
417
418 static inline void tcg_gen_sar_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
419 {
420     tcg_gen_op3_i32(INDEX_op_sar_i32, ret, arg1, arg2);
421 }
422
423 static inline void tcg_gen_mul_i32(TCGv_i32 ret, TCGv_i32 arg1, TCGv_i32 arg2)
424 {
425     tcg_gen_op3_i32(INDEX_op_mul_i32, ret, arg1, arg2);
426 }
427
428 static inline void tcg_gen_neg_i32(TCGv_i32 ret, TCGv_i32 arg)
429 {
430     if (TCG_TARGET_HAS_neg_i32) {
431         tcg_gen_op2_i32(INDEX_op_neg_i32, ret, arg);
432     } else {
433         tcg_gen_subfi_i32(ret, 0, arg);
434     }
435 }
436
437 static inline void tcg_gen_not_i32(TCGv_i32 ret, TCGv_i32 arg)
438 {
439     if (TCG_TARGET_HAS_not_i32) {
440         tcg_gen_op2_i32(INDEX_op_not_i32, ret, arg);
441     } else {
442         tcg_gen_xori_i32(ret, arg, -1);
443     }
444 }
445
446 /* 64 bit ops */
447
448 void tcg_gen_addi_i64(TCGv_i64 ret, TCGv_i64 arg1, int64_t arg2);
449 void tcg_gen_subfi_i64(TCGv_i64 ret, int64_t arg1, TCGv_i64 arg2);
450 void tcg_gen_subi_i64(TCGv_i64 ret, TCGv_i64 arg1, int64_t arg2);
451 void tcg_gen_andi_i64(TCGv_i64 ret, TCGv_i64 arg1, uint64_t arg2);
452 void tcg_gen_ori_i64(TCGv_i64 ret, TCGv_i64 arg1, int64_t arg2);
453 void tcg_gen_xori_i64(TCGv_i64 ret, TCGv_i64 arg1, int64_t arg2);
454 void tcg_gen_shli_i64(TCGv_i64 ret, TCGv_i64 arg1, unsigned arg2);
455 void tcg_gen_shri_i64(TCGv_i64 ret, TCGv_i64 arg1, unsigned arg2);
456 void tcg_gen_sari_i64(TCGv_i64 ret, TCGv_i64 arg1, unsigned arg2);
457 void tcg_gen_muli_i64(TCGv_i64 ret, TCGv_i64 arg1, int64_t arg2);
458 void tcg_gen_div_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
459 void tcg_gen_rem_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
460 void tcg_gen_divu_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
461 void tcg_gen_remu_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
462 void tcg_gen_andc_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
463 void tcg_gen_eqv_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
464 void tcg_gen_nand_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
465 void tcg_gen_nor_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
466 void tcg_gen_orc_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
467 void tcg_gen_rotl_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
468 void tcg_gen_rotli_i64(TCGv_i64 ret, TCGv_i64 arg1, unsigned arg2);
469 void tcg_gen_rotr_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
470 void tcg_gen_rotri_i64(TCGv_i64 ret, TCGv_i64 arg1, unsigned arg2);
471 void tcg_gen_deposit_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2,
472                          unsigned int ofs, unsigned int len);
473 void tcg_gen_brcond_i64(TCGCond cond, TCGv_i64 arg1, TCGv_i64 arg2, int label);
474 void tcg_gen_brcondi_i64(TCGCond cond, TCGv_i64 arg1, int64_t arg2, int label);
475 void tcg_gen_setcond_i64(TCGCond cond, TCGv_i64 ret,
476                          TCGv_i64 arg1, TCGv_i64 arg2);
477 void tcg_gen_setcondi_i64(TCGCond cond, TCGv_i64 ret,
478                           TCGv_i64 arg1, int64_t arg2);
479 void tcg_gen_movcond_i64(TCGCond cond, TCGv_i64 ret, TCGv_i64 c1,
480                          TCGv_i64 c2, TCGv_i64 v1, TCGv_i64 v2);
481 void tcg_gen_add2_i64(TCGv_i64 rl, TCGv_i64 rh, TCGv_i64 al,
482                       TCGv_i64 ah, TCGv_i64 bl, TCGv_i64 bh);
483 void tcg_gen_sub2_i64(TCGv_i64 rl, TCGv_i64 rh, TCGv_i64 al,
484                       TCGv_i64 ah, TCGv_i64 bl, TCGv_i64 bh);
485 void tcg_gen_mulu2_i64(TCGv_i64 rl, TCGv_i64 rh, TCGv_i64 arg1, TCGv_i64 arg2);
486 void tcg_gen_muls2_i64(TCGv_i64 rl, TCGv_i64 rh, TCGv_i64 arg1, TCGv_i64 arg2);
487 void tcg_gen_not_i64(TCGv_i64 ret, TCGv_i64 arg);
488 void tcg_gen_ext8s_i64(TCGv_i64 ret, TCGv_i64 arg);
489 void tcg_gen_ext16s_i64(TCGv_i64 ret, TCGv_i64 arg);
490 void tcg_gen_ext32s_i64(TCGv_i64 ret, TCGv_i64 arg);
491 void tcg_gen_ext8u_i64(TCGv_i64 ret, TCGv_i64 arg);
492 void tcg_gen_ext16u_i64(TCGv_i64 ret, TCGv_i64 arg);
493 void tcg_gen_ext32u_i64(TCGv_i64 ret, TCGv_i64 arg);
494 void tcg_gen_bswap16_i64(TCGv_i64 ret, TCGv_i64 arg);
495 void tcg_gen_bswap32_i64(TCGv_i64 ret, TCGv_i64 arg);
496 void tcg_gen_bswap64_i64(TCGv_i64 ret, TCGv_i64 arg);
497
498 #if TCG_TARGET_REG_BITS == 64
499 static inline void tcg_gen_discard_i64(TCGv_i64 arg)
500 {
501     tcg_gen_op1_i64(INDEX_op_discard, arg);
502 }
503
504 static inline void tcg_gen_mov_i64(TCGv_i64 ret, TCGv_i64 arg)
505 {
506     if (!TCGV_EQUAL_I64(ret, arg)) {
507         tcg_gen_op2_i64(INDEX_op_mov_i64, ret, arg);
508     }
509 }
510
511 static inline void tcg_gen_movi_i64(TCGv_i64 ret, int64_t arg)
512 {
513     tcg_gen_op2i_i64(INDEX_op_movi_i64, ret, arg);
514 }
515
516 static inline void tcg_gen_ld8u_i64(TCGv_i64 ret, TCGv_ptr arg2,
517                                     tcg_target_long offset)
518 {
519     tcg_gen_ldst_op_i64(INDEX_op_ld8u_i64, ret, arg2, offset);
520 }
521
522 static inline void tcg_gen_ld8s_i64(TCGv_i64 ret, TCGv_ptr arg2,
523                                     tcg_target_long offset)
524 {
525     tcg_gen_ldst_op_i64(INDEX_op_ld8s_i64, ret, arg2, offset);
526 }
527
528 static inline void tcg_gen_ld16u_i64(TCGv_i64 ret, TCGv_ptr arg2,
529                                      tcg_target_long offset)
530 {
531     tcg_gen_ldst_op_i64(INDEX_op_ld16u_i64, ret, arg2, offset);
532 }
533
534 static inline void tcg_gen_ld16s_i64(TCGv_i64 ret, TCGv_ptr arg2,
535                                      tcg_target_long offset)
536 {
537     tcg_gen_ldst_op_i64(INDEX_op_ld16s_i64, ret, arg2, offset);
538 }
539
540 static inline void tcg_gen_ld32u_i64(TCGv_i64 ret, TCGv_ptr arg2,
541                                      tcg_target_long offset)
542 {
543     tcg_gen_ldst_op_i64(INDEX_op_ld32u_i64, ret, arg2, offset);
544 }
545
546 static inline void tcg_gen_ld32s_i64(TCGv_i64 ret, TCGv_ptr arg2,
547                                      tcg_target_long offset)
548 {
549     tcg_gen_ldst_op_i64(INDEX_op_ld32s_i64, ret, arg2, offset);
550 }
551
552 static inline void tcg_gen_ld_i64(TCGv_i64 ret, TCGv_ptr arg2,
553                                   tcg_target_long offset)
554 {
555     tcg_gen_ldst_op_i64(INDEX_op_ld_i64, ret, arg2, offset);
556 }
557
558 static inline void tcg_gen_st8_i64(TCGv_i64 arg1, TCGv_ptr arg2,
559                                    tcg_target_long offset)
560 {
561     tcg_gen_ldst_op_i64(INDEX_op_st8_i64, arg1, arg2, offset);
562 }
563
564 static inline void tcg_gen_st16_i64(TCGv_i64 arg1, TCGv_ptr arg2,
565                                     tcg_target_long offset)
566 {
567     tcg_gen_ldst_op_i64(INDEX_op_st16_i64, arg1, arg2, offset);
568 }
569
570 static inline void tcg_gen_st32_i64(TCGv_i64 arg1, TCGv_ptr arg2,
571                                     tcg_target_long offset)
572 {
573     tcg_gen_ldst_op_i64(INDEX_op_st32_i64, arg1, arg2, offset);
574 }
575
576 static inline void tcg_gen_st_i64(TCGv_i64 arg1, TCGv_ptr arg2,
577                                   tcg_target_long offset)
578 {
579     tcg_gen_ldst_op_i64(INDEX_op_st_i64, arg1, arg2, offset);
580 }
581
582 static inline void tcg_gen_add_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
583 {
584     tcg_gen_op3_i64(INDEX_op_add_i64, ret, arg1, arg2);
585 }
586
587 static inline void tcg_gen_sub_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
588 {
589     tcg_gen_op3_i64(INDEX_op_sub_i64, ret, arg1, arg2);
590 }
591
592 static inline void tcg_gen_and_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
593 {
594     tcg_gen_op3_i64(INDEX_op_and_i64, ret, arg1, arg2);
595 }
596
597 static inline void tcg_gen_or_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
598 {
599     tcg_gen_op3_i64(INDEX_op_or_i64, ret, arg1, arg2);
600 }
601
602 static inline void tcg_gen_xor_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
603 {
604     tcg_gen_op3_i64(INDEX_op_xor_i64, ret, arg1, arg2);
605 }
606
607 static inline void tcg_gen_shl_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
608 {
609     tcg_gen_op3_i64(INDEX_op_shl_i64, ret, arg1, arg2);
610 }
611
612 static inline void tcg_gen_shr_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
613 {
614     tcg_gen_op3_i64(INDEX_op_shr_i64, ret, arg1, arg2);
615 }
616
617 static inline void tcg_gen_sar_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
618 {
619     tcg_gen_op3_i64(INDEX_op_sar_i64, ret, arg1, arg2);
620 }
621
622 static inline void tcg_gen_mul_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
623 {
624     tcg_gen_op3_i64(INDEX_op_mul_i64, ret, arg1, arg2);
625 }
626 #else /* TCG_TARGET_REG_BITS == 32 */
627 static inline void tcg_gen_st8_i64(TCGv_i64 arg1, TCGv_ptr arg2,
628                                    tcg_target_long offset)
629 {
630     tcg_gen_st8_i32(TCGV_LOW(arg1), arg2, offset);
631 }
632
633 static inline void tcg_gen_st16_i64(TCGv_i64 arg1, TCGv_ptr arg2,
634                                     tcg_target_long offset)
635 {
636     tcg_gen_st16_i32(TCGV_LOW(arg1), arg2, offset);
637 }
638
639 static inline void tcg_gen_st32_i64(TCGv_i64 arg1, TCGv_ptr arg2,
640                                     tcg_target_long offset)
641 {
642     tcg_gen_st_i32(TCGV_LOW(arg1), arg2, offset);
643 }
644
645 static inline void tcg_gen_add_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
646 {
647     tcg_gen_add2_i32(TCGV_LOW(ret), TCGV_HIGH(ret), TCGV_LOW(arg1),
648                      TCGV_HIGH(arg1), TCGV_LOW(arg2), TCGV_HIGH(arg2));
649 }
650
651 static inline void tcg_gen_sub_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2)
652 {
653     tcg_gen_sub2_i32(TCGV_LOW(ret), TCGV_HIGH(ret), TCGV_LOW(arg1),
654                      TCGV_HIGH(arg1), TCGV_LOW(arg2), TCGV_HIGH(arg2));
655 }
656
657 void tcg_gen_discard_i64(TCGv_i64 arg);
658 void tcg_gen_mov_i64(TCGv_i64 ret, TCGv_i64 arg);
659 void tcg_gen_movi_i64(TCGv_i64 ret, int64_t arg);
660 void tcg_gen_ld8u_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
661 void tcg_gen_ld8s_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
662 void tcg_gen_ld16u_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
663 void tcg_gen_ld16s_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
664 void tcg_gen_ld32u_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
665 void tcg_gen_ld32s_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
666 void tcg_gen_ld_i64(TCGv_i64 ret, TCGv_ptr arg2, tcg_target_long offset);
667 void tcg_gen_st_i64(TCGv_i64 arg1, TCGv_ptr arg2, tcg_target_long offset);
668 void tcg_gen_and_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
669 void tcg_gen_or_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
670 void tcg_gen_xor_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
671 void tcg_gen_shl_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
672 void tcg_gen_shr_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
673 void tcg_gen_sar_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
674 void tcg_gen_mul_i64(TCGv_i64 ret, TCGv_i64 arg1, TCGv_i64 arg2);
675 #endif /* TCG_TARGET_REG_BITS */
676
677 static inline void tcg_gen_neg_i64(TCGv_i64 ret, TCGv_i64 arg)
678 {
679     if (TCG_TARGET_HAS_neg_i64) {
680         tcg_gen_op2_i64(INDEX_op_neg_i64, ret, arg);
681     } else {
682         tcg_gen_subfi_i64(ret, 0, arg);
683     }
684 }
685
686 /* Size changing operations.  */
687
688 void tcg_gen_extu_i32_i64(TCGv_i64 ret, TCGv_i32 arg);
689 void tcg_gen_ext_i32_i64(TCGv_i64 ret, TCGv_i32 arg);
690 void tcg_gen_concat_i32_i64(TCGv_i64 dest, TCGv_i32 low, TCGv_i32 high);
691 void tcg_gen_trunc_shr_i64_i32(TCGv_i32 ret, TCGv_i64 arg, unsigned int c);
692 void tcg_gen_extr_i64_i32(TCGv_i32 lo, TCGv_i32 hi, TCGv_i64 arg);
693 void tcg_gen_extr32_i64(TCGv_i64 lo, TCGv_i64 hi, TCGv_i64 arg);
694
695 static inline void tcg_gen_concat32_i64(TCGv_i64 ret, TCGv_i64 lo, TCGv_i64 hi)
696 {
697     tcg_gen_deposit_i64(ret, lo, hi, 32, 32);
698 }
699
700 static inline void tcg_gen_trunc_i64_i32(TCGv_i32 ret, TCGv_i64 arg)
701 {
702     tcg_gen_trunc_shr_i64_i32(ret, arg, 0);
703 }
704
705 /* QEMU specific operations.  */
706
707 #ifndef TARGET_LONG_BITS
708 #error must include QEMU headers
709 #endif
710
711 /* debug info: write the PC of the corresponding QEMU CPU instruction */
712 static inline void tcg_gen_debug_insn_start(uint64_t pc)
713 {
714     /* XXX: must really use a 32 bit size for TCGArg in all cases */
715 #if TARGET_LONG_BITS > TCG_TARGET_REG_BITS
716     tcg_gen_op2ii(INDEX_op_debug_insn_start,
717                   (uint32_t)(pc), (uint32_t)(pc >> 32));
718 #else
719     tcg_gen_op1i(INDEX_op_debug_insn_start, pc);
720 #endif
721 }
722
723 static inline void tcg_gen_exit_tb(uintptr_t val)
724 {
725     tcg_gen_op1i(INDEX_op_exit_tb, val);
726 }
727
728 void tcg_gen_goto_tb(unsigned idx);
729
730 #if TARGET_LONG_BITS == 32
731 #define TCGv TCGv_i32
732 #define tcg_temp_new() tcg_temp_new_i32()
733 #define tcg_global_reg_new tcg_global_reg_new_i32
734 #define tcg_global_mem_new tcg_global_mem_new_i32
735 #define tcg_temp_local_new() tcg_temp_local_new_i32()
736 #define tcg_temp_free tcg_temp_free_i32
737 #define TCGV_UNUSED(x) TCGV_UNUSED_I32(x)
738 #define TCGV_IS_UNUSED(x) TCGV_IS_UNUSED_I32(x)
739 #define TCGV_EQUAL(a, b) TCGV_EQUAL_I32(a, b)
740 #define tcg_gen_qemu_ld_tl tcg_gen_qemu_ld_i32
741 #define tcg_gen_qemu_st_tl tcg_gen_qemu_st_i32
742 #else
743 #define TCGv TCGv_i64
744 #define tcg_temp_new() tcg_temp_new_i64()
745 #define tcg_global_reg_new tcg_global_reg_new_i64
746 #define tcg_global_mem_new tcg_global_mem_new_i64
747 #define tcg_temp_local_new() tcg_temp_local_new_i64()
748 #define tcg_temp_free tcg_temp_free_i64
749 #define TCGV_UNUSED(x) TCGV_UNUSED_I64(x)
750 #define TCGV_IS_UNUSED(x) TCGV_IS_UNUSED_I64(x)
751 #define TCGV_EQUAL(a, b) TCGV_EQUAL_I64(a, b)
752 #define tcg_gen_qemu_ld_tl tcg_gen_qemu_ld_i64
753 #define tcg_gen_qemu_st_tl tcg_gen_qemu_st_i64
754 #endif
755
756 void tcg_gen_qemu_ld_i32(TCGv_i32, TCGv, TCGArg, TCGMemOp);
757 void tcg_gen_qemu_st_i32(TCGv_i32, TCGv, TCGArg, TCGMemOp);
758 void tcg_gen_qemu_ld_i64(TCGv_i64, TCGv, TCGArg, TCGMemOp);
759 void tcg_gen_qemu_st_i64(TCGv_i64, TCGv, TCGArg, TCGMemOp);
760
761 static inline void tcg_gen_qemu_ld8u(TCGv ret, TCGv addr, int mem_index)
762 {
763     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_UB);
764 }
765
766 static inline void tcg_gen_qemu_ld8s(TCGv ret, TCGv addr, int mem_index)
767 {
768     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_SB);
769 }
770
771 static inline void tcg_gen_qemu_ld16u(TCGv ret, TCGv addr, int mem_index)
772 {
773     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_TEUW);
774 }
775
776 static inline void tcg_gen_qemu_ld16s(TCGv ret, TCGv addr, int mem_index)
777 {
778     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_TESW);
779 }
780
781 static inline void tcg_gen_qemu_ld32u(TCGv ret, TCGv addr, int mem_index)
782 {
783     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_TEUL);
784 }
785
786 static inline void tcg_gen_qemu_ld32s(TCGv ret, TCGv addr, int mem_index)
787 {
788     tcg_gen_qemu_ld_tl(ret, addr, mem_index, MO_TESL);
789 }
790
791 static inline void tcg_gen_qemu_ld64(TCGv_i64 ret, TCGv addr, int mem_index)
792 {
793     tcg_gen_qemu_ld_i64(ret, addr, mem_index, MO_TEQ);
794 }
795
796 static inline void tcg_gen_qemu_st8(TCGv arg, TCGv addr, int mem_index)
797 {
798     tcg_gen_qemu_st_tl(arg, addr, mem_index, MO_UB);
799 }
800
801 static inline void tcg_gen_qemu_st16(TCGv arg, TCGv addr, int mem_index)
802 {
803     tcg_gen_qemu_st_tl(arg, addr, mem_index, MO_TEUW);
804 }
805
806 static inline void tcg_gen_qemu_st32(TCGv arg, TCGv addr, int mem_index)
807 {
808     tcg_gen_qemu_st_tl(arg, addr, mem_index, MO_TEUL);
809 }
810
811 static inline void tcg_gen_qemu_st64(TCGv_i64 arg, TCGv addr, int mem_index)
812 {
813     tcg_gen_qemu_st_i64(arg, addr, mem_index, MO_TEQ);
814 }
815
816 #if TARGET_LONG_BITS == 64
817 #define tcg_gen_movi_tl tcg_gen_movi_i64
818 #define tcg_gen_mov_tl tcg_gen_mov_i64
819 #define tcg_gen_ld8u_tl tcg_gen_ld8u_i64
820 #define tcg_gen_ld8s_tl tcg_gen_ld8s_i64
821 #define tcg_gen_ld16u_tl tcg_gen_ld16u_i64
822 #define tcg_gen_ld16s_tl tcg_gen_ld16s_i64
823 #define tcg_gen_ld32u_tl tcg_gen_ld32u_i64
824 #define tcg_gen_ld32s_tl tcg_gen_ld32s_i64
825 #define tcg_gen_ld_tl tcg_gen_ld_i64
826 #define tcg_gen_st8_tl tcg_gen_st8_i64
827 #define tcg_gen_st16_tl tcg_gen_st16_i64
828 #define tcg_gen_st32_tl tcg_gen_st32_i64
829 #define tcg_gen_st_tl tcg_gen_st_i64
830 #define tcg_gen_add_tl tcg_gen_add_i64
831 #define tcg_gen_addi_tl tcg_gen_addi_i64
832 #define tcg_gen_sub_tl tcg_gen_sub_i64
833 #define tcg_gen_neg_tl tcg_gen_neg_i64
834 #define tcg_gen_subfi_tl tcg_gen_subfi_i64
835 #define tcg_gen_subi_tl tcg_gen_subi_i64
836 #define tcg_gen_and_tl tcg_gen_and_i64
837 #define tcg_gen_andi_tl tcg_gen_andi_i64
838 #define tcg_gen_or_tl tcg_gen_or_i64
839 #define tcg_gen_ori_tl tcg_gen_ori_i64
840 #define tcg_gen_xor_tl tcg_gen_xor_i64
841 #define tcg_gen_xori_tl tcg_gen_xori_i64
842 #define tcg_gen_not_tl tcg_gen_not_i64
843 #define tcg_gen_shl_tl tcg_gen_shl_i64
844 #define tcg_gen_shli_tl tcg_gen_shli_i64
845 #define tcg_gen_shr_tl tcg_gen_shr_i64
846 #define tcg_gen_shri_tl tcg_gen_shri_i64
847 #define tcg_gen_sar_tl tcg_gen_sar_i64
848 #define tcg_gen_sari_tl tcg_gen_sari_i64
849 #define tcg_gen_brcond_tl tcg_gen_brcond_i64
850 #define tcg_gen_brcondi_tl tcg_gen_brcondi_i64
851 #define tcg_gen_setcond_tl tcg_gen_setcond_i64
852 #define tcg_gen_setcondi_tl tcg_gen_setcondi_i64
853 #define tcg_gen_mul_tl tcg_gen_mul_i64
854 #define tcg_gen_muli_tl tcg_gen_muli_i64
855 #define tcg_gen_div_tl tcg_gen_div_i64
856 #define tcg_gen_rem_tl tcg_gen_rem_i64
857 #define tcg_gen_divu_tl tcg_gen_divu_i64
858 #define tcg_gen_remu_tl tcg_gen_remu_i64
859 #define tcg_gen_discard_tl tcg_gen_discard_i64
860 #define tcg_gen_trunc_tl_i32 tcg_gen_trunc_i64_i32
861 #define tcg_gen_trunc_i64_tl tcg_gen_mov_i64
862 #define tcg_gen_extu_i32_tl tcg_gen_extu_i32_i64
863 #define tcg_gen_ext_i32_tl tcg_gen_ext_i32_i64
864 #define tcg_gen_extu_tl_i64 tcg_gen_mov_i64
865 #define tcg_gen_ext_tl_i64 tcg_gen_mov_i64
866 #define tcg_gen_ext8u_tl tcg_gen_ext8u_i64
867 #define tcg_gen_ext8s_tl tcg_gen_ext8s_i64
868 #define tcg_gen_ext16u_tl tcg_gen_ext16u_i64
869 #define tcg_gen_ext16s_tl tcg_gen_ext16s_i64
870 #define tcg_gen_ext32u_tl tcg_gen_ext32u_i64
871 #define tcg_gen_ext32s_tl tcg_gen_ext32s_i64
872 #define tcg_gen_bswap16_tl tcg_gen_bswap16_i64
873 #define tcg_gen_bswap32_tl tcg_gen_bswap32_i64
874 #define tcg_gen_bswap64_tl tcg_gen_bswap64_i64
875 #define tcg_gen_concat_tl_i64 tcg_gen_concat32_i64
876 #define tcg_gen_extr_i64_tl tcg_gen_extr32_i64
877 #define tcg_gen_andc_tl tcg_gen_andc_i64
878 #define tcg_gen_eqv_tl tcg_gen_eqv_i64
879 #define tcg_gen_nand_tl tcg_gen_nand_i64
880 #define tcg_gen_nor_tl tcg_gen_nor_i64
881 #define tcg_gen_orc_tl tcg_gen_orc_i64
882 #define tcg_gen_rotl_tl tcg_gen_rotl_i64
883 #define tcg_gen_rotli_tl tcg_gen_rotli_i64
884 #define tcg_gen_rotr_tl tcg_gen_rotr_i64
885 #define tcg_gen_rotri_tl tcg_gen_rotri_i64
886 #define tcg_gen_deposit_tl tcg_gen_deposit_i64
887 #define tcg_const_tl tcg_const_i64
888 #define tcg_const_local_tl tcg_const_local_i64
889 #define tcg_gen_movcond_tl tcg_gen_movcond_i64
890 #define tcg_gen_add2_tl tcg_gen_add2_i64
891 #define tcg_gen_sub2_tl tcg_gen_sub2_i64
892 #define tcg_gen_mulu2_tl tcg_gen_mulu2_i64
893 #define tcg_gen_muls2_tl tcg_gen_muls2_i64
894 #else
895 #define tcg_gen_movi_tl tcg_gen_movi_i32
896 #define tcg_gen_mov_tl tcg_gen_mov_i32
897 #define tcg_gen_ld8u_tl tcg_gen_ld8u_i32
898 #define tcg_gen_ld8s_tl tcg_gen_ld8s_i32
899 #define tcg_gen_ld16u_tl tcg_gen_ld16u_i32
900 #define tcg_gen_ld16s_tl tcg_gen_ld16s_i32
901 #define tcg_gen_ld32u_tl tcg_gen_ld_i32
902 #define tcg_gen_ld32s_tl tcg_gen_ld_i32
903 #define tcg_gen_ld_tl tcg_gen_ld_i32
904 #define tcg_gen_st8_tl tcg_gen_st8_i32
905 #define tcg_gen_st16_tl tcg_gen_st16_i32
906 #define tcg_gen_st32_tl tcg_gen_st_i32
907 #define tcg_gen_st_tl tcg_gen_st_i32
908 #define tcg_gen_add_tl tcg_gen_add_i32
909 #define tcg_gen_addi_tl tcg_gen_addi_i32
910 #define tcg_gen_sub_tl tcg_gen_sub_i32
911 #define tcg_gen_neg_tl tcg_gen_neg_i32
912 #define tcg_gen_subfi_tl tcg_gen_subfi_i32
913 #define tcg_gen_subi_tl tcg_gen_subi_i32
914 #define tcg_gen_and_tl tcg_gen_and_i32
915 #define tcg_gen_andi_tl tcg_gen_andi_i32
916 #define tcg_gen_or_tl tcg_gen_or_i32
917 #define tcg_gen_ori_tl tcg_gen_ori_i32
918 #define tcg_gen_xor_tl tcg_gen_xor_i32
919 #define tcg_gen_xori_tl tcg_gen_xori_i32
920 #define tcg_gen_not_tl tcg_gen_not_i32
921 #define tcg_gen_shl_tl tcg_gen_shl_i32
922 #define tcg_gen_shli_tl tcg_gen_shli_i32
923 #define tcg_gen_shr_tl tcg_gen_shr_i32
924 #define tcg_gen_shri_tl tcg_gen_shri_i32
925 #define tcg_gen_sar_tl tcg_gen_sar_i32
926 #define tcg_gen_sari_tl tcg_gen_sari_i32
927 #define tcg_gen_brcond_tl tcg_gen_brcond_i32
928 #define tcg_gen_brcondi_tl tcg_gen_brcondi_i32
929 #define tcg_gen_setcond_tl tcg_gen_setcond_i32
930 #define tcg_gen_setcondi_tl tcg_gen_setcondi_i32
931 #define tcg_gen_mul_tl tcg_gen_mul_i32
932 #define tcg_gen_muli_tl tcg_gen_muli_i32
933 #define tcg_gen_div_tl tcg_gen_div_i32
934 #define tcg_gen_rem_tl tcg_gen_rem_i32
935 #define tcg_gen_divu_tl tcg_gen_divu_i32
936 #define tcg_gen_remu_tl tcg_gen_remu_i32
937 #define tcg_gen_discard_tl tcg_gen_discard_i32
938 #define tcg_gen_trunc_tl_i32 tcg_gen_mov_i32
939 #define tcg_gen_trunc_i64_tl tcg_gen_trunc_i64_i32
940 #define tcg_gen_extu_i32_tl tcg_gen_mov_i32
941 #define tcg_gen_ext_i32_tl tcg_gen_mov_i32
942 #define tcg_gen_extu_tl_i64 tcg_gen_extu_i32_i64
943 #define tcg_gen_ext_tl_i64 tcg_gen_ext_i32_i64
944 #define tcg_gen_ext8u_tl tcg_gen_ext8u_i32
945 #define tcg_gen_ext8s_tl tcg_gen_ext8s_i32
946 #define tcg_gen_ext16u_tl tcg_gen_ext16u_i32
947 #define tcg_gen_ext16s_tl tcg_gen_ext16s_i32
948 #define tcg_gen_ext32u_tl tcg_gen_mov_i32
949 #define tcg_gen_ext32s_tl tcg_gen_mov_i32
950 #define tcg_gen_bswap16_tl tcg_gen_bswap16_i32
951 #define tcg_gen_bswap32_tl tcg_gen_bswap32_i32
952 #define tcg_gen_concat_tl_i64 tcg_gen_concat_i32_i64
953 #define tcg_gen_extr_i64_tl tcg_gen_extr_i64_i32
954 #define tcg_gen_andc_tl tcg_gen_andc_i32
955 #define tcg_gen_eqv_tl tcg_gen_eqv_i32
956 #define tcg_gen_nand_tl tcg_gen_nand_i32
957 #define tcg_gen_nor_tl tcg_gen_nor_i32
958 #define tcg_gen_orc_tl tcg_gen_orc_i32
959 #define tcg_gen_rotl_tl tcg_gen_rotl_i32
960 #define tcg_gen_rotli_tl tcg_gen_rotli_i32
961 #define tcg_gen_rotr_tl tcg_gen_rotr_i32
962 #define tcg_gen_rotri_tl tcg_gen_rotri_i32
963 #define tcg_gen_deposit_tl tcg_gen_deposit_i32
964 #define tcg_const_tl tcg_const_i32
965 #define tcg_const_local_tl tcg_const_local_i32
966 #define tcg_gen_movcond_tl tcg_gen_movcond_i32
967 #define tcg_gen_add2_tl tcg_gen_add2_i32
968 #define tcg_gen_sub2_tl tcg_gen_sub2_i32
969 #define tcg_gen_mulu2_tl tcg_gen_mulu2_i32
970 #define tcg_gen_muls2_tl tcg_gen_muls2_i32
971 #endif
972
973 #if UINTPTR_MAX == UINT32_MAX
974 # define tcg_gen_ld_ptr(R, A, O) \
975     tcg_gen_ld_i32(TCGV_PTR_TO_NAT(R), (A), (O))
976 # define tcg_gen_discard_ptr(A) \
977     tcg_gen_discard_i32(TCGV_PTR_TO_NAT(A))
978 # define tcg_gen_add_ptr(R, A, B) \
979     tcg_gen_add_i32(TCGV_PTR_TO_NAT(R), TCGV_PTR_TO_NAT(A), TCGV_PTR_TO_NAT(B))
980 # define tcg_gen_addi_ptr(R, A, B) \
981     tcg_gen_addi_i32(TCGV_PTR_TO_NAT(R), TCGV_PTR_TO_NAT(A), (B))
982 # define tcg_gen_ext_i32_ptr(R, A) \
983     tcg_gen_mov_i32(TCGV_PTR_TO_NAT(R), (A))
984 #else
985 # define tcg_gen_ld_ptr(R, A, O) \
986     tcg_gen_ld_i64(TCGV_PTR_TO_NAT(R), (A), (O))
987 # define tcg_gen_discard_ptr(A) \
988     tcg_gen_discard_i64(TCGV_PTR_TO_NAT(A))
989 # define tcg_gen_add_ptr(R, A, B) \
990     tcg_gen_add_i64(TCGV_PTR_TO_NAT(R), TCGV_PTR_TO_NAT(A), TCGV_PTR_TO_NAT(B))
991 # define tcg_gen_addi_ptr(R, A, B) \
992     tcg_gen_addi_i64(TCGV_PTR_TO_NAT(R), TCGV_PTR_TO_NAT(A), (B))
993 # define tcg_gen_ext_i32_ptr(R, A) \
994     tcg_gen_ext_i32_i64(TCGV_PTR_TO_NAT(R), (A))
995 #endif /* UINTPTR_MAX == UINT32_MAX */
This page took 0.077093 seconds and 4 git commands to generate.