]> Git Repo - qemu.git/blob - hw/intc/xics.c
ppc/xics: move the instance_init handler under the ics-base class
[qemu.git] / hw / intc / xics.c
1 /*
2  * QEMU PowerPC pSeries Logical Partition (aka sPAPR) hardware System Emulator
3  *
4  * PAPR Virtualized Interrupt System, aka ICS/ICP aka xics
5  *
6  * Copyright (c) 2010,2011 David Gibson, IBM Corporation.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a copy
9  * of this software and associated documentation files (the "Software"), to deal
10  * in the Software without restriction, including without limitation the rights
11  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
12  * copies of the Software, and to permit persons to whom the Software is
13  * furnished to do so, subject to the following conditions:
14  *
15  * The above copyright notice and this permission notice shall be included in
16  * all copies or substantial portions of the Software.
17  *
18  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
19  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
20  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
21  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
22  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
23  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
24  * THE SOFTWARE.
25  *
26  */
27
28 #include "qemu/osdep.h"
29 #include "qapi/error.h"
30 #include "qemu-common.h"
31 #include "cpu.h"
32 #include "hw/hw.h"
33 #include "trace.h"
34 #include "qemu/timer.h"
35 #include "hw/ppc/xics.h"
36 #include "qemu/error-report.h"
37 #include "qapi/visitor.h"
38 #include "monitor/monitor.h"
39 #include "hw/intc/intc.h"
40
41 void icp_pic_print_info(ICPState *icp, Monitor *mon)
42 {
43     ICPStateClass *icpc = ICP_GET_CLASS(icp);
44     int cpu_index = icp->cs ? icp->cs->cpu_index : -1;
45
46     if (!icp->output) {
47         return;
48     }
49
50     if (icpc->synchronize_state) {
51         icpc->synchronize_state(icp);
52     }
53
54     monitor_printf(mon, "CPU %d XIRR=%08x (%p) PP=%02x MFRR=%02x\n",
55                    cpu_index, icp->xirr, icp->xirr_owner,
56                    icp->pending_priority, icp->mfrr);
57 }
58
59 void ics_pic_print_info(ICSState *ics, Monitor *mon)
60 {
61     ICSStateClass *icsc = ICS_BASE_GET_CLASS(ics);
62     uint32_t i;
63
64     monitor_printf(mon, "ICS %4x..%4x %p\n",
65                    ics->offset, ics->offset + ics->nr_irqs - 1, ics);
66
67     if (!ics->irqs) {
68         return;
69     }
70
71     if (icsc->synchronize_state) {
72         icsc->synchronize_state(ics);
73     }
74
75     for (i = 0; i < ics->nr_irqs; i++) {
76         ICSIRQState *irq = ics->irqs + i;
77
78         if (!(irq->flags & XICS_FLAGS_IRQ_MASK)) {
79             continue;
80         }
81         monitor_printf(mon, "  %4x %s %02x %02x\n",
82                        ics->offset + i,
83                        (irq->flags & XICS_FLAGS_IRQ_LSI) ?
84                        "LSI" : "MSI",
85                        irq->priority, irq->status);
86     }
87 }
88
89 /*
90  * ICP: Presentation layer
91  */
92
93 #define XISR_MASK  0x00ffffff
94 #define CPPR_MASK  0xff000000
95
96 #define XISR(icp)   (((icp)->xirr) & XISR_MASK)
97 #define CPPR(icp)   (((icp)->xirr) >> 24)
98
99 static void ics_reject(ICSState *ics, uint32_t nr)
100 {
101     ICSStateClass *k = ICS_BASE_GET_CLASS(ics);
102
103     if (k->reject) {
104         k->reject(ics, nr);
105     }
106 }
107
108 void ics_resend(ICSState *ics)
109 {
110     ICSStateClass *k = ICS_BASE_GET_CLASS(ics);
111
112     if (k->resend) {
113         k->resend(ics);
114     }
115 }
116
117 static void ics_eoi(ICSState *ics, int nr)
118 {
119     ICSStateClass *k = ICS_BASE_GET_CLASS(ics);
120
121     if (k->eoi) {
122         k->eoi(ics, nr);
123     }
124 }
125
126 static void icp_check_ipi(ICPState *icp)
127 {
128     if (XISR(icp) && (icp->pending_priority <= icp->mfrr)) {
129         return;
130     }
131
132     trace_xics_icp_check_ipi(icp->cs->cpu_index, icp->mfrr);
133
134     if (XISR(icp) && icp->xirr_owner) {
135         ics_reject(icp->xirr_owner, XISR(icp));
136     }
137
138     icp->xirr = (icp->xirr & ~XISR_MASK) | XICS_IPI;
139     icp->pending_priority = icp->mfrr;
140     icp->xirr_owner = NULL;
141     qemu_irq_raise(icp->output);
142 }
143
144 void icp_resend(ICPState *icp)
145 {
146     XICSFabric *xi = icp->xics;
147     XICSFabricClass *xic = XICS_FABRIC_GET_CLASS(xi);
148
149     if (icp->mfrr < CPPR(icp)) {
150         icp_check_ipi(icp);
151     }
152
153     xic->ics_resend(xi);
154 }
155
156 void icp_set_cppr(ICPState *icp, uint8_t cppr)
157 {
158     uint8_t old_cppr;
159     uint32_t old_xisr;
160
161     old_cppr = CPPR(icp);
162     icp->xirr = (icp->xirr & ~CPPR_MASK) | (cppr << 24);
163
164     if (cppr < old_cppr) {
165         if (XISR(icp) && (cppr <= icp->pending_priority)) {
166             old_xisr = XISR(icp);
167             icp->xirr &= ~XISR_MASK; /* Clear XISR */
168             icp->pending_priority = 0xff;
169             qemu_irq_lower(icp->output);
170             if (icp->xirr_owner) {
171                 ics_reject(icp->xirr_owner, old_xisr);
172                 icp->xirr_owner = NULL;
173             }
174         }
175     } else {
176         if (!XISR(icp)) {
177             icp_resend(icp);
178         }
179     }
180 }
181
182 void icp_set_mfrr(ICPState *icp, uint8_t mfrr)
183 {
184     icp->mfrr = mfrr;
185     if (mfrr < CPPR(icp)) {
186         icp_check_ipi(icp);
187     }
188 }
189
190 uint32_t icp_accept(ICPState *icp)
191 {
192     uint32_t xirr = icp->xirr;
193
194     qemu_irq_lower(icp->output);
195     icp->xirr = icp->pending_priority << 24;
196     icp->pending_priority = 0xff;
197     icp->xirr_owner = NULL;
198
199     trace_xics_icp_accept(xirr, icp->xirr);
200
201     return xirr;
202 }
203
204 uint32_t icp_ipoll(ICPState *icp, uint32_t *mfrr)
205 {
206     if (mfrr) {
207         *mfrr = icp->mfrr;
208     }
209     return icp->xirr;
210 }
211
212 void icp_eoi(ICPState *icp, uint32_t xirr)
213 {
214     XICSFabric *xi = icp->xics;
215     XICSFabricClass *xic = XICS_FABRIC_GET_CLASS(xi);
216     ICSState *ics;
217     uint32_t irq;
218
219     /* Send EOI -> ICS */
220     icp->xirr = (icp->xirr & ~CPPR_MASK) | (xirr & CPPR_MASK);
221     trace_xics_icp_eoi(icp->cs->cpu_index, xirr, icp->xirr);
222     irq = xirr & XISR_MASK;
223
224     ics = xic->ics_get(xi, irq);
225     if (ics) {
226         ics_eoi(ics, irq);
227     }
228     if (!XISR(icp)) {
229         icp_resend(icp);
230     }
231 }
232
233 static void icp_irq(ICSState *ics, int server, int nr, uint8_t priority)
234 {
235     ICPState *icp = xics_icp_get(ics->xics, server);
236
237     trace_xics_icp_irq(server, nr, priority);
238
239     if ((priority >= CPPR(icp))
240         || (XISR(icp) && (icp->pending_priority <= priority))) {
241         ics_reject(ics, nr);
242     } else {
243         if (XISR(icp) && icp->xirr_owner) {
244             ics_reject(icp->xirr_owner, XISR(icp));
245             icp->xirr_owner = NULL;
246         }
247         icp->xirr = (icp->xirr & ~XISR_MASK) | (nr & XISR_MASK);
248         icp->xirr_owner = ics;
249         icp->pending_priority = priority;
250         trace_xics_icp_raise(icp->xirr, icp->pending_priority);
251         qemu_irq_raise(icp->output);
252     }
253 }
254
255 static int icp_dispatch_pre_save(void *opaque)
256 {
257     ICPState *icp = opaque;
258     ICPStateClass *info = ICP_GET_CLASS(icp);
259
260     if (info->pre_save) {
261         info->pre_save(icp);
262     }
263
264     return 0;
265 }
266
267 static int icp_dispatch_post_load(void *opaque, int version_id)
268 {
269     ICPState *icp = opaque;
270     ICPStateClass *info = ICP_GET_CLASS(icp);
271
272     if (info->post_load) {
273         return info->post_load(icp, version_id);
274     }
275
276     return 0;
277 }
278
279 static const VMStateDescription vmstate_icp_server = {
280     .name = "icp/server",
281     .version_id = 1,
282     .minimum_version_id = 1,
283     .pre_save = icp_dispatch_pre_save,
284     .post_load = icp_dispatch_post_load,
285     .fields = (VMStateField[]) {
286         /* Sanity check */
287         VMSTATE_UINT32(xirr, ICPState),
288         VMSTATE_UINT8(pending_priority, ICPState),
289         VMSTATE_UINT8(mfrr, ICPState),
290         VMSTATE_END_OF_LIST()
291     },
292 };
293
294 static void icp_reset(void *dev)
295 {
296     ICPState *icp = ICP(dev);
297
298     icp->xirr = 0;
299     icp->pending_priority = 0xff;
300     icp->mfrr = 0xff;
301
302     /* Make all outputs are deasserted */
303     qemu_set_irq(icp->output, 0);
304 }
305
306 static void icp_realize(DeviceState *dev, Error **errp)
307 {
308     ICPState *icp = ICP(dev);
309     PowerPCCPU *cpu;
310     CPUPPCState *env;
311     Object *obj;
312     Error *err = NULL;
313
314     obj = object_property_get_link(OBJECT(dev), ICP_PROP_XICS, &err);
315     if (!obj) {
316         error_propagate(errp, err);
317         error_prepend(errp, "required link '" ICP_PROP_XICS "' not found: ");
318         return;
319     }
320
321     icp->xics = XICS_FABRIC(obj);
322
323     obj = object_property_get_link(OBJECT(dev), ICP_PROP_CPU, &err);
324     if (!obj) {
325         error_propagate(errp, err);
326         error_prepend(errp, "required link '" ICP_PROP_CPU "' not found: ");
327         return;
328     }
329
330     cpu = POWERPC_CPU(obj);
331     icp->cs = CPU(obj);
332
333     env = &cpu->env;
334     switch (PPC_INPUT(env)) {
335     case PPC_FLAGS_INPUT_POWER7:
336         icp->output = env->irq_inputs[POWER7_INPUT_INT];
337         break;
338
339     case PPC_FLAGS_INPUT_970:
340         icp->output = env->irq_inputs[PPC970_INPUT_INT];
341         break;
342
343     default:
344         error_setg(errp, "XICS interrupt controller does not support this CPU bus model");
345         return;
346     }
347
348     qemu_register_reset(icp_reset, dev);
349     vmstate_register(NULL, icp->cs->cpu_index, &vmstate_icp_server, icp);
350 }
351
352 static void icp_unrealize(DeviceState *dev, Error **errp)
353 {
354     ICPState *icp = ICP(dev);
355
356     vmstate_unregister(NULL, &vmstate_icp_server, icp);
357     qemu_unregister_reset(icp_reset, dev);
358 }
359
360 static void icp_class_init(ObjectClass *klass, void *data)
361 {
362     DeviceClass *dc = DEVICE_CLASS(klass);
363
364     dc->realize = icp_realize;
365     dc->unrealize = icp_unrealize;
366 }
367
368 static const TypeInfo icp_info = {
369     .name = TYPE_ICP,
370     .parent = TYPE_DEVICE,
371     .instance_size = sizeof(ICPState),
372     .class_init = icp_class_init,
373     .class_size = sizeof(ICPStateClass),
374 };
375
376 Object *icp_create(Object *cpu, const char *type, XICSFabric *xi, Error **errp)
377 {
378     Error *local_err = NULL;
379     Object *obj;
380
381     obj = object_new(type);
382     object_property_add_child(cpu, type, obj, &error_abort);
383     object_unref(obj);
384     object_property_add_const_link(obj, ICP_PROP_XICS, OBJECT(xi),
385                                    &error_abort);
386     object_property_add_const_link(obj, ICP_PROP_CPU, cpu, &error_abort);
387     object_property_set_bool(obj, true, "realized", &local_err);
388     if (local_err) {
389         object_unparent(obj);
390         error_propagate(errp, local_err);
391         obj = NULL;
392     }
393
394     return obj;
395 }
396
397 /*
398  * ICS: Source layer
399  */
400 static void ics_simple_resend_msi(ICSState *ics, int srcno)
401 {
402     ICSIRQState *irq = ics->irqs + srcno;
403
404     /* FIXME: filter by server#? */
405     if (irq->status & XICS_STATUS_REJECTED) {
406         irq->status &= ~XICS_STATUS_REJECTED;
407         if (irq->priority != 0xff) {
408             icp_irq(ics, irq->server, srcno + ics->offset, irq->priority);
409         }
410     }
411 }
412
413 static void ics_simple_resend_lsi(ICSState *ics, int srcno)
414 {
415     ICSIRQState *irq = ics->irqs + srcno;
416
417     if ((irq->priority != 0xff)
418         && (irq->status & XICS_STATUS_ASSERTED)
419         && !(irq->status & XICS_STATUS_SENT)) {
420         irq->status |= XICS_STATUS_SENT;
421         icp_irq(ics, irq->server, srcno + ics->offset, irq->priority);
422     }
423 }
424
425 static void ics_simple_set_irq_msi(ICSState *ics, int srcno, int val)
426 {
427     ICSIRQState *irq = ics->irqs + srcno;
428
429     trace_xics_ics_simple_set_irq_msi(srcno, srcno + ics->offset);
430
431     if (val) {
432         if (irq->priority == 0xff) {
433             irq->status |= XICS_STATUS_MASKED_PENDING;
434             trace_xics_masked_pending();
435         } else  {
436             icp_irq(ics, irq->server, srcno + ics->offset, irq->priority);
437         }
438     }
439 }
440
441 static void ics_simple_set_irq_lsi(ICSState *ics, int srcno, int val)
442 {
443     ICSIRQState *irq = ics->irqs + srcno;
444
445     trace_xics_ics_simple_set_irq_lsi(srcno, srcno + ics->offset);
446     if (val) {
447         irq->status |= XICS_STATUS_ASSERTED;
448     } else {
449         irq->status &= ~XICS_STATUS_ASSERTED;
450     }
451     ics_simple_resend_lsi(ics, srcno);
452 }
453
454 static void ics_simple_set_irq(void *opaque, int srcno, int val)
455 {
456     ICSState *ics = (ICSState *)opaque;
457
458     if (ics->irqs[srcno].flags & XICS_FLAGS_IRQ_LSI) {
459         ics_simple_set_irq_lsi(ics, srcno, val);
460     } else {
461         ics_simple_set_irq_msi(ics, srcno, val);
462     }
463 }
464
465 static void ics_simple_write_xive_msi(ICSState *ics, int srcno)
466 {
467     ICSIRQState *irq = ics->irqs + srcno;
468
469     if (!(irq->status & XICS_STATUS_MASKED_PENDING)
470         || (irq->priority == 0xff)) {
471         return;
472     }
473
474     irq->status &= ~XICS_STATUS_MASKED_PENDING;
475     icp_irq(ics, irq->server, srcno + ics->offset, irq->priority);
476 }
477
478 static void ics_simple_write_xive_lsi(ICSState *ics, int srcno)
479 {
480     ics_simple_resend_lsi(ics, srcno);
481 }
482
483 void ics_simple_write_xive(ICSState *ics, int srcno, int server,
484                            uint8_t priority, uint8_t saved_priority)
485 {
486     ICSIRQState *irq = ics->irqs + srcno;
487
488     irq->server = server;
489     irq->priority = priority;
490     irq->saved_priority = saved_priority;
491
492     trace_xics_ics_simple_write_xive(ics->offset + srcno, srcno, server,
493                                      priority);
494
495     if (ics->irqs[srcno].flags & XICS_FLAGS_IRQ_LSI) {
496         ics_simple_write_xive_lsi(ics, srcno);
497     } else {
498         ics_simple_write_xive_msi(ics, srcno);
499     }
500 }
501
502 static void ics_simple_reject(ICSState *ics, uint32_t nr)
503 {
504     ICSIRQState *irq = ics->irqs + nr - ics->offset;
505
506     trace_xics_ics_simple_reject(nr, nr - ics->offset);
507     if (irq->flags & XICS_FLAGS_IRQ_MSI) {
508         irq->status |= XICS_STATUS_REJECTED;
509     } else if (irq->flags & XICS_FLAGS_IRQ_LSI) {
510         irq->status &= ~XICS_STATUS_SENT;
511     }
512 }
513
514 static void ics_simple_resend(ICSState *ics)
515 {
516     int i;
517
518     for (i = 0; i < ics->nr_irqs; i++) {
519         /* FIXME: filter by server#? */
520         if (ics->irqs[i].flags & XICS_FLAGS_IRQ_LSI) {
521             ics_simple_resend_lsi(ics, i);
522         } else {
523             ics_simple_resend_msi(ics, i);
524         }
525     }
526 }
527
528 static void ics_simple_eoi(ICSState *ics, uint32_t nr)
529 {
530     int srcno = nr - ics->offset;
531     ICSIRQState *irq = ics->irqs + srcno;
532
533     trace_xics_ics_simple_eoi(nr);
534
535     if (ics->irqs[srcno].flags & XICS_FLAGS_IRQ_LSI) {
536         irq->status &= ~XICS_STATUS_SENT;
537     }
538 }
539
540 static void ics_simple_reset(void *dev)
541 {
542     ICSState *ics = ICS_SIMPLE(dev);
543     int i;
544     uint8_t flags[ics->nr_irqs];
545
546     for (i = 0; i < ics->nr_irqs; i++) {
547         flags[i] = ics->irqs[i].flags;
548     }
549
550     memset(ics->irqs, 0, sizeof(ICSIRQState) * ics->nr_irqs);
551
552     for (i = 0; i < ics->nr_irqs; i++) {
553         ics->irqs[i].priority = 0xff;
554         ics->irqs[i].saved_priority = 0xff;
555         ics->irqs[i].flags = flags[i];
556     }
557 }
558
559 static int ics_simple_dispatch_pre_save(void *opaque)
560 {
561     ICSState *ics = opaque;
562     ICSStateClass *info = ICS_BASE_GET_CLASS(ics);
563
564     if (info->pre_save) {
565         info->pre_save(ics);
566     }
567
568     return 0;
569 }
570
571 static int ics_simple_dispatch_post_load(void *opaque, int version_id)
572 {
573     ICSState *ics = opaque;
574     ICSStateClass *info = ICS_BASE_GET_CLASS(ics);
575
576     if (info->post_load) {
577         return info->post_load(ics, version_id);
578     }
579
580     return 0;
581 }
582
583 static const VMStateDescription vmstate_ics_simple_irq = {
584     .name = "ics/irq",
585     .version_id = 2,
586     .minimum_version_id = 1,
587     .fields = (VMStateField[]) {
588         VMSTATE_UINT32(server, ICSIRQState),
589         VMSTATE_UINT8(priority, ICSIRQState),
590         VMSTATE_UINT8(saved_priority, ICSIRQState),
591         VMSTATE_UINT8(status, ICSIRQState),
592         VMSTATE_UINT8(flags, ICSIRQState),
593         VMSTATE_END_OF_LIST()
594     },
595 };
596
597 static const VMStateDescription vmstate_ics_simple = {
598     .name = "ics",
599     .version_id = 1,
600     .minimum_version_id = 1,
601     .pre_save = ics_simple_dispatch_pre_save,
602     .post_load = ics_simple_dispatch_post_load,
603     .fields = (VMStateField[]) {
604         /* Sanity check */
605         VMSTATE_UINT32_EQUAL(nr_irqs, ICSState, NULL),
606
607         VMSTATE_STRUCT_VARRAY_POINTER_UINT32(irqs, ICSState, nr_irqs,
608                                              vmstate_ics_simple_irq,
609                                              ICSIRQState),
610         VMSTATE_END_OF_LIST()
611     },
612 };
613
614 static void ics_simple_realize(DeviceState *dev, Error **errp)
615 {
616     ICSState *ics = ICS_SIMPLE(dev);
617     ICSStateClass *icsc = ICS_BASE_GET_CLASS(ics);
618     Error *local_err = NULL;
619
620     icsc->parent_realize(dev, &local_err);
621     if (local_err) {
622         error_propagate(errp, local_err);
623         return;
624     }
625
626     ics->qirqs = qemu_allocate_irqs(ics_simple_set_irq, ics, ics->nr_irqs);
627
628     qemu_register_reset(ics_simple_reset, ics);
629 }
630
631 static void ics_simple_class_init(ObjectClass *klass, void *data)
632 {
633     DeviceClass *dc = DEVICE_CLASS(klass);
634     ICSStateClass *isc = ICS_BASE_CLASS(klass);
635
636     device_class_set_parent_realize(dc, ics_simple_realize,
637                                     &isc->parent_realize);
638
639     dc->vmsd = &vmstate_ics_simple;
640     isc->reject = ics_simple_reject;
641     isc->resend = ics_simple_resend;
642     isc->eoi = ics_simple_eoi;
643 }
644
645 static const TypeInfo ics_simple_info = {
646     .name = TYPE_ICS_SIMPLE,
647     .parent = TYPE_ICS_BASE,
648     .instance_size = sizeof(ICSState),
649     .class_init = ics_simple_class_init,
650     .class_size = sizeof(ICSStateClass),
651 };
652
653 static void ics_base_realize(DeviceState *dev, Error **errp)
654 {
655     ICSState *ics = ICS_BASE(dev);
656     Object *obj;
657     Error *err = NULL;
658
659     obj = object_property_get_link(OBJECT(dev), ICS_PROP_XICS, &err);
660     if (!obj) {
661         error_propagate(errp, err);
662         error_prepend(errp, "required link '" ICS_PROP_XICS "' not found: ");
663         return;
664     }
665     ics->xics = XICS_FABRIC(obj);
666
667     if (!ics->nr_irqs) {
668         error_setg(errp, "Number of interrupts needs to be greater 0");
669         return;
670     }
671     ics->irqs = g_malloc0(ics->nr_irqs * sizeof(ICSIRQState));
672 }
673
674 static void ics_base_instance_init(Object *obj)
675 {
676     ICSState *ics = ICS_BASE(obj);
677
678     ics->offset = XICS_IRQ_BASE;
679 }
680
681 static Property ics_base_properties[] = {
682     DEFINE_PROP_UINT32("nr-irqs", ICSState, nr_irqs, 0),
683     DEFINE_PROP_END_OF_LIST(),
684 };
685
686 static void ics_base_class_init(ObjectClass *klass, void *data)
687 {
688     DeviceClass *dc = DEVICE_CLASS(klass);
689
690     dc->realize = ics_base_realize;
691     dc->props = ics_base_properties;
692 }
693
694 static const TypeInfo ics_base_info = {
695     .name = TYPE_ICS_BASE,
696     .parent = TYPE_DEVICE,
697     .abstract = true,
698     .instance_size = sizeof(ICSState),
699     .instance_init = ics_base_instance_init,
700     .class_init = ics_base_class_init,
701     .class_size = sizeof(ICSStateClass),
702 };
703
704 static const TypeInfo xics_fabric_info = {
705     .name = TYPE_XICS_FABRIC,
706     .parent = TYPE_INTERFACE,
707     .class_size = sizeof(XICSFabricClass),
708 };
709
710 /*
711  * Exported functions
712  */
713 ICPState *xics_icp_get(XICSFabric *xi, int server)
714 {
715     XICSFabricClass *xic = XICS_FABRIC_GET_CLASS(xi);
716
717     return xic->icp_get(xi, server);
718 }
719
720 void ics_set_irq_type(ICSState *ics, int srcno, bool lsi)
721 {
722     assert(!(ics->irqs[srcno].flags & XICS_FLAGS_IRQ_MASK));
723
724     ics->irqs[srcno].flags |=
725         lsi ? XICS_FLAGS_IRQ_LSI : XICS_FLAGS_IRQ_MSI;
726 }
727
728 static void xics_register_types(void)
729 {
730     type_register_static(&ics_simple_info);
731     type_register_static(&ics_base_info);
732     type_register_static(&icp_info);
733     type_register_static(&xics_fabric_info);
734 }
735
736 type_init(xics_register_types)
This page took 0.063841 seconds and 4 git commands to generate.