]> Git Repo - qemu.git/blob - hw/mips/mips_r4k.c
Merge branch 'trivial-patches' of git://git.corpit.ru/qemu
[qemu.git] / hw / mips / mips_r4k.c
1 /*
2  * QEMU/MIPS pseudo-board
3  *
4  * emulates a simple machine with ISA-like bus.
5  * ISA IO space mapped to the 0x14000000 (PHYS) and
6  * ISA memory at the 0x10000000 (PHYS, 16Mb in size).
7  * All peripherial devices are attached to this "bus" with
8  * the standard PC ISA addresses.
9 */
10 #include "hw/hw.h"
11 #include "hw/mips/mips.h"
12 #include "hw/mips/cpudevs.h"
13 #include "hw/i386/pc.h"
14 #include "hw/char/serial.h"
15 #include "hw/isa/isa.h"
16 #include "net/net.h"
17 #include "sysemu/sysemu.h"
18 #include "hw/boards.h"
19 #include "hw/block/flash.h"
20 #include "qemu/log.h"
21 #include "hw/mips/bios.h"
22 #include "hw/ide.h"
23 #include "hw/loader.h"
24 #include "elf.h"
25 #include "hw/timer/mc146818rtc.h"
26 #include "hw/timer/i8254.h"
27 #include "sysemu/blockdev.h"
28 #include "exec/address-spaces.h"
29
30 #define MAX_IDE_BUS 2
31
32 static const int ide_iobase[2] = { 0x1f0, 0x170 };
33 static const int ide_iobase2[2] = { 0x3f6, 0x376 };
34 static const int ide_irq[2] = { 14, 15 };
35
36 static ISADevice *pit; /* PIT i8254 */
37
38 /* i8254 PIT is attached to the IRQ0 at PIC i8259 */
39
40 static struct _loaderparams {
41     int ram_size;
42     const char *kernel_filename;
43     const char *kernel_cmdline;
44     const char *initrd_filename;
45 } loaderparams;
46
47 static void mips_qemu_write (void *opaque, hwaddr addr,
48                              uint64_t val, unsigned size)
49 {
50     if ((addr & 0xffff) == 0 && val == 42)
51         qemu_system_reset_request ();
52     else if ((addr & 0xffff) == 4 && val == 42)
53         qemu_system_shutdown_request ();
54 }
55
56 static uint64_t mips_qemu_read (void *opaque, hwaddr addr,
57                                 unsigned size)
58 {
59     return 0;
60 }
61
62 static const MemoryRegionOps mips_qemu_ops = {
63     .read = mips_qemu_read,
64     .write = mips_qemu_write,
65     .endianness = DEVICE_NATIVE_ENDIAN,
66 };
67
68 typedef struct ResetData {
69     MIPSCPU *cpu;
70     uint64_t vector;
71 } ResetData;
72
73 static int64_t load_kernel(void)
74 {
75     int64_t entry, kernel_high;
76     long kernel_size, initrd_size, params_size;
77     ram_addr_t initrd_offset;
78     uint32_t *params_buf;
79     int big_endian;
80
81 #ifdef TARGET_WORDS_BIGENDIAN
82     big_endian = 1;
83 #else
84     big_endian = 0;
85 #endif
86     kernel_size = load_elf(loaderparams.kernel_filename, cpu_mips_kseg0_to_phys,
87                            NULL, (uint64_t *)&entry, NULL,
88                            (uint64_t *)&kernel_high, big_endian,
89                            ELF_MACHINE, 1);
90     if (kernel_size >= 0) {
91         if ((entry & ~0x7fffffffULL) == 0x80000000)
92             entry = (int32_t)entry;
93     } else {
94         fprintf(stderr, "qemu: could not load kernel '%s'\n",
95                 loaderparams.kernel_filename);
96         exit(1);
97     }
98
99     /* load initrd */
100     initrd_size = 0;
101     initrd_offset = 0;
102     if (loaderparams.initrd_filename) {
103         initrd_size = get_image_size (loaderparams.initrd_filename);
104         if (initrd_size > 0) {
105             initrd_offset = (kernel_high + ~INITRD_PAGE_MASK) & INITRD_PAGE_MASK;
106             if (initrd_offset + initrd_size > ram_size) {
107                 fprintf(stderr,
108                         "qemu: memory too small for initial ram disk '%s'\n",
109                         loaderparams.initrd_filename);
110                 exit(1);
111             }
112             initrd_size = load_image_targphys(loaderparams.initrd_filename,
113                                               initrd_offset,
114                                               ram_size - initrd_offset);
115         }
116         if (initrd_size == (target_ulong) -1) {
117             fprintf(stderr, "qemu: could not load initial ram disk '%s'\n",
118                     loaderparams.initrd_filename);
119             exit(1);
120         }
121     }
122
123     /* Store command line.  */
124     params_size = 264;
125     params_buf = g_malloc(params_size);
126
127     params_buf[0] = tswap32(ram_size);
128     params_buf[1] = tswap32(0x12345678);
129
130     if (initrd_size > 0) {
131         snprintf((char *)params_buf + 8, 256, "rd_start=0x%" PRIx64 " rd_size=%li %s",
132                  cpu_mips_phys_to_kseg0(NULL, initrd_offset),
133                  initrd_size, loaderparams.kernel_cmdline);
134     } else {
135         snprintf((char *)params_buf + 8, 256, "%s", loaderparams.kernel_cmdline);
136     }
137
138     rom_add_blob_fixed("params", params_buf, params_size,
139                        (16 << 20) - 264);
140
141     return entry;
142 }
143
144 static void main_cpu_reset(void *opaque)
145 {
146     ResetData *s = (ResetData *)opaque;
147     CPUMIPSState *env = &s->cpu->env;
148
149     cpu_reset(CPU(s->cpu));
150     env->active_tc.PC = s->vector;
151 }
152
153 static const int sector_len = 32 * 1024;
154 static
155 void mips_r4k_init(QEMUMachineInitArgs *args)
156 {
157     ram_addr_t ram_size = args->ram_size;
158     const char *cpu_model = args->cpu_model;
159     const char *kernel_filename = args->kernel_filename;
160     const char *kernel_cmdline = args->kernel_cmdline;
161     const char *initrd_filename = args->initrd_filename;
162     char *filename;
163     MemoryRegion *address_space_mem = get_system_memory();
164     MemoryRegion *ram = g_new(MemoryRegion, 1);
165     MemoryRegion *bios;
166     MemoryRegion *iomem = g_new(MemoryRegion, 1);
167     MemoryRegion *isa = g_new(MemoryRegion, 1);
168     int bios_size;
169     MIPSCPU *cpu;
170     CPUMIPSState *env;
171     ResetData *reset_info;
172     int i;
173     qemu_irq *i8259;
174     ISABus *isa_bus;
175     DriveInfo *hd[MAX_IDE_BUS * MAX_IDE_DEVS];
176     DriveInfo *dinfo;
177     int be;
178
179     /* init CPUs */
180     if (cpu_model == NULL) {
181 #ifdef TARGET_MIPS64
182         cpu_model = "R4000";
183 #else
184         cpu_model = "24Kf";
185 #endif
186     }
187     cpu = cpu_mips_init(cpu_model);
188     if (cpu == NULL) {
189         fprintf(stderr, "Unable to find CPU definition\n");
190         exit(1);
191     }
192     env = &cpu->env;
193
194     reset_info = g_malloc0(sizeof(ResetData));
195     reset_info->cpu = cpu;
196     reset_info->vector = env->active_tc.PC;
197     qemu_register_reset(main_cpu_reset, reset_info);
198
199     /* allocate RAM */
200     if (ram_size > (256 << 20)) {
201         fprintf(stderr,
202                 "qemu: Too much memory for this machine: %d MB, maximum 256 MB\n",
203                 ((unsigned int)ram_size / (1 << 20)));
204         exit(1);
205     }
206     memory_region_init_ram(ram, NULL, "mips_r4k.ram", ram_size);
207     vmstate_register_ram_global(ram);
208
209     memory_region_add_subregion(address_space_mem, 0, ram);
210
211     memory_region_init_io(iomem, NULL, &mips_qemu_ops, NULL, "mips-qemu", 0x10000);
212     memory_region_add_subregion(address_space_mem, 0x1fbf0000, iomem);
213
214     /* Try to load a BIOS image. If this fails, we continue regardless,
215        but initialize the hardware ourselves. When a kernel gets
216        preloaded we also initialize the hardware, since the BIOS wasn't
217        run. */
218     if (bios_name == NULL)
219         bios_name = BIOS_FILENAME;
220     filename = qemu_find_file(QEMU_FILE_TYPE_BIOS, bios_name);
221     if (filename) {
222         bios_size = get_image_size(filename);
223     } else {
224         bios_size = -1;
225     }
226 #ifdef TARGET_WORDS_BIGENDIAN
227     be = 1;
228 #else
229     be = 0;
230 #endif
231     if ((bios_size > 0) && (bios_size <= BIOS_SIZE)) {
232         bios = g_new(MemoryRegion, 1);
233         memory_region_init_ram(bios, NULL, "mips_r4k.bios", BIOS_SIZE);
234         vmstate_register_ram_global(bios);
235         memory_region_set_readonly(bios, true);
236         memory_region_add_subregion(get_system_memory(), 0x1fc00000, bios);
237
238         load_image_targphys(filename, 0x1fc00000, BIOS_SIZE);
239     } else if ((dinfo = drive_get(IF_PFLASH, 0, 0)) != NULL) {
240         uint32_t mips_rom = 0x00400000;
241         if (!pflash_cfi01_register(0x1fc00000, NULL, "mips_r4k.bios", mips_rom,
242                                    dinfo->bdrv, sector_len,
243                                    mips_rom / sector_len,
244                                    4, 0, 0, 0, 0, be)) {
245             fprintf(stderr, "qemu: Error registering flash memory.\n");
246         }
247     }
248     else {
249         /* not fatal */
250         fprintf(stderr, "qemu: Warning, could not load MIPS bios '%s'\n",
251                 bios_name);
252     }
253     if (filename) {
254         g_free(filename);
255     }
256
257     if (kernel_filename) {
258         loaderparams.ram_size = ram_size;
259         loaderparams.kernel_filename = kernel_filename;
260         loaderparams.kernel_cmdline = kernel_cmdline;
261         loaderparams.initrd_filename = initrd_filename;
262         reset_info->vector = load_kernel();
263     }
264
265     /* Init CPU internal devices */
266     cpu_mips_irq_init_cpu(env);
267     cpu_mips_clock_init(env);
268
269     /* The PIC is attached to the MIPS CPU INT0 pin */
270     isa_bus = isa_bus_new(NULL, get_system_io());
271     i8259 = i8259_init(isa_bus, env->irq[2]);
272     isa_bus_irqs(isa_bus, i8259);
273
274     rtc_init(isa_bus, 2000, NULL);
275
276     /* Register 64 KB of ISA IO space at 0x14000000 */
277     memory_region_init_alias(isa, NULL, "isa_mmio",
278                              get_system_io(), 0, 0x00010000);
279     memory_region_add_subregion(get_system_memory(), 0x14000000, isa);
280
281     isa_mem_base = 0x10000000;
282
283     pit = pit_init(isa_bus, 0x40, 0, NULL);
284
285     for(i = 0; i < MAX_SERIAL_PORTS; i++) {
286         if (serial_hds[i]) {
287             serial_isa_init(isa_bus, i, serial_hds[i]);
288         }
289     }
290
291     isa_vga_init(isa_bus);
292
293     if (nd_table[0].used)
294         isa_ne2000_init(isa_bus, 0x300, 9, &nd_table[0]);
295
296     ide_drive_get(hd, MAX_IDE_BUS);
297     for(i = 0; i < MAX_IDE_BUS; i++)
298         isa_ide_init(isa_bus, ide_iobase[i], ide_iobase2[i], ide_irq[i],
299                      hd[MAX_IDE_DEVS * i],
300                      hd[MAX_IDE_DEVS * i + 1]);
301
302     isa_create_simple(isa_bus, "i8042");
303 }
304
305 static QEMUMachine mips_machine = {
306     .name = "mips",
307     .desc = "mips r4k platform",
308     .init = mips_r4k_init,
309     DEFAULT_MACHINE_OPTIONS,
310 };
311
312 static void mips_machine_init(void)
313 {
314     qemu_register_machine(&mips_machine);
315 }
316
317 machine_init(mips_machine_init);
This page took 0.041214 seconds and 4 git commands to generate.