]> Git Repo - qemu.git/blob - target/hppa/translate.c
target/hppa: fix overwriting source reg in addb
[qemu.git] / target / hppa / translate.c
1 /*
2  * HPPA emulation cpu translation for qemu.
3  *
4  * Copyright (c) 2016 Richard Henderson <[email protected]>
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
18  */
19
20 #include "qemu/osdep.h"
21 #include "cpu.h"
22 #include "disas/disas.h"
23 #include "qemu/host-utils.h"
24 #include "exec/exec-all.h"
25 #include "tcg-op.h"
26 #include "exec/cpu_ldst.h"
27 #include "exec/helper-proto.h"
28 #include "exec/helper-gen.h"
29 #include "exec/translator.h"
30 #include "trace-tcg.h"
31 #include "exec/log.h"
32
33 /* Since we have a distinction between register size and address size,
34    we need to redefine all of these.  */
35
36 #undef TCGv
37 #undef tcg_temp_new
38 #undef tcg_global_reg_new
39 #undef tcg_global_mem_new
40 #undef tcg_temp_local_new
41 #undef tcg_temp_free
42
43 #if TARGET_LONG_BITS == 64
44 #define TCGv_tl              TCGv_i64
45 #define tcg_temp_new_tl      tcg_temp_new_i64
46 #define tcg_temp_free_tl     tcg_temp_free_i64
47 #if TARGET_REGISTER_BITS == 64
48 #define tcg_gen_extu_reg_tl  tcg_gen_mov_i64
49 #else
50 #define tcg_gen_extu_reg_tl  tcg_gen_extu_i32_i64
51 #endif
52 #else
53 #define TCGv_tl              TCGv_i32
54 #define tcg_temp_new_tl      tcg_temp_new_i32
55 #define tcg_temp_free_tl     tcg_temp_free_i32
56 #define tcg_gen_extu_reg_tl  tcg_gen_mov_i32
57 #endif
58
59 #if TARGET_REGISTER_BITS == 64
60 #define TCGv_reg             TCGv_i64
61
62 #define tcg_temp_new         tcg_temp_new_i64
63 #define tcg_global_reg_new   tcg_global_reg_new_i64
64 #define tcg_global_mem_new   tcg_global_mem_new_i64
65 #define tcg_temp_local_new   tcg_temp_local_new_i64
66 #define tcg_temp_free        tcg_temp_free_i64
67
68 #define tcg_gen_movi_reg     tcg_gen_movi_i64
69 #define tcg_gen_mov_reg      tcg_gen_mov_i64
70 #define tcg_gen_ld8u_reg     tcg_gen_ld8u_i64
71 #define tcg_gen_ld8s_reg     tcg_gen_ld8s_i64
72 #define tcg_gen_ld16u_reg    tcg_gen_ld16u_i64
73 #define tcg_gen_ld16s_reg    tcg_gen_ld16s_i64
74 #define tcg_gen_ld32u_reg    tcg_gen_ld32u_i64
75 #define tcg_gen_ld32s_reg    tcg_gen_ld32s_i64
76 #define tcg_gen_ld_reg       tcg_gen_ld_i64
77 #define tcg_gen_st8_reg      tcg_gen_st8_i64
78 #define tcg_gen_st16_reg     tcg_gen_st16_i64
79 #define tcg_gen_st32_reg     tcg_gen_st32_i64
80 #define tcg_gen_st_reg       tcg_gen_st_i64
81 #define tcg_gen_add_reg      tcg_gen_add_i64
82 #define tcg_gen_addi_reg     tcg_gen_addi_i64
83 #define tcg_gen_sub_reg      tcg_gen_sub_i64
84 #define tcg_gen_neg_reg      tcg_gen_neg_i64
85 #define tcg_gen_subfi_reg    tcg_gen_subfi_i64
86 #define tcg_gen_subi_reg     tcg_gen_subi_i64
87 #define tcg_gen_and_reg      tcg_gen_and_i64
88 #define tcg_gen_andi_reg     tcg_gen_andi_i64
89 #define tcg_gen_or_reg       tcg_gen_or_i64
90 #define tcg_gen_ori_reg      tcg_gen_ori_i64
91 #define tcg_gen_xor_reg      tcg_gen_xor_i64
92 #define tcg_gen_xori_reg     tcg_gen_xori_i64
93 #define tcg_gen_not_reg      tcg_gen_not_i64
94 #define tcg_gen_shl_reg      tcg_gen_shl_i64
95 #define tcg_gen_shli_reg     tcg_gen_shli_i64
96 #define tcg_gen_shr_reg      tcg_gen_shr_i64
97 #define tcg_gen_shri_reg     tcg_gen_shri_i64
98 #define tcg_gen_sar_reg      tcg_gen_sar_i64
99 #define tcg_gen_sari_reg     tcg_gen_sari_i64
100 #define tcg_gen_brcond_reg   tcg_gen_brcond_i64
101 #define tcg_gen_brcondi_reg  tcg_gen_brcondi_i64
102 #define tcg_gen_setcond_reg  tcg_gen_setcond_i64
103 #define tcg_gen_setcondi_reg tcg_gen_setcondi_i64
104 #define tcg_gen_mul_reg      tcg_gen_mul_i64
105 #define tcg_gen_muli_reg     tcg_gen_muli_i64
106 #define tcg_gen_div_reg      tcg_gen_div_i64
107 #define tcg_gen_rem_reg      tcg_gen_rem_i64
108 #define tcg_gen_divu_reg     tcg_gen_divu_i64
109 #define tcg_gen_remu_reg     tcg_gen_remu_i64
110 #define tcg_gen_discard_reg  tcg_gen_discard_i64
111 #define tcg_gen_trunc_reg_i32 tcg_gen_extrl_i64_i32
112 #define tcg_gen_trunc_i64_reg tcg_gen_mov_i64
113 #define tcg_gen_extu_i32_reg tcg_gen_extu_i32_i64
114 #define tcg_gen_ext_i32_reg  tcg_gen_ext_i32_i64
115 #define tcg_gen_extu_reg_i64 tcg_gen_mov_i64
116 #define tcg_gen_ext_reg_i64  tcg_gen_mov_i64
117 #define tcg_gen_ext8u_reg    tcg_gen_ext8u_i64
118 #define tcg_gen_ext8s_reg    tcg_gen_ext8s_i64
119 #define tcg_gen_ext16u_reg   tcg_gen_ext16u_i64
120 #define tcg_gen_ext16s_reg   tcg_gen_ext16s_i64
121 #define tcg_gen_ext32u_reg   tcg_gen_ext32u_i64
122 #define tcg_gen_ext32s_reg   tcg_gen_ext32s_i64
123 #define tcg_gen_bswap16_reg  tcg_gen_bswap16_i64
124 #define tcg_gen_bswap32_reg  tcg_gen_bswap32_i64
125 #define tcg_gen_bswap64_reg  tcg_gen_bswap64_i64
126 #define tcg_gen_concat_reg_i64 tcg_gen_concat32_i64
127 #define tcg_gen_andc_reg     tcg_gen_andc_i64
128 #define tcg_gen_eqv_reg      tcg_gen_eqv_i64
129 #define tcg_gen_nand_reg     tcg_gen_nand_i64
130 #define tcg_gen_nor_reg      tcg_gen_nor_i64
131 #define tcg_gen_orc_reg      tcg_gen_orc_i64
132 #define tcg_gen_clz_reg      tcg_gen_clz_i64
133 #define tcg_gen_ctz_reg      tcg_gen_ctz_i64
134 #define tcg_gen_clzi_reg     tcg_gen_clzi_i64
135 #define tcg_gen_ctzi_reg     tcg_gen_ctzi_i64
136 #define tcg_gen_clrsb_reg    tcg_gen_clrsb_i64
137 #define tcg_gen_ctpop_reg    tcg_gen_ctpop_i64
138 #define tcg_gen_rotl_reg     tcg_gen_rotl_i64
139 #define tcg_gen_rotli_reg    tcg_gen_rotli_i64
140 #define tcg_gen_rotr_reg     tcg_gen_rotr_i64
141 #define tcg_gen_rotri_reg    tcg_gen_rotri_i64
142 #define tcg_gen_deposit_reg  tcg_gen_deposit_i64
143 #define tcg_gen_deposit_z_reg tcg_gen_deposit_z_i64
144 #define tcg_gen_extract_reg  tcg_gen_extract_i64
145 #define tcg_gen_sextract_reg tcg_gen_sextract_i64
146 #define tcg_const_reg        tcg_const_i64
147 #define tcg_const_local_reg  tcg_const_local_i64
148 #define tcg_gen_movcond_reg  tcg_gen_movcond_i64
149 #define tcg_gen_add2_reg     tcg_gen_add2_i64
150 #define tcg_gen_sub2_reg     tcg_gen_sub2_i64
151 #define tcg_gen_qemu_ld_reg  tcg_gen_qemu_ld_i64
152 #define tcg_gen_qemu_st_reg  tcg_gen_qemu_st_i64
153 #define tcg_gen_atomic_xchg_reg tcg_gen_atomic_xchg_i64
154 #define tcg_gen_trunc_reg_ptr   tcg_gen_trunc_i64_ptr
155 #else
156 #define TCGv_reg             TCGv_i32
157 #define tcg_temp_new         tcg_temp_new_i32
158 #define tcg_global_reg_new   tcg_global_reg_new_i32
159 #define tcg_global_mem_new   tcg_global_mem_new_i32
160 #define tcg_temp_local_new   tcg_temp_local_new_i32
161 #define tcg_temp_free        tcg_temp_free_i32
162
163 #define tcg_gen_movi_reg     tcg_gen_movi_i32
164 #define tcg_gen_mov_reg      tcg_gen_mov_i32
165 #define tcg_gen_ld8u_reg     tcg_gen_ld8u_i32
166 #define tcg_gen_ld8s_reg     tcg_gen_ld8s_i32
167 #define tcg_gen_ld16u_reg    tcg_gen_ld16u_i32
168 #define tcg_gen_ld16s_reg    tcg_gen_ld16s_i32
169 #define tcg_gen_ld32u_reg    tcg_gen_ld_i32
170 #define tcg_gen_ld32s_reg    tcg_gen_ld_i32
171 #define tcg_gen_ld_reg       tcg_gen_ld_i32
172 #define tcg_gen_st8_reg      tcg_gen_st8_i32
173 #define tcg_gen_st16_reg     tcg_gen_st16_i32
174 #define tcg_gen_st32_reg     tcg_gen_st32_i32
175 #define tcg_gen_st_reg       tcg_gen_st_i32
176 #define tcg_gen_add_reg      tcg_gen_add_i32
177 #define tcg_gen_addi_reg     tcg_gen_addi_i32
178 #define tcg_gen_sub_reg      tcg_gen_sub_i32
179 #define tcg_gen_neg_reg      tcg_gen_neg_i32
180 #define tcg_gen_subfi_reg    tcg_gen_subfi_i32
181 #define tcg_gen_subi_reg     tcg_gen_subi_i32
182 #define tcg_gen_and_reg      tcg_gen_and_i32
183 #define tcg_gen_andi_reg     tcg_gen_andi_i32
184 #define tcg_gen_or_reg       tcg_gen_or_i32
185 #define tcg_gen_ori_reg      tcg_gen_ori_i32
186 #define tcg_gen_xor_reg      tcg_gen_xor_i32
187 #define tcg_gen_xori_reg     tcg_gen_xori_i32
188 #define tcg_gen_not_reg      tcg_gen_not_i32
189 #define tcg_gen_shl_reg      tcg_gen_shl_i32
190 #define tcg_gen_shli_reg     tcg_gen_shli_i32
191 #define tcg_gen_shr_reg      tcg_gen_shr_i32
192 #define tcg_gen_shri_reg     tcg_gen_shri_i32
193 #define tcg_gen_sar_reg      tcg_gen_sar_i32
194 #define tcg_gen_sari_reg     tcg_gen_sari_i32
195 #define tcg_gen_brcond_reg   tcg_gen_brcond_i32
196 #define tcg_gen_brcondi_reg  tcg_gen_brcondi_i32
197 #define tcg_gen_setcond_reg  tcg_gen_setcond_i32
198 #define tcg_gen_setcondi_reg tcg_gen_setcondi_i32
199 #define tcg_gen_mul_reg      tcg_gen_mul_i32
200 #define tcg_gen_muli_reg     tcg_gen_muli_i32
201 #define tcg_gen_div_reg      tcg_gen_div_i32
202 #define tcg_gen_rem_reg      tcg_gen_rem_i32
203 #define tcg_gen_divu_reg     tcg_gen_divu_i32
204 #define tcg_gen_remu_reg     tcg_gen_remu_i32
205 #define tcg_gen_discard_reg  tcg_gen_discard_i32
206 #define tcg_gen_trunc_reg_i32 tcg_gen_mov_i32
207 #define tcg_gen_trunc_i64_reg tcg_gen_extrl_i64_i32
208 #define tcg_gen_extu_i32_reg tcg_gen_mov_i32
209 #define tcg_gen_ext_i32_reg  tcg_gen_mov_i32
210 #define tcg_gen_extu_reg_i64 tcg_gen_extu_i32_i64
211 #define tcg_gen_ext_reg_i64  tcg_gen_ext_i32_i64
212 #define tcg_gen_ext8u_reg    tcg_gen_ext8u_i32
213 #define tcg_gen_ext8s_reg    tcg_gen_ext8s_i32
214 #define tcg_gen_ext16u_reg   tcg_gen_ext16u_i32
215 #define tcg_gen_ext16s_reg   tcg_gen_ext16s_i32
216 #define tcg_gen_ext32u_reg   tcg_gen_mov_i32
217 #define tcg_gen_ext32s_reg   tcg_gen_mov_i32
218 #define tcg_gen_bswap16_reg  tcg_gen_bswap16_i32
219 #define tcg_gen_bswap32_reg  tcg_gen_bswap32_i32
220 #define tcg_gen_concat_reg_i64 tcg_gen_concat_i32_i64
221 #define tcg_gen_andc_reg     tcg_gen_andc_i32
222 #define tcg_gen_eqv_reg      tcg_gen_eqv_i32
223 #define tcg_gen_nand_reg     tcg_gen_nand_i32
224 #define tcg_gen_nor_reg      tcg_gen_nor_i32
225 #define tcg_gen_orc_reg      tcg_gen_orc_i32
226 #define tcg_gen_clz_reg      tcg_gen_clz_i32
227 #define tcg_gen_ctz_reg      tcg_gen_ctz_i32
228 #define tcg_gen_clzi_reg     tcg_gen_clzi_i32
229 #define tcg_gen_ctzi_reg     tcg_gen_ctzi_i32
230 #define tcg_gen_clrsb_reg    tcg_gen_clrsb_i32
231 #define tcg_gen_ctpop_reg    tcg_gen_ctpop_i32
232 #define tcg_gen_rotl_reg     tcg_gen_rotl_i32
233 #define tcg_gen_rotli_reg    tcg_gen_rotli_i32
234 #define tcg_gen_rotr_reg     tcg_gen_rotr_i32
235 #define tcg_gen_rotri_reg    tcg_gen_rotri_i32
236 #define tcg_gen_deposit_reg  tcg_gen_deposit_i32
237 #define tcg_gen_deposit_z_reg tcg_gen_deposit_z_i32
238 #define tcg_gen_extract_reg  tcg_gen_extract_i32
239 #define tcg_gen_sextract_reg tcg_gen_sextract_i32
240 #define tcg_const_reg        tcg_const_i32
241 #define tcg_const_local_reg  tcg_const_local_i32
242 #define tcg_gen_movcond_reg  tcg_gen_movcond_i32
243 #define tcg_gen_add2_reg     tcg_gen_add2_i32
244 #define tcg_gen_sub2_reg     tcg_gen_sub2_i32
245 #define tcg_gen_qemu_ld_reg  tcg_gen_qemu_ld_i32
246 #define tcg_gen_qemu_st_reg  tcg_gen_qemu_st_i32
247 #define tcg_gen_atomic_xchg_reg tcg_gen_atomic_xchg_i32
248 #define tcg_gen_trunc_reg_ptr   tcg_gen_ext_i32_ptr
249 #endif /* TARGET_REGISTER_BITS */
250
251 typedef struct DisasCond {
252     TCGCond c;
253     TCGv_reg a0, a1;
254     bool a0_is_n;
255     bool a1_is_0;
256 } DisasCond;
257
258 typedef struct DisasContext {
259     DisasContextBase base;
260     CPUState *cs;
261
262     target_ureg iaoq_f;
263     target_ureg iaoq_b;
264     target_ureg iaoq_n;
265     TCGv_reg iaoq_n_var;
266
267     int ntempr, ntempl;
268     TCGv_reg tempr[8];
269     TCGv_tl  templ[4];
270
271     DisasCond null_cond;
272     TCGLabel *null_lab;
273
274     uint32_t insn;
275     uint32_t tb_flags;
276     int mmu_idx;
277     int privilege;
278     bool psw_n_nonzero;
279 } DisasContext;
280
281 /* Note that ssm/rsm instructions number PSW_W and PSW_E differently.  */
282 static int expand_sm_imm(int val)
283 {
284     if (val & PSW_SM_E) {
285         val = (val & ~PSW_SM_E) | PSW_E;
286     }
287     if (val & PSW_SM_W) {
288         val = (val & ~PSW_SM_W) | PSW_W;
289     }
290     return val;
291 }
292
293 /* Inverted space register indicates 0 means sr0 not inferred from base.  */
294 static int expand_sr3x(int val)
295 {
296     return ~val;
297 }
298
299 /* Convert the M:A bits within a memory insn to the tri-state value
300    we use for the final M.  */
301 static int ma_to_m(int val)
302 {
303     return val & 2 ? (val & 1 ? -1 : 1) : 0;
304 }
305
306 /* Convert the sign of the displacement to a pre or post-modify.  */
307 static int pos_to_m(int val)
308 {
309     return val ? 1 : -1;
310 }
311
312 static int neg_to_m(int val)
313 {
314     return val ? -1 : 1;
315 }
316
317 /* Used for branch targets and fp memory ops.  */
318 static int expand_shl2(int val)
319 {
320     return val << 2;
321 }
322
323 /* Used for fp memory ops.  */
324 static int expand_shl3(int val)
325 {
326     return val << 3;
327 }
328
329 /* Used for assemble_21.  */
330 static int expand_shl11(int val)
331 {
332     return val << 11;
333 }
334
335
336 /* Include the auto-generated decoder.  */
337 #include "decode.inc.c"
338
339 /* We are not using a goto_tb (for whatever reason), but have updated
340    the iaq (for whatever reason), so don't do it again on exit.  */
341 #define DISAS_IAQ_N_UPDATED  DISAS_TARGET_0
342
343 /* We are exiting the TB, but have neither emitted a goto_tb, nor
344    updated the iaq for the next instruction to be executed.  */
345 #define DISAS_IAQ_N_STALE    DISAS_TARGET_1
346
347 /* Similarly, but we want to return to the main loop immediately
348    to recognize unmasked interrupts.  */
349 #define DISAS_IAQ_N_STALE_EXIT      DISAS_TARGET_2
350
351 /* global register indexes */
352 static TCGv_reg cpu_gr[32];
353 static TCGv_i64 cpu_sr[4];
354 static TCGv_i64 cpu_srH;
355 static TCGv_reg cpu_iaoq_f;
356 static TCGv_reg cpu_iaoq_b;
357 static TCGv_i64 cpu_iasq_f;
358 static TCGv_i64 cpu_iasq_b;
359 static TCGv_reg cpu_sar;
360 static TCGv_reg cpu_psw_n;
361 static TCGv_reg cpu_psw_v;
362 static TCGv_reg cpu_psw_cb;
363 static TCGv_reg cpu_psw_cb_msb;
364
365 #include "exec/gen-icount.h"
366
367 void hppa_translate_init(void)
368 {
369 #define DEF_VAR(V)  { &cpu_##V, #V, offsetof(CPUHPPAState, V) }
370
371     typedef struct { TCGv_reg *var; const char *name; int ofs; } GlobalVar;
372     static const GlobalVar vars[] = {
373         { &cpu_sar, "sar", offsetof(CPUHPPAState, cr[CR_SAR]) },
374         DEF_VAR(psw_n),
375         DEF_VAR(psw_v),
376         DEF_VAR(psw_cb),
377         DEF_VAR(psw_cb_msb),
378         DEF_VAR(iaoq_f),
379         DEF_VAR(iaoq_b),
380     };
381
382 #undef DEF_VAR
383
384     /* Use the symbolic register names that match the disassembler.  */
385     static const char gr_names[32][4] = {
386         "r0",  "r1",  "r2",  "r3",  "r4",  "r5",  "r6",  "r7",
387         "r8",  "r9",  "r10", "r11", "r12", "r13", "r14", "r15",
388         "r16", "r17", "r18", "r19", "r20", "r21", "r22", "r23",
389         "r24", "r25", "r26", "r27", "r28", "r29", "r30", "r31"
390     };
391     /* SR[4-7] are not global registers so that we can index them.  */
392     static const char sr_names[5][4] = {
393         "sr0", "sr1", "sr2", "sr3", "srH"
394     };
395
396     int i;
397
398     cpu_gr[0] = NULL;
399     for (i = 1; i < 32; i++) {
400         cpu_gr[i] = tcg_global_mem_new(cpu_env,
401                                        offsetof(CPUHPPAState, gr[i]),
402                                        gr_names[i]);
403     }
404     for (i = 0; i < 4; i++) {
405         cpu_sr[i] = tcg_global_mem_new_i64(cpu_env,
406                                            offsetof(CPUHPPAState, sr[i]),
407                                            sr_names[i]);
408     }
409     cpu_srH = tcg_global_mem_new_i64(cpu_env,
410                                      offsetof(CPUHPPAState, sr[4]),
411                                      sr_names[4]);
412
413     for (i = 0; i < ARRAY_SIZE(vars); ++i) {
414         const GlobalVar *v = &vars[i];
415         *v->var = tcg_global_mem_new(cpu_env, v->ofs, v->name);
416     }
417
418     cpu_iasq_f = tcg_global_mem_new_i64(cpu_env,
419                                         offsetof(CPUHPPAState, iasq_f),
420                                         "iasq_f");
421     cpu_iasq_b = tcg_global_mem_new_i64(cpu_env,
422                                         offsetof(CPUHPPAState, iasq_b),
423                                         "iasq_b");
424 }
425
426 static DisasCond cond_make_f(void)
427 {
428     return (DisasCond){
429         .c = TCG_COND_NEVER,
430         .a0 = NULL,
431         .a1 = NULL,
432     };
433 }
434
435 static DisasCond cond_make_t(void)
436 {
437     return (DisasCond){
438         .c = TCG_COND_ALWAYS,
439         .a0 = NULL,
440         .a1 = NULL,
441     };
442 }
443
444 static DisasCond cond_make_n(void)
445 {
446     return (DisasCond){
447         .c = TCG_COND_NE,
448         .a0 = cpu_psw_n,
449         .a0_is_n = true,
450         .a1 = NULL,
451         .a1_is_0 = true
452     };
453 }
454
455 static DisasCond cond_make_0_tmp(TCGCond c, TCGv_reg a0)
456 {
457     assert (c != TCG_COND_NEVER && c != TCG_COND_ALWAYS);
458     return (DisasCond){
459         .c = c, .a0 = a0, .a1_is_0 = true
460     };
461 }
462
463 static DisasCond cond_make_0(TCGCond c, TCGv_reg a0)
464 {
465     TCGv_reg tmp = tcg_temp_new();
466     tcg_gen_mov_reg(tmp, a0);
467     return cond_make_0_tmp(c, tmp);
468 }
469
470 static DisasCond cond_make(TCGCond c, TCGv_reg a0, TCGv_reg a1)
471 {
472     DisasCond r = { .c = c };
473
474     assert (c != TCG_COND_NEVER && c != TCG_COND_ALWAYS);
475     r.a0 = tcg_temp_new();
476     tcg_gen_mov_reg(r.a0, a0);
477     r.a1 = tcg_temp_new();
478     tcg_gen_mov_reg(r.a1, a1);
479
480     return r;
481 }
482
483 static void cond_prep(DisasCond *cond)
484 {
485     if (cond->a1_is_0) {
486         cond->a1_is_0 = false;
487         cond->a1 = tcg_const_reg(0);
488     }
489 }
490
491 static void cond_free(DisasCond *cond)
492 {
493     switch (cond->c) {
494     default:
495         if (!cond->a0_is_n) {
496             tcg_temp_free(cond->a0);
497         }
498         if (!cond->a1_is_0) {
499             tcg_temp_free(cond->a1);
500         }
501         cond->a0_is_n = false;
502         cond->a1_is_0 = false;
503         cond->a0 = NULL;
504         cond->a1 = NULL;
505         /* fallthru */
506     case TCG_COND_ALWAYS:
507         cond->c = TCG_COND_NEVER;
508         break;
509     case TCG_COND_NEVER:
510         break;
511     }
512 }
513
514 static TCGv_reg get_temp(DisasContext *ctx)
515 {
516     unsigned i = ctx->ntempr++;
517     g_assert(i < ARRAY_SIZE(ctx->tempr));
518     return ctx->tempr[i] = tcg_temp_new();
519 }
520
521 #ifndef CONFIG_USER_ONLY
522 static TCGv_tl get_temp_tl(DisasContext *ctx)
523 {
524     unsigned i = ctx->ntempl++;
525     g_assert(i < ARRAY_SIZE(ctx->templ));
526     return ctx->templ[i] = tcg_temp_new_tl();
527 }
528 #endif
529
530 static TCGv_reg load_const(DisasContext *ctx, target_sreg v)
531 {
532     TCGv_reg t = get_temp(ctx);
533     tcg_gen_movi_reg(t, v);
534     return t;
535 }
536
537 static TCGv_reg load_gpr(DisasContext *ctx, unsigned reg)
538 {
539     if (reg == 0) {
540         TCGv_reg t = get_temp(ctx);
541         tcg_gen_movi_reg(t, 0);
542         return t;
543     } else {
544         return cpu_gr[reg];
545     }
546 }
547
548 static TCGv_reg dest_gpr(DisasContext *ctx, unsigned reg)
549 {
550     if (reg == 0 || ctx->null_cond.c != TCG_COND_NEVER) {
551         return get_temp(ctx);
552     } else {
553         return cpu_gr[reg];
554     }
555 }
556
557 static void save_or_nullify(DisasContext *ctx, TCGv_reg dest, TCGv_reg t)
558 {
559     if (ctx->null_cond.c != TCG_COND_NEVER) {
560         cond_prep(&ctx->null_cond);
561         tcg_gen_movcond_reg(ctx->null_cond.c, dest, ctx->null_cond.a0,
562                            ctx->null_cond.a1, dest, t);
563     } else {
564         tcg_gen_mov_reg(dest, t);
565     }
566 }
567
568 static void save_gpr(DisasContext *ctx, unsigned reg, TCGv_reg t)
569 {
570     if (reg != 0) {
571         save_or_nullify(ctx, cpu_gr[reg], t);
572     }
573 }
574
575 #ifdef HOST_WORDS_BIGENDIAN
576 # define HI_OFS  0
577 # define LO_OFS  4
578 #else
579 # define HI_OFS  4
580 # define LO_OFS  0
581 #endif
582
583 static TCGv_i32 load_frw_i32(unsigned rt)
584 {
585     TCGv_i32 ret = tcg_temp_new_i32();
586     tcg_gen_ld_i32(ret, cpu_env,
587                    offsetof(CPUHPPAState, fr[rt & 31])
588                    + (rt & 32 ? LO_OFS : HI_OFS));
589     return ret;
590 }
591
592 static TCGv_i32 load_frw0_i32(unsigned rt)
593 {
594     if (rt == 0) {
595         return tcg_const_i32(0);
596     } else {
597         return load_frw_i32(rt);
598     }
599 }
600
601 static TCGv_i64 load_frw0_i64(unsigned rt)
602 {
603     if (rt == 0) {
604         return tcg_const_i64(0);
605     } else {
606         TCGv_i64 ret = tcg_temp_new_i64();
607         tcg_gen_ld32u_i64(ret, cpu_env,
608                           offsetof(CPUHPPAState, fr[rt & 31])
609                           + (rt & 32 ? LO_OFS : HI_OFS));
610         return ret;
611     }
612 }
613
614 static void save_frw_i32(unsigned rt, TCGv_i32 val)
615 {
616     tcg_gen_st_i32(val, cpu_env,
617                    offsetof(CPUHPPAState, fr[rt & 31])
618                    + (rt & 32 ? LO_OFS : HI_OFS));
619 }
620
621 #undef HI_OFS
622 #undef LO_OFS
623
624 static TCGv_i64 load_frd(unsigned rt)
625 {
626     TCGv_i64 ret = tcg_temp_new_i64();
627     tcg_gen_ld_i64(ret, cpu_env, offsetof(CPUHPPAState, fr[rt]));
628     return ret;
629 }
630
631 static TCGv_i64 load_frd0(unsigned rt)
632 {
633     if (rt == 0) {
634         return tcg_const_i64(0);
635     } else {
636         return load_frd(rt);
637     }
638 }
639
640 static void save_frd(unsigned rt, TCGv_i64 val)
641 {
642     tcg_gen_st_i64(val, cpu_env, offsetof(CPUHPPAState, fr[rt]));
643 }
644
645 static void load_spr(DisasContext *ctx, TCGv_i64 dest, unsigned reg)
646 {
647 #ifdef CONFIG_USER_ONLY
648     tcg_gen_movi_i64(dest, 0);
649 #else
650     if (reg < 4) {
651         tcg_gen_mov_i64(dest, cpu_sr[reg]);
652     } else if (ctx->tb_flags & TB_FLAG_SR_SAME) {
653         tcg_gen_mov_i64(dest, cpu_srH);
654     } else {
655         tcg_gen_ld_i64(dest, cpu_env, offsetof(CPUHPPAState, sr[reg]));
656     }
657 #endif
658 }
659
660 /* Skip over the implementation of an insn that has been nullified.
661    Use this when the insn is too complex for a conditional move.  */
662 static void nullify_over(DisasContext *ctx)
663 {
664     if (ctx->null_cond.c != TCG_COND_NEVER) {
665         /* The always condition should have been handled in the main loop.  */
666         assert(ctx->null_cond.c != TCG_COND_ALWAYS);
667
668         ctx->null_lab = gen_new_label();
669         cond_prep(&ctx->null_cond);
670
671         /* If we're using PSW[N], copy it to a temp because... */
672         if (ctx->null_cond.a0_is_n) {
673             ctx->null_cond.a0_is_n = false;
674             ctx->null_cond.a0 = tcg_temp_new();
675             tcg_gen_mov_reg(ctx->null_cond.a0, cpu_psw_n);
676         }
677         /* ... we clear it before branching over the implementation,
678            so that (1) it's clear after nullifying this insn and
679            (2) if this insn nullifies the next, PSW[N] is valid.  */
680         if (ctx->psw_n_nonzero) {
681             ctx->psw_n_nonzero = false;
682             tcg_gen_movi_reg(cpu_psw_n, 0);
683         }
684
685         tcg_gen_brcond_reg(ctx->null_cond.c, ctx->null_cond.a0,
686                           ctx->null_cond.a1, ctx->null_lab);
687         cond_free(&ctx->null_cond);
688     }
689 }
690
691 /* Save the current nullification state to PSW[N].  */
692 static void nullify_save(DisasContext *ctx)
693 {
694     if (ctx->null_cond.c == TCG_COND_NEVER) {
695         if (ctx->psw_n_nonzero) {
696             tcg_gen_movi_reg(cpu_psw_n, 0);
697         }
698         return;
699     }
700     if (!ctx->null_cond.a0_is_n) {
701         cond_prep(&ctx->null_cond);
702         tcg_gen_setcond_reg(ctx->null_cond.c, cpu_psw_n,
703                            ctx->null_cond.a0, ctx->null_cond.a1);
704         ctx->psw_n_nonzero = true;
705     }
706     cond_free(&ctx->null_cond);
707 }
708
709 /* Set a PSW[N] to X.  The intention is that this is used immediately
710    before a goto_tb/exit_tb, so that there is no fallthru path to other
711    code within the TB.  Therefore we do not update psw_n_nonzero.  */
712 static void nullify_set(DisasContext *ctx, bool x)
713 {
714     if (ctx->psw_n_nonzero || x) {
715         tcg_gen_movi_reg(cpu_psw_n, x);
716     }
717 }
718
719 /* Mark the end of an instruction that may have been nullified.
720    This is the pair to nullify_over.  Always returns true so that
721    it may be tail-called from a translate function.  */
722 static bool nullify_end(DisasContext *ctx)
723 {
724     TCGLabel *null_lab = ctx->null_lab;
725     DisasJumpType status = ctx->base.is_jmp;
726
727     /* For NEXT, NORETURN, STALE, we can easily continue (or exit).
728        For UPDATED, we cannot update on the nullified path.  */
729     assert(status != DISAS_IAQ_N_UPDATED);
730
731     if (likely(null_lab == NULL)) {
732         /* The current insn wasn't conditional or handled the condition
733            applied to it without a branch, so the (new) setting of
734            NULL_COND can be applied directly to the next insn.  */
735         return true;
736     }
737     ctx->null_lab = NULL;
738
739     if (likely(ctx->null_cond.c == TCG_COND_NEVER)) {
740         /* The next instruction will be unconditional,
741            and NULL_COND already reflects that.  */
742         gen_set_label(null_lab);
743     } else {
744         /* The insn that we just executed is itself nullifying the next
745            instruction.  Store the condition in the PSW[N] global.
746            We asserted PSW[N] = 0 in nullify_over, so that after the
747            label we have the proper value in place.  */
748         nullify_save(ctx);
749         gen_set_label(null_lab);
750         ctx->null_cond = cond_make_n();
751     }
752     if (status == DISAS_NORETURN) {
753         ctx->base.is_jmp = DISAS_NEXT;
754     }
755     return true;
756 }
757
758 static void copy_iaoq_entry(TCGv_reg dest, target_ureg ival, TCGv_reg vval)
759 {
760     if (unlikely(ival == -1)) {
761         tcg_gen_mov_reg(dest, vval);
762     } else {
763         tcg_gen_movi_reg(dest, ival);
764     }
765 }
766
767 static inline target_ureg iaoq_dest(DisasContext *ctx, target_sreg disp)
768 {
769     return ctx->iaoq_f + disp + 8;
770 }
771
772 static void gen_excp_1(int exception)
773 {
774     TCGv_i32 t = tcg_const_i32(exception);
775     gen_helper_excp(cpu_env, t);
776     tcg_temp_free_i32(t);
777 }
778
779 static void gen_excp(DisasContext *ctx, int exception)
780 {
781     copy_iaoq_entry(cpu_iaoq_f, ctx->iaoq_f, cpu_iaoq_f);
782     copy_iaoq_entry(cpu_iaoq_b, ctx->iaoq_b, cpu_iaoq_b);
783     nullify_save(ctx);
784     gen_excp_1(exception);
785     ctx->base.is_jmp = DISAS_NORETURN;
786 }
787
788 static bool gen_excp_iir(DisasContext *ctx, int exc)
789 {
790     TCGv_reg tmp;
791
792     nullify_over(ctx);
793     tmp = tcg_const_reg(ctx->insn);
794     tcg_gen_st_reg(tmp, cpu_env, offsetof(CPUHPPAState, cr[CR_IIR]));
795     tcg_temp_free(tmp);
796     gen_excp(ctx, exc);
797     return nullify_end(ctx);
798 }
799
800 static bool gen_illegal(DisasContext *ctx)
801 {
802     return gen_excp_iir(ctx, EXCP_ILL);
803 }
804
805 #ifdef CONFIG_USER_ONLY
806 #define CHECK_MOST_PRIVILEGED(EXCP) \
807     return gen_excp_iir(ctx, EXCP)
808 #else
809 #define CHECK_MOST_PRIVILEGED(EXCP) \
810     do {                                     \
811         if (ctx->privilege != 0) {           \
812             return gen_excp_iir(ctx, EXCP);  \
813         }                                    \
814     } while (0)
815 #endif
816
817 static bool use_goto_tb(DisasContext *ctx, target_ureg dest)
818 {
819     /* Suppress goto_tb for page crossing, IO, or single-steping.  */
820     return !(((ctx->base.pc_first ^ dest) & TARGET_PAGE_MASK)
821              || (tb_cflags(ctx->base.tb) & CF_LAST_IO)
822              || ctx->base.singlestep_enabled);
823 }
824
825 /* If the next insn is to be nullified, and it's on the same page,
826    and we're not attempting to set a breakpoint on it, then we can
827    totally skip the nullified insn.  This avoids creating and
828    executing a TB that merely branches to the next TB.  */
829 static bool use_nullify_skip(DisasContext *ctx)
830 {
831     return (((ctx->iaoq_b ^ ctx->iaoq_f) & TARGET_PAGE_MASK) == 0
832             && !cpu_breakpoint_test(ctx->cs, ctx->iaoq_b, BP_ANY));
833 }
834
835 static void gen_goto_tb(DisasContext *ctx, int which,
836                         target_ureg f, target_ureg b)
837 {
838     if (f != -1 && b != -1 && use_goto_tb(ctx, f)) {
839         tcg_gen_goto_tb(which);
840         tcg_gen_movi_reg(cpu_iaoq_f, f);
841         tcg_gen_movi_reg(cpu_iaoq_b, b);
842         tcg_gen_exit_tb(ctx->base.tb, which);
843     } else {
844         copy_iaoq_entry(cpu_iaoq_f, f, cpu_iaoq_b);
845         copy_iaoq_entry(cpu_iaoq_b, b, ctx->iaoq_n_var);
846         if (ctx->base.singlestep_enabled) {
847             gen_excp_1(EXCP_DEBUG);
848         } else {
849             tcg_gen_lookup_and_goto_ptr();
850         }
851     }
852 }
853
854 static bool cond_need_sv(int c)
855 {
856     return c == 2 || c == 3 || c == 6;
857 }
858
859 static bool cond_need_cb(int c)
860 {
861     return c == 4 || c == 5;
862 }
863
864 /*
865  * Compute conditional for arithmetic.  See Page 5-3, Table 5-1, of
866  * the Parisc 1.1 Architecture Reference Manual for details.
867  */
868
869 static DisasCond do_cond(unsigned cf, TCGv_reg res,
870                          TCGv_reg cb_msb, TCGv_reg sv)
871 {
872     DisasCond cond;
873     TCGv_reg tmp;
874
875     switch (cf >> 1) {
876     case 0: /* Never / TR    (0 / 1) */
877         cond = cond_make_f();
878         break;
879     case 1: /* = / <>        (Z / !Z) */
880         cond = cond_make_0(TCG_COND_EQ, res);
881         break;
882     case 2: /* < / >=        (N ^ V / !(N ^ V) */
883         tmp = tcg_temp_new();
884         tcg_gen_xor_reg(tmp, res, sv);
885         cond = cond_make_0_tmp(TCG_COND_LT, tmp);
886         break;
887     case 3: /* <= / >        (N ^ V) | Z / !((N ^ V) | Z) */
888         /*
889          * Simplify:
890          *   (N ^ V) | Z
891          *   ((res < 0) ^ (sv < 0)) | !res
892          *   ((res ^ sv) < 0) | !res
893          *   (~(res ^ sv) >= 0) | !res
894          *   !(~(res ^ sv) >> 31) | !res
895          *   !(~(res ^ sv) >> 31 & res)
896          */
897         tmp = tcg_temp_new();
898         tcg_gen_eqv_reg(tmp, res, sv);
899         tcg_gen_sari_reg(tmp, tmp, TARGET_REGISTER_BITS - 1);
900         tcg_gen_and_reg(tmp, tmp, res);
901         cond = cond_make_0_tmp(TCG_COND_EQ, tmp);
902         break;
903     case 4: /* NUV / UV      (!C / C) */
904         cond = cond_make_0(TCG_COND_EQ, cb_msb);
905         break;
906     case 5: /* ZNV / VNZ     (!C | Z / C & !Z) */
907         tmp = tcg_temp_new();
908         tcg_gen_neg_reg(tmp, cb_msb);
909         tcg_gen_and_reg(tmp, tmp, res);
910         cond = cond_make_0_tmp(TCG_COND_EQ, tmp);
911         break;
912     case 6: /* SV / NSV      (V / !V) */
913         cond = cond_make_0(TCG_COND_LT, sv);
914         break;
915     case 7: /* OD / EV */
916         tmp = tcg_temp_new();
917         tcg_gen_andi_reg(tmp, res, 1);
918         cond = cond_make_0_tmp(TCG_COND_NE, tmp);
919         break;
920     default:
921         g_assert_not_reached();
922     }
923     if (cf & 1) {
924         cond.c = tcg_invert_cond(cond.c);
925     }
926
927     return cond;
928 }
929
930 /* Similar, but for the special case of subtraction without borrow, we
931    can use the inputs directly.  This can allow other computation to be
932    deleted as unused.  */
933
934 static DisasCond do_sub_cond(unsigned cf, TCGv_reg res,
935                              TCGv_reg in1, TCGv_reg in2, TCGv_reg sv)
936 {
937     DisasCond cond;
938
939     switch (cf >> 1) {
940     case 1: /* = / <> */
941         cond = cond_make(TCG_COND_EQ, in1, in2);
942         break;
943     case 2: /* < / >= */
944         cond = cond_make(TCG_COND_LT, in1, in2);
945         break;
946     case 3: /* <= / > */
947         cond = cond_make(TCG_COND_LE, in1, in2);
948         break;
949     case 4: /* << / >>= */
950         cond = cond_make(TCG_COND_LTU, in1, in2);
951         break;
952     case 5: /* <<= / >> */
953         cond = cond_make(TCG_COND_LEU, in1, in2);
954         break;
955     default:
956         return do_cond(cf, res, NULL, sv);
957     }
958     if (cf & 1) {
959         cond.c = tcg_invert_cond(cond.c);
960     }
961
962     return cond;
963 }
964
965 /*
966  * Similar, but for logicals, where the carry and overflow bits are not
967  * computed, and use of them is undefined.
968  *
969  * Undefined or not, hardware does not trap.  It seems reasonable to
970  * assume hardware treats cases c={4,5,6} as if C=0 & V=0, since that's
971  * how cases c={2,3} are treated.
972  */
973
974 static DisasCond do_log_cond(unsigned cf, TCGv_reg res)
975 {
976     switch (cf) {
977     case 0:  /* never */
978     case 9:  /* undef, C */
979     case 11: /* undef, C & !Z */
980     case 12: /* undef, V */
981         return cond_make_f();
982
983     case 1:  /* true */
984     case 8:  /* undef, !C */
985     case 10: /* undef, !C | Z */
986     case 13: /* undef, !V */
987         return cond_make_t();
988
989     case 2:  /* == */
990         return cond_make_0(TCG_COND_EQ, res);
991     case 3:  /* <> */
992         return cond_make_0(TCG_COND_NE, res);
993     case 4:  /* < */
994         return cond_make_0(TCG_COND_LT, res);
995     case 5:  /* >= */
996         return cond_make_0(TCG_COND_GE, res);
997     case 6:  /* <= */
998         return cond_make_0(TCG_COND_LE, res);
999     case 7:  /* > */
1000         return cond_make_0(TCG_COND_GT, res);
1001
1002     case 14: /* OD */
1003     case 15: /* EV */
1004         return do_cond(cf, res, NULL, NULL);
1005
1006     default:
1007         g_assert_not_reached();
1008     }
1009 }
1010
1011 /* Similar, but for shift/extract/deposit conditions.  */
1012
1013 static DisasCond do_sed_cond(unsigned orig, TCGv_reg res)
1014 {
1015     unsigned c, f;
1016
1017     /* Convert the compressed condition codes to standard.
1018        0-2 are the same as logicals (nv,<,<=), while 3 is OD.
1019        4-7 are the reverse of 0-3.  */
1020     c = orig & 3;
1021     if (c == 3) {
1022         c = 7;
1023     }
1024     f = (orig & 4) / 4;
1025
1026     return do_log_cond(c * 2 + f, res);
1027 }
1028
1029 /* Similar, but for unit conditions.  */
1030
1031 static DisasCond do_unit_cond(unsigned cf, TCGv_reg res,
1032                               TCGv_reg in1, TCGv_reg in2)
1033 {
1034     DisasCond cond;
1035     TCGv_reg tmp, cb = NULL;
1036
1037     if (cf & 8) {
1038         /* Since we want to test lots of carry-out bits all at once, do not
1039          * do our normal thing and compute carry-in of bit B+1 since that
1040          * leaves us with carry bits spread across two words.
1041          */
1042         cb = tcg_temp_new();
1043         tmp = tcg_temp_new();
1044         tcg_gen_or_reg(cb, in1, in2);
1045         tcg_gen_and_reg(tmp, in1, in2);
1046         tcg_gen_andc_reg(cb, cb, res);
1047         tcg_gen_or_reg(cb, cb, tmp);
1048         tcg_temp_free(tmp);
1049     }
1050
1051     switch (cf >> 1) {
1052     case 0: /* never / TR */
1053     case 1: /* undefined */
1054     case 5: /* undefined */
1055         cond = cond_make_f();
1056         break;
1057
1058     case 2: /* SBZ / NBZ */
1059         /* See hasless(v,1) from
1060          * https://graphics.stanford.edu/~seander/bithacks.html#ZeroInWord
1061          */
1062         tmp = tcg_temp_new();
1063         tcg_gen_subi_reg(tmp, res, 0x01010101u);
1064         tcg_gen_andc_reg(tmp, tmp, res);
1065         tcg_gen_andi_reg(tmp, tmp, 0x80808080u);
1066         cond = cond_make_0(TCG_COND_NE, tmp);
1067         tcg_temp_free(tmp);
1068         break;
1069
1070     case 3: /* SHZ / NHZ */
1071         tmp = tcg_temp_new();
1072         tcg_gen_subi_reg(tmp, res, 0x00010001u);
1073         tcg_gen_andc_reg(tmp, tmp, res);
1074         tcg_gen_andi_reg(tmp, tmp, 0x80008000u);
1075         cond = cond_make_0(TCG_COND_NE, tmp);
1076         tcg_temp_free(tmp);
1077         break;
1078
1079     case 4: /* SDC / NDC */
1080         tcg_gen_andi_reg(cb, cb, 0x88888888u);
1081         cond = cond_make_0(TCG_COND_NE, cb);
1082         break;
1083
1084     case 6: /* SBC / NBC */
1085         tcg_gen_andi_reg(cb, cb, 0x80808080u);
1086         cond = cond_make_0(TCG_COND_NE, cb);
1087         break;
1088
1089     case 7: /* SHC / NHC */
1090         tcg_gen_andi_reg(cb, cb, 0x80008000u);
1091         cond = cond_make_0(TCG_COND_NE, cb);
1092         break;
1093
1094     default:
1095         g_assert_not_reached();
1096     }
1097     if (cf & 8) {
1098         tcg_temp_free(cb);
1099     }
1100     if (cf & 1) {
1101         cond.c = tcg_invert_cond(cond.c);
1102     }
1103
1104     return cond;
1105 }
1106
1107 /* Compute signed overflow for addition.  */
1108 static TCGv_reg do_add_sv(DisasContext *ctx, TCGv_reg res,
1109                           TCGv_reg in1, TCGv_reg in2)
1110 {
1111     TCGv_reg sv = get_temp(ctx);
1112     TCGv_reg tmp = tcg_temp_new();
1113
1114     tcg_gen_xor_reg(sv, res, in1);
1115     tcg_gen_xor_reg(tmp, in1, in2);
1116     tcg_gen_andc_reg(sv, sv, tmp);
1117     tcg_temp_free(tmp);
1118
1119     return sv;
1120 }
1121
1122 /* Compute signed overflow for subtraction.  */
1123 static TCGv_reg do_sub_sv(DisasContext *ctx, TCGv_reg res,
1124                           TCGv_reg in1, TCGv_reg in2)
1125 {
1126     TCGv_reg sv = get_temp(ctx);
1127     TCGv_reg tmp = tcg_temp_new();
1128
1129     tcg_gen_xor_reg(sv, res, in1);
1130     tcg_gen_xor_reg(tmp, in1, in2);
1131     tcg_gen_and_reg(sv, sv, tmp);
1132     tcg_temp_free(tmp);
1133
1134     return sv;
1135 }
1136
1137 static void do_add(DisasContext *ctx, unsigned rt, TCGv_reg in1,
1138                    TCGv_reg in2, unsigned shift, bool is_l,
1139                    bool is_tsv, bool is_tc, bool is_c, unsigned cf)
1140 {
1141     TCGv_reg dest, cb, cb_msb, sv, tmp;
1142     unsigned c = cf >> 1;
1143     DisasCond cond;
1144
1145     dest = tcg_temp_new();
1146     cb = NULL;
1147     cb_msb = NULL;
1148
1149     if (shift) {
1150         tmp = get_temp(ctx);
1151         tcg_gen_shli_reg(tmp, in1, shift);
1152         in1 = tmp;
1153     }
1154
1155     if (!is_l || cond_need_cb(c)) {
1156         TCGv_reg zero = tcg_const_reg(0);
1157         cb_msb = get_temp(ctx);
1158         tcg_gen_add2_reg(dest, cb_msb, in1, zero, in2, zero);
1159         if (is_c) {
1160             tcg_gen_add2_reg(dest, cb_msb, dest, cb_msb, cpu_psw_cb_msb, zero);
1161         }
1162         tcg_temp_free(zero);
1163         if (!is_l) {
1164             cb = get_temp(ctx);
1165             tcg_gen_xor_reg(cb, in1, in2);
1166             tcg_gen_xor_reg(cb, cb, dest);
1167         }
1168     } else {
1169         tcg_gen_add_reg(dest, in1, in2);
1170         if (is_c) {
1171             tcg_gen_add_reg(dest, dest, cpu_psw_cb_msb);
1172         }
1173     }
1174
1175     /* Compute signed overflow if required.  */
1176     sv = NULL;
1177     if (is_tsv || cond_need_sv(c)) {
1178         sv = do_add_sv(ctx, dest, in1, in2);
1179         if (is_tsv) {
1180             /* ??? Need to include overflow from shift.  */
1181             gen_helper_tsv(cpu_env, sv);
1182         }
1183     }
1184
1185     /* Emit any conditional trap before any writeback.  */
1186     cond = do_cond(cf, dest, cb_msb, sv);
1187     if (is_tc) {
1188         cond_prep(&cond);
1189         tmp = tcg_temp_new();
1190         tcg_gen_setcond_reg(cond.c, tmp, cond.a0, cond.a1);
1191         gen_helper_tcond(cpu_env, tmp);
1192         tcg_temp_free(tmp);
1193     }
1194
1195     /* Write back the result.  */
1196     if (!is_l) {
1197         save_or_nullify(ctx, cpu_psw_cb, cb);
1198         save_or_nullify(ctx, cpu_psw_cb_msb, cb_msb);
1199     }
1200     save_gpr(ctx, rt, dest);
1201     tcg_temp_free(dest);
1202
1203     /* Install the new nullification.  */
1204     cond_free(&ctx->null_cond);
1205     ctx->null_cond = cond;
1206 }
1207
1208 static bool do_add_reg(DisasContext *ctx, arg_rrr_cf_sh *a,
1209                        bool is_l, bool is_tsv, bool is_tc, bool is_c)
1210 {
1211     TCGv_reg tcg_r1, tcg_r2;
1212
1213     if (a->cf) {
1214         nullify_over(ctx);
1215     }
1216     tcg_r1 = load_gpr(ctx, a->r1);
1217     tcg_r2 = load_gpr(ctx, a->r2);
1218     do_add(ctx, a->t, tcg_r1, tcg_r2, a->sh, is_l, is_tsv, is_tc, is_c, a->cf);
1219     return nullify_end(ctx);
1220 }
1221
1222 static bool do_add_imm(DisasContext *ctx, arg_rri_cf *a,
1223                        bool is_tsv, bool is_tc)
1224 {
1225     TCGv_reg tcg_im, tcg_r2;
1226
1227     if (a->cf) {
1228         nullify_over(ctx);
1229     }
1230     tcg_im = load_const(ctx, a->i);
1231     tcg_r2 = load_gpr(ctx, a->r);
1232     do_add(ctx, a->t, tcg_im, tcg_r2, 0, 0, is_tsv, is_tc, 0, a->cf);
1233     return nullify_end(ctx);
1234 }
1235
1236 static void do_sub(DisasContext *ctx, unsigned rt, TCGv_reg in1,
1237                    TCGv_reg in2, bool is_tsv, bool is_b,
1238                    bool is_tc, unsigned cf)
1239 {
1240     TCGv_reg dest, sv, cb, cb_msb, zero, tmp;
1241     unsigned c = cf >> 1;
1242     DisasCond cond;
1243
1244     dest = tcg_temp_new();
1245     cb = tcg_temp_new();
1246     cb_msb = tcg_temp_new();
1247
1248     zero = tcg_const_reg(0);
1249     if (is_b) {
1250         /* DEST,C = IN1 + ~IN2 + C.  */
1251         tcg_gen_not_reg(cb, in2);
1252         tcg_gen_add2_reg(dest, cb_msb, in1, zero, cpu_psw_cb_msb, zero);
1253         tcg_gen_add2_reg(dest, cb_msb, dest, cb_msb, cb, zero);
1254         tcg_gen_xor_reg(cb, cb, in1);
1255         tcg_gen_xor_reg(cb, cb, dest);
1256     } else {
1257         /* DEST,C = IN1 + ~IN2 + 1.  We can produce the same result in fewer
1258            operations by seeding the high word with 1 and subtracting.  */
1259         tcg_gen_movi_reg(cb_msb, 1);
1260         tcg_gen_sub2_reg(dest, cb_msb, in1, cb_msb, in2, zero);
1261         tcg_gen_eqv_reg(cb, in1, in2);
1262         tcg_gen_xor_reg(cb, cb, dest);
1263     }
1264     tcg_temp_free(zero);
1265
1266     /* Compute signed overflow if required.  */
1267     sv = NULL;
1268     if (is_tsv || cond_need_sv(c)) {
1269         sv = do_sub_sv(ctx, dest, in1, in2);
1270         if (is_tsv) {
1271             gen_helper_tsv(cpu_env, sv);
1272         }
1273     }
1274
1275     /* Compute the condition.  We cannot use the special case for borrow.  */
1276     if (!is_b) {
1277         cond = do_sub_cond(cf, dest, in1, in2, sv);
1278     } else {
1279         cond = do_cond(cf, dest, cb_msb, sv);
1280     }
1281
1282     /* Emit any conditional trap before any writeback.  */
1283     if (is_tc) {
1284         cond_prep(&cond);
1285         tmp = tcg_temp_new();
1286         tcg_gen_setcond_reg(cond.c, tmp, cond.a0, cond.a1);
1287         gen_helper_tcond(cpu_env, tmp);
1288         tcg_temp_free(tmp);
1289     }
1290
1291     /* Write back the result.  */
1292     save_or_nullify(ctx, cpu_psw_cb, cb);
1293     save_or_nullify(ctx, cpu_psw_cb_msb, cb_msb);
1294     save_gpr(ctx, rt, dest);
1295     tcg_temp_free(dest);
1296
1297     /* Install the new nullification.  */
1298     cond_free(&ctx->null_cond);
1299     ctx->null_cond = cond;
1300 }
1301
1302 static bool do_sub_reg(DisasContext *ctx, arg_rrr_cf *a,
1303                        bool is_tsv, bool is_b, bool is_tc)
1304 {
1305     TCGv_reg tcg_r1, tcg_r2;
1306
1307     if (a->cf) {
1308         nullify_over(ctx);
1309     }
1310     tcg_r1 = load_gpr(ctx, a->r1);
1311     tcg_r2 = load_gpr(ctx, a->r2);
1312     do_sub(ctx, a->t, tcg_r1, tcg_r2, is_tsv, is_b, is_tc, a->cf);
1313     return nullify_end(ctx);
1314 }
1315
1316 static bool do_sub_imm(DisasContext *ctx, arg_rri_cf *a, bool is_tsv)
1317 {
1318     TCGv_reg tcg_im, tcg_r2;
1319
1320     if (a->cf) {
1321         nullify_over(ctx);
1322     }
1323     tcg_im = load_const(ctx, a->i);
1324     tcg_r2 = load_gpr(ctx, a->r);
1325     do_sub(ctx, a->t, tcg_im, tcg_r2, is_tsv, 0, 0, a->cf);
1326     return nullify_end(ctx);
1327 }
1328
1329 static void do_cmpclr(DisasContext *ctx, unsigned rt, TCGv_reg in1,
1330                       TCGv_reg in2, unsigned cf)
1331 {
1332     TCGv_reg dest, sv;
1333     DisasCond cond;
1334
1335     dest = tcg_temp_new();
1336     tcg_gen_sub_reg(dest, in1, in2);
1337
1338     /* Compute signed overflow if required.  */
1339     sv = NULL;
1340     if (cond_need_sv(cf >> 1)) {
1341         sv = do_sub_sv(ctx, dest, in1, in2);
1342     }
1343
1344     /* Form the condition for the compare.  */
1345     cond = do_sub_cond(cf, dest, in1, in2, sv);
1346
1347     /* Clear.  */
1348     tcg_gen_movi_reg(dest, 0);
1349     save_gpr(ctx, rt, dest);
1350     tcg_temp_free(dest);
1351
1352     /* Install the new nullification.  */
1353     cond_free(&ctx->null_cond);
1354     ctx->null_cond = cond;
1355 }
1356
1357 static void do_log(DisasContext *ctx, unsigned rt, TCGv_reg in1,
1358                    TCGv_reg in2, unsigned cf,
1359                    void (*fn)(TCGv_reg, TCGv_reg, TCGv_reg))
1360 {
1361     TCGv_reg dest = dest_gpr(ctx, rt);
1362
1363     /* Perform the operation, and writeback.  */
1364     fn(dest, in1, in2);
1365     save_gpr(ctx, rt, dest);
1366
1367     /* Install the new nullification.  */
1368     cond_free(&ctx->null_cond);
1369     if (cf) {
1370         ctx->null_cond = do_log_cond(cf, dest);
1371     }
1372 }
1373
1374 static bool do_log_reg(DisasContext *ctx, arg_rrr_cf *a,
1375                        void (*fn)(TCGv_reg, TCGv_reg, TCGv_reg))
1376 {
1377     TCGv_reg tcg_r1, tcg_r2;
1378
1379     if (a->cf) {
1380         nullify_over(ctx);
1381     }
1382     tcg_r1 = load_gpr(ctx, a->r1);
1383     tcg_r2 = load_gpr(ctx, a->r2);
1384     do_log(ctx, a->t, tcg_r1, tcg_r2, a->cf, fn);
1385     return nullify_end(ctx);
1386 }
1387
1388 static void do_unit(DisasContext *ctx, unsigned rt, TCGv_reg in1,
1389                     TCGv_reg in2, unsigned cf, bool is_tc,
1390                     void (*fn)(TCGv_reg, TCGv_reg, TCGv_reg))
1391 {
1392     TCGv_reg dest;
1393     DisasCond cond;
1394
1395     if (cf == 0) {
1396         dest = dest_gpr(ctx, rt);
1397         fn(dest, in1, in2);
1398         save_gpr(ctx, rt, dest);
1399         cond_free(&ctx->null_cond);
1400     } else {
1401         dest = tcg_temp_new();
1402         fn(dest, in1, in2);
1403
1404         cond = do_unit_cond(cf, dest, in1, in2);
1405
1406         if (is_tc) {
1407             TCGv_reg tmp = tcg_temp_new();
1408             cond_prep(&cond);
1409             tcg_gen_setcond_reg(cond.c, tmp, cond.a0, cond.a1);
1410             gen_helper_tcond(cpu_env, tmp);
1411             tcg_temp_free(tmp);
1412         }
1413         save_gpr(ctx, rt, dest);
1414
1415         cond_free(&ctx->null_cond);
1416         ctx->null_cond = cond;
1417     }
1418 }
1419
1420 #ifndef CONFIG_USER_ONLY
1421 /* The "normal" usage is SP >= 0, wherein SP == 0 selects the space
1422    from the top 2 bits of the base register.  There are a few system
1423    instructions that have a 3-bit space specifier, for which SR0 is
1424    not special.  To handle this, pass ~SP.  */
1425 static TCGv_i64 space_select(DisasContext *ctx, int sp, TCGv_reg base)
1426 {
1427     TCGv_ptr ptr;
1428     TCGv_reg tmp;
1429     TCGv_i64 spc;
1430
1431     if (sp != 0) {
1432         if (sp < 0) {
1433             sp = ~sp;
1434         }
1435         spc = get_temp_tl(ctx);
1436         load_spr(ctx, spc, sp);
1437         return spc;
1438     }
1439     if (ctx->tb_flags & TB_FLAG_SR_SAME) {
1440         return cpu_srH;
1441     }
1442
1443     ptr = tcg_temp_new_ptr();
1444     tmp = tcg_temp_new();
1445     spc = get_temp_tl(ctx);
1446
1447     tcg_gen_shri_reg(tmp, base, TARGET_REGISTER_BITS - 5);
1448     tcg_gen_andi_reg(tmp, tmp, 030);
1449     tcg_gen_trunc_reg_ptr(ptr, tmp);
1450     tcg_temp_free(tmp);
1451
1452     tcg_gen_add_ptr(ptr, ptr, cpu_env);
1453     tcg_gen_ld_i64(spc, ptr, offsetof(CPUHPPAState, sr[4]));
1454     tcg_temp_free_ptr(ptr);
1455
1456     return spc;
1457 }
1458 #endif
1459
1460 static void form_gva(DisasContext *ctx, TCGv_tl *pgva, TCGv_reg *pofs,
1461                      unsigned rb, unsigned rx, int scale, target_sreg disp,
1462                      unsigned sp, int modify, bool is_phys)
1463 {
1464     TCGv_reg base = load_gpr(ctx, rb);
1465     TCGv_reg ofs;
1466
1467     /* Note that RX is mutually exclusive with DISP.  */
1468     if (rx) {
1469         ofs = get_temp(ctx);
1470         tcg_gen_shli_reg(ofs, cpu_gr[rx], scale);
1471         tcg_gen_add_reg(ofs, ofs, base);
1472     } else if (disp || modify) {
1473         ofs = get_temp(ctx);
1474         tcg_gen_addi_reg(ofs, base, disp);
1475     } else {
1476         ofs = base;
1477     }
1478
1479     *pofs = ofs;
1480 #ifdef CONFIG_USER_ONLY
1481     *pgva = (modify <= 0 ? ofs : base);
1482 #else
1483     TCGv_tl addr = get_temp_tl(ctx);
1484     tcg_gen_extu_reg_tl(addr, modify <= 0 ? ofs : base);
1485     if (ctx->tb_flags & PSW_W) {
1486         tcg_gen_andi_tl(addr, addr, 0x3fffffffffffffffull);
1487     }
1488     if (!is_phys) {
1489         tcg_gen_or_tl(addr, addr, space_select(ctx, sp, base));
1490     }
1491     *pgva = addr;
1492 #endif
1493 }
1494
1495 /* Emit a memory load.  The modify parameter should be
1496  * < 0 for pre-modify,
1497  * > 0 for post-modify,
1498  * = 0 for no base register update.
1499  */
1500 static void do_load_32(DisasContext *ctx, TCGv_i32 dest, unsigned rb,
1501                        unsigned rx, int scale, target_sreg disp,
1502                        unsigned sp, int modify, TCGMemOp mop)
1503 {
1504     TCGv_reg ofs;
1505     TCGv_tl addr;
1506
1507     /* Caller uses nullify_over/nullify_end.  */
1508     assert(ctx->null_cond.c == TCG_COND_NEVER);
1509
1510     form_gva(ctx, &addr, &ofs, rb, rx, scale, disp, sp, modify,
1511              ctx->mmu_idx == MMU_PHYS_IDX);
1512     tcg_gen_qemu_ld_reg(dest, addr, ctx->mmu_idx, mop);
1513     if (modify) {
1514         save_gpr(ctx, rb, ofs);
1515     }
1516 }
1517
1518 static void do_load_64(DisasContext *ctx, TCGv_i64 dest, unsigned rb,
1519                        unsigned rx, int scale, target_sreg disp,
1520                        unsigned sp, int modify, TCGMemOp mop)
1521 {
1522     TCGv_reg ofs;
1523     TCGv_tl addr;
1524
1525     /* Caller uses nullify_over/nullify_end.  */
1526     assert(ctx->null_cond.c == TCG_COND_NEVER);
1527
1528     form_gva(ctx, &addr, &ofs, rb, rx, scale, disp, sp, modify,
1529              ctx->mmu_idx == MMU_PHYS_IDX);
1530     tcg_gen_qemu_ld_i64(dest, addr, ctx->mmu_idx, mop);
1531     if (modify) {
1532         save_gpr(ctx, rb, ofs);
1533     }
1534 }
1535
1536 static void do_store_32(DisasContext *ctx, TCGv_i32 src, unsigned rb,
1537                         unsigned rx, int scale, target_sreg disp,
1538                         unsigned sp, int modify, TCGMemOp mop)
1539 {
1540     TCGv_reg ofs;
1541     TCGv_tl addr;
1542
1543     /* Caller uses nullify_over/nullify_end.  */
1544     assert(ctx->null_cond.c == TCG_COND_NEVER);
1545
1546     form_gva(ctx, &addr, &ofs, rb, rx, scale, disp, sp, modify,
1547              ctx->mmu_idx == MMU_PHYS_IDX);
1548     tcg_gen_qemu_st_i32(src, addr, ctx->mmu_idx, mop);
1549     if (modify) {
1550         save_gpr(ctx, rb, ofs);
1551     }
1552 }
1553
1554 static void do_store_64(DisasContext *ctx, TCGv_i64 src, unsigned rb,
1555                         unsigned rx, int scale, target_sreg disp,
1556                         unsigned sp, int modify, TCGMemOp mop)
1557 {
1558     TCGv_reg ofs;
1559     TCGv_tl addr;
1560
1561     /* Caller uses nullify_over/nullify_end.  */
1562     assert(ctx->null_cond.c == TCG_COND_NEVER);
1563
1564     form_gva(ctx, &addr, &ofs, rb, rx, scale, disp, sp, modify,
1565              ctx->mmu_idx == MMU_PHYS_IDX);
1566     tcg_gen_qemu_st_i64(src, addr, ctx->mmu_idx, mop);
1567     if (modify) {
1568         save_gpr(ctx, rb, ofs);
1569     }
1570 }
1571
1572 #if TARGET_REGISTER_BITS == 64
1573 #define do_load_reg   do_load_64
1574 #define do_store_reg  do_store_64
1575 #else
1576 #define do_load_reg   do_load_32
1577 #define do_store_reg  do_store_32
1578 #endif
1579
1580 static bool do_load(DisasContext *ctx, unsigned rt, unsigned rb,
1581                     unsigned rx, int scale, target_sreg disp,
1582                     unsigned sp, int modify, TCGMemOp mop)
1583 {
1584     TCGv_reg dest;
1585
1586     nullify_over(ctx);
1587
1588     if (modify == 0) {
1589         /* No base register update.  */
1590         dest = dest_gpr(ctx, rt);
1591     } else {
1592         /* Make sure if RT == RB, we see the result of the load.  */
1593         dest = get_temp(ctx);
1594     }
1595     do_load_reg(ctx, dest, rb, rx, scale, disp, sp, modify, mop);
1596     save_gpr(ctx, rt, dest);
1597
1598     return nullify_end(ctx);
1599 }
1600
1601 static bool do_floadw(DisasContext *ctx, unsigned rt, unsigned rb,
1602                       unsigned rx, int scale, target_sreg disp,
1603                       unsigned sp, int modify)
1604 {
1605     TCGv_i32 tmp;
1606
1607     nullify_over(ctx);
1608
1609     tmp = tcg_temp_new_i32();
1610     do_load_32(ctx, tmp, rb, rx, scale, disp, sp, modify, MO_TEUL);
1611     save_frw_i32(rt, tmp);
1612     tcg_temp_free_i32(tmp);
1613
1614     if (rt == 0) {
1615         gen_helper_loaded_fr0(cpu_env);
1616     }
1617
1618     return nullify_end(ctx);
1619 }
1620
1621 static bool trans_fldw(DisasContext *ctx, arg_ldst *a)
1622 {
1623     return do_floadw(ctx, a->t, a->b, a->x, a->scale ? 2 : 0,
1624                      a->disp, a->sp, a->m);
1625 }
1626
1627 static bool do_floadd(DisasContext *ctx, unsigned rt, unsigned rb,
1628                       unsigned rx, int scale, target_sreg disp,
1629                       unsigned sp, int modify)
1630 {
1631     TCGv_i64 tmp;
1632
1633     nullify_over(ctx);
1634
1635     tmp = tcg_temp_new_i64();
1636     do_load_64(ctx, tmp, rb, rx, scale, disp, sp, modify, MO_TEQ);
1637     save_frd(rt, tmp);
1638     tcg_temp_free_i64(tmp);
1639
1640     if (rt == 0) {
1641         gen_helper_loaded_fr0(cpu_env);
1642     }
1643
1644     return nullify_end(ctx);
1645 }
1646
1647 static bool trans_fldd(DisasContext *ctx, arg_ldst *a)
1648 {
1649     return do_floadd(ctx, a->t, a->b, a->x, a->scale ? 3 : 0,
1650                      a->disp, a->sp, a->m);
1651 }
1652
1653 static bool do_store(DisasContext *ctx, unsigned rt, unsigned rb,
1654                      target_sreg disp, unsigned sp,
1655                      int modify, TCGMemOp mop)
1656 {
1657     nullify_over(ctx);
1658     do_store_reg(ctx, load_gpr(ctx, rt), rb, 0, 0, disp, sp, modify, mop);
1659     return nullify_end(ctx);
1660 }
1661
1662 static bool do_fstorew(DisasContext *ctx, unsigned rt, unsigned rb,
1663                        unsigned rx, int scale, target_sreg disp,
1664                        unsigned sp, int modify)
1665 {
1666     TCGv_i32 tmp;
1667
1668     nullify_over(ctx);
1669
1670     tmp = load_frw_i32(rt);
1671     do_store_32(ctx, tmp, rb, rx, scale, disp, sp, modify, MO_TEUL);
1672     tcg_temp_free_i32(tmp);
1673
1674     return nullify_end(ctx);
1675 }
1676
1677 static bool trans_fstw(DisasContext *ctx, arg_ldst *a)
1678 {
1679     return do_fstorew(ctx, a->t, a->b, a->x, a->scale ? 2 : 0,
1680                       a->disp, a->sp, a->m);
1681 }
1682
1683 static bool do_fstored(DisasContext *ctx, unsigned rt, unsigned rb,
1684                        unsigned rx, int scale, target_sreg disp,
1685                        unsigned sp, int modify)
1686 {
1687     TCGv_i64 tmp;
1688
1689     nullify_over(ctx);
1690
1691     tmp = load_frd(rt);
1692     do_store_64(ctx, tmp, rb, rx, scale, disp, sp, modify, MO_TEQ);
1693     tcg_temp_free_i64(tmp);
1694
1695     return nullify_end(ctx);
1696 }
1697
1698 static bool trans_fstd(DisasContext *ctx, arg_ldst *a)
1699 {
1700     return do_fstored(ctx, a->t, a->b, a->x, a->scale ? 3 : 0,
1701                       a->disp, a->sp, a->m);
1702 }
1703
1704 static bool do_fop_wew(DisasContext *ctx, unsigned rt, unsigned ra,
1705                        void (*func)(TCGv_i32, TCGv_env, TCGv_i32))
1706 {
1707     TCGv_i32 tmp;
1708
1709     nullify_over(ctx);
1710     tmp = load_frw0_i32(ra);
1711
1712     func(tmp, cpu_env, tmp);
1713
1714     save_frw_i32(rt, tmp);
1715     tcg_temp_free_i32(tmp);
1716     return nullify_end(ctx);
1717 }
1718
1719 static bool do_fop_wed(DisasContext *ctx, unsigned rt, unsigned ra,
1720                        void (*func)(TCGv_i32, TCGv_env, TCGv_i64))
1721 {
1722     TCGv_i32 dst;
1723     TCGv_i64 src;
1724
1725     nullify_over(ctx);
1726     src = load_frd(ra);
1727     dst = tcg_temp_new_i32();
1728
1729     func(dst, cpu_env, src);
1730
1731     tcg_temp_free_i64(src);
1732     save_frw_i32(rt, dst);
1733     tcg_temp_free_i32(dst);
1734     return nullify_end(ctx);
1735 }
1736
1737 static bool do_fop_ded(DisasContext *ctx, unsigned rt, unsigned ra,
1738                        void (*func)(TCGv_i64, TCGv_env, TCGv_i64))
1739 {
1740     TCGv_i64 tmp;
1741
1742     nullify_over(ctx);
1743     tmp = load_frd0(ra);
1744
1745     func(tmp, cpu_env, tmp);
1746
1747     save_frd(rt, tmp);
1748     tcg_temp_free_i64(tmp);
1749     return nullify_end(ctx);
1750 }
1751
1752 static bool do_fop_dew(DisasContext *ctx, unsigned rt, unsigned ra,
1753                        void (*func)(TCGv_i64, TCGv_env, TCGv_i32))
1754 {
1755     TCGv_i32 src;
1756     TCGv_i64 dst;
1757
1758     nullify_over(ctx);
1759     src = load_frw0_i32(ra);
1760     dst = tcg_temp_new_i64();
1761
1762     func(dst, cpu_env, src);
1763
1764     tcg_temp_free_i32(src);
1765     save_frd(rt, dst);
1766     tcg_temp_free_i64(dst);
1767     return nullify_end(ctx);
1768 }
1769
1770 static bool do_fop_weww(DisasContext *ctx, unsigned rt,
1771                         unsigned ra, unsigned rb,
1772                         void (*func)(TCGv_i32, TCGv_env, TCGv_i32, TCGv_i32))
1773 {
1774     TCGv_i32 a, b;
1775
1776     nullify_over(ctx);
1777     a = load_frw0_i32(ra);
1778     b = load_frw0_i32(rb);
1779
1780     func(a, cpu_env, a, b);
1781
1782     tcg_temp_free_i32(b);
1783     save_frw_i32(rt, a);
1784     tcg_temp_free_i32(a);
1785     return nullify_end(ctx);
1786 }
1787
1788 static bool do_fop_dedd(DisasContext *ctx, unsigned rt,
1789                         unsigned ra, unsigned rb,
1790                         void (*func)(TCGv_i64, TCGv_env, TCGv_i64, TCGv_i64))
1791 {
1792     TCGv_i64 a, b;
1793
1794     nullify_over(ctx);
1795     a = load_frd0(ra);
1796     b = load_frd0(rb);
1797
1798     func(a, cpu_env, a, b);
1799
1800     tcg_temp_free_i64(b);
1801     save_frd(rt, a);
1802     tcg_temp_free_i64(a);
1803     return nullify_end(ctx);
1804 }
1805
1806 /* Emit an unconditional branch to a direct target, which may or may not
1807    have already had nullification handled.  */
1808 static bool do_dbranch(DisasContext *ctx, target_ureg dest,
1809                        unsigned link, bool is_n)
1810 {
1811     if (ctx->null_cond.c == TCG_COND_NEVER && ctx->null_lab == NULL) {
1812         if (link != 0) {
1813             copy_iaoq_entry(cpu_gr[link], ctx->iaoq_n, ctx->iaoq_n_var);
1814         }
1815         ctx->iaoq_n = dest;
1816         if (is_n) {
1817             ctx->null_cond.c = TCG_COND_ALWAYS;
1818         }
1819     } else {
1820         nullify_over(ctx);
1821
1822         if (link != 0) {
1823             copy_iaoq_entry(cpu_gr[link], ctx->iaoq_n, ctx->iaoq_n_var);
1824         }
1825
1826         if (is_n && use_nullify_skip(ctx)) {
1827             nullify_set(ctx, 0);
1828             gen_goto_tb(ctx, 0, dest, dest + 4);
1829         } else {
1830             nullify_set(ctx, is_n);
1831             gen_goto_tb(ctx, 0, ctx->iaoq_b, dest);
1832         }
1833
1834         nullify_end(ctx);
1835
1836         nullify_set(ctx, 0);
1837         gen_goto_tb(ctx, 1, ctx->iaoq_b, ctx->iaoq_n);
1838         ctx->base.is_jmp = DISAS_NORETURN;
1839     }
1840     return true;
1841 }
1842
1843 /* Emit a conditional branch to a direct target.  If the branch itself
1844    is nullified, we should have already used nullify_over.  */
1845 static bool do_cbranch(DisasContext *ctx, target_sreg disp, bool is_n,
1846                        DisasCond *cond)
1847 {
1848     target_ureg dest = iaoq_dest(ctx, disp);
1849     TCGLabel *taken = NULL;
1850     TCGCond c = cond->c;
1851     bool n;
1852
1853     assert(ctx->null_cond.c == TCG_COND_NEVER);
1854
1855     /* Handle TRUE and NEVER as direct branches.  */
1856     if (c == TCG_COND_ALWAYS) {
1857         return do_dbranch(ctx, dest, 0, is_n && disp >= 0);
1858     }
1859     if (c == TCG_COND_NEVER) {
1860         return do_dbranch(ctx, ctx->iaoq_n, 0, is_n && disp < 0);
1861     }
1862
1863     taken = gen_new_label();
1864     cond_prep(cond);
1865     tcg_gen_brcond_reg(c, cond->a0, cond->a1, taken);
1866     cond_free(cond);
1867
1868     /* Not taken: Condition not satisfied; nullify on backward branches. */
1869     n = is_n && disp < 0;
1870     if (n && use_nullify_skip(ctx)) {
1871         nullify_set(ctx, 0);
1872         gen_goto_tb(ctx, 0, ctx->iaoq_n, ctx->iaoq_n + 4);
1873     } else {
1874         if (!n && ctx->null_lab) {
1875             gen_set_label(ctx->null_lab);
1876             ctx->null_lab = NULL;
1877         }
1878         nullify_set(ctx, n);
1879         if (ctx->iaoq_n == -1) {
1880             /* The temporary iaoq_n_var died at the branch above.
1881                Regenerate it here instead of saving it.  */
1882             tcg_gen_addi_reg(ctx->iaoq_n_var, cpu_iaoq_b, 4);
1883         }
1884         gen_goto_tb(ctx, 0, ctx->iaoq_b, ctx->iaoq_n);
1885     }
1886
1887     gen_set_label(taken);
1888
1889     /* Taken: Condition satisfied; nullify on forward branches.  */
1890     n = is_n && disp >= 0;
1891     if (n && use_nullify_skip(ctx)) {
1892         nullify_set(ctx, 0);
1893         gen_goto_tb(ctx, 1, dest, dest + 4);
1894     } else {
1895         nullify_set(ctx, n);
1896         gen_goto_tb(ctx, 1, ctx->iaoq_b, dest);
1897     }
1898
1899     /* Not taken: the branch itself was nullified.  */
1900     if (ctx->null_lab) {
1901         gen_set_label(ctx->null_lab);
1902         ctx->null_lab = NULL;
1903         ctx->base.is_jmp = DISAS_IAQ_N_STALE;
1904     } else {
1905         ctx->base.is_jmp = DISAS_NORETURN;
1906     }
1907     return true;
1908 }
1909
1910 /* Emit an unconditional branch to an indirect target.  This handles
1911    nullification of the branch itself.  */
1912 static bool do_ibranch(DisasContext *ctx, TCGv_reg dest,
1913                        unsigned link, bool is_n)
1914 {
1915     TCGv_reg a0, a1, next, tmp;
1916     TCGCond c;
1917
1918     assert(ctx->null_lab == NULL);
1919
1920     if (ctx->null_cond.c == TCG_COND_NEVER) {
1921         if (link != 0) {
1922             copy_iaoq_entry(cpu_gr[link], ctx->iaoq_n, ctx->iaoq_n_var);
1923         }
1924         next = get_temp(ctx);
1925         tcg_gen_mov_reg(next, dest);
1926         if (is_n) {
1927             if (use_nullify_skip(ctx)) {
1928                 tcg_gen_mov_reg(cpu_iaoq_f, next);
1929                 tcg_gen_addi_reg(cpu_iaoq_b, next, 4);
1930                 nullify_set(ctx, 0);
1931                 ctx->base.is_jmp = DISAS_IAQ_N_UPDATED;
1932                 return true;
1933             }
1934             ctx->null_cond.c = TCG_COND_ALWAYS;
1935         }
1936         ctx->iaoq_n = -1;
1937         ctx->iaoq_n_var = next;
1938     } else if (is_n && use_nullify_skip(ctx)) {
1939         /* The (conditional) branch, B, nullifies the next insn, N,
1940            and we're allowed to skip execution N (no single-step or
1941            tracepoint in effect).  Since the goto_ptr that we must use
1942            for the indirect branch consumes no special resources, we
1943            can (conditionally) skip B and continue execution.  */
1944         /* The use_nullify_skip test implies we have a known control path.  */
1945         tcg_debug_assert(ctx->iaoq_b != -1);
1946         tcg_debug_assert(ctx->iaoq_n != -1);
1947
1948         /* We do have to handle the non-local temporary, DEST, before
1949            branching.  Since IOAQ_F is not really live at this point, we
1950            can simply store DEST optimistically.  Similarly with IAOQ_B.  */
1951         tcg_gen_mov_reg(cpu_iaoq_f, dest);
1952         tcg_gen_addi_reg(cpu_iaoq_b, dest, 4);
1953
1954         nullify_over(ctx);
1955         if (link != 0) {
1956             tcg_gen_movi_reg(cpu_gr[link], ctx->iaoq_n);
1957         }
1958         tcg_gen_lookup_and_goto_ptr();
1959         return nullify_end(ctx);
1960     } else {
1961         cond_prep(&ctx->null_cond);
1962         c = ctx->null_cond.c;
1963         a0 = ctx->null_cond.a0;
1964         a1 = ctx->null_cond.a1;
1965
1966         tmp = tcg_temp_new();
1967         next = get_temp(ctx);
1968
1969         copy_iaoq_entry(tmp, ctx->iaoq_n, ctx->iaoq_n_var);
1970         tcg_gen_movcond_reg(c, next, a0, a1, tmp, dest);
1971         ctx->iaoq_n = -1;
1972         ctx->iaoq_n_var = next;
1973
1974         if (link != 0) {
1975             tcg_gen_movcond_reg(c, cpu_gr[link], a0, a1, cpu_gr[link], tmp);
1976         }
1977
1978         if (is_n) {
1979             /* The branch nullifies the next insn, which means the state of N
1980                after the branch is the inverse of the state of N that applied
1981                to the branch.  */
1982             tcg_gen_setcond_reg(tcg_invert_cond(c), cpu_psw_n, a0, a1);
1983             cond_free(&ctx->null_cond);
1984             ctx->null_cond = cond_make_n();
1985             ctx->psw_n_nonzero = true;
1986         } else {
1987             cond_free(&ctx->null_cond);
1988         }
1989     }
1990     return true;
1991 }
1992
1993 /* Implement
1994  *    if (IAOQ_Front{30..31} < GR[b]{30..31})
1995  *      IAOQ_Next{30..31} ← GR[b]{30..31};
1996  *    else
1997  *      IAOQ_Next{30..31} ← IAOQ_Front{30..31};
1998  * which keeps the privilege level from being increased.
1999  */
2000 static TCGv_reg do_ibranch_priv(DisasContext *ctx, TCGv_reg offset)
2001 {
2002     TCGv_reg dest;
2003     switch (ctx->privilege) {
2004     case 0:
2005         /* Privilege 0 is maximum and is allowed to decrease.  */
2006         return offset;
2007     case 3:
2008         /* Privilege 3 is minimum and is never allowed to increase.  */
2009         dest = get_temp(ctx);
2010         tcg_gen_ori_reg(dest, offset, 3);
2011         break;
2012     default:
2013         dest = get_temp(ctx);
2014         tcg_gen_andi_reg(dest, offset, -4);
2015         tcg_gen_ori_reg(dest, dest, ctx->privilege);
2016         tcg_gen_movcond_reg(TCG_COND_GTU, dest, dest, offset, dest, offset);
2017         break;
2018     }
2019     return dest;
2020 }
2021
2022 #ifdef CONFIG_USER_ONLY
2023 /* On Linux, page zero is normally marked execute only + gateway.
2024    Therefore normal read or write is supposed to fail, but specific
2025    offsets have kernel code mapped to raise permissions to implement
2026    system calls.  Handling this via an explicit check here, rather
2027    in than the "be disp(sr2,r0)" instruction that probably sent us
2028    here, is the easiest way to handle the branch delay slot on the
2029    aforementioned BE.  */
2030 static void do_page_zero(DisasContext *ctx)
2031 {
2032     /* If by some means we get here with PSW[N]=1, that implies that
2033        the B,GATE instruction would be skipped, and we'd fault on the
2034        next insn within the privilaged page.  */
2035     switch (ctx->null_cond.c) {
2036     case TCG_COND_NEVER:
2037         break;
2038     case TCG_COND_ALWAYS:
2039         tcg_gen_movi_reg(cpu_psw_n, 0);
2040         goto do_sigill;
2041     default:
2042         /* Since this is always the first (and only) insn within the
2043            TB, we should know the state of PSW[N] from TB->FLAGS.  */
2044         g_assert_not_reached();
2045     }
2046
2047     /* Check that we didn't arrive here via some means that allowed
2048        non-sequential instruction execution.  Normally the PSW[B] bit
2049        detects this by disallowing the B,GATE instruction to execute
2050        under such conditions.  */
2051     if (ctx->iaoq_b != ctx->iaoq_f + 4) {
2052         goto do_sigill;
2053     }
2054
2055     switch (ctx->iaoq_f & -4) {
2056     case 0x00: /* Null pointer call */
2057         gen_excp_1(EXCP_IMP);
2058         ctx->base.is_jmp = DISAS_NORETURN;
2059         break;
2060
2061     case 0xb0: /* LWS */
2062         gen_excp_1(EXCP_SYSCALL_LWS);
2063         ctx->base.is_jmp = DISAS_NORETURN;
2064         break;
2065
2066     case 0xe0: /* SET_THREAD_POINTER */
2067         tcg_gen_st_reg(cpu_gr[26], cpu_env, offsetof(CPUHPPAState, cr[27]));
2068         tcg_gen_ori_reg(cpu_iaoq_f, cpu_gr[31], 3);
2069         tcg_gen_addi_reg(cpu_iaoq_b, cpu_iaoq_f, 4);
2070         ctx->base.is_jmp = DISAS_IAQ_N_UPDATED;
2071         break;
2072
2073     case 0x100: /* SYSCALL */
2074         gen_excp_1(EXCP_SYSCALL);
2075         ctx->base.is_jmp = DISAS_NORETURN;
2076         break;
2077
2078     default:
2079     do_sigill:
2080         gen_excp_1(EXCP_ILL);
2081         ctx->base.is_jmp = DISAS_NORETURN;
2082         break;
2083     }
2084 }
2085 #endif
2086
2087 static bool trans_nop(DisasContext *ctx, arg_nop *a)
2088 {
2089     cond_free(&ctx->null_cond);
2090     return true;
2091 }
2092
2093 static bool trans_break(DisasContext *ctx, arg_break *a)
2094 {
2095     return gen_excp_iir(ctx, EXCP_BREAK);
2096 }
2097
2098 static bool trans_sync(DisasContext *ctx, arg_sync *a)
2099 {
2100     /* No point in nullifying the memory barrier.  */
2101     tcg_gen_mb(TCG_BAR_SC | TCG_MO_ALL);
2102
2103     cond_free(&ctx->null_cond);
2104     return true;
2105 }
2106
2107 static bool trans_mfia(DisasContext *ctx, arg_mfia *a)
2108 {
2109     unsigned rt = a->t;
2110     TCGv_reg tmp = dest_gpr(ctx, rt);
2111     tcg_gen_movi_reg(tmp, ctx->iaoq_f);
2112     save_gpr(ctx, rt, tmp);
2113
2114     cond_free(&ctx->null_cond);
2115     return true;
2116 }
2117
2118 static bool trans_mfsp(DisasContext *ctx, arg_mfsp *a)
2119 {
2120     unsigned rt = a->t;
2121     unsigned rs = a->sp;
2122     TCGv_i64 t0 = tcg_temp_new_i64();
2123     TCGv_reg t1 = tcg_temp_new();
2124
2125     load_spr(ctx, t0, rs);
2126     tcg_gen_shri_i64(t0, t0, 32);
2127     tcg_gen_trunc_i64_reg(t1, t0);
2128
2129     save_gpr(ctx, rt, t1);
2130     tcg_temp_free(t1);
2131     tcg_temp_free_i64(t0);
2132
2133     cond_free(&ctx->null_cond);
2134     return true;
2135 }
2136
2137 static bool trans_mfctl(DisasContext *ctx, arg_mfctl *a)
2138 {
2139     unsigned rt = a->t;
2140     unsigned ctl = a->r;
2141     TCGv_reg tmp;
2142
2143     switch (ctl) {
2144     case CR_SAR:
2145 #ifdef TARGET_HPPA64
2146         if (a->e == 0) {
2147             /* MFSAR without ,W masks low 5 bits.  */
2148             tmp = dest_gpr(ctx, rt);
2149             tcg_gen_andi_reg(tmp, cpu_sar, 31);
2150             save_gpr(ctx, rt, tmp);
2151             goto done;
2152         }
2153 #endif
2154         save_gpr(ctx, rt, cpu_sar);
2155         goto done;
2156     case CR_IT: /* Interval Timer */
2157         /* FIXME: Respect PSW_S bit.  */
2158         nullify_over(ctx);
2159         tmp = dest_gpr(ctx, rt);
2160         if (tb_cflags(ctx->base.tb) & CF_USE_ICOUNT) {
2161             gen_io_start();
2162             gen_helper_read_interval_timer(tmp);
2163             gen_io_end();
2164             ctx->base.is_jmp = DISAS_IAQ_N_STALE;
2165         } else {
2166             gen_helper_read_interval_timer(tmp);
2167         }
2168         save_gpr(ctx, rt, tmp);
2169         return nullify_end(ctx);
2170     case 26:
2171     case 27:
2172         break;
2173     default:
2174         /* All other control registers are privileged.  */
2175         CHECK_MOST_PRIVILEGED(EXCP_PRIV_REG);
2176         break;
2177     }
2178
2179     tmp = get_temp(ctx);
2180     tcg_gen_ld_reg(tmp, cpu_env, offsetof(CPUHPPAState, cr[ctl]));
2181     save_gpr(ctx, rt, tmp);
2182
2183  done:
2184     cond_free(&ctx->null_cond);
2185     return true;
2186 }
2187
2188 static bool trans_mtsp(DisasContext *ctx, arg_mtsp *a)
2189 {
2190     unsigned rr = a->r;
2191     unsigned rs = a->sp;
2192     TCGv_i64 t64;
2193
2194     if (rs >= 5) {
2195         CHECK_MOST_PRIVILEGED(EXCP_PRIV_REG);
2196     }
2197     nullify_over(ctx);
2198
2199     t64 = tcg_temp_new_i64();
2200     tcg_gen_extu_reg_i64(t64, load_gpr(ctx, rr));
2201     tcg_gen_shli_i64(t64, t64, 32);
2202
2203     if (rs >= 4) {
2204         tcg_gen_st_i64(t64, cpu_env, offsetof(CPUHPPAState, sr[rs]));
2205         ctx->tb_flags &= ~TB_FLAG_SR_SAME;
2206     } else {
2207         tcg_gen_mov_i64(cpu_sr[rs], t64);
2208     }
2209     tcg_temp_free_i64(t64);
2210
2211     return nullify_end(ctx);
2212 }
2213
2214 static bool trans_mtctl(DisasContext *ctx, arg_mtctl *a)
2215 {
2216     unsigned ctl = a->t;
2217     TCGv_reg reg = load_gpr(ctx, a->r);
2218     TCGv_reg tmp;
2219
2220     if (ctl == CR_SAR) {
2221         tmp = tcg_temp_new();
2222         tcg_gen_andi_reg(tmp, reg, TARGET_REGISTER_BITS - 1);
2223         save_or_nullify(ctx, cpu_sar, tmp);
2224         tcg_temp_free(tmp);
2225
2226         cond_free(&ctx->null_cond);
2227         return true;
2228     }
2229
2230     /* All other control registers are privileged or read-only.  */
2231     CHECK_MOST_PRIVILEGED(EXCP_PRIV_REG);
2232
2233 #ifndef CONFIG_USER_ONLY
2234     nullify_over(ctx);
2235     switch (ctl) {
2236     case CR_IT:
2237         gen_helper_write_interval_timer(cpu_env, reg);
2238         break;
2239     case CR_EIRR:
2240         gen_helper_write_eirr(cpu_env, reg);
2241         break;
2242     case CR_EIEM:
2243         gen_helper_write_eiem(cpu_env, reg);
2244         ctx->base.is_jmp = DISAS_IAQ_N_STALE_EXIT;
2245         break;
2246
2247     case CR_IIASQ:
2248     case CR_IIAOQ:
2249         /* FIXME: Respect PSW_Q bit */
2250         /* The write advances the queue and stores to the back element.  */
2251         tmp = get_temp(ctx);
2252         tcg_gen_ld_reg(tmp, cpu_env,
2253                        offsetof(CPUHPPAState, cr_back[ctl - CR_IIASQ]));
2254         tcg_gen_st_reg(tmp, cpu_env, offsetof(CPUHPPAState, cr[ctl]));
2255         tcg_gen_st_reg(reg, cpu_env,
2256                        offsetof(CPUHPPAState, cr_back[ctl - CR_IIASQ]));
2257         break;
2258
2259     default:
2260         tcg_gen_st_reg(reg, cpu_env, offsetof(CPUHPPAState, cr[ctl]));
2261         break;
2262     }
2263     return nullify_end(ctx);
2264 #endif
2265 }
2266
2267 static bool trans_mtsarcm(DisasContext *ctx, arg_mtsarcm *a)
2268 {
2269     TCGv_reg tmp = tcg_temp_new();
2270
2271     tcg_gen_not_reg(tmp, load_gpr(ctx, a->r));
2272     tcg_gen_andi_reg(tmp, tmp, TARGET_REGISTER_BITS - 1);
2273     save_or_nullify(ctx, cpu_sar, tmp);
2274     tcg_temp_free(tmp);
2275
2276     cond_free(&ctx->null_cond);
2277     return true;
2278 }
2279
2280 static bool trans_ldsid(DisasContext *ctx, arg_ldsid *a)
2281 {
2282     TCGv_reg dest = dest_gpr(ctx, a->t);
2283
2284 #ifdef CONFIG_USER_ONLY
2285     /* We don't implement space registers in user mode. */
2286     tcg_gen_movi_reg(dest, 0);
2287 #else
2288     TCGv_i64 t0 = tcg_temp_new_i64();
2289
2290     tcg_gen_mov_i64(t0, space_select(ctx, a->sp, load_gpr(ctx, a->b)));
2291     tcg_gen_shri_i64(t0, t0, 32);
2292     tcg_gen_trunc_i64_reg(dest, t0);
2293
2294     tcg_temp_free_i64(t0);
2295 #endif
2296     save_gpr(ctx, a->t, dest);
2297
2298     cond_free(&ctx->null_cond);
2299     return true;
2300 }
2301
2302 static bool trans_rsm(DisasContext *ctx, arg_rsm *a)
2303 {
2304     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2305 #ifndef CONFIG_USER_ONLY
2306     TCGv_reg tmp;
2307
2308     nullify_over(ctx);
2309
2310     tmp = get_temp(ctx);
2311     tcg_gen_ld_reg(tmp, cpu_env, offsetof(CPUHPPAState, psw));
2312     tcg_gen_andi_reg(tmp, tmp, ~a->i);
2313     gen_helper_swap_system_mask(tmp, cpu_env, tmp);
2314     save_gpr(ctx, a->t, tmp);
2315
2316     /* Exit the TB to recognize new interrupts, e.g. PSW_M.  */
2317     ctx->base.is_jmp = DISAS_IAQ_N_STALE_EXIT;
2318     return nullify_end(ctx);
2319 #endif
2320 }
2321
2322 static bool trans_ssm(DisasContext *ctx, arg_ssm *a)
2323 {
2324     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2325 #ifndef CONFIG_USER_ONLY
2326     TCGv_reg tmp;
2327
2328     nullify_over(ctx);
2329
2330     tmp = get_temp(ctx);
2331     tcg_gen_ld_reg(tmp, cpu_env, offsetof(CPUHPPAState, psw));
2332     tcg_gen_ori_reg(tmp, tmp, a->i);
2333     gen_helper_swap_system_mask(tmp, cpu_env, tmp);
2334     save_gpr(ctx, a->t, tmp);
2335
2336     /* Exit the TB to recognize new interrupts, e.g. PSW_I.  */
2337     ctx->base.is_jmp = DISAS_IAQ_N_STALE_EXIT;
2338     return nullify_end(ctx);
2339 #endif
2340 }
2341
2342 static bool trans_mtsm(DisasContext *ctx, arg_mtsm *a)
2343 {
2344     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2345 #ifndef CONFIG_USER_ONLY
2346     TCGv_reg tmp, reg;
2347     nullify_over(ctx);
2348
2349     reg = load_gpr(ctx, a->r);
2350     tmp = get_temp(ctx);
2351     gen_helper_swap_system_mask(tmp, cpu_env, reg);
2352
2353     /* Exit the TB to recognize new interrupts.  */
2354     ctx->base.is_jmp = DISAS_IAQ_N_STALE_EXIT;
2355     return nullify_end(ctx);
2356 #endif
2357 }
2358
2359 static bool do_rfi(DisasContext *ctx, bool rfi_r)
2360 {
2361     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2362 #ifndef CONFIG_USER_ONLY
2363     nullify_over(ctx);
2364
2365     if (rfi_r) {
2366         gen_helper_rfi_r(cpu_env);
2367     } else {
2368         gen_helper_rfi(cpu_env);
2369     }
2370     /* Exit the TB to recognize new interrupts.  */
2371     if (ctx->base.singlestep_enabled) {
2372         gen_excp_1(EXCP_DEBUG);
2373     } else {
2374         tcg_gen_exit_tb(NULL, 0);
2375     }
2376     ctx->base.is_jmp = DISAS_NORETURN;
2377
2378     return nullify_end(ctx);
2379 #endif
2380 }
2381
2382 static bool trans_rfi(DisasContext *ctx, arg_rfi *a)
2383 {
2384     return do_rfi(ctx, false);
2385 }
2386
2387 static bool trans_rfi_r(DisasContext *ctx, arg_rfi_r *a)
2388 {
2389     return do_rfi(ctx, true);
2390 }
2391
2392 static bool trans_halt(DisasContext *ctx, arg_halt *a)
2393 {
2394     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2395 #ifndef CONFIG_USER_ONLY
2396     nullify_over(ctx);
2397     gen_helper_halt(cpu_env);
2398     ctx->base.is_jmp = DISAS_NORETURN;
2399     return nullify_end(ctx);
2400 #endif
2401 }
2402
2403 static bool trans_reset(DisasContext *ctx, arg_reset *a)
2404 {
2405     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2406 #ifndef CONFIG_USER_ONLY
2407     nullify_over(ctx);
2408     gen_helper_reset(cpu_env);
2409     ctx->base.is_jmp = DISAS_NORETURN;
2410     return nullify_end(ctx);
2411 #endif
2412 }
2413
2414 static bool trans_nop_addrx(DisasContext *ctx, arg_ldst *a)
2415 {
2416     if (a->m) {
2417         TCGv_reg dest = dest_gpr(ctx, a->b);
2418         TCGv_reg src1 = load_gpr(ctx, a->b);
2419         TCGv_reg src2 = load_gpr(ctx, a->x);
2420
2421         /* The only thing we need to do is the base register modification.  */
2422         tcg_gen_add_reg(dest, src1, src2);
2423         save_gpr(ctx, a->b, dest);
2424     }
2425     cond_free(&ctx->null_cond);
2426     return true;
2427 }
2428
2429 static bool trans_probe(DisasContext *ctx, arg_probe *a)
2430 {
2431     TCGv_reg dest, ofs;
2432     TCGv_i32 level, want;
2433     TCGv_tl addr;
2434
2435     nullify_over(ctx);
2436
2437     dest = dest_gpr(ctx, a->t);
2438     form_gva(ctx, &addr, &ofs, a->b, 0, 0, 0, a->sp, 0, false);
2439
2440     if (a->imm) {
2441         level = tcg_const_i32(a->ri);
2442     } else {
2443         level = tcg_temp_new_i32();
2444         tcg_gen_trunc_reg_i32(level, load_gpr(ctx, a->ri));
2445         tcg_gen_andi_i32(level, level, 3);
2446     }
2447     want = tcg_const_i32(a->write ? PAGE_WRITE : PAGE_READ);
2448
2449     gen_helper_probe(dest, cpu_env, addr, level, want);
2450
2451     tcg_temp_free_i32(want);
2452     tcg_temp_free_i32(level);
2453
2454     save_gpr(ctx, a->t, dest);
2455     return nullify_end(ctx);
2456 }
2457
2458 static bool trans_ixtlbx(DisasContext *ctx, arg_ixtlbx *a)
2459 {
2460     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2461 #ifndef CONFIG_USER_ONLY
2462     TCGv_tl addr;
2463     TCGv_reg ofs, reg;
2464
2465     nullify_over(ctx);
2466
2467     form_gva(ctx, &addr, &ofs, a->b, 0, 0, 0, a->sp, 0, false);
2468     reg = load_gpr(ctx, a->r);
2469     if (a->addr) {
2470         gen_helper_itlba(cpu_env, addr, reg);
2471     } else {
2472         gen_helper_itlbp(cpu_env, addr, reg);
2473     }
2474
2475     /* Exit TB for ITLB change if mmu is enabled.  This *should* not be
2476        the case, since the OS TLB fill handler runs with mmu disabled.  */
2477     if (!a->data && (ctx->tb_flags & PSW_C)) {
2478         ctx->base.is_jmp = DISAS_IAQ_N_STALE;
2479     }
2480     return nullify_end(ctx);
2481 #endif
2482 }
2483
2484 static bool trans_pxtlbx(DisasContext *ctx, arg_pxtlbx *a)
2485 {
2486     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2487 #ifndef CONFIG_USER_ONLY
2488     TCGv_tl addr;
2489     TCGv_reg ofs;
2490
2491     nullify_over(ctx);
2492
2493     form_gva(ctx, &addr, &ofs, a->b, a->x, 0, 0, a->sp, a->m, false);
2494     if (a->m) {
2495         save_gpr(ctx, a->b, ofs);
2496     }
2497     if (a->local) {
2498         gen_helper_ptlbe(cpu_env);
2499     } else {
2500         gen_helper_ptlb(cpu_env, addr);
2501     }
2502
2503     /* Exit TB for TLB change if mmu is enabled.  */
2504     if (!a->data && (ctx->tb_flags & PSW_C)) {
2505         ctx->base.is_jmp = DISAS_IAQ_N_STALE;
2506     }
2507     return nullify_end(ctx);
2508 #endif
2509 }
2510
2511 static bool trans_lpa(DisasContext *ctx, arg_ldst *a)
2512 {
2513     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2514 #ifndef CONFIG_USER_ONLY
2515     TCGv_tl vaddr;
2516     TCGv_reg ofs, paddr;
2517
2518     nullify_over(ctx);
2519
2520     form_gva(ctx, &vaddr, &ofs, a->b, a->x, 0, 0, a->sp, a->m, false);
2521
2522     paddr = tcg_temp_new();
2523     gen_helper_lpa(paddr, cpu_env, vaddr);
2524
2525     /* Note that physical address result overrides base modification.  */
2526     if (a->m) {
2527         save_gpr(ctx, a->b, ofs);
2528     }
2529     save_gpr(ctx, a->t, paddr);
2530     tcg_temp_free(paddr);
2531
2532     return nullify_end(ctx);
2533 #endif
2534 }
2535
2536 static bool trans_lci(DisasContext *ctx, arg_lci *a)
2537 {
2538     TCGv_reg ci;
2539
2540     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2541
2542     /* The Coherence Index is an implementation-defined function of the
2543        physical address.  Two addresses with the same CI have a coherent
2544        view of the cache.  Our implementation is to return 0 for all,
2545        since the entire address space is coherent.  */
2546     ci = tcg_const_reg(0);
2547     save_gpr(ctx, a->t, ci);
2548     tcg_temp_free(ci);
2549
2550     cond_free(&ctx->null_cond);
2551     return true;
2552 }
2553
2554 static bool trans_add(DisasContext *ctx, arg_rrr_cf_sh *a)
2555 {
2556     return do_add_reg(ctx, a, false, false, false, false);
2557 }
2558
2559 static bool trans_add_l(DisasContext *ctx, arg_rrr_cf_sh *a)
2560 {
2561     return do_add_reg(ctx, a, true, false, false, false);
2562 }
2563
2564 static bool trans_add_tsv(DisasContext *ctx, arg_rrr_cf_sh *a)
2565 {
2566     return do_add_reg(ctx, a, false, true, false, false);
2567 }
2568
2569 static bool trans_add_c(DisasContext *ctx, arg_rrr_cf_sh *a)
2570 {
2571     return do_add_reg(ctx, a, false, false, false, true);
2572 }
2573
2574 static bool trans_add_c_tsv(DisasContext *ctx, arg_rrr_cf_sh *a)
2575 {
2576     return do_add_reg(ctx, a, false, true, false, true);
2577 }
2578
2579 static bool trans_sub(DisasContext *ctx, arg_rrr_cf *a)
2580 {
2581     return do_sub_reg(ctx, a, false, false, false);
2582 }
2583
2584 static bool trans_sub_tsv(DisasContext *ctx, arg_rrr_cf *a)
2585 {
2586     return do_sub_reg(ctx, a, true, false, false);
2587 }
2588
2589 static bool trans_sub_tc(DisasContext *ctx, arg_rrr_cf *a)
2590 {
2591     return do_sub_reg(ctx, a, false, false, true);
2592 }
2593
2594 static bool trans_sub_tsv_tc(DisasContext *ctx, arg_rrr_cf *a)
2595 {
2596     return do_sub_reg(ctx, a, true, false, true);
2597 }
2598
2599 static bool trans_sub_b(DisasContext *ctx, arg_rrr_cf *a)
2600 {
2601     return do_sub_reg(ctx, a, false, true, false);
2602 }
2603
2604 static bool trans_sub_b_tsv(DisasContext *ctx, arg_rrr_cf *a)
2605 {
2606     return do_sub_reg(ctx, a, true, true, false);
2607 }
2608
2609 static bool trans_andcm(DisasContext *ctx, arg_rrr_cf *a)
2610 {
2611     return do_log_reg(ctx, a, tcg_gen_andc_reg);
2612 }
2613
2614 static bool trans_and(DisasContext *ctx, arg_rrr_cf *a)
2615 {
2616     return do_log_reg(ctx, a, tcg_gen_and_reg);
2617 }
2618
2619 static bool trans_or(DisasContext *ctx, arg_rrr_cf *a)
2620 {
2621     if (a->cf == 0) {
2622         unsigned r2 = a->r2;
2623         unsigned r1 = a->r1;
2624         unsigned rt = a->t;
2625
2626         if (rt == 0) { /* NOP */
2627             cond_free(&ctx->null_cond);
2628             return true;
2629         }
2630         if (r2 == 0) { /* COPY */
2631             if (r1 == 0) {
2632                 TCGv_reg dest = dest_gpr(ctx, rt);
2633                 tcg_gen_movi_reg(dest, 0);
2634                 save_gpr(ctx, rt, dest);
2635             } else {
2636                 save_gpr(ctx, rt, cpu_gr[r1]);
2637             }
2638             cond_free(&ctx->null_cond);
2639             return true;
2640         }
2641 #ifndef CONFIG_USER_ONLY
2642         /* These are QEMU extensions and are nops in the real architecture:
2643          *
2644          * or %r10,%r10,%r10 -- idle loop; wait for interrupt
2645          * or %r31,%r31,%r31 -- death loop; offline cpu
2646          *                      currently implemented as idle.
2647          */
2648         if ((rt == 10 || rt == 31) && r1 == rt && r2 == rt) { /* PAUSE */
2649             TCGv_i32 tmp;
2650
2651             /* No need to check for supervisor, as userland can only pause
2652                until the next timer interrupt.  */
2653             nullify_over(ctx);
2654
2655             /* Advance the instruction queue.  */
2656             copy_iaoq_entry(cpu_iaoq_f, ctx->iaoq_b, cpu_iaoq_b);
2657             copy_iaoq_entry(cpu_iaoq_b, ctx->iaoq_n, ctx->iaoq_n_var);
2658             nullify_set(ctx, 0);
2659
2660             /* Tell the qemu main loop to halt until this cpu has work.  */
2661             tmp = tcg_const_i32(1);
2662             tcg_gen_st_i32(tmp, cpu_env, -offsetof(HPPACPU, env) +
2663                                          offsetof(CPUState, halted));
2664             tcg_temp_free_i32(tmp);
2665             gen_excp_1(EXCP_HALTED);
2666             ctx->base.is_jmp = DISAS_NORETURN;
2667
2668             return nullify_end(ctx);
2669         }
2670 #endif
2671     }
2672     return do_log_reg(ctx, a, tcg_gen_or_reg);
2673 }
2674
2675 static bool trans_xor(DisasContext *ctx, arg_rrr_cf *a)
2676 {
2677     return do_log_reg(ctx, a, tcg_gen_xor_reg);
2678 }
2679
2680 static bool trans_cmpclr(DisasContext *ctx, arg_rrr_cf *a)
2681 {
2682     TCGv_reg tcg_r1, tcg_r2;
2683
2684     if (a->cf) {
2685         nullify_over(ctx);
2686     }
2687     tcg_r1 = load_gpr(ctx, a->r1);
2688     tcg_r2 = load_gpr(ctx, a->r2);
2689     do_cmpclr(ctx, a->t, tcg_r1, tcg_r2, a->cf);
2690     return nullify_end(ctx);
2691 }
2692
2693 static bool trans_uxor(DisasContext *ctx, arg_rrr_cf *a)
2694 {
2695     TCGv_reg tcg_r1, tcg_r2;
2696
2697     if (a->cf) {
2698         nullify_over(ctx);
2699     }
2700     tcg_r1 = load_gpr(ctx, a->r1);
2701     tcg_r2 = load_gpr(ctx, a->r2);
2702     do_unit(ctx, a->t, tcg_r1, tcg_r2, a->cf, false, tcg_gen_xor_reg);
2703     return nullify_end(ctx);
2704 }
2705
2706 static bool do_uaddcm(DisasContext *ctx, arg_rrr_cf *a, bool is_tc)
2707 {
2708     TCGv_reg tcg_r1, tcg_r2, tmp;
2709
2710     if (a->cf) {
2711         nullify_over(ctx);
2712     }
2713     tcg_r1 = load_gpr(ctx, a->r1);
2714     tcg_r2 = load_gpr(ctx, a->r2);
2715     tmp = get_temp(ctx);
2716     tcg_gen_not_reg(tmp, tcg_r2);
2717     do_unit(ctx, a->t, tcg_r1, tmp, a->cf, is_tc, tcg_gen_add_reg);
2718     return nullify_end(ctx);
2719 }
2720
2721 static bool trans_uaddcm(DisasContext *ctx, arg_rrr_cf *a)
2722 {
2723     return do_uaddcm(ctx, a, false);
2724 }
2725
2726 static bool trans_uaddcm_tc(DisasContext *ctx, arg_rrr_cf *a)
2727 {
2728     return do_uaddcm(ctx, a, true);
2729 }
2730
2731 static bool do_dcor(DisasContext *ctx, arg_rr_cf *a, bool is_i)
2732 {
2733     TCGv_reg tmp;
2734
2735     nullify_over(ctx);
2736
2737     tmp = get_temp(ctx);
2738     tcg_gen_shri_reg(tmp, cpu_psw_cb, 3);
2739     if (!is_i) {
2740         tcg_gen_not_reg(tmp, tmp);
2741     }
2742     tcg_gen_andi_reg(tmp, tmp, 0x11111111);
2743     tcg_gen_muli_reg(tmp, tmp, 6);
2744     do_unit(ctx, a->t, load_gpr(ctx, a->r), tmp, a->cf, false,
2745             is_i ? tcg_gen_add_reg : tcg_gen_sub_reg);
2746     return nullify_end(ctx);
2747 }
2748
2749 static bool trans_dcor(DisasContext *ctx, arg_rr_cf *a)
2750 {
2751     return do_dcor(ctx, a, false);
2752 }
2753
2754 static bool trans_dcor_i(DisasContext *ctx, arg_rr_cf *a)
2755 {
2756     return do_dcor(ctx, a, true);
2757 }
2758
2759 static bool trans_ds(DisasContext *ctx, arg_rrr_cf *a)
2760 {
2761     TCGv_reg dest, add1, add2, addc, zero, in1, in2;
2762
2763     nullify_over(ctx);
2764
2765     in1 = load_gpr(ctx, a->r1);
2766     in2 = load_gpr(ctx, a->r2);
2767
2768     add1 = tcg_temp_new();
2769     add2 = tcg_temp_new();
2770     addc = tcg_temp_new();
2771     dest = tcg_temp_new();
2772     zero = tcg_const_reg(0);
2773
2774     /* Form R1 << 1 | PSW[CB]{8}.  */
2775     tcg_gen_add_reg(add1, in1, in1);
2776     tcg_gen_add_reg(add1, add1, cpu_psw_cb_msb);
2777
2778     /* Add or subtract R2, depending on PSW[V].  Proper computation of
2779        carry{8} requires that we subtract via + ~R2 + 1, as described in
2780        the manual.  By extracting and masking V, we can produce the
2781        proper inputs to the addition without movcond.  */
2782     tcg_gen_sari_reg(addc, cpu_psw_v, TARGET_REGISTER_BITS - 1);
2783     tcg_gen_xor_reg(add2, in2, addc);
2784     tcg_gen_andi_reg(addc, addc, 1);
2785     /* ??? This is only correct for 32-bit.  */
2786     tcg_gen_add2_i32(dest, cpu_psw_cb_msb, add1, zero, add2, zero);
2787     tcg_gen_add2_i32(dest, cpu_psw_cb_msb, dest, cpu_psw_cb_msb, addc, zero);
2788
2789     tcg_temp_free(addc);
2790     tcg_temp_free(zero);
2791
2792     /* Write back the result register.  */
2793     save_gpr(ctx, a->t, dest);
2794
2795     /* Write back PSW[CB].  */
2796     tcg_gen_xor_reg(cpu_psw_cb, add1, add2);
2797     tcg_gen_xor_reg(cpu_psw_cb, cpu_psw_cb, dest);
2798
2799     /* Write back PSW[V] for the division step.  */
2800     tcg_gen_neg_reg(cpu_psw_v, cpu_psw_cb_msb);
2801     tcg_gen_xor_reg(cpu_psw_v, cpu_psw_v, in2);
2802
2803     /* Install the new nullification.  */
2804     if (a->cf) {
2805         TCGv_reg sv = NULL;
2806         if (cond_need_sv(a->cf >> 1)) {
2807             /* ??? The lshift is supposed to contribute to overflow.  */
2808             sv = do_add_sv(ctx, dest, add1, add2);
2809         }
2810         ctx->null_cond = do_cond(a->cf, dest, cpu_psw_cb_msb, sv);
2811     }
2812
2813     tcg_temp_free(add1);
2814     tcg_temp_free(add2);
2815     tcg_temp_free(dest);
2816
2817     return nullify_end(ctx);
2818 }
2819
2820 static bool trans_addi(DisasContext *ctx, arg_rri_cf *a)
2821 {
2822     return do_add_imm(ctx, a, false, false);
2823 }
2824
2825 static bool trans_addi_tsv(DisasContext *ctx, arg_rri_cf *a)
2826 {
2827     return do_add_imm(ctx, a, true, false);
2828 }
2829
2830 static bool trans_addi_tc(DisasContext *ctx, arg_rri_cf *a)
2831 {
2832     return do_add_imm(ctx, a, false, true);
2833 }
2834
2835 static bool trans_addi_tc_tsv(DisasContext *ctx, arg_rri_cf *a)
2836 {
2837     return do_add_imm(ctx, a, true, true);
2838 }
2839
2840 static bool trans_subi(DisasContext *ctx, arg_rri_cf *a)
2841 {
2842     return do_sub_imm(ctx, a, false);
2843 }
2844
2845 static bool trans_subi_tsv(DisasContext *ctx, arg_rri_cf *a)
2846 {
2847     return do_sub_imm(ctx, a, true);
2848 }
2849
2850 static bool trans_cmpiclr(DisasContext *ctx, arg_rri_cf *a)
2851 {
2852     TCGv_reg tcg_im, tcg_r2;
2853
2854     if (a->cf) {
2855         nullify_over(ctx);
2856     }
2857
2858     tcg_im = load_const(ctx, a->i);
2859     tcg_r2 = load_gpr(ctx, a->r);
2860     do_cmpclr(ctx, a->t, tcg_im, tcg_r2, a->cf);
2861
2862     return nullify_end(ctx);
2863 }
2864
2865 static bool trans_ld(DisasContext *ctx, arg_ldst *a)
2866 {
2867     return do_load(ctx, a->t, a->b, a->x, a->scale ? a->size : 0,
2868                    a->disp, a->sp, a->m, a->size | MO_TE);
2869 }
2870
2871 static bool trans_st(DisasContext *ctx, arg_ldst *a)
2872 {
2873     assert(a->x == 0 && a->scale == 0);
2874     return do_store(ctx, a->t, a->b, a->disp, a->sp, a->m, a->size | MO_TE);
2875 }
2876
2877 static bool trans_ldc(DisasContext *ctx, arg_ldst *a)
2878 {
2879     TCGMemOp mop = MO_TEUL | MO_ALIGN_16 | a->size;
2880     TCGv_reg zero, dest, ofs;
2881     TCGv_tl addr;
2882
2883     nullify_over(ctx);
2884
2885     if (a->m) {
2886         /* Base register modification.  Make sure if RT == RB,
2887            we see the result of the load.  */
2888         dest = get_temp(ctx);
2889     } else {
2890         dest = dest_gpr(ctx, a->t);
2891     }
2892
2893     form_gva(ctx, &addr, &ofs, a->b, a->x, a->scale ? a->size : 0,
2894              a->disp, a->sp, a->m, ctx->mmu_idx == MMU_PHYS_IDX);
2895     zero = tcg_const_reg(0);
2896     tcg_gen_atomic_xchg_reg(dest, addr, zero, ctx->mmu_idx, mop);
2897     if (a->m) {
2898         save_gpr(ctx, a->b, ofs);
2899     }
2900     save_gpr(ctx, a->t, dest);
2901
2902     return nullify_end(ctx);
2903 }
2904
2905 static bool trans_stby(DisasContext *ctx, arg_stby *a)
2906 {
2907     TCGv_reg ofs, val;
2908     TCGv_tl addr;
2909
2910     nullify_over(ctx);
2911
2912     form_gva(ctx, &addr, &ofs, a->b, 0, 0, a->disp, a->sp, a->m,
2913              ctx->mmu_idx == MMU_PHYS_IDX);
2914     val = load_gpr(ctx, a->r);
2915     if (a->a) {
2916         if (tb_cflags(ctx->base.tb) & CF_PARALLEL) {
2917             gen_helper_stby_e_parallel(cpu_env, addr, val);
2918         } else {
2919             gen_helper_stby_e(cpu_env, addr, val);
2920         }
2921     } else {
2922         if (tb_cflags(ctx->base.tb) & CF_PARALLEL) {
2923             gen_helper_stby_b_parallel(cpu_env, addr, val);
2924         } else {
2925             gen_helper_stby_b(cpu_env, addr, val);
2926         }
2927     }
2928     if (a->m) {
2929         tcg_gen_andi_reg(ofs, ofs, ~3);
2930         save_gpr(ctx, a->b, ofs);
2931     }
2932
2933     return nullify_end(ctx);
2934 }
2935
2936 static bool trans_lda(DisasContext *ctx, arg_ldst *a)
2937 {
2938     int hold_mmu_idx = ctx->mmu_idx;
2939
2940     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2941     ctx->mmu_idx = MMU_PHYS_IDX;
2942     trans_ld(ctx, a);
2943     ctx->mmu_idx = hold_mmu_idx;
2944     return true;
2945 }
2946
2947 static bool trans_sta(DisasContext *ctx, arg_ldst *a)
2948 {
2949     int hold_mmu_idx = ctx->mmu_idx;
2950
2951     CHECK_MOST_PRIVILEGED(EXCP_PRIV_OPR);
2952     ctx->mmu_idx = MMU_PHYS_IDX;
2953     trans_st(ctx, a);
2954     ctx->mmu_idx = hold_mmu_idx;
2955     return true;
2956 }
2957
2958 static bool trans_ldil(DisasContext *ctx, arg_ldil *a)
2959 {
2960     TCGv_reg tcg_rt = dest_gpr(ctx, a->t);
2961
2962     tcg_gen_movi_reg(tcg_rt, a->i);
2963     save_gpr(ctx, a->t, tcg_rt);
2964     cond_free(&ctx->null_cond);
2965     return true;
2966 }
2967
2968 static bool trans_addil(DisasContext *ctx, arg_addil *a)
2969 {
2970     TCGv_reg tcg_rt = load_gpr(ctx, a->r);
2971     TCGv_reg tcg_r1 = dest_gpr(ctx, 1);
2972
2973     tcg_gen_addi_reg(tcg_r1, tcg_rt, a->i);
2974     save_gpr(ctx, 1, tcg_r1);
2975     cond_free(&ctx->null_cond);
2976     return true;
2977 }
2978
2979 static bool trans_ldo(DisasContext *ctx, arg_ldo *a)
2980 {
2981     TCGv_reg tcg_rt = dest_gpr(ctx, a->t);
2982
2983     /* Special case rb == 0, for the LDI pseudo-op.
2984        The COPY pseudo-op is handled for free within tcg_gen_addi_tl.  */
2985     if (a->b == 0) {
2986         tcg_gen_movi_reg(tcg_rt, a->i);
2987     } else {
2988         tcg_gen_addi_reg(tcg_rt, cpu_gr[a->b], a->i);
2989     }
2990     save_gpr(ctx, a->t, tcg_rt);
2991     cond_free(&ctx->null_cond);
2992     return true;
2993 }
2994
2995 static bool do_cmpb(DisasContext *ctx, unsigned r, TCGv_reg in1,
2996                     unsigned c, unsigned f, unsigned n, int disp)
2997 {
2998     TCGv_reg dest, in2, sv;
2999     DisasCond cond;
3000
3001     in2 = load_gpr(ctx, r);
3002     dest = get_temp(ctx);
3003
3004     tcg_gen_sub_reg(dest, in1, in2);
3005
3006     sv = NULL;
3007     if (cond_need_sv(c)) {
3008         sv = do_sub_sv(ctx, dest, in1, in2);
3009     }
3010
3011     cond = do_sub_cond(c * 2 + f, dest, in1, in2, sv);
3012     return do_cbranch(ctx, disp, n, &cond);
3013 }
3014
3015 static bool trans_cmpb(DisasContext *ctx, arg_cmpb *a)
3016 {
3017     nullify_over(ctx);
3018     return do_cmpb(ctx, a->r2, load_gpr(ctx, a->r1), a->c, a->f, a->n, a->disp);
3019 }
3020
3021 static bool trans_cmpbi(DisasContext *ctx, arg_cmpbi *a)
3022 {
3023     nullify_over(ctx);
3024     return do_cmpb(ctx, a->r, load_const(ctx, a->i), a->c, a->f, a->n, a->disp);
3025 }
3026
3027 static bool do_addb(DisasContext *ctx, unsigned r, TCGv_reg in1,
3028                     unsigned c, unsigned f, unsigned n, int disp)
3029 {
3030     TCGv_reg dest, in2, sv, cb_msb;
3031     DisasCond cond;
3032
3033     in2 = load_gpr(ctx, r);
3034     dest = tcg_temp_new();
3035     sv = NULL;
3036     cb_msb = NULL;
3037
3038     if (cond_need_cb(c)) {
3039         cb_msb = get_temp(ctx);
3040         tcg_gen_movi_reg(cb_msb, 0);
3041         tcg_gen_add2_reg(dest, cb_msb, in1, cb_msb, in2, cb_msb);
3042     } else {
3043         tcg_gen_add_reg(dest, in1, in2);
3044     }
3045     if (cond_need_sv(c)) {
3046         sv = do_add_sv(ctx, dest, in1, in2);
3047     }
3048
3049     cond = do_cond(c * 2 + f, dest, cb_msb, sv);
3050     save_gpr(ctx, r, dest);
3051     tcg_temp_free(dest);
3052     return do_cbranch(ctx, disp, n, &cond);
3053 }
3054
3055 static bool trans_addb(DisasContext *ctx, arg_addb *a)
3056 {
3057     nullify_over(ctx);
3058     return do_addb(ctx, a->r2, load_gpr(ctx, a->r1), a->c, a->f, a->n, a->disp);
3059 }
3060
3061 static bool trans_addbi(DisasContext *ctx, arg_addbi *a)
3062 {
3063     nullify_over(ctx);
3064     return do_addb(ctx, a->r, load_const(ctx, a->i), a->c, a->f, a->n, a->disp);
3065 }
3066
3067 static bool trans_bb_sar(DisasContext *ctx, arg_bb_sar *a)
3068 {
3069     TCGv_reg tmp, tcg_r;
3070     DisasCond cond;
3071
3072     nullify_over(ctx);
3073
3074     tmp = tcg_temp_new();
3075     tcg_r = load_gpr(ctx, a->r);
3076     tcg_gen_shl_reg(tmp, tcg_r, cpu_sar);
3077
3078     cond = cond_make_0(a->c ? TCG_COND_GE : TCG_COND_LT, tmp);
3079     tcg_temp_free(tmp);
3080     return do_cbranch(ctx, a->disp, a->n, &cond);
3081 }
3082
3083 static bool trans_bb_imm(DisasContext *ctx, arg_bb_imm *a)
3084 {
3085     TCGv_reg tmp, tcg_r;
3086     DisasCond cond;
3087
3088     nullify_over(ctx);
3089
3090     tmp = tcg_temp_new();
3091     tcg_r = load_gpr(ctx, a->r);
3092     tcg_gen_shli_reg(tmp, tcg_r, a->p);
3093
3094     cond = cond_make_0(a->c ? TCG_COND_GE : TCG_COND_LT, tmp);
3095     tcg_temp_free(tmp);
3096     return do_cbranch(ctx, a->disp, a->n, &cond);
3097 }
3098
3099 static bool trans_movb(DisasContext *ctx, arg_movb *a)
3100 {
3101     TCGv_reg dest;
3102     DisasCond cond;
3103
3104     nullify_over(ctx);
3105
3106     dest = dest_gpr(ctx, a->r2);
3107     if (a->r1 == 0) {
3108         tcg_gen_movi_reg(dest, 0);
3109     } else {
3110         tcg_gen_mov_reg(dest, cpu_gr[a->r1]);
3111     }
3112
3113     cond = do_sed_cond(a->c, dest);
3114     return do_cbranch(ctx, a->disp, a->n, &cond);
3115 }
3116
3117 static bool trans_movbi(DisasContext *ctx, arg_movbi *a)
3118 {
3119     TCGv_reg dest;
3120     DisasCond cond;
3121
3122     nullify_over(ctx);
3123
3124     dest = dest_gpr(ctx, a->r);
3125     tcg_gen_movi_reg(dest, a->i);
3126
3127     cond = do_sed_cond(a->c, dest);
3128     return do_cbranch(ctx, a->disp, a->n, &cond);
3129 }
3130
3131 static bool trans_shrpw_sar(DisasContext *ctx, arg_shrpw_sar *a)
3132 {
3133     TCGv_reg dest;
3134
3135     if (a->c) {
3136         nullify_over(ctx);
3137     }
3138
3139     dest = dest_gpr(ctx, a->t);
3140     if (a->r1 == 0) {
3141         tcg_gen_ext32u_reg(dest, load_gpr(ctx, a->r2));
3142         tcg_gen_shr_reg(dest, dest, cpu_sar);
3143     } else if (a->r1 == a->r2) {
3144         TCGv_i32 t32 = tcg_temp_new_i32();
3145         tcg_gen_trunc_reg_i32(t32, load_gpr(ctx, a->r2));
3146         tcg_gen_rotr_i32(t32, t32, cpu_sar);
3147         tcg_gen_extu_i32_reg(dest, t32);
3148         tcg_temp_free_i32(t32);
3149     } else {
3150         TCGv_i64 t = tcg_temp_new_i64();
3151         TCGv_i64 s = tcg_temp_new_i64();
3152
3153         tcg_gen_concat_reg_i64(t, load_gpr(ctx, a->r2), load_gpr(ctx, a->r1));
3154         tcg_gen_extu_reg_i64(s, cpu_sar);
3155         tcg_gen_shr_i64(t, t, s);
3156         tcg_gen_trunc_i64_reg(dest, t);
3157
3158         tcg_temp_free_i64(t);
3159         tcg_temp_free_i64(s);
3160     }
3161     save_gpr(ctx, a->t, dest);
3162
3163     /* Install the new nullification.  */
3164     cond_free(&ctx->null_cond);
3165     if (a->c) {
3166         ctx->null_cond = do_sed_cond(a->c, dest);
3167     }
3168     return nullify_end(ctx);
3169 }
3170
3171 static bool trans_shrpw_imm(DisasContext *ctx, arg_shrpw_imm *a)
3172 {
3173     unsigned sa = 31 - a->cpos;
3174     TCGv_reg dest, t2;
3175
3176     if (a->c) {
3177         nullify_over(ctx);
3178     }
3179
3180     dest = dest_gpr(ctx, a->t);
3181     t2 = load_gpr(ctx, a->r2);
3182     if (a->r1 == a->r2) {
3183         TCGv_i32 t32 = tcg_temp_new_i32();
3184         tcg_gen_trunc_reg_i32(t32, t2);
3185         tcg_gen_rotri_i32(t32, t32, sa);
3186         tcg_gen_extu_i32_reg(dest, t32);
3187         tcg_temp_free_i32(t32);
3188     } else if (a->r1 == 0) {
3189         tcg_gen_extract_reg(dest, t2, sa, 32 - sa);
3190     } else {
3191         TCGv_reg t0 = tcg_temp_new();
3192         tcg_gen_extract_reg(t0, t2, sa, 32 - sa);
3193         tcg_gen_deposit_reg(dest, t0, cpu_gr[a->r1], 32 - sa, sa);
3194         tcg_temp_free(t0);
3195     }
3196     save_gpr(ctx, a->t, dest);
3197
3198     /* Install the new nullification.  */
3199     cond_free(&ctx->null_cond);
3200     if (a->c) {
3201         ctx->null_cond = do_sed_cond(a->c, dest);
3202     }
3203     return nullify_end(ctx);
3204 }
3205
3206 static bool trans_extrw_sar(DisasContext *ctx, arg_extrw_sar *a)
3207 {
3208     unsigned len = 32 - a->clen;
3209     TCGv_reg dest, src, tmp;
3210
3211     if (a->c) {
3212         nullify_over(ctx);
3213     }
3214
3215     dest = dest_gpr(ctx, a->t);
3216     src = load_gpr(ctx, a->r);
3217     tmp = tcg_temp_new();
3218
3219     /* Recall that SAR is using big-endian bit numbering.  */
3220     tcg_gen_xori_reg(tmp, cpu_sar, TARGET_REGISTER_BITS - 1);
3221     if (a->se) {
3222         tcg_gen_sar_reg(dest, src, tmp);
3223         tcg_gen_sextract_reg(dest, dest, 0, len);
3224     } else {
3225         tcg_gen_shr_reg(dest, src, tmp);
3226         tcg_gen_extract_reg(dest, dest, 0, len);
3227     }
3228     tcg_temp_free(tmp);
3229     save_gpr(ctx, a->t, dest);
3230
3231     /* Install the new nullification.  */
3232     cond_free(&ctx->null_cond);
3233     if (a->c) {
3234         ctx->null_cond = do_sed_cond(a->c, dest);
3235     }
3236     return nullify_end(ctx);
3237 }
3238
3239 static bool trans_extrw_imm(DisasContext *ctx, arg_extrw_imm *a)
3240 {
3241     unsigned len = 32 - a->clen;
3242     unsigned cpos = 31 - a->pos;
3243     TCGv_reg dest, src;
3244
3245     if (a->c) {
3246         nullify_over(ctx);
3247     }
3248
3249     dest = dest_gpr(ctx, a->t);
3250     src = load_gpr(ctx, a->r);
3251     if (a->se) {
3252         tcg_gen_sextract_reg(dest, src, cpos, len);
3253     } else {
3254         tcg_gen_extract_reg(dest, src, cpos, len);
3255     }
3256     save_gpr(ctx, a->t, dest);
3257
3258     /* Install the new nullification.  */
3259     cond_free(&ctx->null_cond);
3260     if (a->c) {
3261         ctx->null_cond = do_sed_cond(a->c, dest);
3262     }
3263     return nullify_end(ctx);
3264 }
3265
3266 static bool trans_depwi_imm(DisasContext *ctx, arg_depwi_imm *a)
3267 {
3268     unsigned len = 32 - a->clen;
3269     target_sreg mask0, mask1;
3270     TCGv_reg dest;
3271
3272     if (a->c) {
3273         nullify_over(ctx);
3274     }
3275     if (a->cpos + len > 32) {
3276         len = 32 - a->cpos;
3277     }
3278
3279     dest = dest_gpr(ctx, a->t);
3280     mask0 = deposit64(0, a->cpos, len, a->i);
3281     mask1 = deposit64(-1, a->cpos, len, a->i);
3282
3283     if (a->nz) {
3284         TCGv_reg src = load_gpr(ctx, a->t);
3285         if (mask1 != -1) {
3286             tcg_gen_andi_reg(dest, src, mask1);
3287             src = dest;
3288         }
3289         tcg_gen_ori_reg(dest, src, mask0);
3290     } else {
3291         tcg_gen_movi_reg(dest, mask0);
3292     }
3293     save_gpr(ctx, a->t, dest);
3294
3295     /* Install the new nullification.  */
3296     cond_free(&ctx->null_cond);
3297     if (a->c) {
3298         ctx->null_cond = do_sed_cond(a->c, dest);
3299     }
3300     return nullify_end(ctx);
3301 }
3302
3303 static bool trans_depw_imm(DisasContext *ctx, arg_depw_imm *a)
3304 {
3305     unsigned rs = a->nz ? a->t : 0;
3306     unsigned len = 32 - a->clen;
3307     TCGv_reg dest, val;
3308
3309     if (a->c) {
3310         nullify_over(ctx);
3311     }
3312     if (a->cpos + len > 32) {
3313         len = 32 - a->cpos;
3314     }
3315
3316     dest = dest_gpr(ctx, a->t);
3317     val = load_gpr(ctx, a->r);
3318     if (rs == 0) {
3319         tcg_gen_deposit_z_reg(dest, val, a->cpos, len);
3320     } else {
3321         tcg_gen_deposit_reg(dest, cpu_gr[rs], val, a->cpos, len);
3322     }
3323     save_gpr(ctx, a->t, dest);
3324
3325     /* Install the new nullification.  */
3326     cond_free(&ctx->null_cond);
3327     if (a->c) {
3328         ctx->null_cond = do_sed_cond(a->c, dest);
3329     }
3330     return nullify_end(ctx);
3331 }
3332
3333 static bool do_depw_sar(DisasContext *ctx, unsigned rt, unsigned c,
3334                         unsigned nz, unsigned clen, TCGv_reg val)
3335 {
3336     unsigned rs = nz ? rt : 0;
3337     unsigned len = 32 - clen;
3338     TCGv_reg mask, tmp, shift, dest;
3339     unsigned msb = 1U << (len - 1);
3340
3341     if (c) {
3342         nullify_over(ctx);
3343     }
3344
3345     dest = dest_gpr(ctx, rt);
3346     shift = tcg_temp_new();
3347     tmp = tcg_temp_new();
3348
3349     /* Convert big-endian bit numbering in SAR to left-shift.  */
3350     tcg_gen_xori_reg(shift, cpu_sar, TARGET_REGISTER_BITS - 1);
3351
3352     mask = tcg_const_reg(msb + (msb - 1));
3353     tcg_gen_and_reg(tmp, val, mask);
3354     if (rs) {
3355         tcg_gen_shl_reg(mask, mask, shift);
3356         tcg_gen_shl_reg(tmp, tmp, shift);
3357         tcg_gen_andc_reg(dest, cpu_gr[rs], mask);
3358         tcg_gen_or_reg(dest, dest, tmp);
3359     } else {
3360         tcg_gen_shl_reg(dest, tmp, shift);
3361     }
3362     tcg_temp_free(shift);
3363     tcg_temp_free(mask);
3364     tcg_temp_free(tmp);
3365     save_gpr(ctx, rt, dest);
3366
3367     /* Install the new nullification.  */
3368     cond_free(&ctx->null_cond);
3369     if (c) {
3370         ctx->null_cond = do_sed_cond(c, dest);
3371     }
3372     return nullify_end(ctx);
3373 }
3374
3375 static bool trans_depw_sar(DisasContext *ctx, arg_depw_sar *a)
3376 {
3377     return do_depw_sar(ctx, a->t, a->c, a->nz, a->clen, load_gpr(ctx, a->r));
3378 }
3379
3380 static bool trans_depwi_sar(DisasContext *ctx, arg_depwi_sar *a)
3381 {
3382     return do_depw_sar(ctx, a->t, a->c, a->nz, a->clen, load_const(ctx, a->i));
3383 }
3384
3385 static bool trans_be(DisasContext *ctx, arg_be *a)
3386 {
3387     TCGv_reg tmp;
3388
3389 #ifdef CONFIG_USER_ONLY
3390     /* ??? It seems like there should be a good way of using
3391        "be disp(sr2, r0)", the canonical gateway entry mechanism
3392        to our advantage.  But that appears to be inconvenient to
3393        manage along side branch delay slots.  Therefore we handle
3394        entry into the gateway page via absolute address.  */
3395     /* Since we don't implement spaces, just branch.  Do notice the special
3396        case of "be disp(*,r0)" using a direct branch to disp, so that we can
3397        goto_tb to the TB containing the syscall.  */
3398     if (a->b == 0) {
3399         return do_dbranch(ctx, a->disp, a->l, a->n);
3400     }
3401 #else
3402     nullify_over(ctx);
3403 #endif
3404
3405     tmp = get_temp(ctx);
3406     tcg_gen_addi_reg(tmp, load_gpr(ctx, a->b), a->disp);
3407     tmp = do_ibranch_priv(ctx, tmp);
3408
3409 #ifdef CONFIG_USER_ONLY
3410     return do_ibranch(ctx, tmp, a->l, a->n);
3411 #else
3412     TCGv_i64 new_spc = tcg_temp_new_i64();
3413
3414     load_spr(ctx, new_spc, a->sp);
3415     if (a->l) {
3416         copy_iaoq_entry(cpu_gr[31], ctx->iaoq_n, ctx->iaoq_n_var);
3417         tcg_gen_mov_i64(cpu_sr[0], cpu_iasq_f);
3418     }
3419     if (a->n && use_nullify_skip(ctx)) {
3420         tcg_gen_mov_reg(cpu_iaoq_f, tmp);
3421         tcg_gen_addi_reg(cpu_iaoq_b, cpu_iaoq_f, 4);
3422         tcg_gen_mov_i64(cpu_iasq_f, new_spc);
3423         tcg_gen_mov_i64(cpu_iasq_b, cpu_iasq_f);
3424     } else {
3425         copy_iaoq_entry(cpu_iaoq_f, ctx->iaoq_b, cpu_iaoq_b);
3426         if (ctx->iaoq_b == -1) {
3427             tcg_gen_mov_i64(cpu_iasq_f, cpu_iasq_b);
3428         }
3429         tcg_gen_mov_reg(cpu_iaoq_b, tmp);
3430         tcg_gen_mov_i64(cpu_iasq_b, new_spc);
3431         nullify_set(ctx, a->n);
3432     }
3433     tcg_temp_free_i64(new_spc);
3434     tcg_gen_lookup_and_goto_ptr();
3435     ctx->base.is_jmp = DISAS_NORETURN;
3436     return nullify_end(ctx);
3437 #endif
3438 }
3439
3440 static bool trans_bl(DisasContext *ctx, arg_bl *a)
3441 {
3442     return do_dbranch(ctx, iaoq_dest(ctx, a->disp), a->l, a->n);
3443 }
3444
3445 static bool trans_b_gate(DisasContext *ctx, arg_b_gate *a)
3446 {
3447     target_ureg dest = iaoq_dest(ctx, a->disp);
3448
3449     /* Make sure the caller hasn't done something weird with the queue.
3450      * ??? This is not quite the same as the PSW[B] bit, which would be
3451      * expensive to track.  Real hardware will trap for
3452      *    b  gateway
3453      *    b  gateway+4  (in delay slot of first branch)
3454      * However, checking for a non-sequential instruction queue *will*
3455      * diagnose the security hole
3456      *    b  gateway
3457      *    b  evil
3458      * in which instructions at evil would run with increased privs.
3459      */
3460     if (ctx->iaoq_b == -1 || ctx->iaoq_b != ctx->iaoq_f + 4) {
3461         return gen_illegal(ctx);
3462     }
3463
3464 #ifndef CONFIG_USER_ONLY
3465     if (ctx->tb_flags & PSW_C) {
3466         CPUHPPAState *env = ctx->cs->env_ptr;
3467         int type = hppa_artype_for_page(env, ctx->base.pc_next);
3468         /* If we could not find a TLB entry, then we need to generate an
3469            ITLB miss exception so the kernel will provide it.
3470            The resulting TLB fill operation will invalidate this TB and
3471            we will re-translate, at which point we *will* be able to find
3472            the TLB entry and determine if this is in fact a gateway page.  */
3473         if (type < 0) {
3474             gen_excp(ctx, EXCP_ITLB_MISS);
3475             return true;
3476         }
3477         /* No change for non-gateway pages or for priv decrease.  */
3478         if (type >= 4 && type - 4 < ctx->privilege) {
3479             dest = deposit32(dest, 0, 2, type - 4);
3480         }
3481     } else {
3482         dest &= -4;  /* priv = 0 */
3483     }
3484 #endif
3485
3486     return do_dbranch(ctx, dest, a->l, a->n);
3487 }
3488
3489 static bool trans_blr(DisasContext *ctx, arg_blr *a)
3490 {
3491     if (a->x) {
3492         TCGv_reg tmp = get_temp(ctx);
3493         tcg_gen_shli_reg(tmp, load_gpr(ctx, a->x), 3);
3494         tcg_gen_addi_reg(tmp, tmp, ctx->iaoq_f + 8);
3495         /* The computation here never changes privilege level.  */
3496         return do_ibranch(ctx, tmp, a->l, a->n);
3497     } else {
3498         /* BLR R0,RX is a good way to load PC+8 into RX.  */
3499         return do_dbranch(ctx, ctx->iaoq_f + 8, a->l, a->n);
3500     }
3501 }
3502
3503 static bool trans_bv(DisasContext *ctx, arg_bv *a)
3504 {
3505     TCGv_reg dest;
3506
3507     if (a->x == 0) {
3508         dest = load_gpr(ctx, a->b);
3509     } else {
3510         dest = get_temp(ctx);
3511         tcg_gen_shli_reg(dest, load_gpr(ctx, a->x), 3);
3512         tcg_gen_add_reg(dest, dest, load_gpr(ctx, a->b));
3513     }
3514     dest = do_ibranch_priv(ctx, dest);
3515     return do_ibranch(ctx, dest, 0, a->n);
3516 }
3517
3518 static bool trans_bve(DisasContext *ctx, arg_bve *a)
3519 {
3520     TCGv_reg dest;
3521
3522 #ifdef CONFIG_USER_ONLY
3523     dest = do_ibranch_priv(ctx, load_gpr(ctx, a->b));
3524     return do_ibranch(ctx, dest, a->l, a->n);
3525 #else
3526     nullify_over(ctx);
3527     dest = do_ibranch_priv(ctx, load_gpr(ctx, a->b));
3528
3529     copy_iaoq_entry(cpu_iaoq_f, ctx->iaoq_b, cpu_iaoq_b);
3530     if (ctx->iaoq_b == -1) {
3531         tcg_gen_mov_i64(cpu_iasq_f, cpu_iasq_b);
3532     }
3533     copy_iaoq_entry(cpu_iaoq_b, -1, dest);
3534     tcg_gen_mov_i64(cpu_iasq_b, space_select(ctx, 0, dest));
3535     if (a->l) {
3536         copy_iaoq_entry(cpu_gr[a->l], ctx->iaoq_n, ctx->iaoq_n_var);
3537     }
3538     nullify_set(ctx, a->n);
3539     tcg_gen_lookup_and_goto_ptr();
3540     ctx->base.is_jmp = DISAS_NORETURN;
3541     return nullify_end(ctx);
3542 #endif
3543 }
3544
3545 /*
3546  * Float class 0
3547  */
3548
3549 static void gen_fcpy_f(TCGv_i32 dst, TCGv_env unused, TCGv_i32 src)
3550 {
3551     tcg_gen_mov_i32(dst, src);
3552 }
3553
3554 static bool trans_fcpy_f(DisasContext *ctx, arg_fclass01 *a)
3555 {
3556     return do_fop_wew(ctx, a->t, a->r, gen_fcpy_f);
3557 }
3558
3559 static void gen_fcpy_d(TCGv_i64 dst, TCGv_env unused, TCGv_i64 src)
3560 {
3561     tcg_gen_mov_i64(dst, src);
3562 }
3563
3564 static bool trans_fcpy_d(DisasContext *ctx, arg_fclass01 *a)
3565 {
3566     return do_fop_ded(ctx, a->t, a->r, gen_fcpy_d);
3567 }
3568
3569 static void gen_fabs_f(TCGv_i32 dst, TCGv_env unused, TCGv_i32 src)
3570 {
3571     tcg_gen_andi_i32(dst, src, INT32_MAX);
3572 }
3573
3574 static bool trans_fabs_f(DisasContext *ctx, arg_fclass01 *a)
3575 {
3576     return do_fop_wew(ctx, a->t, a->r, gen_fabs_f);
3577 }
3578
3579 static void gen_fabs_d(TCGv_i64 dst, TCGv_env unused, TCGv_i64 src)
3580 {
3581     tcg_gen_andi_i64(dst, src, INT64_MAX);
3582 }
3583
3584 static bool trans_fabs_d(DisasContext *ctx, arg_fclass01 *a)
3585 {
3586     return do_fop_ded(ctx, a->t, a->r, gen_fabs_d);
3587 }
3588
3589 static bool trans_fsqrt_f(DisasContext *ctx, arg_fclass01 *a)
3590 {
3591     return do_fop_wew(ctx, a->t, a->r, gen_helper_fsqrt_s);
3592 }
3593
3594 static bool trans_fsqrt_d(DisasContext *ctx, arg_fclass01 *a)
3595 {
3596     return do_fop_ded(ctx, a->t, a->r, gen_helper_fsqrt_d);
3597 }
3598
3599 static bool trans_frnd_f(DisasContext *ctx, arg_fclass01 *a)
3600 {
3601     return do_fop_wew(ctx, a->t, a->r, gen_helper_frnd_s);
3602 }
3603
3604 static bool trans_frnd_d(DisasContext *ctx, arg_fclass01 *a)
3605 {
3606     return do_fop_ded(ctx, a->t, a->r, gen_helper_frnd_d);
3607 }
3608
3609 static void gen_fneg_f(TCGv_i32 dst, TCGv_env unused, TCGv_i32 src)
3610 {
3611     tcg_gen_xori_i32(dst, src, INT32_MIN);
3612 }
3613
3614 static bool trans_fneg_f(DisasContext *ctx, arg_fclass01 *a)
3615 {
3616     return do_fop_wew(ctx, a->t, a->r, gen_fneg_f);
3617 }
3618
3619 static void gen_fneg_d(TCGv_i64 dst, TCGv_env unused, TCGv_i64 src)
3620 {
3621     tcg_gen_xori_i64(dst, src, INT64_MIN);
3622 }
3623
3624 static bool trans_fneg_d(DisasContext *ctx, arg_fclass01 *a)
3625 {
3626     return do_fop_ded(ctx, a->t, a->r, gen_fneg_d);
3627 }
3628
3629 static void gen_fnegabs_f(TCGv_i32 dst, TCGv_env unused, TCGv_i32 src)
3630 {
3631     tcg_gen_ori_i32(dst, src, INT32_MIN);
3632 }
3633
3634 static bool trans_fnegabs_f(DisasContext *ctx, arg_fclass01 *a)
3635 {
3636     return do_fop_wew(ctx, a->t, a->r, gen_fnegabs_f);
3637 }
3638
3639 static void gen_fnegabs_d(TCGv_i64 dst, TCGv_env unused, TCGv_i64 src)
3640 {
3641     tcg_gen_ori_i64(dst, src, INT64_MIN);
3642 }
3643
3644 static bool trans_fnegabs_d(DisasContext *ctx, arg_fclass01 *a)
3645 {
3646     return do_fop_ded(ctx, a->t, a->r, gen_fnegabs_d);
3647 }
3648
3649 /*
3650  * Float class 1
3651  */
3652
3653 static bool trans_fcnv_d_f(DisasContext *ctx, arg_fclass01 *a)
3654 {
3655     return do_fop_wed(ctx, a->t, a->r, gen_helper_fcnv_d_s);
3656 }
3657
3658 static bool trans_fcnv_f_d(DisasContext *ctx, arg_fclass01 *a)
3659 {
3660     return do_fop_dew(ctx, a->t, a->r, gen_helper_fcnv_s_d);
3661 }
3662
3663 static bool trans_fcnv_w_f(DisasContext *ctx, arg_fclass01 *a)
3664 {
3665     return do_fop_wew(ctx, a->t, a->r, gen_helper_fcnv_w_s);
3666 }
3667
3668 static bool trans_fcnv_q_f(DisasContext *ctx, arg_fclass01 *a)
3669 {
3670     return do_fop_wed(ctx, a->t, a->r, gen_helper_fcnv_dw_s);
3671 }
3672
3673 static bool trans_fcnv_w_d(DisasContext *ctx, arg_fclass01 *a)
3674 {
3675     return do_fop_dew(ctx, a->t, a->r, gen_helper_fcnv_w_d);
3676 }
3677
3678 static bool trans_fcnv_q_d(DisasContext *ctx, arg_fclass01 *a)
3679 {
3680     return do_fop_ded(ctx, a->t, a->r, gen_helper_fcnv_dw_d);
3681 }
3682
3683 static bool trans_fcnv_f_w(DisasContext *ctx, arg_fclass01 *a)
3684 {
3685     return do_fop_wew(ctx, a->t, a->r, gen_helper_fcnv_s_w);
3686 }
3687
3688 static bool trans_fcnv_d_w(DisasContext *ctx, arg_fclass01 *a)
3689 {
3690     return do_fop_wed(ctx, a->t, a->r, gen_helper_fcnv_d_w);
3691 }
3692
3693 static bool trans_fcnv_f_q(DisasContext *ctx, arg_fclass01 *a)
3694 {
3695     return do_fop_dew(ctx, a->t, a->r, gen_helper_fcnv_s_dw);
3696 }
3697
3698 static bool trans_fcnv_d_q(DisasContext *ctx, arg_fclass01 *a)
3699 {
3700     return do_fop_ded(ctx, a->t, a->r, gen_helper_fcnv_d_dw);
3701 }
3702
3703 static bool trans_fcnv_t_f_w(DisasContext *ctx, arg_fclass01 *a)
3704 {
3705     return do_fop_wew(ctx, a->t, a->r, gen_helper_fcnv_t_s_w);
3706 }
3707
3708 static bool trans_fcnv_t_d_w(DisasContext *ctx, arg_fclass01 *a)
3709 {
3710     return do_fop_wed(ctx, a->t, a->r, gen_helper_fcnv_t_d_w);
3711 }
3712
3713 static bool trans_fcnv_t_f_q(DisasContext *ctx, arg_fclass01 *a)
3714 {
3715     return do_fop_dew(ctx, a->t, a->r, gen_helper_fcnv_t_s_dw);
3716 }
3717
3718 static bool trans_fcnv_t_d_q(DisasContext *ctx, arg_fclass01 *a)
3719 {
3720     return do_fop_ded(ctx, a->t, a->r, gen_helper_fcnv_t_d_dw);
3721 }
3722
3723 static bool trans_fcnv_uw_f(DisasContext *ctx, arg_fclass01 *a)
3724 {
3725     return do_fop_wew(ctx, a->t, a->r, gen_helper_fcnv_uw_s);
3726 }
3727
3728 static bool trans_fcnv_uq_f(DisasContext *ctx, arg_fclass01 *a)
3729 {
3730     return do_fop_wed(ctx, a->t, a->r, gen_helper_fcnv_udw_s);
3731 }
3732
3733 static bool trans_fcnv_uw_d(DisasContext *ctx, arg_fclass01 *a)
3734 {
3735     return do_fop_dew(ctx, a->t, a->r, gen_helper_fcnv_uw_d);
3736 }
3737
3738 static bool trans_fcnv_uq_d(DisasContext *ctx, arg_fclass01 *a)
3739 {
3740     return do_fop_ded(ctx, a->t, a->r, gen_helper_fcnv_udw_d);
3741 }
3742
3743 static bool trans_fcnv_f_uw(DisasContext *ctx, arg_fclass01 *a)
3744 {
3745     return do_fop_wew(ctx, a->t, a->r, gen_helper_fcnv_s_uw);
3746 }
3747
3748 static bool trans_fcnv_d_uw(DisasContext *ctx, arg_fclass01 *a)
3749 {
3750     return do_fop_wed(ctx, a->t, a->r, gen_helper_fcnv_d_uw);
3751 }
3752
3753 static bool trans_fcnv_f_uq(DisasContext *ctx, arg_fclass01 *a)
3754 {
3755     return do_fop_dew(ctx, a->t, a->r, gen_helper_fcnv_s_udw);
3756 }
3757
3758 static bool trans_fcnv_d_uq(DisasContext *ctx, arg_fclass01 *a)
3759 {
3760     return do_fop_ded(ctx, a->t, a->r, gen_helper_fcnv_d_udw);
3761 }
3762
3763 static bool trans_fcnv_t_f_uw(DisasContext *ctx, arg_fclass01 *a)
3764 {
3765     return do_fop_wew(ctx, a->t, a->r, gen_helper_fcnv_t_s_uw);
3766 }
3767
3768 static bool trans_fcnv_t_d_uw(DisasContext *ctx, arg_fclass01 *a)
3769 {
3770     return do_fop_wed(ctx, a->t, a->r, gen_helper_fcnv_t_d_uw);
3771 }
3772
3773 static bool trans_fcnv_t_f_uq(DisasContext *ctx, arg_fclass01 *a)
3774 {
3775     return do_fop_dew(ctx, a->t, a->r, gen_helper_fcnv_t_s_udw);
3776 }
3777
3778 static bool trans_fcnv_t_d_uq(DisasContext *ctx, arg_fclass01 *a)
3779 {
3780     return do_fop_ded(ctx, a->t, a->r, gen_helper_fcnv_t_d_udw);
3781 }
3782
3783 /*
3784  * Float class 2
3785  */
3786
3787 static bool trans_fcmp_f(DisasContext *ctx, arg_fclass2 *a)
3788 {
3789     TCGv_i32 ta, tb, tc, ty;
3790
3791     nullify_over(ctx);
3792
3793     ta = load_frw0_i32(a->r1);
3794     tb = load_frw0_i32(a->r2);
3795     ty = tcg_const_i32(a->y);
3796     tc = tcg_const_i32(a->c);
3797
3798     gen_helper_fcmp_s(cpu_env, ta, tb, ty, tc);
3799
3800     tcg_temp_free_i32(ta);
3801     tcg_temp_free_i32(tb);
3802     tcg_temp_free_i32(ty);
3803     tcg_temp_free_i32(tc);
3804
3805     return nullify_end(ctx);
3806 }
3807
3808 static bool trans_fcmp_d(DisasContext *ctx, arg_fclass2 *a)
3809 {
3810     TCGv_i64 ta, tb;
3811     TCGv_i32 tc, ty;
3812
3813     nullify_over(ctx);
3814
3815     ta = load_frd0(a->r1);
3816     tb = load_frd0(a->r2);
3817     ty = tcg_const_i32(a->y);
3818     tc = tcg_const_i32(a->c);
3819
3820     gen_helper_fcmp_d(cpu_env, ta, tb, ty, tc);
3821
3822     tcg_temp_free_i64(ta);
3823     tcg_temp_free_i64(tb);
3824     tcg_temp_free_i32(ty);
3825     tcg_temp_free_i32(tc);
3826
3827     return nullify_end(ctx);
3828 }
3829
3830 static bool trans_ftest(DisasContext *ctx, arg_ftest *a)
3831 {
3832     TCGv_reg t;
3833
3834     nullify_over(ctx);
3835
3836     t = get_temp(ctx);
3837     tcg_gen_ld32u_reg(t, cpu_env, offsetof(CPUHPPAState, fr0_shadow));
3838
3839     if (a->y == 1) {
3840         int mask;
3841         bool inv = false;
3842
3843         switch (a->c) {
3844         case 0: /* simple */
3845             tcg_gen_andi_reg(t, t, 0x4000000);
3846             ctx->null_cond = cond_make_0(TCG_COND_NE, t);
3847             goto done;
3848         case 2: /* rej */
3849             inv = true;
3850             /* fallthru */
3851         case 1: /* acc */
3852             mask = 0x43ff800;
3853             break;
3854         case 6: /* rej8 */
3855             inv = true;
3856             /* fallthru */
3857         case 5: /* acc8 */
3858             mask = 0x43f8000;
3859             break;
3860         case 9: /* acc6 */
3861             mask = 0x43e0000;
3862             break;
3863         case 13: /* acc4 */
3864             mask = 0x4380000;
3865             break;
3866         case 17: /* acc2 */
3867             mask = 0x4200000;
3868             break;
3869         default:
3870             gen_illegal(ctx);
3871             return true;
3872         }
3873         if (inv) {
3874             TCGv_reg c = load_const(ctx, mask);
3875             tcg_gen_or_reg(t, t, c);
3876             ctx->null_cond = cond_make(TCG_COND_EQ, t, c);
3877         } else {
3878             tcg_gen_andi_reg(t, t, mask);
3879             ctx->null_cond = cond_make_0(TCG_COND_EQ, t);
3880         }
3881     } else {
3882         unsigned cbit = (a->y ^ 1) - 1;
3883
3884         tcg_gen_extract_reg(t, t, 21 - cbit, 1);
3885         ctx->null_cond = cond_make_0(TCG_COND_NE, t);
3886         tcg_temp_free(t);
3887     }
3888
3889  done:
3890     return nullify_end(ctx);
3891 }
3892
3893 /*
3894  * Float class 2
3895  */
3896
3897 static bool trans_fadd_f(DisasContext *ctx, arg_fclass3 *a)
3898 {
3899     return do_fop_weww(ctx, a->t, a->r1, a->r2, gen_helper_fadd_s);
3900 }
3901
3902 static bool trans_fadd_d(DisasContext *ctx, arg_fclass3 *a)
3903 {
3904     return do_fop_dedd(ctx, a->t, a->r1, a->r2, gen_helper_fadd_d);
3905 }
3906
3907 static bool trans_fsub_f(DisasContext *ctx, arg_fclass3 *a)
3908 {
3909     return do_fop_weww(ctx, a->t, a->r1, a->r2, gen_helper_fsub_s);
3910 }
3911
3912 static bool trans_fsub_d(DisasContext *ctx, arg_fclass3 *a)
3913 {
3914     return do_fop_dedd(ctx, a->t, a->r1, a->r2, gen_helper_fsub_d);
3915 }
3916
3917 static bool trans_fmpy_f(DisasContext *ctx, arg_fclass3 *a)
3918 {
3919     return do_fop_weww(ctx, a->t, a->r1, a->r2, gen_helper_fmpy_s);
3920 }
3921
3922 static bool trans_fmpy_d(DisasContext *ctx, arg_fclass3 *a)
3923 {
3924     return do_fop_dedd(ctx, a->t, a->r1, a->r2, gen_helper_fmpy_d);
3925 }
3926
3927 static bool trans_fdiv_f(DisasContext *ctx, arg_fclass3 *a)
3928 {
3929     return do_fop_weww(ctx, a->t, a->r1, a->r2, gen_helper_fdiv_s);
3930 }
3931
3932 static bool trans_fdiv_d(DisasContext *ctx, arg_fclass3 *a)
3933 {
3934     return do_fop_dedd(ctx, a->t, a->r1, a->r2, gen_helper_fdiv_d);
3935 }
3936
3937 static bool trans_xmpyu(DisasContext *ctx, arg_xmpyu *a)
3938 {
3939     TCGv_i64 x, y;
3940
3941     nullify_over(ctx);
3942
3943     x = load_frw0_i64(a->r1);
3944     y = load_frw0_i64(a->r2);
3945     tcg_gen_mul_i64(x, x, y);
3946     save_frd(a->t, x);
3947     tcg_temp_free_i64(x);
3948     tcg_temp_free_i64(y);
3949
3950     return nullify_end(ctx);
3951 }
3952
3953 /* Convert the fmpyadd single-precision register encodings to standard.  */
3954 static inline int fmpyadd_s_reg(unsigned r)
3955 {
3956     return (r & 16) * 2 + 16 + (r & 15);
3957 }
3958
3959 static bool do_fmpyadd_s(DisasContext *ctx, arg_mpyadd *a, bool is_sub)
3960 {
3961     int tm = fmpyadd_s_reg(a->tm);
3962     int ra = fmpyadd_s_reg(a->ra);
3963     int ta = fmpyadd_s_reg(a->ta);
3964     int rm2 = fmpyadd_s_reg(a->rm2);
3965     int rm1 = fmpyadd_s_reg(a->rm1);
3966
3967     nullify_over(ctx);
3968
3969     do_fop_weww(ctx, tm, rm1, rm2, gen_helper_fmpy_s);
3970     do_fop_weww(ctx, ta, ta, ra,
3971                 is_sub ? gen_helper_fsub_s : gen_helper_fadd_s);
3972
3973     return nullify_end(ctx);
3974 }
3975
3976 static bool trans_fmpyadd_f(DisasContext *ctx, arg_mpyadd *a)
3977 {
3978     return do_fmpyadd_s(ctx, a, false);
3979 }
3980
3981 static bool trans_fmpysub_f(DisasContext *ctx, arg_mpyadd *a)
3982 {
3983     return do_fmpyadd_s(ctx, a, true);
3984 }
3985
3986 static bool do_fmpyadd_d(DisasContext *ctx, arg_mpyadd *a, bool is_sub)
3987 {
3988     nullify_over(ctx);
3989
3990     do_fop_dedd(ctx, a->tm, a->rm1, a->rm2, gen_helper_fmpy_d);
3991     do_fop_dedd(ctx, a->ta, a->ta, a->ra,
3992                 is_sub ? gen_helper_fsub_d : gen_helper_fadd_d);
3993
3994     return nullify_end(ctx);
3995 }
3996
3997 static bool trans_fmpyadd_d(DisasContext *ctx, arg_mpyadd *a)
3998 {
3999     return do_fmpyadd_d(ctx, a, false);
4000 }
4001
4002 static bool trans_fmpysub_d(DisasContext *ctx, arg_mpyadd *a)
4003 {
4004     return do_fmpyadd_d(ctx, a, true);
4005 }
4006
4007 static bool trans_fmpyfadd_f(DisasContext *ctx, arg_fmpyfadd_f *a)
4008 {
4009     TCGv_i32 x, y, z;
4010
4011     nullify_over(ctx);
4012     x = load_frw0_i32(a->rm1);
4013     y = load_frw0_i32(a->rm2);
4014     z = load_frw0_i32(a->ra3);
4015
4016     if (a->neg) {
4017         gen_helper_fmpynfadd_s(x, cpu_env, x, y, z);
4018     } else {
4019         gen_helper_fmpyfadd_s(x, cpu_env, x, y, z);
4020     }
4021
4022     tcg_temp_free_i32(y);
4023     tcg_temp_free_i32(z);
4024     save_frw_i32(a->t, x);
4025     tcg_temp_free_i32(x);
4026     return nullify_end(ctx);
4027 }
4028
4029 static bool trans_fmpyfadd_d(DisasContext *ctx, arg_fmpyfadd_d *a)
4030 {
4031     TCGv_i64 x, y, z;
4032
4033     nullify_over(ctx);
4034     x = load_frd0(a->rm1);
4035     y = load_frd0(a->rm2);
4036     z = load_frd0(a->ra3);
4037
4038     if (a->neg) {
4039         gen_helper_fmpynfadd_d(x, cpu_env, x, y, z);
4040     } else {
4041         gen_helper_fmpyfadd_d(x, cpu_env, x, y, z);
4042     }
4043
4044     tcg_temp_free_i64(y);
4045     tcg_temp_free_i64(z);
4046     save_frd(a->t, x);
4047     tcg_temp_free_i64(x);
4048     return nullify_end(ctx);
4049 }
4050
4051 static void hppa_tr_init_disas_context(DisasContextBase *dcbase, CPUState *cs)
4052 {
4053     DisasContext *ctx = container_of(dcbase, DisasContext, base);
4054     int bound;
4055
4056     ctx->cs = cs;
4057     ctx->tb_flags = ctx->base.tb->flags;
4058
4059 #ifdef CONFIG_USER_ONLY
4060     ctx->privilege = MMU_USER_IDX;
4061     ctx->mmu_idx = MMU_USER_IDX;
4062     ctx->iaoq_f = ctx->base.pc_first | MMU_USER_IDX;
4063     ctx->iaoq_b = ctx->base.tb->cs_base | MMU_USER_IDX;
4064 #else
4065     ctx->privilege = (ctx->tb_flags >> TB_FLAG_PRIV_SHIFT) & 3;
4066     ctx->mmu_idx = (ctx->tb_flags & PSW_D ? ctx->privilege : MMU_PHYS_IDX);
4067
4068     /* Recover the IAOQ values from the GVA + PRIV.  */
4069     uint64_t cs_base = ctx->base.tb->cs_base;
4070     uint64_t iasq_f = cs_base & ~0xffffffffull;
4071     int32_t diff = cs_base;
4072
4073     ctx->iaoq_f = (ctx->base.pc_first & ~iasq_f) + ctx->privilege;
4074     ctx->iaoq_b = (diff ? ctx->iaoq_f + diff : -1);
4075 #endif
4076     ctx->iaoq_n = -1;
4077     ctx->iaoq_n_var = NULL;
4078
4079     /* Bound the number of instructions by those left on the page.  */
4080     bound = -(ctx->base.pc_first | TARGET_PAGE_MASK) / 4;
4081     ctx->base.max_insns = MIN(ctx->base.max_insns, bound);
4082
4083     ctx->ntempr = 0;
4084     ctx->ntempl = 0;
4085     memset(ctx->tempr, 0, sizeof(ctx->tempr));
4086     memset(ctx->templ, 0, sizeof(ctx->templ));
4087 }
4088
4089 static void hppa_tr_tb_start(DisasContextBase *dcbase, CPUState *cs)
4090 {
4091     DisasContext *ctx = container_of(dcbase, DisasContext, base);
4092
4093     /* Seed the nullification status from PSW[N], as saved in TB->FLAGS.  */
4094     ctx->null_cond = cond_make_f();
4095     ctx->psw_n_nonzero = false;
4096     if (ctx->tb_flags & PSW_N) {
4097         ctx->null_cond.c = TCG_COND_ALWAYS;
4098         ctx->psw_n_nonzero = true;
4099     }
4100     ctx->null_lab = NULL;
4101 }
4102
4103 static void hppa_tr_insn_start(DisasContextBase *dcbase, CPUState *cs)
4104 {
4105     DisasContext *ctx = container_of(dcbase, DisasContext, base);
4106
4107     tcg_gen_insn_start(ctx->iaoq_f, ctx->iaoq_b);
4108 }
4109
4110 static bool hppa_tr_breakpoint_check(DisasContextBase *dcbase, CPUState *cs,
4111                                       const CPUBreakpoint *bp)
4112 {
4113     DisasContext *ctx = container_of(dcbase, DisasContext, base);
4114
4115     gen_excp(ctx, EXCP_DEBUG);
4116     ctx->base.pc_next += 4;
4117     return true;
4118 }
4119
4120 static void hppa_tr_translate_insn(DisasContextBase *dcbase, CPUState *cs)
4121 {
4122     DisasContext *ctx = container_of(dcbase, DisasContext, base);
4123     CPUHPPAState *env = cs->env_ptr;
4124     DisasJumpType ret;
4125     int i, n;
4126
4127     /* Execute one insn.  */
4128 #ifdef CONFIG_USER_ONLY
4129     if (ctx->base.pc_next < TARGET_PAGE_SIZE) {
4130         do_page_zero(ctx);
4131         ret = ctx->base.is_jmp;
4132         assert(ret != DISAS_NEXT);
4133     } else
4134 #endif
4135     {
4136         /* Always fetch the insn, even if nullified, so that we check
4137            the page permissions for execute.  */
4138         uint32_t insn = cpu_ldl_code(env, ctx->base.pc_next);
4139
4140         /* Set up the IA queue for the next insn.
4141            This will be overwritten by a branch.  */
4142         if (ctx->iaoq_b == -1) {
4143             ctx->iaoq_n = -1;
4144             ctx->iaoq_n_var = get_temp(ctx);
4145             tcg_gen_addi_reg(ctx->iaoq_n_var, cpu_iaoq_b, 4);
4146         } else {
4147             ctx->iaoq_n = ctx->iaoq_b + 4;
4148             ctx->iaoq_n_var = NULL;
4149         }
4150
4151         if (unlikely(ctx->null_cond.c == TCG_COND_ALWAYS)) {
4152             ctx->null_cond.c = TCG_COND_NEVER;
4153             ret = DISAS_NEXT;
4154         } else {
4155             ctx->insn = insn;
4156             if (!decode(ctx, insn)) {
4157                 gen_illegal(ctx);
4158             }
4159             ret = ctx->base.is_jmp;
4160             assert(ctx->null_lab == NULL);
4161         }
4162     }
4163
4164     /* Free any temporaries allocated.  */
4165     for (i = 0, n = ctx->ntempr; i < n; ++i) {
4166         tcg_temp_free(ctx->tempr[i]);
4167         ctx->tempr[i] = NULL;
4168     }
4169     for (i = 0, n = ctx->ntempl; i < n; ++i) {
4170         tcg_temp_free_tl(ctx->templ[i]);
4171         ctx->templ[i] = NULL;
4172     }
4173     ctx->ntempr = 0;
4174     ctx->ntempl = 0;
4175
4176     /* Advance the insn queue.  Note that this check also detects
4177        a priority change within the instruction queue.  */
4178     if (ret == DISAS_NEXT && ctx->iaoq_b != ctx->iaoq_f + 4) {
4179         if (ctx->iaoq_b != -1 && ctx->iaoq_n != -1
4180             && use_goto_tb(ctx, ctx->iaoq_b)
4181             && (ctx->null_cond.c == TCG_COND_NEVER
4182                 || ctx->null_cond.c == TCG_COND_ALWAYS)) {
4183             nullify_set(ctx, ctx->null_cond.c == TCG_COND_ALWAYS);
4184             gen_goto_tb(ctx, 0, ctx->iaoq_b, ctx->iaoq_n);
4185             ctx->base.is_jmp = ret = DISAS_NORETURN;
4186         } else {
4187             ctx->base.is_jmp = ret = DISAS_IAQ_N_STALE;
4188         }
4189     }
4190     ctx->iaoq_f = ctx->iaoq_b;
4191     ctx->iaoq_b = ctx->iaoq_n;
4192     ctx->base.pc_next += 4;
4193
4194     if (ret == DISAS_NORETURN || ret == DISAS_IAQ_N_UPDATED) {
4195         return;
4196     }
4197     if (ctx->iaoq_f == -1) {
4198         tcg_gen_mov_reg(cpu_iaoq_f, cpu_iaoq_b);
4199         copy_iaoq_entry(cpu_iaoq_b, ctx->iaoq_n, ctx->iaoq_n_var);
4200 #ifndef CONFIG_USER_ONLY
4201         tcg_gen_mov_i64(cpu_iasq_f, cpu_iasq_b);
4202 #endif
4203         nullify_save(ctx);
4204         ctx->base.is_jmp = DISAS_IAQ_N_UPDATED;
4205     } else if (ctx->iaoq_b == -1) {
4206         tcg_gen_mov_reg(cpu_iaoq_b, ctx->iaoq_n_var);
4207     }
4208 }
4209
4210 static void hppa_tr_tb_stop(DisasContextBase *dcbase, CPUState *cs)
4211 {
4212     DisasContext *ctx = container_of(dcbase, DisasContext, base);
4213     DisasJumpType is_jmp = ctx->base.is_jmp;
4214
4215     switch (is_jmp) {
4216     case DISAS_NORETURN:
4217         break;
4218     case DISAS_TOO_MANY:
4219     case DISAS_IAQ_N_STALE:
4220     case DISAS_IAQ_N_STALE_EXIT:
4221         copy_iaoq_entry(cpu_iaoq_f, ctx->iaoq_f, cpu_iaoq_f);
4222         copy_iaoq_entry(cpu_iaoq_b, ctx->iaoq_b, cpu_iaoq_b);
4223         nullify_save(ctx);
4224         /* FALLTHRU */
4225     case DISAS_IAQ_N_UPDATED:
4226         if (ctx->base.singlestep_enabled) {
4227             gen_excp_1(EXCP_DEBUG);
4228         } else if (is_jmp == DISAS_IAQ_N_STALE_EXIT) {
4229             tcg_gen_exit_tb(NULL, 0);
4230         } else {
4231             tcg_gen_lookup_and_goto_ptr();
4232         }
4233         break;
4234     default:
4235         g_assert_not_reached();
4236     }
4237 }
4238
4239 static void hppa_tr_disas_log(const DisasContextBase *dcbase, CPUState *cs)
4240 {
4241     target_ulong pc = dcbase->pc_first;
4242
4243 #ifdef CONFIG_USER_ONLY
4244     switch (pc) {
4245     case 0x00:
4246         qemu_log("IN:\n0x00000000:  (null)\n");
4247         return;
4248     case 0xb0:
4249         qemu_log("IN:\n0x000000b0:  light-weight-syscall\n");
4250         return;
4251     case 0xe0:
4252         qemu_log("IN:\n0x000000e0:  set-thread-pointer-syscall\n");
4253         return;
4254     case 0x100:
4255         qemu_log("IN:\n0x00000100:  syscall\n");
4256         return;
4257     }
4258 #endif
4259
4260     qemu_log("IN: %s\n", lookup_symbol(pc));
4261     log_target_disas(cs, pc, dcbase->tb->size);
4262 }
4263
4264 static const TranslatorOps hppa_tr_ops = {
4265     .init_disas_context = hppa_tr_init_disas_context,
4266     .tb_start           = hppa_tr_tb_start,
4267     .insn_start         = hppa_tr_insn_start,
4268     .breakpoint_check   = hppa_tr_breakpoint_check,
4269     .translate_insn     = hppa_tr_translate_insn,
4270     .tb_stop            = hppa_tr_tb_stop,
4271     .disas_log          = hppa_tr_disas_log,
4272 };
4273
4274 void gen_intermediate_code(CPUState *cs, struct TranslationBlock *tb)
4275
4276 {
4277     DisasContext ctx;
4278     translator_loop(&hppa_tr_ops, &ctx.base, cs, tb);
4279 }
4280
4281 void restore_state_to_opc(CPUHPPAState *env, TranslationBlock *tb,
4282                           target_ulong *data)
4283 {
4284     env->iaoq_f = data[0];
4285     if (data[1] != (target_ureg)-1) {
4286         env->iaoq_b = data[1];
4287     }
4288     /* Since we were executing the instruction at IAOQ_F, and took some
4289        sort of action that provoked the cpu_restore_state, we can infer
4290        that the instruction was not nullified.  */
4291     env->psw_n = 0;
4292 }
This page took 0.249147 seconds and 4 git commands to generate.