]> Git Repo - qemu.git/blob - target/arm/cpu.h
Merge remote-tracking branch 'remotes/mst/tags/for_upstream' into staging
[qemu.git] / target / arm / cpu.h
1 /*
2  * ARM virtual CPU header
3  *
4  *  Copyright (c) 2003 Fabrice Bellard
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
18  */
19
20 #ifndef ARM_CPU_H
21 #define ARM_CPU_H
22
23 #include "kvm-consts.h"
24 #include "hw/registerfields.h"
25
26 #if defined(TARGET_AARCH64)
27   /* AArch64 definitions */
28 #  define TARGET_LONG_BITS 64
29 #else
30 #  define TARGET_LONG_BITS 32
31 #endif
32
33 /* ARM processors have a weak memory model */
34 #define TCG_GUEST_DEFAULT_MO      (0)
35
36 #define CPUArchState struct CPUARMState
37
38 #include "qemu-common.h"
39 #include "cpu-qom.h"
40 #include "exec/cpu-defs.h"
41
42 #define EXCP_UDEF            1   /* undefined instruction */
43 #define EXCP_SWI             2   /* software interrupt */
44 #define EXCP_PREFETCH_ABORT  3
45 #define EXCP_DATA_ABORT      4
46 #define EXCP_IRQ             5
47 #define EXCP_FIQ             6
48 #define EXCP_BKPT            7
49 #define EXCP_EXCEPTION_EXIT  8   /* Return from v7M exception.  */
50 #define EXCP_KERNEL_TRAP     9   /* Jumped to kernel code page.  */
51 #define EXCP_HVC            11   /* HyperVisor Call */
52 #define EXCP_HYP_TRAP       12
53 #define EXCP_SMC            13   /* Secure Monitor Call */
54 #define EXCP_VIRQ           14
55 #define EXCP_VFIQ           15
56 #define EXCP_SEMIHOST       16   /* semihosting call */
57 #define EXCP_NOCP           17   /* v7M NOCP UsageFault */
58 #define EXCP_INVSTATE       18   /* v7M INVSTATE UsageFault */
59 /* NB: add new EXCP_ defines to the array in arm_log_exception() too */
60
61 #define ARMV7M_EXCP_RESET   1
62 #define ARMV7M_EXCP_NMI     2
63 #define ARMV7M_EXCP_HARD    3
64 #define ARMV7M_EXCP_MEM     4
65 #define ARMV7M_EXCP_BUS     5
66 #define ARMV7M_EXCP_USAGE   6
67 #define ARMV7M_EXCP_SECURE  7
68 #define ARMV7M_EXCP_SVC     11
69 #define ARMV7M_EXCP_DEBUG   12
70 #define ARMV7M_EXCP_PENDSV  14
71 #define ARMV7M_EXCP_SYSTICK 15
72
73 /* For M profile, some registers are banked secure vs non-secure;
74  * these are represented as a 2-element array where the first element
75  * is the non-secure copy and the second is the secure copy.
76  * When the CPU does not have implement the security extension then
77  * only the first element is used.
78  * This means that the copy for the current security state can be
79  * accessed via env->registerfield[env->v7m.secure] (whether the security
80  * extension is implemented or not).
81  */
82 enum {
83     M_REG_NS = 0,
84     M_REG_S = 1,
85     M_REG_NUM_BANKS = 2,
86 };
87
88 /* ARM-specific interrupt pending bits.  */
89 #define CPU_INTERRUPT_FIQ   CPU_INTERRUPT_TGT_EXT_1
90 #define CPU_INTERRUPT_VIRQ  CPU_INTERRUPT_TGT_EXT_2
91 #define CPU_INTERRUPT_VFIQ  CPU_INTERRUPT_TGT_EXT_3
92
93 /* The usual mapping for an AArch64 system register to its AArch32
94  * counterpart is for the 32 bit world to have access to the lower
95  * half only (with writes leaving the upper half untouched). It's
96  * therefore useful to be able to pass TCG the offset of the least
97  * significant half of a uint64_t struct member.
98  */
99 #ifdef HOST_WORDS_BIGENDIAN
100 #define offsetoflow32(S, M) (offsetof(S, M) + sizeof(uint32_t))
101 #define offsetofhigh32(S, M) offsetof(S, M)
102 #else
103 #define offsetoflow32(S, M) offsetof(S, M)
104 #define offsetofhigh32(S, M) (offsetof(S, M) + sizeof(uint32_t))
105 #endif
106
107 /* Meanings of the ARMCPU object's four inbound GPIO lines */
108 #define ARM_CPU_IRQ 0
109 #define ARM_CPU_FIQ 1
110 #define ARM_CPU_VIRQ 2
111 #define ARM_CPU_VFIQ 3
112
113 #define NB_MMU_MODES 8
114 /* ARM-specific extra insn start words:
115  * 1: Conditional execution bits
116  * 2: Partial exception syndrome for data aborts
117  */
118 #define TARGET_INSN_START_EXTRA_WORDS 2
119
120 /* The 2nd extra word holding syndrome info for data aborts does not use
121  * the upper 6 bits nor the lower 14 bits. We mask and shift it down to
122  * help the sleb128 encoder do a better job.
123  * When restoring the CPU state, we shift it back up.
124  */
125 #define ARM_INSN_START_WORD2_MASK ((1 << 26) - 1)
126 #define ARM_INSN_START_WORD2_SHIFT 14
127
128 /* We currently assume float and double are IEEE single and double
129    precision respectively.
130    Doing runtime conversions is tricky because VFP registers may contain
131    integer values (eg. as the result of a FTOSI instruction).
132    s<2n> maps to the least significant half of d<n>
133    s<2n+1> maps to the most significant half of d<n>
134  */
135
136 /* CPU state for each instance of a generic timer (in cp15 c14) */
137 typedef struct ARMGenericTimer {
138     uint64_t cval; /* Timer CompareValue register */
139     uint64_t ctl; /* Timer Control register */
140 } ARMGenericTimer;
141
142 #define GTIMER_PHYS 0
143 #define GTIMER_VIRT 1
144 #define GTIMER_HYP  2
145 #define GTIMER_SEC  3
146 #define NUM_GTIMERS 4
147
148 typedef struct {
149     uint64_t raw_tcr;
150     uint32_t mask;
151     uint32_t base_mask;
152 } TCR;
153
154 /* Define a maximum sized vector register.
155  * For 32-bit, this is a 128-bit NEON/AdvSIMD register.
156  * For 64-bit, this is a 2048-bit SVE register.
157  *
158  * Note that the mapping between S, D, and Q views of the register bank
159  * differs between AArch64 and AArch32.
160  * In AArch32:
161  *  Qn = regs[n].d[1]:regs[n].d[0]
162  *  Dn = regs[n / 2].d[n & 1]
163  *  Sn = regs[n / 4].d[n % 4 / 2],
164  *       bits 31..0 for even n, and bits 63..32 for odd n
165  *       (and regs[16] to regs[31] are inaccessible)
166  * In AArch64:
167  *  Zn = regs[n].d[*]
168  *  Qn = regs[n].d[1]:regs[n].d[0]
169  *  Dn = regs[n].d[0]
170  *  Sn = regs[n].d[0] bits 31..0
171  *  Hn = regs[n].d[0] bits 15..0
172  *
173  * This corresponds to the architecturally defined mapping between
174  * the two execution states, and means we do not need to explicitly
175  * map these registers when changing states.
176  *
177  * Align the data for use with TCG host vector operations.
178  */
179
180 #ifdef TARGET_AARCH64
181 # define ARM_MAX_VQ    16
182 #else
183 # define ARM_MAX_VQ    1
184 #endif
185
186 typedef struct ARMVectorReg {
187     uint64_t d[2 * ARM_MAX_VQ] QEMU_ALIGNED(16);
188 } ARMVectorReg;
189
190 /* In AArch32 mode, predicate registers do not exist at all.  */
191 #ifdef TARGET_AARCH64
192 typedef struct ARMPredicateReg {
193     uint64_t p[2 * ARM_MAX_VQ / 8] QEMU_ALIGNED(16);
194 } ARMPredicateReg;
195 #endif
196
197
198 typedef struct CPUARMState {
199     /* Regs for current mode.  */
200     uint32_t regs[16];
201
202     /* 32/64 switch only happens when taking and returning from
203      * exceptions so the overlap semantics are taken care of then
204      * instead of having a complicated union.
205      */
206     /* Regs for A64 mode.  */
207     uint64_t xregs[32];
208     uint64_t pc;
209     /* PSTATE isn't an architectural register for ARMv8. However, it is
210      * convenient for us to assemble the underlying state into a 32 bit format
211      * identical to the architectural format used for the SPSR. (This is also
212      * what the Linux kernel's 'pstate' field in signal handlers and KVM's
213      * 'pstate' register are.) Of the PSTATE bits:
214      *  NZCV are kept in the split out env->CF/VF/NF/ZF, (which have the same
215      *    semantics as for AArch32, as described in the comments on each field)
216      *  nRW (also known as M[4]) is kept, inverted, in env->aarch64
217      *  DAIF (exception masks) are kept in env->daif
218      *  all other bits are stored in their correct places in env->pstate
219      */
220     uint32_t pstate;
221     uint32_t aarch64; /* 1 if CPU is in aarch64 state; inverse of PSTATE.nRW */
222
223     /* Frequently accessed CPSR bits are stored separately for efficiency.
224        This contains all the other bits.  Use cpsr_{read,write} to access
225        the whole CPSR.  */
226     uint32_t uncached_cpsr;
227     uint32_t spsr;
228
229     /* Banked registers.  */
230     uint64_t banked_spsr[8];
231     uint32_t banked_r13[8];
232     uint32_t banked_r14[8];
233
234     /* These hold r8-r12.  */
235     uint32_t usr_regs[5];
236     uint32_t fiq_regs[5];
237
238     /* cpsr flag cache for faster execution */
239     uint32_t CF; /* 0 or 1 */
240     uint32_t VF; /* V is the bit 31. All other bits are undefined */
241     uint32_t NF; /* N is bit 31. All other bits are undefined.  */
242     uint32_t ZF; /* Z set if zero.  */
243     uint32_t QF; /* 0 or 1 */
244     uint32_t GE; /* cpsr[19:16] */
245     uint32_t thumb; /* cpsr[5]. 0 = arm mode, 1 = thumb mode. */
246     uint32_t condexec_bits; /* IT bits.  cpsr[15:10,26:25].  */
247     uint64_t daif; /* exception masks, in the bits they are in PSTATE */
248
249     uint64_t elr_el[4]; /* AArch64 exception link regs  */
250     uint64_t sp_el[4]; /* AArch64 banked stack pointers */
251
252     /* System control coprocessor (cp15) */
253     struct {
254         uint32_t c0_cpuid;
255         union { /* Cache size selection */
256             struct {
257                 uint64_t _unused_csselr0;
258                 uint64_t csselr_ns;
259                 uint64_t _unused_csselr1;
260                 uint64_t csselr_s;
261             };
262             uint64_t csselr_el[4];
263         };
264         union { /* System control register. */
265             struct {
266                 uint64_t _unused_sctlr;
267                 uint64_t sctlr_ns;
268                 uint64_t hsctlr;
269                 uint64_t sctlr_s;
270             };
271             uint64_t sctlr_el[4];
272         };
273         uint64_t cpacr_el1; /* Architectural feature access control register */
274         uint64_t cptr_el[4];  /* ARMv8 feature trap registers */
275         uint32_t c1_xscaleauxcr; /* XScale auxiliary control register.  */
276         uint64_t sder; /* Secure debug enable register. */
277         uint32_t nsacr; /* Non-secure access control register. */
278         union { /* MMU translation table base 0. */
279             struct {
280                 uint64_t _unused_ttbr0_0;
281                 uint64_t ttbr0_ns;
282                 uint64_t _unused_ttbr0_1;
283                 uint64_t ttbr0_s;
284             };
285             uint64_t ttbr0_el[4];
286         };
287         union { /* MMU translation table base 1. */
288             struct {
289                 uint64_t _unused_ttbr1_0;
290                 uint64_t ttbr1_ns;
291                 uint64_t _unused_ttbr1_1;
292                 uint64_t ttbr1_s;
293             };
294             uint64_t ttbr1_el[4];
295         };
296         uint64_t vttbr_el2; /* Virtualization Translation Table Base.  */
297         /* MMU translation table base control. */
298         TCR tcr_el[4];
299         TCR vtcr_el2; /* Virtualization Translation Control.  */
300         uint32_t c2_data; /* MPU data cacheable bits.  */
301         uint32_t c2_insn; /* MPU instruction cacheable bits.  */
302         union { /* MMU domain access control register
303                  * MPU write buffer control.
304                  */
305             struct {
306                 uint64_t dacr_ns;
307                 uint64_t dacr_s;
308             };
309             struct {
310                 uint64_t dacr32_el2;
311             };
312         };
313         uint32_t pmsav5_data_ap; /* PMSAv5 MPU data access permissions */
314         uint32_t pmsav5_insn_ap; /* PMSAv5 MPU insn access permissions */
315         uint64_t hcr_el2; /* Hypervisor configuration register */
316         uint64_t scr_el3; /* Secure configuration register.  */
317         union { /* Fault status registers.  */
318             struct {
319                 uint64_t ifsr_ns;
320                 uint64_t ifsr_s;
321             };
322             struct {
323                 uint64_t ifsr32_el2;
324             };
325         };
326         union {
327             struct {
328                 uint64_t _unused_dfsr;
329                 uint64_t dfsr_ns;
330                 uint64_t hsr;
331                 uint64_t dfsr_s;
332             };
333             uint64_t esr_el[4];
334         };
335         uint32_t c6_region[8]; /* MPU base/size registers.  */
336         union { /* Fault address registers. */
337             struct {
338                 uint64_t _unused_far0;
339 #ifdef HOST_WORDS_BIGENDIAN
340                 uint32_t ifar_ns;
341                 uint32_t dfar_ns;
342                 uint32_t ifar_s;
343                 uint32_t dfar_s;
344 #else
345                 uint32_t dfar_ns;
346                 uint32_t ifar_ns;
347                 uint32_t dfar_s;
348                 uint32_t ifar_s;
349 #endif
350                 uint64_t _unused_far3;
351             };
352             uint64_t far_el[4];
353         };
354         uint64_t hpfar_el2;
355         uint64_t hstr_el2;
356         union { /* Translation result. */
357             struct {
358                 uint64_t _unused_par_0;
359                 uint64_t par_ns;
360                 uint64_t _unused_par_1;
361                 uint64_t par_s;
362             };
363             uint64_t par_el[4];
364         };
365
366         uint32_t c9_insn; /* Cache lockdown registers.  */
367         uint32_t c9_data;
368         uint64_t c9_pmcr; /* performance monitor control register */
369         uint64_t c9_pmcnten; /* perf monitor counter enables */
370         uint32_t c9_pmovsr; /* perf monitor overflow status */
371         uint32_t c9_pmuserenr; /* perf monitor user enable */
372         uint64_t c9_pmselr; /* perf monitor counter selection register */
373         uint64_t c9_pminten; /* perf monitor interrupt enables */
374         union { /* Memory attribute redirection */
375             struct {
376 #ifdef HOST_WORDS_BIGENDIAN
377                 uint64_t _unused_mair_0;
378                 uint32_t mair1_ns;
379                 uint32_t mair0_ns;
380                 uint64_t _unused_mair_1;
381                 uint32_t mair1_s;
382                 uint32_t mair0_s;
383 #else
384                 uint64_t _unused_mair_0;
385                 uint32_t mair0_ns;
386                 uint32_t mair1_ns;
387                 uint64_t _unused_mair_1;
388                 uint32_t mair0_s;
389                 uint32_t mair1_s;
390 #endif
391             };
392             uint64_t mair_el[4];
393         };
394         union { /* vector base address register */
395             struct {
396                 uint64_t _unused_vbar;
397                 uint64_t vbar_ns;
398                 uint64_t hvbar;
399                 uint64_t vbar_s;
400             };
401             uint64_t vbar_el[4];
402         };
403         uint32_t mvbar; /* (monitor) vector base address register */
404         struct { /* FCSE PID. */
405             uint32_t fcseidr_ns;
406             uint32_t fcseidr_s;
407         };
408         union { /* Context ID. */
409             struct {
410                 uint64_t _unused_contextidr_0;
411                 uint64_t contextidr_ns;
412                 uint64_t _unused_contextidr_1;
413                 uint64_t contextidr_s;
414             };
415             uint64_t contextidr_el[4];
416         };
417         union { /* User RW Thread register. */
418             struct {
419                 uint64_t tpidrurw_ns;
420                 uint64_t tpidrprw_ns;
421                 uint64_t htpidr;
422                 uint64_t _tpidr_el3;
423             };
424             uint64_t tpidr_el[4];
425         };
426         /* The secure banks of these registers don't map anywhere */
427         uint64_t tpidrurw_s;
428         uint64_t tpidrprw_s;
429         uint64_t tpidruro_s;
430
431         union { /* User RO Thread register. */
432             uint64_t tpidruro_ns;
433             uint64_t tpidrro_el[1];
434         };
435         uint64_t c14_cntfrq; /* Counter Frequency register */
436         uint64_t c14_cntkctl; /* Timer Control register */
437         uint32_t cnthctl_el2; /* Counter/Timer Hyp Control register */
438         uint64_t cntvoff_el2; /* Counter Virtual Offset register */
439         ARMGenericTimer c14_timer[NUM_GTIMERS];
440         uint32_t c15_cpar; /* XScale Coprocessor Access Register */
441         uint32_t c15_ticonfig; /* TI925T configuration byte.  */
442         uint32_t c15_i_max; /* Maximum D-cache dirty line index.  */
443         uint32_t c15_i_min; /* Minimum D-cache dirty line index.  */
444         uint32_t c15_threadid; /* TI debugger thread-ID.  */
445         uint32_t c15_config_base_address; /* SCU base address.  */
446         uint32_t c15_diagnostic; /* diagnostic register */
447         uint32_t c15_power_diagnostic;
448         uint32_t c15_power_control; /* power control */
449         uint64_t dbgbvr[16]; /* breakpoint value registers */
450         uint64_t dbgbcr[16]; /* breakpoint control registers */
451         uint64_t dbgwvr[16]; /* watchpoint value registers */
452         uint64_t dbgwcr[16]; /* watchpoint control registers */
453         uint64_t mdscr_el1;
454         uint64_t oslsr_el1; /* OS Lock Status */
455         uint64_t mdcr_el2;
456         uint64_t mdcr_el3;
457         /* If the counter is enabled, this stores the last time the counter
458          * was reset. Otherwise it stores the counter value
459          */
460         uint64_t c15_ccnt;
461         uint64_t pmccfiltr_el0; /* Performance Monitor Filter Register */
462         uint64_t vpidr_el2; /* Virtualization Processor ID Register */
463         uint64_t vmpidr_el2; /* Virtualization Multiprocessor ID Register */
464     } cp15;
465
466     struct {
467         /* M profile has up to 4 stack pointers:
468          * a Main Stack Pointer and a Process Stack Pointer for each
469          * of the Secure and Non-Secure states. (If the CPU doesn't support
470          * the security extension then it has only two SPs.)
471          * In QEMU we always store the currently active SP in regs[13],
472          * and the non-active SP for the current security state in
473          * v7m.other_sp. The stack pointers for the inactive security state
474          * are stored in other_ss_msp and other_ss_psp.
475          * switch_v7m_security_state() is responsible for rearranging them
476          * when we change security state.
477          */
478         uint32_t other_sp;
479         uint32_t other_ss_msp;
480         uint32_t other_ss_psp;
481         uint32_t vecbase[M_REG_NUM_BANKS];
482         uint32_t basepri[M_REG_NUM_BANKS];
483         uint32_t control[M_REG_NUM_BANKS];
484         uint32_t ccr[M_REG_NUM_BANKS]; /* Configuration and Control */
485         uint32_t cfsr[M_REG_NUM_BANKS]; /* Configurable Fault Status */
486         uint32_t hfsr; /* HardFault Status */
487         uint32_t dfsr; /* Debug Fault Status Register */
488         uint32_t sfsr; /* Secure Fault Status Register */
489         uint32_t mmfar[M_REG_NUM_BANKS]; /* MemManage Fault Address */
490         uint32_t bfar; /* BusFault Address */
491         uint32_t sfar; /* Secure Fault Address Register */
492         unsigned mpu_ctrl[M_REG_NUM_BANKS]; /* MPU_CTRL */
493         int exception;
494         uint32_t primask[M_REG_NUM_BANKS];
495         uint32_t faultmask[M_REG_NUM_BANKS];
496         uint32_t aircr; /* only holds r/w state if security extn implemented */
497         uint32_t secure; /* Is CPU in Secure state? (not guest visible) */
498         uint32_t csselr[M_REG_NUM_BANKS];
499         uint32_t scr[M_REG_NUM_BANKS];
500         uint32_t msplim[M_REG_NUM_BANKS];
501         uint32_t psplim[M_REG_NUM_BANKS];
502     } v7m;
503
504     /* Information associated with an exception about to be taken:
505      * code which raises an exception must set cs->exception_index and
506      * the relevant parts of this structure; the cpu_do_interrupt function
507      * will then set the guest-visible registers as part of the exception
508      * entry process.
509      */
510     struct {
511         uint32_t syndrome; /* AArch64 format syndrome register */
512         uint32_t fsr; /* AArch32 format fault status register info */
513         uint64_t vaddress; /* virtual addr associated with exception, if any */
514         uint32_t target_el; /* EL the exception should be targeted for */
515         /* If we implement EL2 we will also need to store information
516          * about the intermediate physical address for stage 2 faults.
517          */
518     } exception;
519
520     /* Thumb-2 EE state.  */
521     uint32_t teecr;
522     uint32_t teehbr;
523
524     /* VFP coprocessor state.  */
525     struct {
526         ARMVectorReg zregs[32];
527
528 #ifdef TARGET_AARCH64
529         /* Store FFR as pregs[16] to make it easier to treat as any other.  */
530         ARMPredicateReg pregs[17];
531 #endif
532
533         uint32_t xregs[16];
534         /* We store these fpcsr fields separately for convenience.  */
535         int vec_len;
536         int vec_stride;
537
538         /* scratch space when Tn are not sufficient.  */
539         uint32_t scratch[8];
540
541         /* There are a number of distinct float control structures:
542          *
543          *  fp_status: is the "normal" fp status.
544          *  fp_status_fp16: used for half-precision calculations
545          *  standard_fp_status : the ARM "Standard FPSCR Value"
546          *
547          * Half-precision operations are governed by a separate
548          * flush-to-zero control bit in FPSCR:FZ16. We pass a separate
549          * status structure to control this.
550          *
551          * The "Standard FPSCR", ie default-NaN, flush-to-zero,
552          * round-to-nearest and is used by any operations (generally
553          * Neon) which the architecture defines as controlled by the
554          * standard FPSCR value rather than the FPSCR.
555          *
556          * To avoid having to transfer exception bits around, we simply
557          * say that the FPSCR cumulative exception flags are the logical
558          * OR of the flags in the three fp statuses. This relies on the
559          * only thing which needs to read the exception flags being
560          * an explicit FPSCR read.
561          */
562         float_status fp_status;
563         float_status fp_status_f16;
564         float_status standard_fp_status;
565
566         /* ZCR_EL[1-3] */
567         uint64_t zcr_el[4];
568     } vfp;
569     uint64_t exclusive_addr;
570     uint64_t exclusive_val;
571     uint64_t exclusive_high;
572
573     /* iwMMXt coprocessor state.  */
574     struct {
575         uint64_t regs[16];
576         uint64_t val;
577
578         uint32_t cregs[16];
579     } iwmmxt;
580
581 #if defined(CONFIG_USER_ONLY)
582     /* For usermode syscall translation.  */
583     int eabi;
584 #endif
585
586     struct CPUBreakpoint *cpu_breakpoint[16];
587     struct CPUWatchpoint *cpu_watchpoint[16];
588
589     /* Fields up to this point are cleared by a CPU reset */
590     struct {} end_reset_fields;
591
592     CPU_COMMON
593
594     /* Fields after CPU_COMMON are preserved across CPU reset. */
595
596     /* Internal CPU feature flags.  */
597     uint64_t features;
598
599     /* PMSAv7 MPU */
600     struct {
601         uint32_t *drbar;
602         uint32_t *drsr;
603         uint32_t *dracr;
604         uint32_t rnr[M_REG_NUM_BANKS];
605     } pmsav7;
606
607     /* PMSAv8 MPU */
608     struct {
609         /* The PMSAv8 implementation also shares some PMSAv7 config
610          * and state:
611          *  pmsav7.rnr (region number register)
612          *  pmsav7_dregion (number of configured regions)
613          */
614         uint32_t *rbar[M_REG_NUM_BANKS];
615         uint32_t *rlar[M_REG_NUM_BANKS];
616         uint32_t mair0[M_REG_NUM_BANKS];
617         uint32_t mair1[M_REG_NUM_BANKS];
618     } pmsav8;
619
620     /* v8M SAU */
621     struct {
622         uint32_t *rbar;
623         uint32_t *rlar;
624         uint32_t rnr;
625         uint32_t ctrl;
626     } sau;
627
628     void *nvic;
629     const struct arm_boot_info *boot_info;
630     /* Store GICv3CPUState to access from this struct */
631     void *gicv3state;
632 } CPUARMState;
633
634 /**
635  * ARMELChangeHook:
636  * type of a function which can be registered via arm_register_el_change_hook()
637  * to get callbacks when the CPU changes its exception level or mode.
638  */
639 typedef void ARMELChangeHook(ARMCPU *cpu, void *opaque);
640
641
642 /* These values map onto the return values for
643  * QEMU_PSCI_0_2_FN_AFFINITY_INFO */
644 typedef enum ARMPSCIState {
645     PSCI_ON = 0,
646     PSCI_OFF = 1,
647     PSCI_ON_PENDING = 2
648 } ARMPSCIState;
649
650 /**
651  * ARMCPU:
652  * @env: #CPUARMState
653  *
654  * An ARM CPU core.
655  */
656 struct ARMCPU {
657     /*< private >*/
658     CPUState parent_obj;
659     /*< public >*/
660
661     CPUARMState env;
662
663     /* Coprocessor information */
664     GHashTable *cp_regs;
665     /* For marshalling (mostly coprocessor) register state between the
666      * kernel and QEMU (for KVM) and between two QEMUs (for migration),
667      * we use these arrays.
668      */
669     /* List of register indexes managed via these arrays; (full KVM style
670      * 64 bit indexes, not CPRegInfo 32 bit indexes)
671      */
672     uint64_t *cpreg_indexes;
673     /* Values of the registers (cpreg_indexes[i]'s value is cpreg_values[i]) */
674     uint64_t *cpreg_values;
675     /* Length of the indexes, values, reset_values arrays */
676     int32_t cpreg_array_len;
677     /* These are used only for migration: incoming data arrives in
678      * these fields and is sanity checked in post_load before copying
679      * to the working data structures above.
680      */
681     uint64_t *cpreg_vmstate_indexes;
682     uint64_t *cpreg_vmstate_values;
683     int32_t cpreg_vmstate_array_len;
684
685     /* Timers used by the generic (architected) timer */
686     QEMUTimer *gt_timer[NUM_GTIMERS];
687     /* GPIO outputs for generic timer */
688     qemu_irq gt_timer_outputs[NUM_GTIMERS];
689     /* GPIO output for GICv3 maintenance interrupt signal */
690     qemu_irq gicv3_maintenance_interrupt;
691     /* GPIO output for the PMU interrupt */
692     qemu_irq pmu_interrupt;
693
694     /* MemoryRegion to use for secure physical accesses */
695     MemoryRegion *secure_memory;
696
697     /* 'compatible' string for this CPU for Linux device trees */
698     const char *dtb_compatible;
699
700     /* PSCI version for this CPU
701      * Bits[31:16] = Major Version
702      * Bits[15:0] = Minor Version
703      */
704     uint32_t psci_version;
705
706     /* Should CPU start in PSCI powered-off state? */
707     bool start_powered_off;
708
709     /* Current power state, access guarded by BQL */
710     ARMPSCIState power_state;
711
712     /* CPU has virtualization extension */
713     bool has_el2;
714     /* CPU has security extension */
715     bool has_el3;
716     /* CPU has PMU (Performance Monitor Unit) */
717     bool has_pmu;
718
719     /* CPU has memory protection unit */
720     bool has_mpu;
721     /* PMSAv7 MPU number of supported regions */
722     uint32_t pmsav7_dregion;
723     /* v8M SAU number of supported regions */
724     uint32_t sau_sregion;
725
726     /* PSCI conduit used to invoke PSCI methods
727      * 0 - disabled, 1 - smc, 2 - hvc
728      */
729     uint32_t psci_conduit;
730
731     /* [QEMU_]KVM_ARM_TARGET_* constant for this CPU, or
732      * QEMU_KVM_ARM_TARGET_NONE if the kernel doesn't support this CPU type.
733      */
734     uint32_t kvm_target;
735
736     /* KVM init features for this CPU */
737     uint32_t kvm_init_features[7];
738
739     /* Uniprocessor system with MP extensions */
740     bool mp_is_up;
741
742     /* The instance init functions for implementation-specific subclasses
743      * set these fields to specify the implementation-dependent values of
744      * various constant registers and reset values of non-constant
745      * registers.
746      * Some of these might become QOM properties eventually.
747      * Field names match the official register names as defined in the
748      * ARMv7AR ARM Architecture Reference Manual. A reset_ prefix
749      * is used for reset values of non-constant registers; no reset_
750      * prefix means a constant register.
751      */
752     uint32_t midr;
753     uint32_t revidr;
754     uint32_t reset_fpsid;
755     uint32_t mvfr0;
756     uint32_t mvfr1;
757     uint32_t mvfr2;
758     uint32_t ctr;
759     uint32_t reset_sctlr;
760     uint32_t id_pfr0;
761     uint32_t id_pfr1;
762     uint32_t id_dfr0;
763     uint32_t pmceid0;
764     uint32_t pmceid1;
765     uint32_t id_afr0;
766     uint32_t id_mmfr0;
767     uint32_t id_mmfr1;
768     uint32_t id_mmfr2;
769     uint32_t id_mmfr3;
770     uint32_t id_mmfr4;
771     uint32_t id_isar0;
772     uint32_t id_isar1;
773     uint32_t id_isar2;
774     uint32_t id_isar3;
775     uint32_t id_isar4;
776     uint32_t id_isar5;
777     uint64_t id_aa64pfr0;
778     uint64_t id_aa64pfr1;
779     uint64_t id_aa64dfr0;
780     uint64_t id_aa64dfr1;
781     uint64_t id_aa64afr0;
782     uint64_t id_aa64afr1;
783     uint64_t id_aa64isar0;
784     uint64_t id_aa64isar1;
785     uint64_t id_aa64mmfr0;
786     uint64_t id_aa64mmfr1;
787     uint32_t dbgdidr;
788     uint32_t clidr;
789     uint64_t mp_affinity; /* MP ID without feature bits */
790     /* The elements of this array are the CCSIDR values for each cache,
791      * in the order L1DCache, L1ICache, L2DCache, L2ICache, etc.
792      */
793     uint32_t ccsidr[16];
794     uint64_t reset_cbar;
795     uint32_t reset_auxcr;
796     bool reset_hivecs;
797     /* DCZ blocksize, in log_2(words), ie low 4 bits of DCZID_EL0 */
798     uint32_t dcz_blocksize;
799     uint64_t rvbar;
800
801     /* Configurable aspects of GIC cpu interface (which is part of the CPU) */
802     int gic_num_lrs; /* number of list registers */
803     int gic_vpribits; /* number of virtual priority bits */
804     int gic_vprebits; /* number of virtual preemption bits */
805
806     /* Whether the cfgend input is high (i.e. this CPU should reset into
807      * big-endian mode).  This setting isn't used directly: instead it modifies
808      * the reset_sctlr value to have SCTLR_B or SCTLR_EE set, depending on the
809      * architecture version.
810      */
811     bool cfgend;
812
813     ARMELChangeHook *el_change_hook;
814     void *el_change_hook_opaque;
815
816     int32_t node_id; /* NUMA node this CPU belongs to */
817
818     /* Used to synchronize KVM and QEMU in-kernel device levels */
819     uint8_t device_irq_level;
820 };
821
822 static inline ARMCPU *arm_env_get_cpu(CPUARMState *env)
823 {
824     return container_of(env, ARMCPU, env);
825 }
826
827 uint64_t arm_cpu_mp_affinity(int idx, uint8_t clustersz);
828
829 #define ENV_GET_CPU(e) CPU(arm_env_get_cpu(e))
830
831 #define ENV_OFFSET offsetof(ARMCPU, env)
832
833 #ifndef CONFIG_USER_ONLY
834 extern const struct VMStateDescription vmstate_arm_cpu;
835 #endif
836
837 void arm_cpu_do_interrupt(CPUState *cpu);
838 void arm_v7m_cpu_do_interrupt(CPUState *cpu);
839 bool arm_cpu_exec_interrupt(CPUState *cpu, int int_req);
840
841 void arm_cpu_dump_state(CPUState *cs, FILE *f, fprintf_function cpu_fprintf,
842                         int flags);
843
844 hwaddr arm_cpu_get_phys_page_attrs_debug(CPUState *cpu, vaddr addr,
845                                          MemTxAttrs *attrs);
846
847 int arm_cpu_gdb_read_register(CPUState *cpu, uint8_t *buf, int reg);
848 int arm_cpu_gdb_write_register(CPUState *cpu, uint8_t *buf, int reg);
849
850 int arm_cpu_write_elf64_note(WriteCoreDumpFunction f, CPUState *cs,
851                              int cpuid, void *opaque);
852 int arm_cpu_write_elf32_note(WriteCoreDumpFunction f, CPUState *cs,
853                              int cpuid, void *opaque);
854
855 #ifdef TARGET_AARCH64
856 int aarch64_cpu_gdb_read_register(CPUState *cpu, uint8_t *buf, int reg);
857 int aarch64_cpu_gdb_write_register(CPUState *cpu, uint8_t *buf, int reg);
858 #endif
859
860 target_ulong do_arm_semihosting(CPUARMState *env);
861 void aarch64_sync_32_to_64(CPUARMState *env);
862 void aarch64_sync_64_to_32(CPUARMState *env);
863
864 static inline bool is_a64(CPUARMState *env)
865 {
866     return env->aarch64;
867 }
868
869 /* you can call this signal handler from your SIGBUS and SIGSEGV
870    signal handlers to inform the virtual CPU of exceptions. non zero
871    is returned if the signal was handled by the virtual CPU.  */
872 int cpu_arm_signal_handler(int host_signum, void *pinfo,
873                            void *puc);
874
875 /**
876  * pmccntr_sync
877  * @env: CPUARMState
878  *
879  * Synchronises the counter in the PMCCNTR. This must always be called twice,
880  * once before any action that might affect the timer and again afterwards.
881  * The function is used to swap the state of the register if required.
882  * This only happens when not in user mode (!CONFIG_USER_ONLY)
883  */
884 void pmccntr_sync(CPUARMState *env);
885
886 /* SCTLR bit meanings. Several bits have been reused in newer
887  * versions of the architecture; in that case we define constants
888  * for both old and new bit meanings. Code which tests against those
889  * bits should probably check or otherwise arrange that the CPU
890  * is the architectural version it expects.
891  */
892 #define SCTLR_M       (1U << 0)
893 #define SCTLR_A       (1U << 1)
894 #define SCTLR_C       (1U << 2)
895 #define SCTLR_W       (1U << 3) /* up to v6; RAO in v7 */
896 #define SCTLR_SA      (1U << 3)
897 #define SCTLR_P       (1U << 4) /* up to v5; RAO in v6 and v7 */
898 #define SCTLR_SA0     (1U << 4) /* v8 onward, AArch64 only */
899 #define SCTLR_D       (1U << 5) /* up to v5; RAO in v6 */
900 #define SCTLR_CP15BEN (1U << 5) /* v7 onward */
901 #define SCTLR_L       (1U << 6) /* up to v5; RAO in v6 and v7; RAZ in v8 */
902 #define SCTLR_B       (1U << 7) /* up to v6; RAZ in v7 */
903 #define SCTLR_ITD     (1U << 7) /* v8 onward */
904 #define SCTLR_S       (1U << 8) /* up to v6; RAZ in v7 */
905 #define SCTLR_SED     (1U << 8) /* v8 onward */
906 #define SCTLR_R       (1U << 9) /* up to v6; RAZ in v7 */
907 #define SCTLR_UMA     (1U << 9) /* v8 onward, AArch64 only */
908 #define SCTLR_F       (1U << 10) /* up to v6 */
909 #define SCTLR_SW      (1U << 10) /* v7 onward */
910 #define SCTLR_Z       (1U << 11)
911 #define SCTLR_I       (1U << 12)
912 #define SCTLR_V       (1U << 13)
913 #define SCTLR_RR      (1U << 14) /* up to v7 */
914 #define SCTLR_DZE     (1U << 14) /* v8 onward, AArch64 only */
915 #define SCTLR_L4      (1U << 15) /* up to v6; RAZ in v7 */
916 #define SCTLR_UCT     (1U << 15) /* v8 onward, AArch64 only */
917 #define SCTLR_DT      (1U << 16) /* up to ??, RAO in v6 and v7 */
918 #define SCTLR_nTWI    (1U << 16) /* v8 onward */
919 #define SCTLR_HA      (1U << 17)
920 #define SCTLR_BR      (1U << 17) /* PMSA only */
921 #define SCTLR_IT      (1U << 18) /* up to ??, RAO in v6 and v7 */
922 #define SCTLR_nTWE    (1U << 18) /* v8 onward */
923 #define SCTLR_WXN     (1U << 19)
924 #define SCTLR_ST      (1U << 20) /* up to ??, RAZ in v6 */
925 #define SCTLR_UWXN    (1U << 20) /* v7 onward */
926 #define SCTLR_FI      (1U << 21)
927 #define SCTLR_U       (1U << 22)
928 #define SCTLR_XP      (1U << 23) /* up to v6; v7 onward RAO */
929 #define SCTLR_VE      (1U << 24) /* up to v7 */
930 #define SCTLR_E0E     (1U << 24) /* v8 onward, AArch64 only */
931 #define SCTLR_EE      (1U << 25)
932 #define SCTLR_L2      (1U << 26) /* up to v6, RAZ in v7 */
933 #define SCTLR_UCI     (1U << 26) /* v8 onward, AArch64 only */
934 #define SCTLR_NMFI    (1U << 27)
935 #define SCTLR_TRE     (1U << 28)
936 #define SCTLR_AFE     (1U << 29)
937 #define SCTLR_TE      (1U << 30)
938
939 #define CPTR_TCPAC    (1U << 31)
940 #define CPTR_TTA      (1U << 20)
941 #define CPTR_TFP      (1U << 10)
942 #define CPTR_TZ       (1U << 8)   /* CPTR_EL2 */
943 #define CPTR_EZ       (1U << 8)   /* CPTR_EL3 */
944
945 #define MDCR_EPMAD    (1U << 21)
946 #define MDCR_EDAD     (1U << 20)
947 #define MDCR_SPME     (1U << 17)
948 #define MDCR_SDD      (1U << 16)
949 #define MDCR_SPD      (3U << 14)
950 #define MDCR_TDRA     (1U << 11)
951 #define MDCR_TDOSA    (1U << 10)
952 #define MDCR_TDA      (1U << 9)
953 #define MDCR_TDE      (1U << 8)
954 #define MDCR_HPME     (1U << 7)
955 #define MDCR_TPM      (1U << 6)
956 #define MDCR_TPMCR    (1U << 5)
957
958 /* Not all of the MDCR_EL3 bits are present in the 32-bit SDCR */
959 #define SDCR_VALID_MASK (MDCR_EPMAD | MDCR_EDAD | MDCR_SPME | MDCR_SPD)
960
961 #define CPSR_M (0x1fU)
962 #define CPSR_T (1U << 5)
963 #define CPSR_F (1U << 6)
964 #define CPSR_I (1U << 7)
965 #define CPSR_A (1U << 8)
966 #define CPSR_E (1U << 9)
967 #define CPSR_IT_2_7 (0xfc00U)
968 #define CPSR_GE (0xfU << 16)
969 #define CPSR_IL (1U << 20)
970 /* Note that the RESERVED bits include bit 21, which is PSTATE_SS in
971  * an AArch64 SPSR but RES0 in AArch32 SPSR and CPSR. In QEMU we use
972  * env->uncached_cpsr bit 21 to store PSTATE.SS when executing in AArch32,
973  * where it is live state but not accessible to the AArch32 code.
974  */
975 #define CPSR_RESERVED (0x7U << 21)
976 #define CPSR_J (1U << 24)
977 #define CPSR_IT_0_1 (3U << 25)
978 #define CPSR_Q (1U << 27)
979 #define CPSR_V (1U << 28)
980 #define CPSR_C (1U << 29)
981 #define CPSR_Z (1U << 30)
982 #define CPSR_N (1U << 31)
983 #define CPSR_NZCV (CPSR_N | CPSR_Z | CPSR_C | CPSR_V)
984 #define CPSR_AIF (CPSR_A | CPSR_I | CPSR_F)
985
986 #define CPSR_IT (CPSR_IT_0_1 | CPSR_IT_2_7)
987 #define CACHED_CPSR_BITS (CPSR_T | CPSR_AIF | CPSR_GE | CPSR_IT | CPSR_Q \
988     | CPSR_NZCV)
989 /* Bits writable in user mode.  */
990 #define CPSR_USER (CPSR_NZCV | CPSR_Q | CPSR_GE)
991 /* Execution state bits.  MRS read as zero, MSR writes ignored.  */
992 #define CPSR_EXEC (CPSR_T | CPSR_IT | CPSR_J | CPSR_IL)
993 /* Mask of bits which may be set by exception return copying them from SPSR */
994 #define CPSR_ERET_MASK (~CPSR_RESERVED)
995
996 /* Bit definitions for M profile XPSR. Most are the same as CPSR. */
997 #define XPSR_EXCP 0x1ffU
998 #define XPSR_SPREALIGN (1U << 9) /* Only set in exception stack frames */
999 #define XPSR_IT_2_7 CPSR_IT_2_7
1000 #define XPSR_GE CPSR_GE
1001 #define XPSR_SFPA (1U << 20) /* Only set in exception stack frames */
1002 #define XPSR_T (1U << 24) /* Not the same as CPSR_T ! */
1003 #define XPSR_IT_0_1 CPSR_IT_0_1
1004 #define XPSR_Q CPSR_Q
1005 #define XPSR_V CPSR_V
1006 #define XPSR_C CPSR_C
1007 #define XPSR_Z CPSR_Z
1008 #define XPSR_N CPSR_N
1009 #define XPSR_NZCV CPSR_NZCV
1010 #define XPSR_IT CPSR_IT
1011
1012 #define TTBCR_N      (7U << 0) /* TTBCR.EAE==0 */
1013 #define TTBCR_T0SZ   (7U << 0) /* TTBCR.EAE==1 */
1014 #define TTBCR_PD0    (1U << 4)
1015 #define TTBCR_PD1    (1U << 5)
1016 #define TTBCR_EPD0   (1U << 7)
1017 #define TTBCR_IRGN0  (3U << 8)
1018 #define TTBCR_ORGN0  (3U << 10)
1019 #define TTBCR_SH0    (3U << 12)
1020 #define TTBCR_T1SZ   (3U << 16)
1021 #define TTBCR_A1     (1U << 22)
1022 #define TTBCR_EPD1   (1U << 23)
1023 #define TTBCR_IRGN1  (3U << 24)
1024 #define TTBCR_ORGN1  (3U << 26)
1025 #define TTBCR_SH1    (1U << 28)
1026 #define TTBCR_EAE    (1U << 31)
1027
1028 /* Bit definitions for ARMv8 SPSR (PSTATE) format.
1029  * Only these are valid when in AArch64 mode; in
1030  * AArch32 mode SPSRs are basically CPSR-format.
1031  */
1032 #define PSTATE_SP (1U)
1033 #define PSTATE_M (0xFU)
1034 #define PSTATE_nRW (1U << 4)
1035 #define PSTATE_F (1U << 6)
1036 #define PSTATE_I (1U << 7)
1037 #define PSTATE_A (1U << 8)
1038 #define PSTATE_D (1U << 9)
1039 #define PSTATE_IL (1U << 20)
1040 #define PSTATE_SS (1U << 21)
1041 #define PSTATE_V (1U << 28)
1042 #define PSTATE_C (1U << 29)
1043 #define PSTATE_Z (1U << 30)
1044 #define PSTATE_N (1U << 31)
1045 #define PSTATE_NZCV (PSTATE_N | PSTATE_Z | PSTATE_C | PSTATE_V)
1046 #define PSTATE_DAIF (PSTATE_D | PSTATE_A | PSTATE_I | PSTATE_F)
1047 #define CACHED_PSTATE_BITS (PSTATE_NZCV | PSTATE_DAIF)
1048 /* Mode values for AArch64 */
1049 #define PSTATE_MODE_EL3h 13
1050 #define PSTATE_MODE_EL3t 12
1051 #define PSTATE_MODE_EL2h 9
1052 #define PSTATE_MODE_EL2t 8
1053 #define PSTATE_MODE_EL1h 5
1054 #define PSTATE_MODE_EL1t 4
1055 #define PSTATE_MODE_EL0t 0
1056
1057 /* Write a new value to v7m.exception, thus transitioning into or out
1058  * of Handler mode; this may result in a change of active stack pointer.
1059  */
1060 void write_v7m_exception(CPUARMState *env, uint32_t new_exc);
1061
1062 /* Map EL and handler into a PSTATE_MODE.  */
1063 static inline unsigned int aarch64_pstate_mode(unsigned int el, bool handler)
1064 {
1065     return (el << 2) | handler;
1066 }
1067
1068 /* Return the current PSTATE value. For the moment we don't support 32<->64 bit
1069  * interprocessing, so we don't attempt to sync with the cpsr state used by
1070  * the 32 bit decoder.
1071  */
1072 static inline uint32_t pstate_read(CPUARMState *env)
1073 {
1074     int ZF;
1075
1076     ZF = (env->ZF == 0);
1077     return (env->NF & 0x80000000) | (ZF << 30)
1078         | (env->CF << 29) | ((env->VF & 0x80000000) >> 3)
1079         | env->pstate | env->daif;
1080 }
1081
1082 static inline void pstate_write(CPUARMState *env, uint32_t val)
1083 {
1084     env->ZF = (~val) & PSTATE_Z;
1085     env->NF = val;
1086     env->CF = (val >> 29) & 1;
1087     env->VF = (val << 3) & 0x80000000;
1088     env->daif = val & PSTATE_DAIF;
1089     env->pstate = val & ~CACHED_PSTATE_BITS;
1090 }
1091
1092 /* Return the current CPSR value.  */
1093 uint32_t cpsr_read(CPUARMState *env);
1094
1095 typedef enum CPSRWriteType {
1096     CPSRWriteByInstr = 0,         /* from guest MSR or CPS */
1097     CPSRWriteExceptionReturn = 1, /* from guest exception return insn */
1098     CPSRWriteRaw = 2,             /* trust values, do not switch reg banks */
1099     CPSRWriteByGDBStub = 3,       /* from the GDB stub */
1100 } CPSRWriteType;
1101
1102 /* Set the CPSR.  Note that some bits of mask must be all-set or all-clear.*/
1103 void cpsr_write(CPUARMState *env, uint32_t val, uint32_t mask,
1104                 CPSRWriteType write_type);
1105
1106 /* Return the current xPSR value.  */
1107 static inline uint32_t xpsr_read(CPUARMState *env)
1108 {
1109     int ZF;
1110     ZF = (env->ZF == 0);
1111     return (env->NF & 0x80000000) | (ZF << 30)
1112         | (env->CF << 29) | ((env->VF & 0x80000000) >> 3) | (env->QF << 27)
1113         | (env->thumb << 24) | ((env->condexec_bits & 3) << 25)
1114         | ((env->condexec_bits & 0xfc) << 8)
1115         | env->v7m.exception;
1116 }
1117
1118 /* Set the xPSR.  Note that some bits of mask must be all-set or all-clear.  */
1119 static inline void xpsr_write(CPUARMState *env, uint32_t val, uint32_t mask)
1120 {
1121     if (mask & XPSR_NZCV) {
1122         env->ZF = (~val) & XPSR_Z;
1123         env->NF = val;
1124         env->CF = (val >> 29) & 1;
1125         env->VF = (val << 3) & 0x80000000;
1126     }
1127     if (mask & XPSR_Q) {
1128         env->QF = ((val & XPSR_Q) != 0);
1129     }
1130     if (mask & XPSR_T) {
1131         env->thumb = ((val & XPSR_T) != 0);
1132     }
1133     if (mask & XPSR_IT_0_1) {
1134         env->condexec_bits &= ~3;
1135         env->condexec_bits |= (val >> 25) & 3;
1136     }
1137     if (mask & XPSR_IT_2_7) {
1138         env->condexec_bits &= 3;
1139         env->condexec_bits |= (val >> 8) & 0xfc;
1140     }
1141     if (mask & XPSR_EXCP) {
1142         /* Note that this only happens on exception exit */
1143         write_v7m_exception(env, val & XPSR_EXCP);
1144     }
1145 }
1146
1147 #define HCR_VM        (1ULL << 0)
1148 #define HCR_SWIO      (1ULL << 1)
1149 #define HCR_PTW       (1ULL << 2)
1150 #define HCR_FMO       (1ULL << 3)
1151 #define HCR_IMO       (1ULL << 4)
1152 #define HCR_AMO       (1ULL << 5)
1153 #define HCR_VF        (1ULL << 6)
1154 #define HCR_VI        (1ULL << 7)
1155 #define HCR_VSE       (1ULL << 8)
1156 #define HCR_FB        (1ULL << 9)
1157 #define HCR_BSU_MASK  (3ULL << 10)
1158 #define HCR_DC        (1ULL << 12)
1159 #define HCR_TWI       (1ULL << 13)
1160 #define HCR_TWE       (1ULL << 14)
1161 #define HCR_TID0      (1ULL << 15)
1162 #define HCR_TID1      (1ULL << 16)
1163 #define HCR_TID2      (1ULL << 17)
1164 #define HCR_TID3      (1ULL << 18)
1165 #define HCR_TSC       (1ULL << 19)
1166 #define HCR_TIDCP     (1ULL << 20)
1167 #define HCR_TACR      (1ULL << 21)
1168 #define HCR_TSW       (1ULL << 22)
1169 #define HCR_TPC       (1ULL << 23)
1170 #define HCR_TPU       (1ULL << 24)
1171 #define HCR_TTLB      (1ULL << 25)
1172 #define HCR_TVM       (1ULL << 26)
1173 #define HCR_TGE       (1ULL << 27)
1174 #define HCR_TDZ       (1ULL << 28)
1175 #define HCR_HCD       (1ULL << 29)
1176 #define HCR_TRVM      (1ULL << 30)
1177 #define HCR_RW        (1ULL << 31)
1178 #define HCR_CD        (1ULL << 32)
1179 #define HCR_ID        (1ULL << 33)
1180 #define HCR_MASK      ((1ULL << 34) - 1)
1181
1182 #define SCR_NS                (1U << 0)
1183 #define SCR_IRQ               (1U << 1)
1184 #define SCR_FIQ               (1U << 2)
1185 #define SCR_EA                (1U << 3)
1186 #define SCR_FW                (1U << 4)
1187 #define SCR_AW                (1U << 5)
1188 #define SCR_NET               (1U << 6)
1189 #define SCR_SMD               (1U << 7)
1190 #define SCR_HCE               (1U << 8)
1191 #define SCR_SIF               (1U << 9)
1192 #define SCR_RW                (1U << 10)
1193 #define SCR_ST                (1U << 11)
1194 #define SCR_TWI               (1U << 12)
1195 #define SCR_TWE               (1U << 13)
1196 #define SCR_AARCH32_MASK      (0x3fff & ~(SCR_RW | SCR_ST))
1197 #define SCR_AARCH64_MASK      (0x3fff & ~SCR_NET)
1198
1199 /* Return the current FPSCR value.  */
1200 uint32_t vfp_get_fpscr(CPUARMState *env);
1201 void vfp_set_fpscr(CPUARMState *env, uint32_t val);
1202
1203 /* FPCR, Floating Point Control Register
1204  * FPSR, Floating Poiht Status Register
1205  *
1206  * For A64 the FPSCR is split into two logically distinct registers,
1207  * FPCR and FPSR. However since they still use non-overlapping bits
1208  * we store the underlying state in fpscr and just mask on read/write.
1209  */
1210 #define FPSR_MASK 0xf800009f
1211 #define FPCR_MASK 0x07f79f00
1212
1213 #define FPCR_FZ16   (1 << 19)   /* ARMv8.2+, FP16 flush-to-zero */
1214 #define FPCR_FZ     (1 << 24)   /* Flush-to-zero enable bit */
1215 #define FPCR_DN     (1 << 25)   /* Default NaN enable bit */
1216
1217 static inline uint32_t vfp_get_fpsr(CPUARMState *env)
1218 {
1219     return vfp_get_fpscr(env) & FPSR_MASK;
1220 }
1221
1222 static inline void vfp_set_fpsr(CPUARMState *env, uint32_t val)
1223 {
1224     uint32_t new_fpscr = (vfp_get_fpscr(env) & ~FPSR_MASK) | (val & FPSR_MASK);
1225     vfp_set_fpscr(env, new_fpscr);
1226 }
1227
1228 static inline uint32_t vfp_get_fpcr(CPUARMState *env)
1229 {
1230     return vfp_get_fpscr(env) & FPCR_MASK;
1231 }
1232
1233 static inline void vfp_set_fpcr(CPUARMState *env, uint32_t val)
1234 {
1235     uint32_t new_fpscr = (vfp_get_fpscr(env) & ~FPCR_MASK) | (val & FPCR_MASK);
1236     vfp_set_fpscr(env, new_fpscr);
1237 }
1238
1239 enum arm_cpu_mode {
1240   ARM_CPU_MODE_USR = 0x10,
1241   ARM_CPU_MODE_FIQ = 0x11,
1242   ARM_CPU_MODE_IRQ = 0x12,
1243   ARM_CPU_MODE_SVC = 0x13,
1244   ARM_CPU_MODE_MON = 0x16,
1245   ARM_CPU_MODE_ABT = 0x17,
1246   ARM_CPU_MODE_HYP = 0x1a,
1247   ARM_CPU_MODE_UND = 0x1b,
1248   ARM_CPU_MODE_SYS = 0x1f
1249 };
1250
1251 /* VFP system registers.  */
1252 #define ARM_VFP_FPSID   0
1253 #define ARM_VFP_FPSCR   1
1254 #define ARM_VFP_MVFR2   5
1255 #define ARM_VFP_MVFR1   6
1256 #define ARM_VFP_MVFR0   7
1257 #define ARM_VFP_FPEXC   8
1258 #define ARM_VFP_FPINST  9
1259 #define ARM_VFP_FPINST2 10
1260
1261 /* iwMMXt coprocessor control registers.  */
1262 #define ARM_IWMMXT_wCID         0
1263 #define ARM_IWMMXT_wCon         1
1264 #define ARM_IWMMXT_wCSSF        2
1265 #define ARM_IWMMXT_wCASF        3
1266 #define ARM_IWMMXT_wCGR0        8
1267 #define ARM_IWMMXT_wCGR1        9
1268 #define ARM_IWMMXT_wCGR2        10
1269 #define ARM_IWMMXT_wCGR3        11
1270
1271 /* V7M CCR bits */
1272 FIELD(V7M_CCR, NONBASETHRDENA, 0, 1)
1273 FIELD(V7M_CCR, USERSETMPEND, 1, 1)
1274 FIELD(V7M_CCR, UNALIGN_TRP, 3, 1)
1275 FIELD(V7M_CCR, DIV_0_TRP, 4, 1)
1276 FIELD(V7M_CCR, BFHFNMIGN, 8, 1)
1277 FIELD(V7M_CCR, STKALIGN, 9, 1)
1278 FIELD(V7M_CCR, DC, 16, 1)
1279 FIELD(V7M_CCR, IC, 17, 1)
1280
1281 /* V7M SCR bits */
1282 FIELD(V7M_SCR, SLEEPONEXIT, 1, 1)
1283 FIELD(V7M_SCR, SLEEPDEEP, 2, 1)
1284 FIELD(V7M_SCR, SLEEPDEEPS, 3, 1)
1285 FIELD(V7M_SCR, SEVONPEND, 4, 1)
1286
1287 /* V7M AIRCR bits */
1288 FIELD(V7M_AIRCR, VECTRESET, 0, 1)
1289 FIELD(V7M_AIRCR, VECTCLRACTIVE, 1, 1)
1290 FIELD(V7M_AIRCR, SYSRESETREQ, 2, 1)
1291 FIELD(V7M_AIRCR, SYSRESETREQS, 3, 1)
1292 FIELD(V7M_AIRCR, PRIGROUP, 8, 3)
1293 FIELD(V7M_AIRCR, BFHFNMINS, 13, 1)
1294 FIELD(V7M_AIRCR, PRIS, 14, 1)
1295 FIELD(V7M_AIRCR, ENDIANNESS, 15, 1)
1296 FIELD(V7M_AIRCR, VECTKEY, 16, 16)
1297
1298 /* V7M CFSR bits for MMFSR */
1299 FIELD(V7M_CFSR, IACCVIOL, 0, 1)
1300 FIELD(V7M_CFSR, DACCVIOL, 1, 1)
1301 FIELD(V7M_CFSR, MUNSTKERR, 3, 1)
1302 FIELD(V7M_CFSR, MSTKERR, 4, 1)
1303 FIELD(V7M_CFSR, MLSPERR, 5, 1)
1304 FIELD(V7M_CFSR, MMARVALID, 7, 1)
1305
1306 /* V7M CFSR bits for BFSR */
1307 FIELD(V7M_CFSR, IBUSERR, 8 + 0, 1)
1308 FIELD(V7M_CFSR, PRECISERR, 8 + 1, 1)
1309 FIELD(V7M_CFSR, IMPRECISERR, 8 + 2, 1)
1310 FIELD(V7M_CFSR, UNSTKERR, 8 + 3, 1)
1311 FIELD(V7M_CFSR, STKERR, 8 + 4, 1)
1312 FIELD(V7M_CFSR, LSPERR, 8 + 5, 1)
1313 FIELD(V7M_CFSR, BFARVALID, 8 + 7, 1)
1314
1315 /* V7M CFSR bits for UFSR */
1316 FIELD(V7M_CFSR, UNDEFINSTR, 16 + 0, 1)
1317 FIELD(V7M_CFSR, INVSTATE, 16 + 1, 1)
1318 FIELD(V7M_CFSR, INVPC, 16 + 2, 1)
1319 FIELD(V7M_CFSR, NOCP, 16 + 3, 1)
1320 FIELD(V7M_CFSR, UNALIGNED, 16 + 8, 1)
1321 FIELD(V7M_CFSR, DIVBYZERO, 16 + 9, 1)
1322
1323 /* V7M CFSR bit masks covering all of the subregister bits */
1324 FIELD(V7M_CFSR, MMFSR, 0, 8)
1325 FIELD(V7M_CFSR, BFSR, 8, 8)
1326 FIELD(V7M_CFSR, UFSR, 16, 16)
1327
1328 /* V7M HFSR bits */
1329 FIELD(V7M_HFSR, VECTTBL, 1, 1)
1330 FIELD(V7M_HFSR, FORCED, 30, 1)
1331 FIELD(V7M_HFSR, DEBUGEVT, 31, 1)
1332
1333 /* V7M DFSR bits */
1334 FIELD(V7M_DFSR, HALTED, 0, 1)
1335 FIELD(V7M_DFSR, BKPT, 1, 1)
1336 FIELD(V7M_DFSR, DWTTRAP, 2, 1)
1337 FIELD(V7M_DFSR, VCATCH, 3, 1)
1338 FIELD(V7M_DFSR, EXTERNAL, 4, 1)
1339
1340 /* V7M SFSR bits */
1341 FIELD(V7M_SFSR, INVEP, 0, 1)
1342 FIELD(V7M_SFSR, INVIS, 1, 1)
1343 FIELD(V7M_SFSR, INVER, 2, 1)
1344 FIELD(V7M_SFSR, AUVIOL, 3, 1)
1345 FIELD(V7M_SFSR, INVTRAN, 4, 1)
1346 FIELD(V7M_SFSR, LSPERR, 5, 1)
1347 FIELD(V7M_SFSR, SFARVALID, 6, 1)
1348 FIELD(V7M_SFSR, LSERR, 7, 1)
1349
1350 /* v7M MPU_CTRL bits */
1351 FIELD(V7M_MPU_CTRL, ENABLE, 0, 1)
1352 FIELD(V7M_MPU_CTRL, HFNMIENA, 1, 1)
1353 FIELD(V7M_MPU_CTRL, PRIVDEFENA, 2, 1)
1354
1355 /* v7M CLIDR bits */
1356 FIELD(V7M_CLIDR, CTYPE_ALL, 0, 21)
1357 FIELD(V7M_CLIDR, LOUIS, 21, 3)
1358 FIELD(V7M_CLIDR, LOC, 24, 3)
1359 FIELD(V7M_CLIDR, LOUU, 27, 3)
1360 FIELD(V7M_CLIDR, ICB, 30, 2)
1361
1362 FIELD(V7M_CSSELR, IND, 0, 1)
1363 FIELD(V7M_CSSELR, LEVEL, 1, 3)
1364 /* We use the combination of InD and Level to index into cpu->ccsidr[];
1365  * define a mask for this and check that it doesn't permit running off
1366  * the end of the array.
1367  */
1368 FIELD(V7M_CSSELR, INDEX, 0, 4)
1369
1370 QEMU_BUILD_BUG_ON(ARRAY_SIZE(((ARMCPU *)0)->ccsidr) <= R_V7M_CSSELR_INDEX_MASK);
1371
1372 /* If adding a feature bit which corresponds to a Linux ELF
1373  * HWCAP bit, remember to update the feature-bit-to-hwcap
1374  * mapping in linux-user/elfload.c:get_elf_hwcap().
1375  */
1376 enum arm_features {
1377     ARM_FEATURE_VFP,
1378     ARM_FEATURE_AUXCR,  /* ARM1026 Auxiliary control register.  */
1379     ARM_FEATURE_XSCALE, /* Intel XScale extensions.  */
1380     ARM_FEATURE_IWMMXT, /* Intel iwMMXt extension.  */
1381     ARM_FEATURE_V6,
1382     ARM_FEATURE_V6K,
1383     ARM_FEATURE_V7,
1384     ARM_FEATURE_THUMB2,
1385     ARM_FEATURE_PMSA,   /* no MMU; may have Memory Protection Unit */
1386     ARM_FEATURE_VFP3,
1387     ARM_FEATURE_VFP_FP16,
1388     ARM_FEATURE_NEON,
1389     ARM_FEATURE_THUMB_DIV, /* divide supported in Thumb encoding */
1390     ARM_FEATURE_M, /* Microcontroller profile.  */
1391     ARM_FEATURE_OMAPCP, /* OMAP specific CP15 ops handling.  */
1392     ARM_FEATURE_THUMB2EE,
1393     ARM_FEATURE_V7MP,    /* v7 Multiprocessing Extensions */
1394     ARM_FEATURE_V4T,
1395     ARM_FEATURE_V5,
1396     ARM_FEATURE_STRONGARM,
1397     ARM_FEATURE_VAPA, /* cp15 VA to PA lookups */
1398     ARM_FEATURE_ARM_DIV, /* divide supported in ARM encoding */
1399     ARM_FEATURE_VFP4, /* VFPv4 (implies that NEON is v2) */
1400     ARM_FEATURE_GENERIC_TIMER,
1401     ARM_FEATURE_MVFR, /* Media and VFP Feature Registers 0 and 1 */
1402     ARM_FEATURE_DUMMY_C15_REGS, /* RAZ/WI all of cp15 crn=15 */
1403     ARM_FEATURE_CACHE_TEST_CLEAN, /* 926/1026 style test-and-clean ops */
1404     ARM_FEATURE_CACHE_DIRTY_REG, /* 1136/1176 cache dirty status register */
1405     ARM_FEATURE_CACHE_BLOCK_OPS, /* v6 optional cache block operations */
1406     ARM_FEATURE_MPIDR, /* has cp15 MPIDR */
1407     ARM_FEATURE_PXN, /* has Privileged Execute Never bit */
1408     ARM_FEATURE_LPAE, /* has Large Physical Address Extension */
1409     ARM_FEATURE_V8,
1410     ARM_FEATURE_AARCH64, /* supports 64 bit mode */
1411     ARM_FEATURE_V8_AES, /* implements AES part of v8 Crypto Extensions */
1412     ARM_FEATURE_CBAR, /* has cp15 CBAR */
1413     ARM_FEATURE_CRC, /* ARMv8 CRC instructions */
1414     ARM_FEATURE_CBAR_RO, /* has cp15 CBAR and it is read-only */
1415     ARM_FEATURE_EL2, /* has EL2 Virtualization support */
1416     ARM_FEATURE_EL3, /* has EL3 Secure monitor support */
1417     ARM_FEATURE_V8_SHA1, /* implements SHA1 part of v8 Crypto Extensions */
1418     ARM_FEATURE_V8_SHA256, /* implements SHA256 part of v8 Crypto Extensions */
1419     ARM_FEATURE_V8_PMULL, /* implements PMULL part of v8 Crypto Extensions */
1420     ARM_FEATURE_THUMB_DSP, /* DSP insns supported in the Thumb encodings */
1421     ARM_FEATURE_PMU, /* has PMU support */
1422     ARM_FEATURE_VBAR, /* has cp15 VBAR */
1423     ARM_FEATURE_M_SECURITY, /* M profile Security Extension */
1424     ARM_FEATURE_JAZELLE, /* has (trivial) Jazelle implementation */
1425     ARM_FEATURE_SVE, /* has Scalable Vector Extension */
1426     ARM_FEATURE_V8_SHA512, /* implements SHA512 part of v8 Crypto Extensions */
1427     ARM_FEATURE_V8_SHA3, /* implements SHA3 part of v8 Crypto Extensions */
1428     ARM_FEATURE_V8_SM3, /* implements SM3 part of v8 Crypto Extensions */
1429     ARM_FEATURE_V8_SM4, /* implements SM4 part of v8 Crypto Extensions */
1430     ARM_FEATURE_V8_FP16, /* implements v8.2 half-precision float */
1431 };
1432
1433 static inline int arm_feature(CPUARMState *env, int feature)
1434 {
1435     return (env->features & (1ULL << feature)) != 0;
1436 }
1437
1438 #if !defined(CONFIG_USER_ONLY)
1439 /* Return true if exception levels below EL3 are in secure state,
1440  * or would be following an exception return to that level.
1441  * Unlike arm_is_secure() (which is always a question about the
1442  * _current_ state of the CPU) this doesn't care about the current
1443  * EL or mode.
1444  */
1445 static inline bool arm_is_secure_below_el3(CPUARMState *env)
1446 {
1447     if (arm_feature(env, ARM_FEATURE_EL3)) {
1448         return !(env->cp15.scr_el3 & SCR_NS);
1449     } else {
1450         /* If EL3 is not supported then the secure state is implementation
1451          * defined, in which case QEMU defaults to non-secure.
1452          */
1453         return false;
1454     }
1455 }
1456
1457 /* Return true if the CPU is AArch64 EL3 or AArch32 Mon */
1458 static inline bool arm_is_el3_or_mon(CPUARMState *env)
1459 {
1460     if (arm_feature(env, ARM_FEATURE_EL3)) {
1461         if (is_a64(env) && extract32(env->pstate, 2, 2) == 3) {
1462             /* CPU currently in AArch64 state and EL3 */
1463             return true;
1464         } else if (!is_a64(env) &&
1465                 (env->uncached_cpsr & CPSR_M) == ARM_CPU_MODE_MON) {
1466             /* CPU currently in AArch32 state and monitor mode */
1467             return true;
1468         }
1469     }
1470     return false;
1471 }
1472
1473 /* Return true if the processor is in secure state */
1474 static inline bool arm_is_secure(CPUARMState *env)
1475 {
1476     if (arm_is_el3_or_mon(env)) {
1477         return true;
1478     }
1479     return arm_is_secure_below_el3(env);
1480 }
1481
1482 #else
1483 static inline bool arm_is_secure_below_el3(CPUARMState *env)
1484 {
1485     return false;
1486 }
1487
1488 static inline bool arm_is_secure(CPUARMState *env)
1489 {
1490     return false;
1491 }
1492 #endif
1493
1494 /* Return true if the specified exception level is running in AArch64 state. */
1495 static inline bool arm_el_is_aa64(CPUARMState *env, int el)
1496 {
1497     /* This isn't valid for EL0 (if we're in EL0, is_a64() is what you want,
1498      * and if we're not in EL0 then the state of EL0 isn't well defined.)
1499      */
1500     assert(el >= 1 && el <= 3);
1501     bool aa64 = arm_feature(env, ARM_FEATURE_AARCH64);
1502
1503     /* The highest exception level is always at the maximum supported
1504      * register width, and then lower levels have a register width controlled
1505      * by bits in the SCR or HCR registers.
1506      */
1507     if (el == 3) {
1508         return aa64;
1509     }
1510
1511     if (arm_feature(env, ARM_FEATURE_EL3)) {
1512         aa64 = aa64 && (env->cp15.scr_el3 & SCR_RW);
1513     }
1514
1515     if (el == 2) {
1516         return aa64;
1517     }
1518
1519     if (arm_feature(env, ARM_FEATURE_EL2) && !arm_is_secure_below_el3(env)) {
1520         aa64 = aa64 && (env->cp15.hcr_el2 & HCR_RW);
1521     }
1522
1523     return aa64;
1524 }
1525
1526 /* Function for determing whether guest cp register reads and writes should
1527  * access the secure or non-secure bank of a cp register.  When EL3 is
1528  * operating in AArch32 state, the NS-bit determines whether the secure
1529  * instance of a cp register should be used. When EL3 is AArch64 (or if
1530  * it doesn't exist at all) then there is no register banking, and all
1531  * accesses are to the non-secure version.
1532  */
1533 static inline bool access_secure_reg(CPUARMState *env)
1534 {
1535     bool ret = (arm_feature(env, ARM_FEATURE_EL3) &&
1536                 !arm_el_is_aa64(env, 3) &&
1537                 !(env->cp15.scr_el3 & SCR_NS));
1538
1539     return ret;
1540 }
1541
1542 /* Macros for accessing a specified CP register bank */
1543 #define A32_BANKED_REG_GET(_env, _regname, _secure)    \
1544     ((_secure) ? (_env)->cp15._regname##_s : (_env)->cp15._regname##_ns)
1545
1546 #define A32_BANKED_REG_SET(_env, _regname, _secure, _val)   \
1547     do {                                                \
1548         if (_secure) {                                   \
1549             (_env)->cp15._regname##_s = (_val);            \
1550         } else {                                        \
1551             (_env)->cp15._regname##_ns = (_val);           \
1552         }                                               \
1553     } while (0)
1554
1555 /* Macros for automatically accessing a specific CP register bank depending on
1556  * the current secure state of the system.  These macros are not intended for
1557  * supporting instruction translation reads/writes as these are dependent
1558  * solely on the SCR.NS bit and not the mode.
1559  */
1560 #define A32_BANKED_CURRENT_REG_GET(_env, _regname)        \
1561     A32_BANKED_REG_GET((_env), _regname,                \
1562                        (arm_is_secure(_env) && !arm_el_is_aa64((_env), 3)))
1563
1564 #define A32_BANKED_CURRENT_REG_SET(_env, _regname, _val)                       \
1565     A32_BANKED_REG_SET((_env), _regname,                                    \
1566                        (arm_is_secure(_env) && !arm_el_is_aa64((_env), 3)), \
1567                        (_val))
1568
1569 void arm_cpu_list(FILE *f, fprintf_function cpu_fprintf);
1570 uint32_t arm_phys_excp_target_el(CPUState *cs, uint32_t excp_idx,
1571                                  uint32_t cur_el, bool secure);
1572
1573 /* Interface between CPU and Interrupt controller.  */
1574 #ifndef CONFIG_USER_ONLY
1575 bool armv7m_nvic_can_take_pending_exception(void *opaque);
1576 #else
1577 static inline bool armv7m_nvic_can_take_pending_exception(void *opaque)
1578 {
1579     return true;
1580 }
1581 #endif
1582 /**
1583  * armv7m_nvic_set_pending: mark the specified exception as pending
1584  * @opaque: the NVIC
1585  * @irq: the exception number to mark pending
1586  * @secure: false for non-banked exceptions or for the nonsecure
1587  * version of a banked exception, true for the secure version of a banked
1588  * exception.
1589  *
1590  * Marks the specified exception as pending. Note that we will assert()
1591  * if @secure is true and @irq does not specify one of the fixed set
1592  * of architecturally banked exceptions.
1593  */
1594 void armv7m_nvic_set_pending(void *opaque, int irq, bool secure);
1595 /**
1596  * armv7m_nvic_set_pending_derived: mark this derived exception as pending
1597  * @opaque: the NVIC
1598  * @irq: the exception number to mark pending
1599  * @secure: false for non-banked exceptions or for the nonsecure
1600  * version of a banked exception, true for the secure version of a banked
1601  * exception.
1602  *
1603  * Similar to armv7m_nvic_set_pending(), but specifically for derived
1604  * exceptions (exceptions generated in the course of trying to take
1605  * a different exception).
1606  */
1607 void armv7m_nvic_set_pending_derived(void *opaque, int irq, bool secure);
1608 /**
1609  * armv7m_nvic_get_pending_irq_info: return highest priority pending
1610  *    exception, and whether it targets Secure state
1611  * @opaque: the NVIC
1612  * @pirq: set to pending exception number
1613  * @ptargets_secure: set to whether pending exception targets Secure
1614  *
1615  * This function writes the number of the highest priority pending
1616  * exception (the one which would be made active by
1617  * armv7m_nvic_acknowledge_irq()) to @pirq, and sets @ptargets_secure
1618  * to true if the current highest priority pending exception should
1619  * be taken to Secure state, false for NS.
1620  */
1621 void armv7m_nvic_get_pending_irq_info(void *opaque, int *pirq,
1622                                       bool *ptargets_secure);
1623 /**
1624  * armv7m_nvic_acknowledge_irq: make highest priority pending exception active
1625  * @opaque: the NVIC
1626  *
1627  * Move the current highest priority pending exception from the pending
1628  * state to the active state, and update v7m.exception to indicate that
1629  * it is the exception currently being handled.
1630  */
1631 void armv7m_nvic_acknowledge_irq(void *opaque);
1632 /**
1633  * armv7m_nvic_complete_irq: complete specified interrupt or exception
1634  * @opaque: the NVIC
1635  * @irq: the exception number to complete
1636  * @secure: true if this exception was secure
1637  *
1638  * Returns: -1 if the irq was not active
1639  *           1 if completing this irq brought us back to base (no active irqs)
1640  *           0 if there is still an irq active after this one was completed
1641  * (Ignoring -1, this is the same as the RETTOBASE value before completion.)
1642  */
1643 int armv7m_nvic_complete_irq(void *opaque, int irq, bool secure);
1644 /**
1645  * armv7m_nvic_raw_execution_priority: return the raw execution priority
1646  * @opaque: the NVIC
1647  *
1648  * Returns: the raw execution priority as defined by the v8M architecture.
1649  * This is the execution priority minus the effects of AIRCR.PRIS,
1650  * and minus any PRIMASK/FAULTMASK/BASEPRI priority boosting.
1651  * (v8M ARM ARM I_PKLD.)
1652  */
1653 int armv7m_nvic_raw_execution_priority(void *opaque);
1654 /**
1655  * armv7m_nvic_neg_prio_requested: return true if the requested execution
1656  * priority is negative for the specified security state.
1657  * @opaque: the NVIC
1658  * @secure: the security state to test
1659  * This corresponds to the pseudocode IsReqExecPriNeg().
1660  */
1661 #ifndef CONFIG_USER_ONLY
1662 bool armv7m_nvic_neg_prio_requested(void *opaque, bool secure);
1663 #else
1664 static inline bool armv7m_nvic_neg_prio_requested(void *opaque, bool secure)
1665 {
1666     return false;
1667 }
1668 #endif
1669
1670 /* Interface for defining coprocessor registers.
1671  * Registers are defined in tables of arm_cp_reginfo structs
1672  * which are passed to define_arm_cp_regs().
1673  */
1674
1675 /* When looking up a coprocessor register we look for it
1676  * via an integer which encodes all of:
1677  *  coprocessor number
1678  *  Crn, Crm, opc1, opc2 fields
1679  *  32 or 64 bit register (ie is it accessed via MRC/MCR
1680  *    or via MRRC/MCRR?)
1681  *  non-secure/secure bank (AArch32 only)
1682  * We allow 4 bits for opc1 because MRRC/MCRR have a 4 bit field.
1683  * (In this case crn and opc2 should be zero.)
1684  * For AArch64, there is no 32/64 bit size distinction;
1685  * instead all registers have a 2 bit op0, 3 bit op1 and op2,
1686  * and 4 bit CRn and CRm. The encoding patterns are chosen
1687  * to be easy to convert to and from the KVM encodings, and also
1688  * so that the hashtable can contain both AArch32 and AArch64
1689  * registers (to allow for interprocessing where we might run
1690  * 32 bit code on a 64 bit core).
1691  */
1692 /* This bit is private to our hashtable cpreg; in KVM register
1693  * IDs the AArch64/32 distinction is the KVM_REG_ARM/ARM64
1694  * in the upper bits of the 64 bit ID.
1695  */
1696 #define CP_REG_AA64_SHIFT 28
1697 #define CP_REG_AA64_MASK (1 << CP_REG_AA64_SHIFT)
1698
1699 /* To enable banking of coprocessor registers depending on ns-bit we
1700  * add a bit to distinguish between secure and non-secure cpregs in the
1701  * hashtable.
1702  */
1703 #define CP_REG_NS_SHIFT 29
1704 #define CP_REG_NS_MASK (1 << CP_REG_NS_SHIFT)
1705
1706 #define ENCODE_CP_REG(cp, is64, ns, crn, crm, opc1, opc2)   \
1707     ((ns) << CP_REG_NS_SHIFT | ((cp) << 16) | ((is64) << 15) |   \
1708      ((crn) << 11) | ((crm) << 7) | ((opc1) << 3) | (opc2))
1709
1710 #define ENCODE_AA64_CP_REG(cp, crn, crm, op0, op1, op2) \
1711     (CP_REG_AA64_MASK |                                 \
1712      ((cp) << CP_REG_ARM_COPROC_SHIFT) |                \
1713      ((op0) << CP_REG_ARM64_SYSREG_OP0_SHIFT) |         \
1714      ((op1) << CP_REG_ARM64_SYSREG_OP1_SHIFT) |         \
1715      ((crn) << CP_REG_ARM64_SYSREG_CRN_SHIFT) |         \
1716      ((crm) << CP_REG_ARM64_SYSREG_CRM_SHIFT) |         \
1717      ((op2) << CP_REG_ARM64_SYSREG_OP2_SHIFT))
1718
1719 /* Convert a full 64 bit KVM register ID to the truncated 32 bit
1720  * version used as a key for the coprocessor register hashtable
1721  */
1722 static inline uint32_t kvm_to_cpreg_id(uint64_t kvmid)
1723 {
1724     uint32_t cpregid = kvmid;
1725     if ((kvmid & CP_REG_ARCH_MASK) == CP_REG_ARM64) {
1726         cpregid |= CP_REG_AA64_MASK;
1727     } else {
1728         if ((kvmid & CP_REG_SIZE_MASK) == CP_REG_SIZE_U64) {
1729             cpregid |= (1 << 15);
1730         }
1731
1732         /* KVM is always non-secure so add the NS flag on AArch32 register
1733          * entries.
1734          */
1735          cpregid |= 1 << CP_REG_NS_SHIFT;
1736     }
1737     return cpregid;
1738 }
1739
1740 /* Convert a truncated 32 bit hashtable key into the full
1741  * 64 bit KVM register ID.
1742  */
1743 static inline uint64_t cpreg_to_kvm_id(uint32_t cpregid)
1744 {
1745     uint64_t kvmid;
1746
1747     if (cpregid & CP_REG_AA64_MASK) {
1748         kvmid = cpregid & ~CP_REG_AA64_MASK;
1749         kvmid |= CP_REG_SIZE_U64 | CP_REG_ARM64;
1750     } else {
1751         kvmid = cpregid & ~(1 << 15);
1752         if (cpregid & (1 << 15)) {
1753             kvmid |= CP_REG_SIZE_U64 | CP_REG_ARM;
1754         } else {
1755             kvmid |= CP_REG_SIZE_U32 | CP_REG_ARM;
1756         }
1757     }
1758     return kvmid;
1759 }
1760
1761 /* ARMCPRegInfo type field bits. If the SPECIAL bit is set this is a
1762  * special-behaviour cp reg and bits [11..8] indicate what behaviour
1763  * it has. Otherwise it is a simple cp reg, where CONST indicates that
1764  * TCG can assume the value to be constant (ie load at translate time)
1765  * and 64BIT indicates a 64 bit wide coprocessor register. SUPPRESS_TB_END
1766  * indicates that the TB should not be ended after a write to this register
1767  * (the default is that the TB ends after cp writes). OVERRIDE permits
1768  * a register definition to override a previous definition for the
1769  * same (cp, is64, crn, crm, opc1, opc2) tuple: either the new or the
1770  * old must have the OVERRIDE bit set.
1771  * ALIAS indicates that this register is an alias view of some underlying
1772  * state which is also visible via another register, and that the other
1773  * register is handling migration and reset; registers marked ALIAS will not be
1774  * migrated but may have their state set by syncing of register state from KVM.
1775  * NO_RAW indicates that this register has no underlying state and does not
1776  * support raw access for state saving/loading; it will not be used for either
1777  * migration or KVM state synchronization. (Typically this is for "registers"
1778  * which are actually used as instructions for cache maintenance and so on.)
1779  * IO indicates that this register does I/O and therefore its accesses
1780  * need to be surrounded by gen_io_start()/gen_io_end(). In particular,
1781  * registers which implement clocks or timers require this.
1782  */
1783 #define ARM_CP_SPECIAL           0x0001
1784 #define ARM_CP_CONST             0x0002
1785 #define ARM_CP_64BIT             0x0004
1786 #define ARM_CP_SUPPRESS_TB_END   0x0008
1787 #define ARM_CP_OVERRIDE          0x0010
1788 #define ARM_CP_ALIAS             0x0020
1789 #define ARM_CP_IO                0x0040
1790 #define ARM_CP_NO_RAW            0x0080
1791 #define ARM_CP_NOP               (ARM_CP_SPECIAL | 0x0100)
1792 #define ARM_CP_WFI               (ARM_CP_SPECIAL | 0x0200)
1793 #define ARM_CP_NZCV              (ARM_CP_SPECIAL | 0x0300)
1794 #define ARM_CP_CURRENTEL         (ARM_CP_SPECIAL | 0x0400)
1795 #define ARM_CP_DC_ZVA            (ARM_CP_SPECIAL | 0x0500)
1796 #define ARM_LAST_SPECIAL         ARM_CP_DC_ZVA
1797 #define ARM_CP_FPU               0x1000
1798 #define ARM_CP_SVE               0x2000
1799 /* Used only as a terminator for ARMCPRegInfo lists */
1800 #define ARM_CP_SENTINEL          0xffff
1801 /* Mask of only the flag bits in a type field */
1802 #define ARM_CP_FLAG_MASK         0x30ff
1803
1804 /* Valid values for ARMCPRegInfo state field, indicating which of
1805  * the AArch32 and AArch64 execution states this register is visible in.
1806  * If the reginfo doesn't explicitly specify then it is AArch32 only.
1807  * If the reginfo is declared to be visible in both states then a second
1808  * reginfo is synthesised for the AArch32 view of the AArch64 register,
1809  * such that the AArch32 view is the lower 32 bits of the AArch64 one.
1810  * Note that we rely on the values of these enums as we iterate through
1811  * the various states in some places.
1812  */
1813 enum {
1814     ARM_CP_STATE_AA32 = 0,
1815     ARM_CP_STATE_AA64 = 1,
1816     ARM_CP_STATE_BOTH = 2,
1817 };
1818
1819 /* ARM CP register secure state flags.  These flags identify security state
1820  * attributes for a given CP register entry.
1821  * The existence of both or neither secure and non-secure flags indicates that
1822  * the register has both a secure and non-secure hash entry.  A single one of
1823  * these flags causes the register to only be hashed for the specified
1824  * security state.
1825  * Although definitions may have any combination of the S/NS bits, each
1826  * registered entry will only have one to identify whether the entry is secure
1827  * or non-secure.
1828  */
1829 enum {
1830     ARM_CP_SECSTATE_S =   (1 << 0), /* bit[0]: Secure state register */
1831     ARM_CP_SECSTATE_NS =  (1 << 1), /* bit[1]: Non-secure state register */
1832 };
1833
1834 /* Return true if cptype is a valid type field. This is used to try to
1835  * catch errors where the sentinel has been accidentally left off the end
1836  * of a list of registers.
1837  */
1838 static inline bool cptype_valid(int cptype)
1839 {
1840     return ((cptype & ~ARM_CP_FLAG_MASK) == 0)
1841         || ((cptype & ARM_CP_SPECIAL) &&
1842             ((cptype & ~ARM_CP_FLAG_MASK) <= ARM_LAST_SPECIAL));
1843 }
1844
1845 /* Access rights:
1846  * We define bits for Read and Write access for what rev C of the v7-AR ARM ARM
1847  * defines as PL0 (user), PL1 (fiq/irq/svc/abt/und/sys, ie privileged), and
1848  * PL2 (hyp). The other level which has Read and Write bits is Secure PL1
1849  * (ie any of the privileged modes in Secure state, or Monitor mode).
1850  * If a register is accessible in one privilege level it's always accessible
1851  * in higher privilege levels too. Since "Secure PL1" also follows this rule
1852  * (ie anything visible in PL2 is visible in S-PL1, some things are only
1853  * visible in S-PL1) but "Secure PL1" is a bit of a mouthful, we bend the
1854  * terminology a little and call this PL3.
1855  * In AArch64 things are somewhat simpler as the PLx bits line up exactly
1856  * with the ELx exception levels.
1857  *
1858  * If access permissions for a register are more complex than can be
1859  * described with these bits, then use a laxer set of restrictions, and
1860  * do the more restrictive/complex check inside a helper function.
1861  */
1862 #define PL3_R 0x80
1863 #define PL3_W 0x40
1864 #define PL2_R (0x20 | PL3_R)
1865 #define PL2_W (0x10 | PL3_W)
1866 #define PL1_R (0x08 | PL2_R)
1867 #define PL1_W (0x04 | PL2_W)
1868 #define PL0_R (0x02 | PL1_R)
1869 #define PL0_W (0x01 | PL1_W)
1870
1871 #define PL3_RW (PL3_R | PL3_W)
1872 #define PL2_RW (PL2_R | PL2_W)
1873 #define PL1_RW (PL1_R | PL1_W)
1874 #define PL0_RW (PL0_R | PL0_W)
1875
1876 /* Return the highest implemented Exception Level */
1877 static inline int arm_highest_el(CPUARMState *env)
1878 {
1879     if (arm_feature(env, ARM_FEATURE_EL3)) {
1880         return 3;
1881     }
1882     if (arm_feature(env, ARM_FEATURE_EL2)) {
1883         return 2;
1884     }
1885     return 1;
1886 }
1887
1888 /* Return true if a v7M CPU is in Handler mode */
1889 static inline bool arm_v7m_is_handler_mode(CPUARMState *env)
1890 {
1891     return env->v7m.exception != 0;
1892 }
1893
1894 /* Return the current Exception Level (as per ARMv8; note that this differs
1895  * from the ARMv7 Privilege Level).
1896  */
1897 static inline int arm_current_el(CPUARMState *env)
1898 {
1899     if (arm_feature(env, ARM_FEATURE_M)) {
1900         return arm_v7m_is_handler_mode(env) ||
1901             !(env->v7m.control[env->v7m.secure] & 1);
1902     }
1903
1904     if (is_a64(env)) {
1905         return extract32(env->pstate, 2, 2);
1906     }
1907
1908     switch (env->uncached_cpsr & 0x1f) {
1909     case ARM_CPU_MODE_USR:
1910         return 0;
1911     case ARM_CPU_MODE_HYP:
1912         return 2;
1913     case ARM_CPU_MODE_MON:
1914         return 3;
1915     default:
1916         if (arm_is_secure(env) && !arm_el_is_aa64(env, 3)) {
1917             /* If EL3 is 32-bit then all secure privileged modes run in
1918              * EL3
1919              */
1920             return 3;
1921         }
1922
1923         return 1;
1924     }
1925 }
1926
1927 typedef struct ARMCPRegInfo ARMCPRegInfo;
1928
1929 typedef enum CPAccessResult {
1930     /* Access is permitted */
1931     CP_ACCESS_OK = 0,
1932     /* Access fails due to a configurable trap or enable which would
1933      * result in a categorized exception syndrome giving information about
1934      * the failing instruction (ie syndrome category 0x3, 0x4, 0x5, 0x6,
1935      * 0xc or 0x18). The exception is taken to the usual target EL (EL1 or
1936      * PL1 if in EL0, otherwise to the current EL).
1937      */
1938     CP_ACCESS_TRAP = 1,
1939     /* Access fails and results in an exception syndrome 0x0 ("uncategorized").
1940      * Note that this is not a catch-all case -- the set of cases which may
1941      * result in this failure is specifically defined by the architecture.
1942      */
1943     CP_ACCESS_TRAP_UNCATEGORIZED = 2,
1944     /* As CP_ACCESS_TRAP, but for traps directly to EL2 or EL3 */
1945     CP_ACCESS_TRAP_EL2 = 3,
1946     CP_ACCESS_TRAP_EL3 = 4,
1947     /* As CP_ACCESS_UNCATEGORIZED, but for traps directly to EL2 or EL3 */
1948     CP_ACCESS_TRAP_UNCATEGORIZED_EL2 = 5,
1949     CP_ACCESS_TRAP_UNCATEGORIZED_EL3 = 6,
1950     /* Access fails and results in an exception syndrome for an FP access,
1951      * trapped directly to EL2 or EL3
1952      */
1953     CP_ACCESS_TRAP_FP_EL2 = 7,
1954     CP_ACCESS_TRAP_FP_EL3 = 8,
1955 } CPAccessResult;
1956
1957 /* Access functions for coprocessor registers. These cannot fail and
1958  * may not raise exceptions.
1959  */
1960 typedef uint64_t CPReadFn(CPUARMState *env, const ARMCPRegInfo *opaque);
1961 typedef void CPWriteFn(CPUARMState *env, const ARMCPRegInfo *opaque,
1962                        uint64_t value);
1963 /* Access permission check functions for coprocessor registers. */
1964 typedef CPAccessResult CPAccessFn(CPUARMState *env,
1965                                   const ARMCPRegInfo *opaque,
1966                                   bool isread);
1967 /* Hook function for register reset */
1968 typedef void CPResetFn(CPUARMState *env, const ARMCPRegInfo *opaque);
1969
1970 #define CP_ANY 0xff
1971
1972 /* Definition of an ARM coprocessor register */
1973 struct ARMCPRegInfo {
1974     /* Name of register (useful mainly for debugging, need not be unique) */
1975     const char *name;
1976     /* Location of register: coprocessor number and (crn,crm,opc1,opc2)
1977      * tuple. Any of crm, opc1 and opc2 may be CP_ANY to indicate a
1978      * 'wildcard' field -- any value of that field in the MRC/MCR insn
1979      * will be decoded to this register. The register read and write
1980      * callbacks will be passed an ARMCPRegInfo with the crn/crm/opc1/opc2
1981      * used by the program, so it is possible to register a wildcard and
1982      * then behave differently on read/write if necessary.
1983      * For 64 bit registers, only crm and opc1 are relevant; crn and opc2
1984      * must both be zero.
1985      * For AArch64-visible registers, opc0 is also used.
1986      * Since there are no "coprocessors" in AArch64, cp is purely used as a
1987      * way to distinguish (for KVM's benefit) guest-visible system registers
1988      * from demuxed ones provided to preserve the "no side effects on
1989      * KVM register read/write from QEMU" semantics. cp==0x13 is guest
1990      * visible (to match KVM's encoding); cp==0 will be converted to
1991      * cp==0x13 when the ARMCPRegInfo is registered, for convenience.
1992      */
1993     uint8_t cp;
1994     uint8_t crn;
1995     uint8_t crm;
1996     uint8_t opc0;
1997     uint8_t opc1;
1998     uint8_t opc2;
1999     /* Execution state in which this register is visible: ARM_CP_STATE_* */
2000     int state;
2001     /* Register type: ARM_CP_* bits/values */
2002     int type;
2003     /* Access rights: PL*_[RW] */
2004     int access;
2005     /* Security state: ARM_CP_SECSTATE_* bits/values */
2006     int secure;
2007     /* The opaque pointer passed to define_arm_cp_regs_with_opaque() when
2008      * this register was defined: can be used to hand data through to the
2009      * register read/write functions, since they are passed the ARMCPRegInfo*.
2010      */
2011     void *opaque;
2012     /* Value of this register, if it is ARM_CP_CONST. Otherwise, if
2013      * fieldoffset is non-zero, the reset value of the register.
2014      */
2015     uint64_t resetvalue;
2016     /* Offset of the field in CPUARMState for this register.
2017      *
2018      * This is not needed if either:
2019      *  1. type is ARM_CP_CONST or one of the ARM_CP_SPECIALs
2020      *  2. both readfn and writefn are specified
2021      */
2022     ptrdiff_t fieldoffset; /* offsetof(CPUARMState, field) */
2023
2024     /* Offsets of the secure and non-secure fields in CPUARMState for the
2025      * register if it is banked.  These fields are only used during the static
2026      * registration of a register.  During hashing the bank associated
2027      * with a given security state is copied to fieldoffset which is used from
2028      * there on out.
2029      *
2030      * It is expected that register definitions use either fieldoffset or
2031      * bank_fieldoffsets in the definition but not both.  It is also expected
2032      * that both bank offsets are set when defining a banked register.  This
2033      * use indicates that a register is banked.
2034      */
2035     ptrdiff_t bank_fieldoffsets[2];
2036
2037     /* Function for making any access checks for this register in addition to
2038      * those specified by the 'access' permissions bits. If NULL, no extra
2039      * checks required. The access check is performed at runtime, not at
2040      * translate time.
2041      */
2042     CPAccessFn *accessfn;
2043     /* Function for handling reads of this register. If NULL, then reads
2044      * will be done by loading from the offset into CPUARMState specified
2045      * by fieldoffset.
2046      */
2047     CPReadFn *readfn;
2048     /* Function for handling writes of this register. If NULL, then writes
2049      * will be done by writing to the offset into CPUARMState specified
2050      * by fieldoffset.
2051      */
2052     CPWriteFn *writefn;
2053     /* Function for doing a "raw" read; used when we need to copy
2054      * coprocessor state to the kernel for KVM or out for
2055      * migration. This only needs to be provided if there is also a
2056      * readfn and it has side effects (for instance clear-on-read bits).
2057      */
2058     CPReadFn *raw_readfn;
2059     /* Function for doing a "raw" write; used when we need to copy KVM
2060      * kernel coprocessor state into userspace, or for inbound
2061      * migration. This only needs to be provided if there is also a
2062      * writefn and it masks out "unwritable" bits or has write-one-to-clear
2063      * or similar behaviour.
2064      */
2065     CPWriteFn *raw_writefn;
2066     /* Function for resetting the register. If NULL, then reset will be done
2067      * by writing resetvalue to the field specified in fieldoffset. If
2068      * fieldoffset is 0 then no reset will be done.
2069      */
2070     CPResetFn *resetfn;
2071 };
2072
2073 /* Macros which are lvalues for the field in CPUARMState for the
2074  * ARMCPRegInfo *ri.
2075  */
2076 #define CPREG_FIELD32(env, ri) \
2077     (*(uint32_t *)((char *)(env) + (ri)->fieldoffset))
2078 #define CPREG_FIELD64(env, ri) \
2079     (*(uint64_t *)((char *)(env) + (ri)->fieldoffset))
2080
2081 #define REGINFO_SENTINEL { .type = ARM_CP_SENTINEL }
2082
2083 void define_arm_cp_regs_with_opaque(ARMCPU *cpu,
2084                                     const ARMCPRegInfo *regs, void *opaque);
2085 void define_one_arm_cp_reg_with_opaque(ARMCPU *cpu,
2086                                        const ARMCPRegInfo *regs, void *opaque);
2087 static inline void define_arm_cp_regs(ARMCPU *cpu, const ARMCPRegInfo *regs)
2088 {
2089     define_arm_cp_regs_with_opaque(cpu, regs, 0);
2090 }
2091 static inline void define_one_arm_cp_reg(ARMCPU *cpu, const ARMCPRegInfo *regs)
2092 {
2093     define_one_arm_cp_reg_with_opaque(cpu, regs, 0);
2094 }
2095 const ARMCPRegInfo *get_arm_cp_reginfo(GHashTable *cpregs, uint32_t encoded_cp);
2096
2097 /* CPWriteFn that can be used to implement writes-ignored behaviour */
2098 void arm_cp_write_ignore(CPUARMState *env, const ARMCPRegInfo *ri,
2099                          uint64_t value);
2100 /* CPReadFn that can be used for read-as-zero behaviour */
2101 uint64_t arm_cp_read_zero(CPUARMState *env, const ARMCPRegInfo *ri);
2102
2103 /* CPResetFn that does nothing, for use if no reset is required even
2104  * if fieldoffset is non zero.
2105  */
2106 void arm_cp_reset_ignore(CPUARMState *env, const ARMCPRegInfo *opaque);
2107
2108 /* Return true if this reginfo struct's field in the cpu state struct
2109  * is 64 bits wide.
2110  */
2111 static inline bool cpreg_field_is_64bit(const ARMCPRegInfo *ri)
2112 {
2113     return (ri->state == ARM_CP_STATE_AA64) || (ri->type & ARM_CP_64BIT);
2114 }
2115
2116 static inline bool cp_access_ok(int current_el,
2117                                 const ARMCPRegInfo *ri, int isread)
2118 {
2119     return (ri->access >> ((current_el * 2) + isread)) & 1;
2120 }
2121
2122 /* Raw read of a coprocessor register (as needed for migration, etc) */
2123 uint64_t read_raw_cp_reg(CPUARMState *env, const ARMCPRegInfo *ri);
2124
2125 /**
2126  * write_list_to_cpustate
2127  * @cpu: ARMCPU
2128  *
2129  * For each register listed in the ARMCPU cpreg_indexes list, write
2130  * its value from the cpreg_values list into the ARMCPUState structure.
2131  * This updates TCG's working data structures from KVM data or
2132  * from incoming migration state.
2133  *
2134  * Returns: true if all register values were updated correctly,
2135  * false if some register was unknown or could not be written.
2136  * Note that we do not stop early on failure -- we will attempt
2137  * writing all registers in the list.
2138  */
2139 bool write_list_to_cpustate(ARMCPU *cpu);
2140
2141 /**
2142  * write_cpustate_to_list:
2143  * @cpu: ARMCPU
2144  *
2145  * For each register listed in the ARMCPU cpreg_indexes list, write
2146  * its value from the ARMCPUState structure into the cpreg_values list.
2147  * This is used to copy info from TCG's working data structures into
2148  * KVM or for outbound migration.
2149  *
2150  * Returns: true if all register values were read correctly,
2151  * false if some register was unknown or could not be read.
2152  * Note that we do not stop early on failure -- we will attempt
2153  * reading all registers in the list.
2154  */
2155 bool write_cpustate_to_list(ARMCPU *cpu);
2156
2157 #define ARM_CPUID_TI915T      0x54029152
2158 #define ARM_CPUID_TI925T      0x54029252
2159
2160 #if defined(CONFIG_USER_ONLY)
2161 #define TARGET_PAGE_BITS 12
2162 #else
2163 /* ARMv7 and later CPUs have 4K pages minimum, but ARMv5 and v6
2164  * have to support 1K tiny pages.
2165  */
2166 #define TARGET_PAGE_BITS_VARY
2167 #define TARGET_PAGE_BITS_MIN 10
2168 #endif
2169
2170 #if defined(TARGET_AARCH64)
2171 #  define TARGET_PHYS_ADDR_SPACE_BITS 48
2172 #  define TARGET_VIRT_ADDR_SPACE_BITS 64
2173 #else
2174 #  define TARGET_PHYS_ADDR_SPACE_BITS 40
2175 #  define TARGET_VIRT_ADDR_SPACE_BITS 32
2176 #endif
2177
2178 static inline bool arm_excp_unmasked(CPUState *cs, unsigned int excp_idx,
2179                                      unsigned int target_el)
2180 {
2181     CPUARMState *env = cs->env_ptr;
2182     unsigned int cur_el = arm_current_el(env);
2183     bool secure = arm_is_secure(env);
2184     bool pstate_unmasked;
2185     int8_t unmasked = 0;
2186
2187     /* Don't take exceptions if they target a lower EL.
2188      * This check should catch any exceptions that would not be taken but left
2189      * pending.
2190      */
2191     if (cur_el > target_el) {
2192         return false;
2193     }
2194
2195     switch (excp_idx) {
2196     case EXCP_FIQ:
2197         pstate_unmasked = !(env->daif & PSTATE_F);
2198         break;
2199
2200     case EXCP_IRQ:
2201         pstate_unmasked = !(env->daif & PSTATE_I);
2202         break;
2203
2204     case EXCP_VFIQ:
2205         if (secure || !(env->cp15.hcr_el2 & HCR_FMO)) {
2206             /* VFIQs are only taken when hypervized and non-secure.  */
2207             return false;
2208         }
2209         return !(env->daif & PSTATE_F);
2210     case EXCP_VIRQ:
2211         if (secure || !(env->cp15.hcr_el2 & HCR_IMO)) {
2212             /* VIRQs are only taken when hypervized and non-secure.  */
2213             return false;
2214         }
2215         return !(env->daif & PSTATE_I);
2216     default:
2217         g_assert_not_reached();
2218     }
2219
2220     /* Use the target EL, current execution state and SCR/HCR settings to
2221      * determine whether the corresponding CPSR bit is used to mask the
2222      * interrupt.
2223      */
2224     if ((target_el > cur_el) && (target_el != 1)) {
2225         /* Exceptions targeting a higher EL may not be maskable */
2226         if (arm_feature(env, ARM_FEATURE_AARCH64)) {
2227             /* 64-bit masking rules are simple: exceptions to EL3
2228              * can't be masked, and exceptions to EL2 can only be
2229              * masked from Secure state. The HCR and SCR settings
2230              * don't affect the masking logic, only the interrupt routing.
2231              */
2232             if (target_el == 3 || !secure) {
2233                 unmasked = 1;
2234             }
2235         } else {
2236             /* The old 32-bit-only environment has a more complicated
2237              * masking setup. HCR and SCR bits not only affect interrupt
2238              * routing but also change the behaviour of masking.
2239              */
2240             bool hcr, scr;
2241
2242             switch (excp_idx) {
2243             case EXCP_FIQ:
2244                 /* If FIQs are routed to EL3 or EL2 then there are cases where
2245                  * we override the CPSR.F in determining if the exception is
2246                  * masked or not. If neither of these are set then we fall back
2247                  * to the CPSR.F setting otherwise we further assess the state
2248                  * below.
2249                  */
2250                 hcr = (env->cp15.hcr_el2 & HCR_FMO);
2251                 scr = (env->cp15.scr_el3 & SCR_FIQ);
2252
2253                 /* When EL3 is 32-bit, the SCR.FW bit controls whether the
2254                  * CPSR.F bit masks FIQ interrupts when taken in non-secure
2255                  * state. If SCR.FW is set then FIQs can be masked by CPSR.F
2256                  * when non-secure but only when FIQs are only routed to EL3.
2257                  */
2258                 scr = scr && !((env->cp15.scr_el3 & SCR_FW) && !hcr);
2259                 break;
2260             case EXCP_IRQ:
2261                 /* When EL3 execution state is 32-bit, if HCR.IMO is set then
2262                  * we may override the CPSR.I masking when in non-secure state.
2263                  * The SCR.IRQ setting has already been taken into consideration
2264                  * when setting the target EL, so it does not have a further
2265                  * affect here.
2266                  */
2267                 hcr = (env->cp15.hcr_el2 & HCR_IMO);
2268                 scr = false;
2269                 break;
2270             default:
2271                 g_assert_not_reached();
2272             }
2273
2274             if ((scr || hcr) && !secure) {
2275                 unmasked = 1;
2276             }
2277         }
2278     }
2279
2280     /* The PSTATE bits only mask the interrupt if we have not overriden the
2281      * ability above.
2282      */
2283     return unmasked || pstate_unmasked;
2284 }
2285
2286 #define cpu_init(cpu_model) cpu_generic_init(TYPE_ARM_CPU, cpu_model)
2287
2288 #define ARM_CPU_TYPE_SUFFIX "-" TYPE_ARM_CPU
2289 #define ARM_CPU_TYPE_NAME(name) (name ARM_CPU_TYPE_SUFFIX)
2290
2291 #define cpu_signal_handler cpu_arm_signal_handler
2292 #define cpu_list arm_cpu_list
2293
2294 /* ARM has the following "translation regimes" (as the ARM ARM calls them):
2295  *
2296  * If EL3 is 64-bit:
2297  *  + NonSecure EL1 & 0 stage 1
2298  *  + NonSecure EL1 & 0 stage 2
2299  *  + NonSecure EL2
2300  *  + Secure EL1 & EL0
2301  *  + Secure EL3
2302  * If EL3 is 32-bit:
2303  *  + NonSecure PL1 & 0 stage 1
2304  *  + NonSecure PL1 & 0 stage 2
2305  *  + NonSecure PL2
2306  *  + Secure PL0 & PL1
2307  * (reminder: for 32 bit EL3, Secure PL1 is *EL3*, not EL1.)
2308  *
2309  * For QEMU, an mmu_idx is not quite the same as a translation regime because:
2310  *  1. we need to split the "EL1 & 0" regimes into two mmu_idxes, because they
2311  *     may differ in access permissions even if the VA->PA map is the same
2312  *  2. we want to cache in our TLB the full VA->IPA->PA lookup for a stage 1+2
2313  *     translation, which means that we have one mmu_idx that deals with two
2314  *     concatenated translation regimes [this sort of combined s1+2 TLB is
2315  *     architecturally permitted]
2316  *  3. we don't need to allocate an mmu_idx to translations that we won't be
2317  *     handling via the TLB. The only way to do a stage 1 translation without
2318  *     the immediate stage 2 translation is via the ATS or AT system insns,
2319  *     which can be slow-pathed and always do a page table walk.
2320  *  4. we can also safely fold together the "32 bit EL3" and "64 bit EL3"
2321  *     translation regimes, because they map reasonably well to each other
2322  *     and they can't both be active at the same time.
2323  * This gives us the following list of mmu_idx values:
2324  *
2325  * NS EL0 (aka NS PL0) stage 1+2
2326  * NS EL1 (aka NS PL1) stage 1+2
2327  * NS EL2 (aka NS PL2)
2328  * S EL3 (aka S PL1)
2329  * S EL0 (aka S PL0)
2330  * S EL1 (not used if EL3 is 32 bit)
2331  * NS EL0+1 stage 2
2332  *
2333  * (The last of these is an mmu_idx because we want to be able to use the TLB
2334  * for the accesses done as part of a stage 1 page table walk, rather than
2335  * having to walk the stage 2 page table over and over.)
2336  *
2337  * R profile CPUs have an MPU, but can use the same set of MMU indexes
2338  * as A profile. They only need to distinguish NS EL0 and NS EL1 (and
2339  * NS EL2 if we ever model a Cortex-R52).
2340  *
2341  * M profile CPUs are rather different as they do not have a true MMU.
2342  * They have the following different MMU indexes:
2343  *  User
2344  *  Privileged
2345  *  User, execution priority negative (ie the MPU HFNMIENA bit may apply)
2346  *  Privileged, execution priority negative (ditto)
2347  * If the CPU supports the v8M Security Extension then there are also:
2348  *  Secure User
2349  *  Secure Privileged
2350  *  Secure User, execution priority negative
2351  *  Secure Privileged, execution priority negative
2352  *
2353  * The ARMMMUIdx and the mmu index value used by the core QEMU TLB code
2354  * are not quite the same -- different CPU types (most notably M profile
2355  * vs A/R profile) would like to use MMU indexes with different semantics,
2356  * but since we don't ever need to use all of those in a single CPU we
2357  * can avoid setting NB_MMU_MODES to more than 8. The lower bits of
2358  * ARMMMUIdx are the core TLB mmu index, and the higher bits are always
2359  * the same for any particular CPU.
2360  * Variables of type ARMMUIdx are always full values, and the core
2361  * index values are in variables of type 'int'.
2362  *
2363  * Our enumeration includes at the end some entries which are not "true"
2364  * mmu_idx values in that they don't have corresponding TLBs and are only
2365  * valid for doing slow path page table walks.
2366  *
2367  * The constant names here are patterned after the general style of the names
2368  * of the AT/ATS operations.
2369  * The values used are carefully arranged to make mmu_idx => EL lookup easy.
2370  * For M profile we arrange them to have a bit for priv, a bit for negpri
2371  * and a bit for secure.
2372  */
2373 #define ARM_MMU_IDX_A 0x10 /* A profile */
2374 #define ARM_MMU_IDX_NOTLB 0x20 /* does not have a TLB */
2375 #define ARM_MMU_IDX_M 0x40 /* M profile */
2376
2377 /* meanings of the bits for M profile mmu idx values */
2378 #define ARM_MMU_IDX_M_PRIV 0x1
2379 #define ARM_MMU_IDX_M_NEGPRI 0x2
2380 #define ARM_MMU_IDX_M_S 0x4
2381
2382 #define ARM_MMU_IDX_TYPE_MASK (~0x7)
2383 #define ARM_MMU_IDX_COREIDX_MASK 0x7
2384
2385 typedef enum ARMMMUIdx {
2386     ARMMMUIdx_S12NSE0 = 0 | ARM_MMU_IDX_A,
2387     ARMMMUIdx_S12NSE1 = 1 | ARM_MMU_IDX_A,
2388     ARMMMUIdx_S1E2 = 2 | ARM_MMU_IDX_A,
2389     ARMMMUIdx_S1E3 = 3 | ARM_MMU_IDX_A,
2390     ARMMMUIdx_S1SE0 = 4 | ARM_MMU_IDX_A,
2391     ARMMMUIdx_S1SE1 = 5 | ARM_MMU_IDX_A,
2392     ARMMMUIdx_S2NS = 6 | ARM_MMU_IDX_A,
2393     ARMMMUIdx_MUser = 0 | ARM_MMU_IDX_M,
2394     ARMMMUIdx_MPriv = 1 | ARM_MMU_IDX_M,
2395     ARMMMUIdx_MUserNegPri = 2 | ARM_MMU_IDX_M,
2396     ARMMMUIdx_MPrivNegPri = 3 | ARM_MMU_IDX_M,
2397     ARMMMUIdx_MSUser = 4 | ARM_MMU_IDX_M,
2398     ARMMMUIdx_MSPriv = 5 | ARM_MMU_IDX_M,
2399     ARMMMUIdx_MSUserNegPri = 6 | ARM_MMU_IDX_M,
2400     ARMMMUIdx_MSPrivNegPri = 7 | ARM_MMU_IDX_M,
2401     /* Indexes below here don't have TLBs and are used only for AT system
2402      * instructions or for the first stage of an S12 page table walk.
2403      */
2404     ARMMMUIdx_S1NSE0 = 0 | ARM_MMU_IDX_NOTLB,
2405     ARMMMUIdx_S1NSE1 = 1 | ARM_MMU_IDX_NOTLB,
2406 } ARMMMUIdx;
2407
2408 /* Bit macros for the core-mmu-index values for each index,
2409  * for use when calling tlb_flush_by_mmuidx() and friends.
2410  */
2411 typedef enum ARMMMUIdxBit {
2412     ARMMMUIdxBit_S12NSE0 = 1 << 0,
2413     ARMMMUIdxBit_S12NSE1 = 1 << 1,
2414     ARMMMUIdxBit_S1E2 = 1 << 2,
2415     ARMMMUIdxBit_S1E3 = 1 << 3,
2416     ARMMMUIdxBit_S1SE0 = 1 << 4,
2417     ARMMMUIdxBit_S1SE1 = 1 << 5,
2418     ARMMMUIdxBit_S2NS = 1 << 6,
2419     ARMMMUIdxBit_MUser = 1 << 0,
2420     ARMMMUIdxBit_MPriv = 1 << 1,
2421     ARMMMUIdxBit_MUserNegPri = 1 << 2,
2422     ARMMMUIdxBit_MPrivNegPri = 1 << 3,
2423     ARMMMUIdxBit_MSUser = 1 << 4,
2424     ARMMMUIdxBit_MSPriv = 1 << 5,
2425     ARMMMUIdxBit_MSUserNegPri = 1 << 6,
2426     ARMMMUIdxBit_MSPrivNegPri = 1 << 7,
2427 } ARMMMUIdxBit;
2428
2429 #define MMU_USER_IDX 0
2430
2431 static inline int arm_to_core_mmu_idx(ARMMMUIdx mmu_idx)
2432 {
2433     return mmu_idx & ARM_MMU_IDX_COREIDX_MASK;
2434 }
2435
2436 static inline ARMMMUIdx core_to_arm_mmu_idx(CPUARMState *env, int mmu_idx)
2437 {
2438     if (arm_feature(env, ARM_FEATURE_M)) {
2439         return mmu_idx | ARM_MMU_IDX_M;
2440     } else {
2441         return mmu_idx | ARM_MMU_IDX_A;
2442     }
2443 }
2444
2445 /* Return the exception level we're running at if this is our mmu_idx */
2446 static inline int arm_mmu_idx_to_el(ARMMMUIdx mmu_idx)
2447 {
2448     switch (mmu_idx & ARM_MMU_IDX_TYPE_MASK) {
2449     case ARM_MMU_IDX_A:
2450         return mmu_idx & 3;
2451     case ARM_MMU_IDX_M:
2452         return mmu_idx & ARM_MMU_IDX_M_PRIV;
2453     default:
2454         g_assert_not_reached();
2455     }
2456 }
2457
2458 /* Return the MMU index for a v7M CPU in the specified security and
2459  * privilege state
2460  */
2461 static inline ARMMMUIdx arm_v7m_mmu_idx_for_secstate_and_priv(CPUARMState *env,
2462                                                               bool secstate,
2463                                                               bool priv)
2464 {
2465     ARMMMUIdx mmu_idx = ARM_MMU_IDX_M;
2466
2467     if (priv) {
2468         mmu_idx |= ARM_MMU_IDX_M_PRIV;
2469     }
2470
2471     if (armv7m_nvic_neg_prio_requested(env->nvic, secstate)) {
2472         mmu_idx |= ARM_MMU_IDX_M_NEGPRI;
2473     }
2474
2475     if (secstate) {
2476         mmu_idx |= ARM_MMU_IDX_M_S;
2477     }
2478
2479     return mmu_idx;
2480 }
2481
2482 /* Return the MMU index for a v7M CPU in the specified security state */
2483 static inline ARMMMUIdx arm_v7m_mmu_idx_for_secstate(CPUARMState *env,
2484                                                      bool secstate)
2485 {
2486     bool priv = arm_current_el(env) != 0;
2487
2488     return arm_v7m_mmu_idx_for_secstate_and_priv(env, secstate, priv);
2489 }
2490
2491 /* Determine the current mmu_idx to use for normal loads/stores */
2492 static inline int cpu_mmu_index(CPUARMState *env, bool ifetch)
2493 {
2494     int el = arm_current_el(env);
2495
2496     if (arm_feature(env, ARM_FEATURE_M)) {
2497         ARMMMUIdx mmu_idx = arm_v7m_mmu_idx_for_secstate(env, env->v7m.secure);
2498
2499         return arm_to_core_mmu_idx(mmu_idx);
2500     }
2501
2502     if (el < 2 && arm_is_secure_below_el3(env)) {
2503         return arm_to_core_mmu_idx(ARMMMUIdx_S1SE0 + el);
2504     }
2505     return el;
2506 }
2507
2508 /* Indexes used when registering address spaces with cpu_address_space_init */
2509 typedef enum ARMASIdx {
2510     ARMASIdx_NS = 0,
2511     ARMASIdx_S = 1,
2512 } ARMASIdx;
2513
2514 /* Return the Exception Level targeted by debug exceptions. */
2515 static inline int arm_debug_target_el(CPUARMState *env)
2516 {
2517     bool secure = arm_is_secure(env);
2518     bool route_to_el2 = false;
2519
2520     if (arm_feature(env, ARM_FEATURE_EL2) && !secure) {
2521         route_to_el2 = env->cp15.hcr_el2 & HCR_TGE ||
2522                        env->cp15.mdcr_el2 & (1 << 8);
2523     }
2524
2525     if (route_to_el2) {
2526         return 2;
2527     } else if (arm_feature(env, ARM_FEATURE_EL3) &&
2528                !arm_el_is_aa64(env, 3) && secure) {
2529         return 3;
2530     } else {
2531         return 1;
2532     }
2533 }
2534
2535 static inline bool arm_v7m_csselr_razwi(ARMCPU *cpu)
2536 {
2537     /* If all the CLIDR.Ctypem bits are 0 there are no caches, and
2538      * CSSELR is RAZ/WI.
2539      */
2540     return (cpu->clidr & R_V7M_CLIDR_CTYPE_ALL_MASK) != 0;
2541 }
2542
2543 static inline bool aa64_generate_debug_exceptions(CPUARMState *env)
2544 {
2545     if (arm_is_secure(env)) {
2546         /* MDCR_EL3.SDD disables debug events from Secure state */
2547         if (extract32(env->cp15.mdcr_el3, 16, 1) != 0
2548             || arm_current_el(env) == 3) {
2549             return false;
2550         }
2551     }
2552
2553     if (arm_current_el(env) == arm_debug_target_el(env)) {
2554         if ((extract32(env->cp15.mdscr_el1, 13, 1) == 0)
2555             || (env->daif & PSTATE_D)) {
2556             return false;
2557         }
2558     }
2559     return true;
2560 }
2561
2562 static inline bool aa32_generate_debug_exceptions(CPUARMState *env)
2563 {
2564     int el = arm_current_el(env);
2565
2566     if (el == 0 && arm_el_is_aa64(env, 1)) {
2567         return aa64_generate_debug_exceptions(env);
2568     }
2569
2570     if (arm_is_secure(env)) {
2571         int spd;
2572
2573         if (el == 0 && (env->cp15.sder & 1)) {
2574             /* SDER.SUIDEN means debug exceptions from Secure EL0
2575              * are always enabled. Otherwise they are controlled by
2576              * SDCR.SPD like those from other Secure ELs.
2577              */
2578             return true;
2579         }
2580
2581         spd = extract32(env->cp15.mdcr_el3, 14, 2);
2582         switch (spd) {
2583         case 1:
2584             /* SPD == 0b01 is reserved, but behaves as 0b00. */
2585         case 0:
2586             /* For 0b00 we return true if external secure invasive debug
2587              * is enabled. On real hardware this is controlled by external
2588              * signals to the core. QEMU always permits debug, and behaves
2589              * as if DBGEN, SPIDEN, NIDEN and SPNIDEN are all tied high.
2590              */
2591             return true;
2592         case 2:
2593             return false;
2594         case 3:
2595             return true;
2596         }
2597     }
2598
2599     return el != 2;
2600 }
2601
2602 /* Return true if debugging exceptions are currently enabled.
2603  * This corresponds to what in ARM ARM pseudocode would be
2604  *    if UsingAArch32() then
2605  *        return AArch32.GenerateDebugExceptions()
2606  *    else
2607  *        return AArch64.GenerateDebugExceptions()
2608  * We choose to push the if() down into this function for clarity,
2609  * since the pseudocode has it at all callsites except for the one in
2610  * CheckSoftwareStep(), where it is elided because both branches would
2611  * always return the same value.
2612  *
2613  * Parts of the pseudocode relating to EL2 and EL3 are omitted because we
2614  * don't yet implement those exception levels or their associated trap bits.
2615  */
2616 static inline bool arm_generate_debug_exceptions(CPUARMState *env)
2617 {
2618     if (env->aarch64) {
2619         return aa64_generate_debug_exceptions(env);
2620     } else {
2621         return aa32_generate_debug_exceptions(env);
2622     }
2623 }
2624
2625 /* Is single-stepping active? (Note that the "is EL_D AArch64?" check
2626  * implicitly means this always returns false in pre-v8 CPUs.)
2627  */
2628 static inline bool arm_singlestep_active(CPUARMState *env)
2629 {
2630     return extract32(env->cp15.mdscr_el1, 0, 1)
2631         && arm_el_is_aa64(env, arm_debug_target_el(env))
2632         && arm_generate_debug_exceptions(env);
2633 }
2634
2635 static inline bool arm_sctlr_b(CPUARMState *env)
2636 {
2637     return
2638         /* We need not implement SCTLR.ITD in user-mode emulation, so
2639          * let linux-user ignore the fact that it conflicts with SCTLR_B.
2640          * This lets people run BE32 binaries with "-cpu any".
2641          */
2642 #ifndef CONFIG_USER_ONLY
2643         !arm_feature(env, ARM_FEATURE_V7) &&
2644 #endif
2645         (env->cp15.sctlr_el[1] & SCTLR_B) != 0;
2646 }
2647
2648 /* Return true if the processor is in big-endian mode. */
2649 static inline bool arm_cpu_data_is_big_endian(CPUARMState *env)
2650 {
2651     int cur_el;
2652
2653     /* In 32bit endianness is determined by looking at CPSR's E bit */
2654     if (!is_a64(env)) {
2655         return
2656 #ifdef CONFIG_USER_ONLY
2657             /* In system mode, BE32 is modelled in line with the
2658              * architecture (as word-invariant big-endianness), where loads
2659              * and stores are done little endian but from addresses which
2660              * are adjusted by XORing with the appropriate constant. So the
2661              * endianness to use for the raw data access is not affected by
2662              * SCTLR.B.
2663              * In user mode, however, we model BE32 as byte-invariant
2664              * big-endianness (because user-only code cannot tell the
2665              * difference), and so we need to use a data access endianness
2666              * that depends on SCTLR.B.
2667              */
2668             arm_sctlr_b(env) ||
2669 #endif
2670                 ((env->uncached_cpsr & CPSR_E) ? 1 : 0);
2671     }
2672
2673     cur_el = arm_current_el(env);
2674
2675     if (cur_el == 0) {
2676         return (env->cp15.sctlr_el[1] & SCTLR_E0E) != 0;
2677     }
2678
2679     return (env->cp15.sctlr_el[cur_el] & SCTLR_EE) != 0;
2680 }
2681
2682 #include "exec/cpu-all.h"
2683
2684 /* Bit usage in the TB flags field: bit 31 indicates whether we are
2685  * in 32 or 64 bit mode. The meaning of the other bits depends on that.
2686  * We put flags which are shared between 32 and 64 bit mode at the top
2687  * of the word, and flags which apply to only one mode at the bottom.
2688  */
2689 #define ARM_TBFLAG_AARCH64_STATE_SHIFT 31
2690 #define ARM_TBFLAG_AARCH64_STATE_MASK  (1U << ARM_TBFLAG_AARCH64_STATE_SHIFT)
2691 #define ARM_TBFLAG_MMUIDX_SHIFT 28
2692 #define ARM_TBFLAG_MMUIDX_MASK (0x7 << ARM_TBFLAG_MMUIDX_SHIFT)
2693 #define ARM_TBFLAG_SS_ACTIVE_SHIFT 27
2694 #define ARM_TBFLAG_SS_ACTIVE_MASK (1 << ARM_TBFLAG_SS_ACTIVE_SHIFT)
2695 #define ARM_TBFLAG_PSTATE_SS_SHIFT 26
2696 #define ARM_TBFLAG_PSTATE_SS_MASK (1 << ARM_TBFLAG_PSTATE_SS_SHIFT)
2697 /* Target EL if we take a floating-point-disabled exception */
2698 #define ARM_TBFLAG_FPEXC_EL_SHIFT 24
2699 #define ARM_TBFLAG_FPEXC_EL_MASK (0x3 << ARM_TBFLAG_FPEXC_EL_SHIFT)
2700
2701 /* Bit usage when in AArch32 state: */
2702 #define ARM_TBFLAG_THUMB_SHIFT      0
2703 #define ARM_TBFLAG_THUMB_MASK       (1 << ARM_TBFLAG_THUMB_SHIFT)
2704 #define ARM_TBFLAG_VECLEN_SHIFT     1
2705 #define ARM_TBFLAG_VECLEN_MASK      (0x7 << ARM_TBFLAG_VECLEN_SHIFT)
2706 #define ARM_TBFLAG_VECSTRIDE_SHIFT  4
2707 #define ARM_TBFLAG_VECSTRIDE_MASK   (0x3 << ARM_TBFLAG_VECSTRIDE_SHIFT)
2708 #define ARM_TBFLAG_VFPEN_SHIFT      7
2709 #define ARM_TBFLAG_VFPEN_MASK       (1 << ARM_TBFLAG_VFPEN_SHIFT)
2710 #define ARM_TBFLAG_CONDEXEC_SHIFT   8
2711 #define ARM_TBFLAG_CONDEXEC_MASK    (0xff << ARM_TBFLAG_CONDEXEC_SHIFT)
2712 #define ARM_TBFLAG_SCTLR_B_SHIFT    16
2713 #define ARM_TBFLAG_SCTLR_B_MASK     (1 << ARM_TBFLAG_SCTLR_B_SHIFT)
2714 /* We store the bottom two bits of the CPAR as TB flags and handle
2715  * checks on the other bits at runtime
2716  */
2717 #define ARM_TBFLAG_XSCALE_CPAR_SHIFT 17
2718 #define ARM_TBFLAG_XSCALE_CPAR_MASK (3 << ARM_TBFLAG_XSCALE_CPAR_SHIFT)
2719 /* Indicates whether cp register reads and writes by guest code should access
2720  * the secure or nonsecure bank of banked registers; note that this is not
2721  * the same thing as the current security state of the processor!
2722  */
2723 #define ARM_TBFLAG_NS_SHIFT         19
2724 #define ARM_TBFLAG_NS_MASK          (1 << ARM_TBFLAG_NS_SHIFT)
2725 #define ARM_TBFLAG_BE_DATA_SHIFT    20
2726 #define ARM_TBFLAG_BE_DATA_MASK     (1 << ARM_TBFLAG_BE_DATA_SHIFT)
2727 /* For M profile only, Handler (ie not Thread) mode */
2728 #define ARM_TBFLAG_HANDLER_SHIFT    21
2729 #define ARM_TBFLAG_HANDLER_MASK     (1 << ARM_TBFLAG_HANDLER_SHIFT)
2730
2731 /* Bit usage when in AArch64 state */
2732 #define ARM_TBFLAG_TBI0_SHIFT 0        /* TBI0 for EL0/1 or TBI for EL2/3 */
2733 #define ARM_TBFLAG_TBI0_MASK (0x1ull << ARM_TBFLAG_TBI0_SHIFT)
2734 #define ARM_TBFLAG_TBI1_SHIFT 1        /* TBI1 for EL0/1  */
2735 #define ARM_TBFLAG_TBI1_MASK (0x1ull << ARM_TBFLAG_TBI1_SHIFT)
2736 #define ARM_TBFLAG_SVEEXC_EL_SHIFT  2
2737 #define ARM_TBFLAG_SVEEXC_EL_MASK   (0x3 << ARM_TBFLAG_SVEEXC_EL_SHIFT)
2738 #define ARM_TBFLAG_ZCR_LEN_SHIFT    4
2739 #define ARM_TBFLAG_ZCR_LEN_MASK     (0xf << ARM_TBFLAG_ZCR_LEN_SHIFT)
2740
2741 /* some convenience accessor macros */
2742 #define ARM_TBFLAG_AARCH64_STATE(F) \
2743     (((F) & ARM_TBFLAG_AARCH64_STATE_MASK) >> ARM_TBFLAG_AARCH64_STATE_SHIFT)
2744 #define ARM_TBFLAG_MMUIDX(F) \
2745     (((F) & ARM_TBFLAG_MMUIDX_MASK) >> ARM_TBFLAG_MMUIDX_SHIFT)
2746 #define ARM_TBFLAG_SS_ACTIVE(F) \
2747     (((F) & ARM_TBFLAG_SS_ACTIVE_MASK) >> ARM_TBFLAG_SS_ACTIVE_SHIFT)
2748 #define ARM_TBFLAG_PSTATE_SS(F) \
2749     (((F) & ARM_TBFLAG_PSTATE_SS_MASK) >> ARM_TBFLAG_PSTATE_SS_SHIFT)
2750 #define ARM_TBFLAG_FPEXC_EL(F) \
2751     (((F) & ARM_TBFLAG_FPEXC_EL_MASK) >> ARM_TBFLAG_FPEXC_EL_SHIFT)
2752 #define ARM_TBFLAG_THUMB(F) \
2753     (((F) & ARM_TBFLAG_THUMB_MASK) >> ARM_TBFLAG_THUMB_SHIFT)
2754 #define ARM_TBFLAG_VECLEN(F) \
2755     (((F) & ARM_TBFLAG_VECLEN_MASK) >> ARM_TBFLAG_VECLEN_SHIFT)
2756 #define ARM_TBFLAG_VECSTRIDE(F) \
2757     (((F) & ARM_TBFLAG_VECSTRIDE_MASK) >> ARM_TBFLAG_VECSTRIDE_SHIFT)
2758 #define ARM_TBFLAG_VFPEN(F) \
2759     (((F) & ARM_TBFLAG_VFPEN_MASK) >> ARM_TBFLAG_VFPEN_SHIFT)
2760 #define ARM_TBFLAG_CONDEXEC(F) \
2761     (((F) & ARM_TBFLAG_CONDEXEC_MASK) >> ARM_TBFLAG_CONDEXEC_SHIFT)
2762 #define ARM_TBFLAG_SCTLR_B(F) \
2763     (((F) & ARM_TBFLAG_SCTLR_B_MASK) >> ARM_TBFLAG_SCTLR_B_SHIFT)
2764 #define ARM_TBFLAG_XSCALE_CPAR(F) \
2765     (((F) & ARM_TBFLAG_XSCALE_CPAR_MASK) >> ARM_TBFLAG_XSCALE_CPAR_SHIFT)
2766 #define ARM_TBFLAG_NS(F) \
2767     (((F) & ARM_TBFLAG_NS_MASK) >> ARM_TBFLAG_NS_SHIFT)
2768 #define ARM_TBFLAG_BE_DATA(F) \
2769     (((F) & ARM_TBFLAG_BE_DATA_MASK) >> ARM_TBFLAG_BE_DATA_SHIFT)
2770 #define ARM_TBFLAG_HANDLER(F) \
2771     (((F) & ARM_TBFLAG_HANDLER_MASK) >> ARM_TBFLAG_HANDLER_SHIFT)
2772 #define ARM_TBFLAG_TBI0(F) \
2773     (((F) & ARM_TBFLAG_TBI0_MASK) >> ARM_TBFLAG_TBI0_SHIFT)
2774 #define ARM_TBFLAG_TBI1(F) \
2775     (((F) & ARM_TBFLAG_TBI1_MASK) >> ARM_TBFLAG_TBI1_SHIFT)
2776 #define ARM_TBFLAG_SVEEXC_EL(F) \
2777     (((F) & ARM_TBFLAG_SVEEXC_EL_MASK) >> ARM_TBFLAG_SVEEXC_EL_SHIFT)
2778 #define ARM_TBFLAG_ZCR_LEN(F) \
2779     (((F) & ARM_TBFLAG_ZCR_LEN_MASK) >> ARM_TBFLAG_ZCR_LEN_SHIFT)
2780
2781 static inline bool bswap_code(bool sctlr_b)
2782 {
2783 #ifdef CONFIG_USER_ONLY
2784     /* BE8 (SCTLR.B = 0, TARGET_WORDS_BIGENDIAN = 1) is mixed endian.
2785      * The invalid combination SCTLR.B=1/CPSR.E=1/TARGET_WORDS_BIGENDIAN=0
2786      * would also end up as a mixed-endian mode with BE code, LE data.
2787      */
2788     return
2789 #ifdef TARGET_WORDS_BIGENDIAN
2790         1 ^
2791 #endif
2792         sctlr_b;
2793 #else
2794     /* All code access in ARM is little endian, and there are no loaders
2795      * doing swaps that need to be reversed
2796      */
2797     return 0;
2798 #endif
2799 }
2800
2801 #ifdef CONFIG_USER_ONLY
2802 static inline bool arm_cpu_bswap_data(CPUARMState *env)
2803 {
2804     return
2805 #ifdef TARGET_WORDS_BIGENDIAN
2806        1 ^
2807 #endif
2808        arm_cpu_data_is_big_endian(env);
2809 }
2810 #endif
2811
2812 #ifndef CONFIG_USER_ONLY
2813 /**
2814  * arm_regime_tbi0:
2815  * @env: CPUARMState
2816  * @mmu_idx: MMU index indicating required translation regime
2817  *
2818  * Extracts the TBI0 value from the appropriate TCR for the current EL
2819  *
2820  * Returns: the TBI0 value.
2821  */
2822 uint32_t arm_regime_tbi0(CPUARMState *env, ARMMMUIdx mmu_idx);
2823
2824 /**
2825  * arm_regime_tbi1:
2826  * @env: CPUARMState
2827  * @mmu_idx: MMU index indicating required translation regime
2828  *
2829  * Extracts the TBI1 value from the appropriate TCR for the current EL
2830  *
2831  * Returns: the TBI1 value.
2832  */
2833 uint32_t arm_regime_tbi1(CPUARMState *env, ARMMMUIdx mmu_idx);
2834 #else
2835 /* We can't handle tagged addresses properly in user-only mode */
2836 static inline uint32_t arm_regime_tbi0(CPUARMState *env, ARMMMUIdx mmu_idx)
2837 {
2838     return 0;
2839 }
2840
2841 static inline uint32_t arm_regime_tbi1(CPUARMState *env, ARMMMUIdx mmu_idx)
2842 {
2843     return 0;
2844 }
2845 #endif
2846
2847 void cpu_get_tb_cpu_state(CPUARMState *env, target_ulong *pc,
2848                           target_ulong *cs_base, uint32_t *flags);
2849
2850 enum {
2851     QEMU_PSCI_CONDUIT_DISABLED = 0,
2852     QEMU_PSCI_CONDUIT_SMC = 1,
2853     QEMU_PSCI_CONDUIT_HVC = 2,
2854 };
2855
2856 #ifndef CONFIG_USER_ONLY
2857 /* Return the address space index to use for a memory access */
2858 static inline int arm_asidx_from_attrs(CPUState *cs, MemTxAttrs attrs)
2859 {
2860     return attrs.secure ? ARMASIdx_S : ARMASIdx_NS;
2861 }
2862
2863 /* Return the AddressSpace to use for a memory access
2864  * (which depends on whether the access is S or NS, and whether
2865  * the board gave us a separate AddressSpace for S accesses).
2866  */
2867 static inline AddressSpace *arm_addressspace(CPUState *cs, MemTxAttrs attrs)
2868 {
2869     return cpu_get_address_space(cs, arm_asidx_from_attrs(cs, attrs));
2870 }
2871 #endif
2872
2873 /**
2874  * arm_register_el_change_hook:
2875  * Register a hook function which will be called back whenever this
2876  * CPU changes exception level or mode. The hook function will be
2877  * passed a pointer to the ARMCPU and the opaque data pointer passed
2878  * to this function when the hook was registered.
2879  *
2880  * Note that we currently only support registering a single hook function,
2881  * and will assert if this function is called twice.
2882  * This facility is intended for the use of the GICv3 emulation.
2883  */
2884 void arm_register_el_change_hook(ARMCPU *cpu, ARMELChangeHook *hook,
2885                                  void *opaque);
2886
2887 /**
2888  * arm_get_el_change_hook_opaque:
2889  * Return the opaque data that will be used by the el_change_hook
2890  * for this CPU.
2891  */
2892 static inline void *arm_get_el_change_hook_opaque(ARMCPU *cpu)
2893 {
2894     return cpu->el_change_hook_opaque;
2895 }
2896
2897 /**
2898  * aa32_vfp_dreg:
2899  * Return a pointer to the Dn register within env in 32-bit mode.
2900  */
2901 static inline uint64_t *aa32_vfp_dreg(CPUARMState *env, unsigned regno)
2902 {
2903     return &env->vfp.zregs[regno >> 1].d[regno & 1];
2904 }
2905
2906 /**
2907  * aa32_vfp_qreg:
2908  * Return a pointer to the Qn register within env in 32-bit mode.
2909  */
2910 static inline uint64_t *aa32_vfp_qreg(CPUARMState *env, unsigned regno)
2911 {
2912     return &env->vfp.zregs[regno].d[0];
2913 }
2914
2915 /**
2916  * aa64_vfp_qreg:
2917  * Return a pointer to the Qn register within env in 64-bit mode.
2918  */
2919 static inline uint64_t *aa64_vfp_qreg(CPUARMState *env, unsigned regno)
2920 {
2921     return &env->vfp.zregs[regno].d[0];
2922 }
2923
2924 #endif
This page took 0.176519 seconds and 4 git commands to generate.