]> Git Repo - qemu.git/blob - target-i386/cpu.h
Merge remote-tracking branch 'stefanha/trivial-patches' into staging
[qemu.git] / target-i386 / cpu.h
1 /*
2  * i386 virtual CPU header
3  *
4  *  Copyright (c) 2003 Fabrice Bellard
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
18  */
19 #ifndef CPU_I386_H
20 #define CPU_I386_H
21
22 #include "config.h"
23 #include "qemu-common.h"
24
25 #ifdef TARGET_X86_64
26 #define TARGET_LONG_BITS 64
27 #else
28 #define TARGET_LONG_BITS 32
29 #endif
30
31 /* target supports implicit self modifying code */
32 #define TARGET_HAS_SMC
33 /* support for self modifying code even if the modified instruction is
34    close to the modifying instruction */
35 #define TARGET_HAS_PRECISE_SMC
36
37 #define TARGET_HAS_ICE 1
38
39 #ifdef TARGET_X86_64
40 #define ELF_MACHINE     EM_X86_64
41 #else
42 #define ELF_MACHINE     EM_386
43 #endif
44
45 #define CPUArchState struct CPUX86State
46
47 #include "cpu-defs.h"
48
49 #include "softfloat.h"
50
51 #define R_EAX 0
52 #define R_ECX 1
53 #define R_EDX 2
54 #define R_EBX 3
55 #define R_ESP 4
56 #define R_EBP 5
57 #define R_ESI 6
58 #define R_EDI 7
59
60 #define R_AL 0
61 #define R_CL 1
62 #define R_DL 2
63 #define R_BL 3
64 #define R_AH 4
65 #define R_CH 5
66 #define R_DH 6
67 #define R_BH 7
68
69 #define R_ES 0
70 #define R_CS 1
71 #define R_SS 2
72 #define R_DS 3
73 #define R_FS 4
74 #define R_GS 5
75
76 /* segment descriptor fields */
77 #define DESC_G_MASK     (1 << 23)
78 #define DESC_B_SHIFT    22
79 #define DESC_B_MASK     (1 << DESC_B_SHIFT)
80 #define DESC_L_SHIFT    21 /* x86_64 only : 64 bit code segment */
81 #define DESC_L_MASK     (1 << DESC_L_SHIFT)
82 #define DESC_AVL_MASK   (1 << 20)
83 #define DESC_P_MASK     (1 << 15)
84 #define DESC_DPL_SHIFT  13
85 #define DESC_DPL_MASK   (3 << DESC_DPL_SHIFT)
86 #define DESC_S_MASK     (1 << 12)
87 #define DESC_TYPE_SHIFT 8
88 #define DESC_TYPE_MASK  (15 << DESC_TYPE_SHIFT)
89 #define DESC_A_MASK     (1 << 8)
90
91 #define DESC_CS_MASK    (1 << 11) /* 1=code segment 0=data segment */
92 #define DESC_C_MASK     (1 << 10) /* code: conforming */
93 #define DESC_R_MASK     (1 << 9)  /* code: readable */
94
95 #define DESC_E_MASK     (1 << 10) /* data: expansion direction */
96 #define DESC_W_MASK     (1 << 9)  /* data: writable */
97
98 #define DESC_TSS_BUSY_MASK (1 << 9)
99
100 /* eflags masks */
101 #define CC_C    0x0001
102 #define CC_P    0x0004
103 #define CC_A    0x0010
104 #define CC_Z    0x0040
105 #define CC_S    0x0080
106 #define CC_O    0x0800
107
108 #define TF_SHIFT   8
109 #define IOPL_SHIFT 12
110 #define VM_SHIFT   17
111
112 #define TF_MASK                 0x00000100
113 #define IF_MASK                 0x00000200
114 #define DF_MASK                 0x00000400
115 #define IOPL_MASK               0x00003000
116 #define NT_MASK                 0x00004000
117 #define RF_MASK                 0x00010000
118 #define VM_MASK                 0x00020000
119 #define AC_MASK                 0x00040000
120 #define VIF_MASK                0x00080000
121 #define VIP_MASK                0x00100000
122 #define ID_MASK                 0x00200000
123
124 /* hidden flags - used internally by qemu to represent additional cpu
125    states. Only the CPL, INHIBIT_IRQ, SMM and SVMI are not
126    redundant. We avoid using the IOPL_MASK, TF_MASK and VM_MASK bit
127    position to ease oring with eflags. */
128 /* current cpl */
129 #define HF_CPL_SHIFT         0
130 /* true if soft mmu is being used */
131 #define HF_SOFTMMU_SHIFT     2
132 /* true if hardware interrupts must be disabled for next instruction */
133 #define HF_INHIBIT_IRQ_SHIFT 3
134 /* 16 or 32 segments */
135 #define HF_CS32_SHIFT        4
136 #define HF_SS32_SHIFT        5
137 /* zero base for DS, ES and SS : can be '0' only in 32 bit CS segment */
138 #define HF_ADDSEG_SHIFT      6
139 /* copy of CR0.PE (protected mode) */
140 #define HF_PE_SHIFT          7
141 #define HF_TF_SHIFT          8 /* must be same as eflags */
142 #define HF_MP_SHIFT          9 /* the order must be MP, EM, TS */
143 #define HF_EM_SHIFT         10
144 #define HF_TS_SHIFT         11
145 #define HF_IOPL_SHIFT       12 /* must be same as eflags */
146 #define HF_LMA_SHIFT        14 /* only used on x86_64: long mode active */
147 #define HF_CS64_SHIFT       15 /* only used on x86_64: 64 bit code segment  */
148 #define HF_RF_SHIFT         16 /* must be same as eflags */
149 #define HF_VM_SHIFT         17 /* must be same as eflags */
150 #define HF_SMM_SHIFT        19 /* CPU in SMM mode */
151 #define HF_SVME_SHIFT       20 /* SVME enabled (copy of EFER.SVME) */
152 #define HF_SVMI_SHIFT       21 /* SVM intercepts are active */
153 #define HF_OSFXSR_SHIFT     22 /* CR4.OSFXSR */
154
155 #define HF_CPL_MASK          (3 << HF_CPL_SHIFT)
156 #define HF_SOFTMMU_MASK      (1 << HF_SOFTMMU_SHIFT)
157 #define HF_INHIBIT_IRQ_MASK  (1 << HF_INHIBIT_IRQ_SHIFT)
158 #define HF_CS32_MASK         (1 << HF_CS32_SHIFT)
159 #define HF_SS32_MASK         (1 << HF_SS32_SHIFT)
160 #define HF_ADDSEG_MASK       (1 << HF_ADDSEG_SHIFT)
161 #define HF_PE_MASK           (1 << HF_PE_SHIFT)
162 #define HF_TF_MASK           (1 << HF_TF_SHIFT)
163 #define HF_MP_MASK           (1 << HF_MP_SHIFT)
164 #define HF_EM_MASK           (1 << HF_EM_SHIFT)
165 #define HF_TS_MASK           (1 << HF_TS_SHIFT)
166 #define HF_IOPL_MASK         (3 << HF_IOPL_SHIFT)
167 #define HF_LMA_MASK          (1 << HF_LMA_SHIFT)
168 #define HF_CS64_MASK         (1 << HF_CS64_SHIFT)
169 #define HF_RF_MASK           (1 << HF_RF_SHIFT)
170 #define HF_VM_MASK           (1 << HF_VM_SHIFT)
171 #define HF_SMM_MASK          (1 << HF_SMM_SHIFT)
172 #define HF_SVME_MASK         (1 << HF_SVME_SHIFT)
173 #define HF_SVMI_MASK         (1 << HF_SVMI_SHIFT)
174 #define HF_OSFXSR_MASK       (1 << HF_OSFXSR_SHIFT)
175
176 /* hflags2 */
177
178 #define HF2_GIF_SHIFT        0 /* if set CPU takes interrupts */
179 #define HF2_HIF_SHIFT        1 /* value of IF_MASK when entering SVM */
180 #define HF2_NMI_SHIFT        2 /* CPU serving NMI */
181 #define HF2_VINTR_SHIFT      3 /* value of V_INTR_MASKING bit */
182
183 #define HF2_GIF_MASK          (1 << HF2_GIF_SHIFT)
184 #define HF2_HIF_MASK          (1 << HF2_HIF_SHIFT) 
185 #define HF2_NMI_MASK          (1 << HF2_NMI_SHIFT)
186 #define HF2_VINTR_MASK        (1 << HF2_VINTR_SHIFT)
187
188 #define CR0_PE_SHIFT 0
189 #define CR0_MP_SHIFT 1
190
191 #define CR0_PE_MASK  (1 << 0)
192 #define CR0_MP_MASK  (1 << 1)
193 #define CR0_EM_MASK  (1 << 2)
194 #define CR0_TS_MASK  (1 << 3)
195 #define CR0_ET_MASK  (1 << 4)
196 #define CR0_NE_MASK  (1 << 5)
197 #define CR0_WP_MASK  (1 << 16)
198 #define CR0_AM_MASK  (1 << 18)
199 #define CR0_PG_MASK  (1 << 31)
200
201 #define CR4_VME_MASK  (1 << 0)
202 #define CR4_PVI_MASK  (1 << 1)
203 #define CR4_TSD_MASK  (1 << 2)
204 #define CR4_DE_MASK   (1 << 3)
205 #define CR4_PSE_MASK  (1 << 4)
206 #define CR4_PAE_MASK  (1 << 5)
207 #define CR4_MCE_MASK  (1 << 6)
208 #define CR4_PGE_MASK  (1 << 7)
209 #define CR4_PCE_MASK  (1 << 8)
210 #define CR4_OSFXSR_SHIFT 9
211 #define CR4_OSFXSR_MASK (1 << CR4_OSFXSR_SHIFT)
212 #define CR4_OSXMMEXCPT_MASK  (1 << 10)
213
214 #define DR6_BD          (1 << 13)
215 #define DR6_BS          (1 << 14)
216 #define DR6_BT          (1 << 15)
217 #define DR6_FIXED_1     0xffff0ff0
218
219 #define DR7_GD          (1 << 13)
220 #define DR7_TYPE_SHIFT  16
221 #define DR7_LEN_SHIFT   18
222 #define DR7_FIXED_1     0x00000400
223
224 #define PG_PRESENT_BIT  0
225 #define PG_RW_BIT       1
226 #define PG_USER_BIT     2
227 #define PG_PWT_BIT      3
228 #define PG_PCD_BIT      4
229 #define PG_ACCESSED_BIT 5
230 #define PG_DIRTY_BIT    6
231 #define PG_PSE_BIT      7
232 #define PG_GLOBAL_BIT   8
233 #define PG_NX_BIT       63
234
235 #define PG_PRESENT_MASK  (1 << PG_PRESENT_BIT)
236 #define PG_RW_MASK       (1 << PG_RW_BIT)
237 #define PG_USER_MASK     (1 << PG_USER_BIT)
238 #define PG_PWT_MASK      (1 << PG_PWT_BIT)
239 #define PG_PCD_MASK      (1 << PG_PCD_BIT)
240 #define PG_ACCESSED_MASK (1 << PG_ACCESSED_BIT)
241 #define PG_DIRTY_MASK    (1 << PG_DIRTY_BIT)
242 #define PG_PSE_MASK      (1 << PG_PSE_BIT)
243 #define PG_GLOBAL_MASK   (1 << PG_GLOBAL_BIT)
244 #define PG_HI_USER_MASK  0x7ff0000000000000LL
245 #define PG_NX_MASK       (1LL << PG_NX_BIT)
246
247 #define PG_ERROR_W_BIT     1
248
249 #define PG_ERROR_P_MASK    0x01
250 #define PG_ERROR_W_MASK    (1 << PG_ERROR_W_BIT)
251 #define PG_ERROR_U_MASK    0x04
252 #define PG_ERROR_RSVD_MASK 0x08
253 #define PG_ERROR_I_D_MASK  0x10
254
255 #define MCG_CTL_P       (1ULL<<8)   /* MCG_CAP register available */
256 #define MCG_SER_P       (1ULL<<24) /* MCA recovery/new status bits */
257
258 #define MCE_CAP_DEF     (MCG_CTL_P|MCG_SER_P)
259 #define MCE_BANKS_DEF   10
260
261 #define MCG_STATUS_RIPV (1ULL<<0)   /* restart ip valid */
262 #define MCG_STATUS_EIPV (1ULL<<1)   /* ip points to correct instruction */
263 #define MCG_STATUS_MCIP (1ULL<<2)   /* machine check in progress */
264
265 #define MCI_STATUS_VAL  (1ULL<<63)  /* valid error */
266 #define MCI_STATUS_OVER (1ULL<<62)  /* previous errors lost */
267 #define MCI_STATUS_UC   (1ULL<<61)  /* uncorrected error */
268 #define MCI_STATUS_EN   (1ULL<<60)  /* error enabled */
269 #define MCI_STATUS_MISCV (1ULL<<59) /* misc error reg. valid */
270 #define MCI_STATUS_ADDRV (1ULL<<58) /* addr reg. valid */
271 #define MCI_STATUS_PCC  (1ULL<<57)  /* processor context corrupt */
272 #define MCI_STATUS_S    (1ULL<<56)  /* Signaled machine check */
273 #define MCI_STATUS_AR   (1ULL<<55)  /* Action required */
274
275 /* MISC register defines */
276 #define MCM_ADDR_SEGOFF 0       /* segment offset */
277 #define MCM_ADDR_LINEAR 1       /* linear address */
278 #define MCM_ADDR_PHYS   2       /* physical address */
279 #define MCM_ADDR_MEM    3       /* memory address */
280 #define MCM_ADDR_GENERIC 7      /* generic */
281
282 #define MSR_IA32_TSC                    0x10
283 #define MSR_IA32_APICBASE               0x1b
284 #define MSR_IA32_APICBASE_BSP           (1<<8)
285 #define MSR_IA32_APICBASE_ENABLE        (1<<11)
286 #define MSR_IA32_APICBASE_BASE          (0xfffff<<12)
287 #define MSR_IA32_TSCDEADLINE            0x6e0
288
289 #define MSR_MTRRcap                     0xfe
290 #define MSR_MTRRcap_VCNT                8
291 #define MSR_MTRRcap_FIXRANGE_SUPPORT    (1 << 8)
292 #define MSR_MTRRcap_WC_SUPPORTED        (1 << 10)
293
294 #define MSR_IA32_SYSENTER_CS            0x174
295 #define MSR_IA32_SYSENTER_ESP           0x175
296 #define MSR_IA32_SYSENTER_EIP           0x176
297
298 #define MSR_MCG_CAP                     0x179
299 #define MSR_MCG_STATUS                  0x17a
300 #define MSR_MCG_CTL                     0x17b
301
302 #define MSR_IA32_PERF_STATUS            0x198
303
304 #define MSR_IA32_MISC_ENABLE            0x1a0
305 /* Indicates good rep/movs microcode on some processors: */
306 #define MSR_IA32_MISC_ENABLE_DEFAULT    1
307
308 #define MSR_MTRRphysBase(reg)           (0x200 + 2 * (reg))
309 #define MSR_MTRRphysMask(reg)           (0x200 + 2 * (reg) + 1)
310
311 #define MSR_MTRRfix64K_00000            0x250
312 #define MSR_MTRRfix16K_80000            0x258
313 #define MSR_MTRRfix16K_A0000            0x259
314 #define MSR_MTRRfix4K_C0000             0x268
315 #define MSR_MTRRfix4K_C8000             0x269
316 #define MSR_MTRRfix4K_D0000             0x26a
317 #define MSR_MTRRfix4K_D8000             0x26b
318 #define MSR_MTRRfix4K_E0000             0x26c
319 #define MSR_MTRRfix4K_E8000             0x26d
320 #define MSR_MTRRfix4K_F0000             0x26e
321 #define MSR_MTRRfix4K_F8000             0x26f
322
323 #define MSR_PAT                         0x277
324
325 #define MSR_MTRRdefType                 0x2ff
326
327 #define MSR_MC0_CTL                     0x400
328 #define MSR_MC0_STATUS                  0x401
329 #define MSR_MC0_ADDR                    0x402
330 #define MSR_MC0_MISC                    0x403
331
332 #define MSR_EFER                        0xc0000080
333
334 #define MSR_EFER_SCE   (1 << 0)
335 #define MSR_EFER_LME   (1 << 8)
336 #define MSR_EFER_LMA   (1 << 10)
337 #define MSR_EFER_NXE   (1 << 11)
338 #define MSR_EFER_SVME  (1 << 12)
339 #define MSR_EFER_FFXSR (1 << 14)
340
341 #define MSR_STAR                        0xc0000081
342 #define MSR_LSTAR                       0xc0000082
343 #define MSR_CSTAR                       0xc0000083
344 #define MSR_FMASK                       0xc0000084
345 #define MSR_FSBASE                      0xc0000100
346 #define MSR_GSBASE                      0xc0000101
347 #define MSR_KERNELGSBASE                0xc0000102
348 #define MSR_TSC_AUX                     0xc0000103
349
350 #define MSR_VM_HSAVE_PA                 0xc0010117
351
352 /* cpuid_features bits */
353 #define CPUID_FP87 (1 << 0)
354 #define CPUID_VME  (1 << 1)
355 #define CPUID_DE   (1 << 2)
356 #define CPUID_PSE  (1 << 3)
357 #define CPUID_TSC  (1 << 4)
358 #define CPUID_MSR  (1 << 5)
359 #define CPUID_PAE  (1 << 6)
360 #define CPUID_MCE  (1 << 7)
361 #define CPUID_CX8  (1 << 8)
362 #define CPUID_APIC (1 << 9)
363 #define CPUID_SEP  (1 << 11) /* sysenter/sysexit */
364 #define CPUID_MTRR (1 << 12)
365 #define CPUID_PGE  (1 << 13)
366 #define CPUID_MCA  (1 << 14)
367 #define CPUID_CMOV (1 << 15)
368 #define CPUID_PAT  (1 << 16)
369 #define CPUID_PSE36   (1 << 17)
370 #define CPUID_PN   (1 << 18)
371 #define CPUID_CLFLUSH (1 << 19)
372 #define CPUID_DTS (1 << 21)
373 #define CPUID_ACPI (1 << 22)
374 #define CPUID_MMX  (1 << 23)
375 #define CPUID_FXSR (1 << 24)
376 #define CPUID_SSE  (1 << 25)
377 #define CPUID_SSE2 (1 << 26)
378 #define CPUID_SS (1 << 27)
379 #define CPUID_HT (1 << 28)
380 #define CPUID_TM (1 << 29)
381 #define CPUID_IA64 (1 << 30)
382 #define CPUID_PBE (1 << 31)
383
384 #define CPUID_EXT_SSE3     (1 << 0)
385 #define CPUID_EXT_PCLMULQDQ (1 << 1)
386 #define CPUID_EXT_DTES64   (1 << 2)
387 #define CPUID_EXT_MONITOR  (1 << 3)
388 #define CPUID_EXT_DSCPL    (1 << 4)
389 #define CPUID_EXT_VMX      (1 << 5)
390 #define CPUID_EXT_SMX      (1 << 6)
391 #define CPUID_EXT_EST      (1 << 7)
392 #define CPUID_EXT_TM2      (1 << 8)
393 #define CPUID_EXT_SSSE3    (1 << 9)
394 #define CPUID_EXT_CID      (1 << 10)
395 #define CPUID_EXT_CX16     (1 << 13)
396 #define CPUID_EXT_XTPR     (1 << 14)
397 #define CPUID_EXT_PDCM     (1 << 15)
398 #define CPUID_EXT_DCA      (1 << 18)
399 #define CPUID_EXT_SSE41    (1 << 19)
400 #define CPUID_EXT_SSE42    (1 << 20)
401 #define CPUID_EXT_X2APIC   (1 << 21)
402 #define CPUID_EXT_MOVBE    (1 << 22)
403 #define CPUID_EXT_POPCNT   (1 << 23)
404 #define CPUID_EXT_TSC_DEADLINE_TIMER (1 << 24)
405 #define CPUID_EXT_AES      (1 << 25)
406 #define CPUID_EXT_XSAVE    (1 << 26)
407 #define CPUID_EXT_OSXSAVE  (1 << 27)
408 #define CPUID_EXT_AVX      (1 << 28)
409 #define CPUID_EXT_HYPERVISOR  (1 << 31)
410
411 #define CPUID_EXT2_FPU     (1 << 0)
412 #define CPUID_EXT2_DE      (1 << 2)
413 #define CPUID_EXT2_PSE     (1 << 3)
414 #define CPUID_EXT2_TSC     (1 << 4)
415 #define CPUID_EXT2_MSR     (1 << 5)
416 #define CPUID_EXT2_PAE     (1 << 6)
417 #define CPUID_EXT2_MCE     (1 << 7)
418 #define CPUID_EXT2_CX8     (1 << 8)
419 #define CPUID_EXT2_APIC    (1 << 9)
420 #define CPUID_EXT2_SYSCALL (1 << 11)
421 #define CPUID_EXT2_MTRR    (1 << 12)
422 #define CPUID_EXT2_PGE     (1 << 13)
423 #define CPUID_EXT2_MCA     (1 << 14)
424 #define CPUID_EXT2_CMOV    (1 << 15)
425 #define CPUID_EXT2_PAT     (1 << 16)
426 #define CPUID_EXT2_PSE36   (1 << 17)
427 #define CPUID_EXT2_MP      (1 << 19)
428 #define CPUID_EXT2_NX      (1 << 20)
429 #define CPUID_EXT2_MMXEXT  (1 << 22)
430 #define CPUID_EXT2_MMX     (1 << 23)
431 #define CPUID_EXT2_FXSR    (1 << 24)
432 #define CPUID_EXT2_FFXSR   (1 << 25)
433 #define CPUID_EXT2_PDPE1GB (1 << 26)
434 #define CPUID_EXT2_RDTSCP  (1 << 27)
435 #define CPUID_EXT2_LM      (1 << 29)
436 #define CPUID_EXT2_3DNOWEXT (1 << 30)
437 #define CPUID_EXT2_3DNOW   (1 << 31)
438
439 #define CPUID_EXT3_LAHF_LM (1 << 0)
440 #define CPUID_EXT3_CMP_LEG (1 << 1)
441 #define CPUID_EXT3_SVM     (1 << 2)
442 #define CPUID_EXT3_EXTAPIC (1 << 3)
443 #define CPUID_EXT3_CR8LEG  (1 << 4)
444 #define CPUID_EXT3_ABM     (1 << 5)
445 #define CPUID_EXT3_SSE4A   (1 << 6)
446 #define CPUID_EXT3_MISALIGNSSE (1 << 7)
447 #define CPUID_EXT3_3DNOWPREFETCH (1 << 8)
448 #define CPUID_EXT3_OSVW    (1 << 9)
449 #define CPUID_EXT3_IBS     (1 << 10)
450 #define CPUID_EXT3_XOP     (1 << 11)
451 #define CPUID_EXT3_SKINIT  (1 << 12)
452 #define CPUID_EXT3_FMA4    (1 << 16)
453
454 #define CPUID_SVM_NPT          (1 << 0)
455 #define CPUID_SVM_LBRV         (1 << 1)
456 #define CPUID_SVM_SVMLOCK      (1 << 2)
457 #define CPUID_SVM_NRIPSAVE     (1 << 3)
458 #define CPUID_SVM_TSCSCALE     (1 << 4)
459 #define CPUID_SVM_VMCBCLEAN    (1 << 5)
460 #define CPUID_SVM_FLUSHASID    (1 << 6)
461 #define CPUID_SVM_DECODEASSIST (1 << 7)
462 #define CPUID_SVM_PAUSEFILTER  (1 << 10)
463 #define CPUID_SVM_PFTHRESHOLD  (1 << 12)
464
465 #define CPUID_VENDOR_INTEL_1 0x756e6547 /* "Genu" */
466 #define CPUID_VENDOR_INTEL_2 0x49656e69 /* "ineI" */
467 #define CPUID_VENDOR_INTEL_3 0x6c65746e /* "ntel" */
468
469 #define CPUID_VENDOR_AMD_1   0x68747541 /* "Auth" */
470 #define CPUID_VENDOR_AMD_2   0x69746e65 /* "enti" */
471 #define CPUID_VENDOR_AMD_3   0x444d4163 /* "cAMD" */
472
473 #define CPUID_VENDOR_VIA_1   0x746e6543 /* "Cent" */
474 #define CPUID_VENDOR_VIA_2   0x48727561 /* "aurH" */
475 #define CPUID_VENDOR_VIA_3   0x736c7561 /* "auls" */
476
477 #define CPUID_MWAIT_IBE     (1 << 1) /* Interrupts can exit capability */
478 #define CPUID_MWAIT_EMX     (1 << 0) /* enumeration supported */
479
480 #define EXCP00_DIVZ     0
481 #define EXCP01_DB       1
482 #define EXCP02_NMI      2
483 #define EXCP03_INT3     3
484 #define EXCP04_INTO     4
485 #define EXCP05_BOUND    5
486 #define EXCP06_ILLOP    6
487 #define EXCP07_PREX     7
488 #define EXCP08_DBLE     8
489 #define EXCP09_XERR     9
490 #define EXCP0A_TSS      10
491 #define EXCP0B_NOSEG    11
492 #define EXCP0C_STACK    12
493 #define EXCP0D_GPF      13
494 #define EXCP0E_PAGE     14
495 #define EXCP10_COPR     16
496 #define EXCP11_ALGN     17
497 #define EXCP12_MCHK     18
498
499 #define EXCP_SYSCALL    0x100 /* only happens in user only emulation
500                                  for syscall instruction */
501
502 /* i386-specific interrupt pending bits.  */
503 #define CPU_INTERRUPT_POLL      CPU_INTERRUPT_TGT_EXT_1
504 #define CPU_INTERRUPT_SMI       CPU_INTERRUPT_TGT_EXT_2
505 #define CPU_INTERRUPT_NMI       CPU_INTERRUPT_TGT_EXT_3
506 #define CPU_INTERRUPT_MCE       CPU_INTERRUPT_TGT_EXT_4
507 #define CPU_INTERRUPT_VIRQ      CPU_INTERRUPT_TGT_INT_0
508 #define CPU_INTERRUPT_INIT      CPU_INTERRUPT_TGT_INT_1
509 #define CPU_INTERRUPT_SIPI      CPU_INTERRUPT_TGT_INT_2
510 #define CPU_INTERRUPT_TPR       CPU_INTERRUPT_TGT_INT_3
511
512
513 enum {
514     CC_OP_DYNAMIC, /* must use dynamic code to get cc_op */
515     CC_OP_EFLAGS,  /* all cc are explicitly computed, CC_SRC = flags */
516
517     CC_OP_MULB, /* modify all flags, C, O = (CC_SRC != 0) */
518     CC_OP_MULW,
519     CC_OP_MULL,
520     CC_OP_MULQ,
521
522     CC_OP_ADDB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
523     CC_OP_ADDW,
524     CC_OP_ADDL,
525     CC_OP_ADDQ,
526
527     CC_OP_ADCB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
528     CC_OP_ADCW,
529     CC_OP_ADCL,
530     CC_OP_ADCQ,
531
532     CC_OP_SUBB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
533     CC_OP_SUBW,
534     CC_OP_SUBL,
535     CC_OP_SUBQ,
536
537     CC_OP_SBBB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
538     CC_OP_SBBW,
539     CC_OP_SBBL,
540     CC_OP_SBBQ,
541
542     CC_OP_LOGICB, /* modify all flags, CC_DST = res */
543     CC_OP_LOGICW,
544     CC_OP_LOGICL,
545     CC_OP_LOGICQ,
546
547     CC_OP_INCB, /* modify all flags except, CC_DST = res, CC_SRC = C */
548     CC_OP_INCW,
549     CC_OP_INCL,
550     CC_OP_INCQ,
551
552     CC_OP_DECB, /* modify all flags except, CC_DST = res, CC_SRC = C  */
553     CC_OP_DECW,
554     CC_OP_DECL,
555     CC_OP_DECQ,
556
557     CC_OP_SHLB, /* modify all flags, CC_DST = res, CC_SRC.msb = C */
558     CC_OP_SHLW,
559     CC_OP_SHLL,
560     CC_OP_SHLQ,
561
562     CC_OP_SARB, /* modify all flags, CC_DST = res, CC_SRC.lsb = C */
563     CC_OP_SARW,
564     CC_OP_SARL,
565     CC_OP_SARQ,
566
567     CC_OP_NB,
568 };
569
570 typedef struct SegmentCache {
571     uint32_t selector;
572     target_ulong base;
573     uint32_t limit;
574     uint32_t flags;
575 } SegmentCache;
576
577 typedef union {
578     uint8_t _b[16];
579     uint16_t _w[8];
580     uint32_t _l[4];
581     uint64_t _q[2];
582     float32 _s[4];
583     float64 _d[2];
584 } XMMReg;
585
586 typedef union {
587     uint8_t _b[8];
588     uint16_t _w[4];
589     uint32_t _l[2];
590     float32 _s[2];
591     uint64_t q;
592 } MMXReg;
593
594 #ifdef HOST_WORDS_BIGENDIAN
595 #define XMM_B(n) _b[15 - (n)]
596 #define XMM_W(n) _w[7 - (n)]
597 #define XMM_L(n) _l[3 - (n)]
598 #define XMM_S(n) _s[3 - (n)]
599 #define XMM_Q(n) _q[1 - (n)]
600 #define XMM_D(n) _d[1 - (n)]
601
602 #define MMX_B(n) _b[7 - (n)]
603 #define MMX_W(n) _w[3 - (n)]
604 #define MMX_L(n) _l[1 - (n)]
605 #define MMX_S(n) _s[1 - (n)]
606 #else
607 #define XMM_B(n) _b[n]
608 #define XMM_W(n) _w[n]
609 #define XMM_L(n) _l[n]
610 #define XMM_S(n) _s[n]
611 #define XMM_Q(n) _q[n]
612 #define XMM_D(n) _d[n]
613
614 #define MMX_B(n) _b[n]
615 #define MMX_W(n) _w[n]
616 #define MMX_L(n) _l[n]
617 #define MMX_S(n) _s[n]
618 #endif
619 #define MMX_Q(n) q
620
621 typedef union {
622     floatx80 d __attribute__((aligned(16)));
623     MMXReg mmx;
624 } FPReg;
625
626 typedef struct {
627     uint64_t base;
628     uint64_t mask;
629 } MTRRVar;
630
631 #define CPU_NB_REGS64 16
632 #define CPU_NB_REGS32 8
633
634 #ifdef TARGET_X86_64
635 #define CPU_NB_REGS CPU_NB_REGS64
636 #else
637 #define CPU_NB_REGS CPU_NB_REGS32
638 #endif
639
640 #define NB_MMU_MODES 2
641
642 typedef enum TPRAccess {
643     TPR_ACCESS_READ,
644     TPR_ACCESS_WRITE,
645 } TPRAccess;
646
647 typedef struct CPUX86State {
648     /* standard registers */
649     target_ulong regs[CPU_NB_REGS];
650     target_ulong eip;
651     target_ulong eflags; /* eflags register. During CPU emulation, CC
652                         flags and DF are set to zero because they are
653                         stored elsewhere */
654
655     /* emulator internal eflags handling */
656     target_ulong cc_src;
657     target_ulong cc_dst;
658     uint32_t cc_op;
659     int32_t df; /* D flag : 1 if D = 0, -1 if D = 1 */
660     uint32_t hflags; /* TB flags, see HF_xxx constants. These flags
661                         are known at translation time. */
662     uint32_t hflags2; /* various other flags, see HF2_xxx constants. */
663
664     /* segments */
665     SegmentCache segs[6]; /* selector values */
666     SegmentCache ldt;
667     SegmentCache tr;
668     SegmentCache gdt; /* only base and limit are used */
669     SegmentCache idt; /* only base and limit are used */
670
671     target_ulong cr[5]; /* NOTE: cr1 is unused */
672     int32_t a20_mask;
673
674     /* FPU state */
675     unsigned int fpstt; /* top of stack index */
676     uint16_t fpus;
677     uint16_t fpuc;
678     uint8_t fptags[8];   /* 0 = valid, 1 = empty */
679     FPReg fpregs[8];
680     /* KVM-only so far */
681     uint16_t fpop;
682     uint64_t fpip;
683     uint64_t fpdp;
684
685     /* emulator internal variables */
686     float_status fp_status;
687     floatx80 ft0;
688
689     float_status mmx_status; /* for 3DNow! float ops */
690     float_status sse_status;
691     uint32_t mxcsr;
692     XMMReg xmm_regs[CPU_NB_REGS];
693     XMMReg xmm_t0;
694     MMXReg mmx_t0;
695     target_ulong cc_tmp; /* temporary for rcr/rcl */
696
697     /* sysenter registers */
698     uint32_t sysenter_cs;
699     target_ulong sysenter_esp;
700     target_ulong sysenter_eip;
701     uint64_t efer;
702     uint64_t star;
703
704     uint64_t vm_hsave;
705     uint64_t vm_vmcb;
706     uint64_t tsc_offset;
707     uint64_t intercept;
708     uint16_t intercept_cr_read;
709     uint16_t intercept_cr_write;
710     uint16_t intercept_dr_read;
711     uint16_t intercept_dr_write;
712     uint32_t intercept_exceptions;
713     uint8_t v_tpr;
714
715 #ifdef TARGET_X86_64
716     target_ulong lstar;
717     target_ulong cstar;
718     target_ulong fmask;
719     target_ulong kernelgsbase;
720 #endif
721     uint64_t system_time_msr;
722     uint64_t wall_clock_msr;
723     uint64_t async_pf_en_msr;
724     uint64_t pv_eoi_en_msr;
725
726     uint64_t tsc;
727     uint64_t tsc_deadline;
728
729     uint64_t mcg_status;
730     uint64_t msr_ia32_misc_enable;
731
732     /* exception/interrupt handling */
733     int error_code;
734     int exception_is_int;
735     target_ulong exception_next_eip;
736     target_ulong dr[8]; /* debug registers */
737     union {
738         CPUBreakpoint *cpu_breakpoint[4];
739         CPUWatchpoint *cpu_watchpoint[4];
740     }; /* break/watchpoints for dr[0..3] */
741     uint32_t smbase;
742     int old_exception;  /* exception in flight */
743
744     /* KVM states, automatically cleared on reset */
745     uint8_t nmi_injected;
746     uint8_t nmi_pending;
747
748     CPU_COMMON
749
750     uint64_t pat;
751
752     /* processor features (e.g. for CPUID insn) */
753     uint32_t cpuid_level;
754     uint32_t cpuid_vendor1;
755     uint32_t cpuid_vendor2;
756     uint32_t cpuid_vendor3;
757     uint32_t cpuid_version;
758     uint32_t cpuid_features;
759     uint32_t cpuid_ext_features;
760     uint32_t cpuid_xlevel;
761     uint32_t cpuid_model[12];
762     uint32_t cpuid_ext2_features;
763     uint32_t cpuid_ext3_features;
764     uint32_t cpuid_apic_id;
765     int cpuid_vendor_override;
766     /* Store the results of Centaur's CPUID instructions */
767     uint32_t cpuid_xlevel2;
768     uint32_t cpuid_ext4_features;
769     /* Flags from CPUID[EAX=7,ECX=0].EBX */
770     uint32_t cpuid_7_0_ebx;
771
772     /* MTRRs */
773     uint64_t mtrr_fixed[11];
774     uint64_t mtrr_deftype;
775     MTRRVar mtrr_var[8];
776
777     /* For KVM */
778     uint32_t mp_state;
779     int32_t exception_injected;
780     int32_t interrupt_injected;
781     uint8_t soft_interrupt;
782     uint8_t has_error_code;
783     uint32_t sipi_vector;
784     uint32_t cpuid_kvm_features;
785     uint32_t cpuid_svm_features;
786     bool tsc_valid;
787     int tsc_khz;
788     void *kvm_xsave_buf;
789
790     /* in order to simplify APIC support, we leave this pointer to the
791        user */
792     struct DeviceState *apic_state;
793
794     uint64_t mcg_cap;
795     uint64_t mcg_ctl;
796     uint64_t mce_banks[MCE_BANKS_DEF*4];
797
798     uint64_t tsc_aux;
799
800     /* vmstate */
801     uint16_t fpus_vmstate;
802     uint16_t fptag_vmstate;
803     uint16_t fpregs_format_vmstate;
804
805     uint64_t xstate_bv;
806     XMMReg ymmh_regs[CPU_NB_REGS];
807
808     uint64_t xcr0;
809
810     TPRAccess tpr_access_type;
811 } CPUX86State;
812
813 #include "cpu-qom.h"
814
815 X86CPU *cpu_x86_init(const char *cpu_model);
816 int cpu_x86_exec(CPUX86State *s);
817 void x86_cpu_list(FILE *f, fprintf_function cpu_fprintf);
818 void x86_cpudef_setup(void);
819 int cpu_x86_support_mca_broadcast(CPUX86State *env);
820
821 int cpu_get_pic_interrupt(CPUX86State *s);
822 /* MSDOS compatibility mode FPU exception support */
823 void cpu_set_ferr(CPUX86State *s);
824
825 /* this function must always be used to load data in the segment
826    cache: it synchronizes the hflags with the segment cache values */
827 static inline void cpu_x86_load_seg_cache(CPUX86State *env,
828                                           int seg_reg, unsigned int selector,
829                                           target_ulong base,
830                                           unsigned int limit,
831                                           unsigned int flags)
832 {
833     SegmentCache *sc;
834     unsigned int new_hflags;
835
836     sc = &env->segs[seg_reg];
837     sc->selector = selector;
838     sc->base = base;
839     sc->limit = limit;
840     sc->flags = flags;
841
842     /* update the hidden flags */
843     {
844         if (seg_reg == R_CS) {
845 #ifdef TARGET_X86_64
846             if ((env->hflags & HF_LMA_MASK) && (flags & DESC_L_MASK)) {
847                 /* long mode */
848                 env->hflags |= HF_CS32_MASK | HF_SS32_MASK | HF_CS64_MASK;
849                 env->hflags &= ~(HF_ADDSEG_MASK);
850             } else
851 #endif
852             {
853                 /* legacy / compatibility case */
854                 new_hflags = (env->segs[R_CS].flags & DESC_B_MASK)
855                     >> (DESC_B_SHIFT - HF_CS32_SHIFT);
856                 env->hflags = (env->hflags & ~(HF_CS32_MASK | HF_CS64_MASK)) |
857                     new_hflags;
858             }
859         }
860         new_hflags = (env->segs[R_SS].flags & DESC_B_MASK)
861             >> (DESC_B_SHIFT - HF_SS32_SHIFT);
862         if (env->hflags & HF_CS64_MASK) {
863             /* zero base assumed for DS, ES and SS in long mode */
864         } else if (!(env->cr[0] & CR0_PE_MASK) ||
865                    (env->eflags & VM_MASK) ||
866                    !(env->hflags & HF_CS32_MASK)) {
867             /* XXX: try to avoid this test. The problem comes from the
868                fact that is real mode or vm86 mode we only modify the
869                'base' and 'selector' fields of the segment cache to go
870                faster. A solution may be to force addseg to one in
871                translate-i386.c. */
872             new_hflags |= HF_ADDSEG_MASK;
873         } else {
874             new_hflags |= ((env->segs[R_DS].base |
875                             env->segs[R_ES].base |
876                             env->segs[R_SS].base) != 0) <<
877                 HF_ADDSEG_SHIFT;
878         }
879         env->hflags = (env->hflags &
880                        ~(HF_SS32_MASK | HF_ADDSEG_MASK)) | new_hflags;
881     }
882 }
883
884 static inline void cpu_x86_load_seg_cache_sipi(CPUX86State *env,
885                                                int sipi_vector)
886 {
887     env->eip = 0;
888     cpu_x86_load_seg_cache(env, R_CS, sipi_vector << 8,
889                            sipi_vector << 12,
890                            env->segs[R_CS].limit,
891                            env->segs[R_CS].flags);
892     env->halted = 0;
893 }
894
895 int cpu_x86_get_descr_debug(CPUX86State *env, unsigned int selector,
896                             target_ulong *base, unsigned int *limit,
897                             unsigned int *flags);
898
899 /* wrapper, just in case memory mappings must be changed */
900 static inline void cpu_x86_set_cpl(CPUX86State *s, int cpl)
901 {
902 #if HF_CPL_MASK == 3
903     s->hflags = (s->hflags & ~HF_CPL_MASK) | cpl;
904 #else
905 #error HF_CPL_MASK is hardcoded
906 #endif
907 }
908
909 /* op_helper.c */
910 /* used for debug or cpu save/restore */
911 void cpu_get_fp80(uint64_t *pmant, uint16_t *pexp, floatx80 f);
912 floatx80 cpu_set_fp80(uint64_t mant, uint16_t upper);
913
914 /* cpu-exec.c */
915 /* the following helpers are only usable in user mode simulation as
916    they can trigger unexpected exceptions */
917 void cpu_x86_load_seg(CPUX86State *s, int seg_reg, int selector);
918 void cpu_x86_fsave(CPUX86State *s, target_ulong ptr, int data32);
919 void cpu_x86_frstor(CPUX86State *s, target_ulong ptr, int data32);
920
921 /* you can call this signal handler from your SIGBUS and SIGSEGV
922    signal handlers to inform the virtual CPU of exceptions. non zero
923    is returned if the signal was handled by the virtual CPU.  */
924 int cpu_x86_signal_handler(int host_signum, void *pinfo,
925                            void *puc);
926
927 /* cpuid.c */
928 void cpu_x86_cpuid(CPUX86State *env, uint32_t index, uint32_t count,
929                    uint32_t *eax, uint32_t *ebx,
930                    uint32_t *ecx, uint32_t *edx);
931 int cpu_x86_register(X86CPU *cpu, const char *cpu_model);
932 void cpu_clear_apic_feature(CPUX86State *env);
933 void host_cpuid(uint32_t function, uint32_t count,
934                 uint32_t *eax, uint32_t *ebx, uint32_t *ecx, uint32_t *edx);
935
936 /* helper.c */
937 int cpu_x86_handle_mmu_fault(CPUX86State *env, target_ulong addr,
938                              int is_write, int mmu_idx);
939 #define cpu_handle_mmu_fault cpu_x86_handle_mmu_fault
940 void cpu_x86_set_a20(CPUX86State *env, int a20_state);
941
942 static inline int hw_breakpoint_enabled(unsigned long dr7, int index)
943 {
944     return (dr7 >> (index * 2)) & 3;
945 }
946
947 static inline int hw_breakpoint_type(unsigned long dr7, int index)
948 {
949     return (dr7 >> (DR7_TYPE_SHIFT + (index * 4))) & 3;
950 }
951
952 static inline int hw_breakpoint_len(unsigned long dr7, int index)
953 {
954     int len = ((dr7 >> (DR7_LEN_SHIFT + (index * 4))) & 3);
955     return (len == 2) ? 8 : len + 1;
956 }
957
958 void hw_breakpoint_insert(CPUX86State *env, int index);
959 void hw_breakpoint_remove(CPUX86State *env, int index);
960 int check_hw_breakpoints(CPUX86State *env, int force_dr6_update);
961 void breakpoint_handler(CPUX86State *env);
962
963 /* will be suppressed */
964 void cpu_x86_update_cr0(CPUX86State *env, uint32_t new_cr0);
965 void cpu_x86_update_cr3(CPUX86State *env, target_ulong new_cr3);
966 void cpu_x86_update_cr4(CPUX86State *env, uint32_t new_cr4);
967
968 /* hw/pc.c */
969 void cpu_smm_update(CPUX86State *env);
970 uint64_t cpu_get_tsc(CPUX86State *env);
971
972 /* used to debug */
973 #define X86_DUMP_FPU  0x0001 /* dump FPU state too */
974 #define X86_DUMP_CCOP 0x0002 /* dump qemu flag cache */
975
976 #define TARGET_PAGE_BITS 12
977
978 #ifdef TARGET_X86_64
979 #define TARGET_PHYS_ADDR_SPACE_BITS 52
980 /* ??? This is really 48 bits, sign-extended, but the only thing
981    accessible to userland with bit 48 set is the VSYSCALL, and that
982    is handled via other mechanisms.  */
983 #define TARGET_VIRT_ADDR_SPACE_BITS 47
984 #else
985 #define TARGET_PHYS_ADDR_SPACE_BITS 36
986 #define TARGET_VIRT_ADDR_SPACE_BITS 32
987 #endif
988
989 static inline CPUX86State *cpu_init(const char *cpu_model)
990 {
991     X86CPU *cpu = cpu_x86_init(cpu_model);
992     if (cpu == NULL) {
993         return NULL;
994     }
995     return &cpu->env;
996 }
997
998 #define cpu_exec cpu_x86_exec
999 #define cpu_gen_code cpu_x86_gen_code
1000 #define cpu_signal_handler cpu_x86_signal_handler
1001 #define cpu_list x86_cpu_list
1002 #define cpudef_setup    x86_cpudef_setup
1003
1004 #define CPU_SAVE_VERSION 12
1005
1006 /* MMU modes definitions */
1007 #define MMU_MODE0_SUFFIX _kernel
1008 #define MMU_MODE1_SUFFIX _user
1009 #define MMU_USER_IDX 1
1010 static inline int cpu_mmu_index (CPUX86State *env)
1011 {
1012     return (env->hflags & HF_CPL_MASK) == 3 ? 1 : 0;
1013 }
1014
1015 #undef EAX
1016 #define EAX (env->regs[R_EAX])
1017 #undef ECX
1018 #define ECX (env->regs[R_ECX])
1019 #undef EDX
1020 #define EDX (env->regs[R_EDX])
1021 #undef EBX
1022 #define EBX (env->regs[R_EBX])
1023 #undef ESP
1024 #define ESP (env->regs[R_ESP])
1025 #undef EBP
1026 #define EBP (env->regs[R_EBP])
1027 #undef ESI
1028 #define ESI (env->regs[R_ESI])
1029 #undef EDI
1030 #define EDI (env->regs[R_EDI])
1031 #undef EIP
1032 #define EIP (env->eip)
1033 #define DF  (env->df)
1034
1035 #define CC_SRC (env->cc_src)
1036 #define CC_DST (env->cc_dst)
1037 #define CC_OP  (env->cc_op)
1038
1039 /* n must be a constant to be efficient */
1040 static inline target_long lshift(target_long x, int n)
1041 {
1042     if (n >= 0) {
1043         return x << n;
1044     } else {
1045         return x >> (-n);
1046     }
1047 }
1048
1049 /* float macros */
1050 #define FT0    (env->ft0)
1051 #define ST0    (env->fpregs[env->fpstt].d)
1052 #define ST(n)  (env->fpregs[(env->fpstt + (n)) & 7].d)
1053 #define ST1    ST(1)
1054
1055 /* translate.c */
1056 void optimize_flags_init(void);
1057
1058 #if defined(CONFIG_USER_ONLY)
1059 static inline void cpu_clone_regs(CPUX86State *env, target_ulong newsp)
1060 {
1061     if (newsp)
1062         env->regs[R_ESP] = newsp;
1063     env->regs[R_EAX] = 0;
1064 }
1065 #endif
1066
1067 #include "cpu-all.h"
1068 #include "svm.h"
1069
1070 #if !defined(CONFIG_USER_ONLY)
1071 #include "hw/apic.h"
1072 #endif
1073
1074 static inline bool cpu_has_work(CPUX86State *env)
1075 {
1076     return ((env->interrupt_request & (CPU_INTERRUPT_HARD |
1077                                        CPU_INTERRUPT_POLL)) &&
1078             (env->eflags & IF_MASK)) ||
1079            (env->interrupt_request & (CPU_INTERRUPT_NMI |
1080                                       CPU_INTERRUPT_INIT |
1081                                       CPU_INTERRUPT_SIPI |
1082                                       CPU_INTERRUPT_MCE));
1083 }
1084
1085 #include "exec-all.h"
1086
1087 static inline void cpu_pc_from_tb(CPUX86State *env, TranslationBlock *tb)
1088 {
1089     env->eip = tb->pc - tb->cs_base;
1090 }
1091
1092 static inline void cpu_get_tb_cpu_state(CPUX86State *env, target_ulong *pc,
1093                                         target_ulong *cs_base, int *flags)
1094 {
1095     *cs_base = env->segs[R_CS].base;
1096     *pc = *cs_base + env->eip;
1097     *flags = env->hflags |
1098         (env->eflags & (IOPL_MASK | TF_MASK | RF_MASK | VM_MASK));
1099 }
1100
1101 void do_cpu_init(X86CPU *cpu);
1102 void do_cpu_sipi(X86CPU *cpu);
1103
1104 #define MCE_INJECT_BROADCAST    1
1105 #define MCE_INJECT_UNCOND_AO    2
1106
1107 void cpu_x86_inject_mce(Monitor *mon, CPUX86State *cenv, int bank,
1108                         uint64_t status, uint64_t mcg_status, uint64_t addr,
1109                         uint64_t misc, int flags);
1110
1111 /* excp_helper.c */
1112 void QEMU_NORETURN raise_exception(CPUX86State *env, int exception_index);
1113 void QEMU_NORETURN raise_exception_err(CPUX86State *env, int exception_index,
1114                                        int error_code);
1115 void QEMU_NORETURN raise_interrupt(CPUX86State *nenv, int intno, int is_int,
1116                                    int error_code, int next_eip_addend);
1117
1118 /* cc_helper.c */
1119 extern const uint8_t parity_table[256];
1120 uint32_t cpu_cc_compute_all(CPUX86State *env1, int op);
1121
1122 static inline uint32_t cpu_compute_eflags(CPUX86State *env)
1123 {
1124     return env->eflags | cpu_cc_compute_all(env, CC_OP) | (DF & DF_MASK);
1125 }
1126
1127 /* NOTE: CC_OP must be modified manually to CC_OP_EFLAGS */
1128 static inline void cpu_load_eflags(CPUX86State *env, int eflags,
1129                                    int update_mask)
1130 {
1131     CC_SRC = eflags & (CC_O | CC_S | CC_Z | CC_A | CC_P | CC_C);
1132     DF = 1 - (2 * ((eflags >> 10) & 1));
1133     env->eflags = (env->eflags & ~update_mask) |
1134         (eflags & update_mask) | 0x2;
1135 }
1136
1137 /* load efer and update the corresponding hflags. XXX: do consistency
1138    checks with cpuid bits? */
1139 static inline void cpu_load_efer(CPUX86State *env, uint64_t val)
1140 {
1141     env->efer = val;
1142     env->hflags &= ~(HF_LMA_MASK | HF_SVME_MASK);
1143     if (env->efer & MSR_EFER_LMA) {
1144         env->hflags |= HF_LMA_MASK;
1145     }
1146     if (env->efer & MSR_EFER_SVME) {
1147         env->hflags |= HF_SVME_MASK;
1148     }
1149 }
1150
1151 /* svm_helper.c */
1152 void cpu_svm_check_intercept_param(CPUX86State *env1, uint32_t type,
1153                                    uint64_t param);
1154 void cpu_vmexit(CPUX86State *nenv, uint32_t exit_code, uint64_t exit_info_1);
1155
1156 /* op_helper.c */
1157 void do_interrupt(CPUX86State *env);
1158 void do_interrupt_x86_hardirq(CPUX86State *env, int intno, int is_hw);
1159
1160 void do_smm_enter(CPUX86State *env1);
1161
1162 void cpu_report_tpr_access(CPUX86State *env, TPRAccess access);
1163
1164 #endif /* CPU_I386_H */
This page took 0.090934 seconds and 4 git commands to generate.