]> Git Repo - qemu.git/blob - target-lm32/helper.c
Merge remote-tracking branch 'remotes/mst/tags/for_upstream' into staging
[qemu.git] / target-lm32 / helper.c
1 /*
2  *  LatticeMico32 helper routines.
3  *
4  *  Copyright (c) 2010-2014 Michael Walle <[email protected]>
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
18  */
19
20 #include "cpu.h"
21 #include "qemu/host-utils.h"
22 #include "sysemu/sysemu.h"
23
24 int lm32_cpu_handle_mmu_fault(CPUState *cs, vaddr address, int rw,
25                               int mmu_idx)
26 {
27     LM32CPU *cpu = LM32_CPU(cs);
28     CPULM32State *env = &cpu->env;
29     int prot;
30
31     address &= TARGET_PAGE_MASK;
32     prot = PAGE_BITS;
33     if (env->flags & LM32_FLAG_IGNORE_MSB) {
34         tlb_set_page(cs, address, address & 0x7fffffff, prot, mmu_idx,
35                      TARGET_PAGE_SIZE);
36     } else {
37         tlb_set_page(cs, address, address, prot, mmu_idx, TARGET_PAGE_SIZE);
38     }
39
40     return 0;
41 }
42
43 hwaddr lm32_cpu_get_phys_page_debug(CPUState *cs, vaddr addr)
44 {
45     LM32CPU *cpu = LM32_CPU(cs);
46
47     addr &= TARGET_PAGE_MASK;
48     if (cpu->env.flags & LM32_FLAG_IGNORE_MSB) {
49         return addr & 0x7fffffff;
50     } else {
51         return addr;
52     }
53 }
54
55 void lm32_breakpoint_insert(CPULM32State *env, int idx, target_ulong address)
56 {
57     LM32CPU *cpu = lm32_env_get_cpu(env);
58
59     cpu_breakpoint_insert(CPU(cpu), address, BP_CPU,
60                           &env->cpu_breakpoint[idx]);
61 }
62
63 void lm32_breakpoint_remove(CPULM32State *env, int idx)
64 {
65     LM32CPU *cpu = lm32_env_get_cpu(env);
66
67     if (!env->cpu_breakpoint[idx]) {
68         return;
69     }
70
71     cpu_breakpoint_remove_by_ref(CPU(cpu), env->cpu_breakpoint[idx]);
72     env->cpu_breakpoint[idx] = NULL;
73 }
74
75 void lm32_watchpoint_insert(CPULM32State *env, int idx, target_ulong address,
76                             lm32_wp_t wp_type)
77 {
78     LM32CPU *cpu = lm32_env_get_cpu(env);
79     int flags = 0;
80
81     switch (wp_type) {
82     case LM32_WP_DISABLED:
83         /* nothing to to */
84         break;
85     case LM32_WP_READ:
86         flags = BP_CPU | BP_STOP_BEFORE_ACCESS | BP_MEM_READ;
87         break;
88     case LM32_WP_WRITE:
89         flags = BP_CPU | BP_STOP_BEFORE_ACCESS | BP_MEM_WRITE;
90         break;
91     case LM32_WP_READ_WRITE:
92         flags = BP_CPU | BP_STOP_BEFORE_ACCESS | BP_MEM_ACCESS;
93         break;
94     }
95
96     if (flags != 0) {
97         cpu_watchpoint_insert(CPU(cpu), address, 1, flags,
98                 &env->cpu_watchpoint[idx]);
99     }
100 }
101
102 void lm32_watchpoint_remove(CPULM32State *env, int idx)
103 {
104     LM32CPU *cpu = lm32_env_get_cpu(env);
105
106     if (!env->cpu_watchpoint[idx]) {
107         return;
108     }
109
110     cpu_watchpoint_remove_by_ref(CPU(cpu), env->cpu_watchpoint[idx]);
111     env->cpu_watchpoint[idx] = NULL;
112 }
113
114 static bool check_watchpoints(CPULM32State *env)
115 {
116     LM32CPU *cpu = lm32_env_get_cpu(env);
117     int i;
118
119     for (i = 0; i < cpu->num_watchpoints; i++) {
120         if (env->cpu_watchpoint[i] &&
121                 env->cpu_watchpoint[i]->flags & BP_WATCHPOINT_HIT) {
122             return true;
123         }
124     }
125     return false;
126 }
127
128 void lm32_debug_excp_handler(CPULM32State *env)
129 {
130     CPUState *cs = CPU(lm32_env_get_cpu(env));
131     CPUBreakpoint *bp;
132
133     if (cs->watchpoint_hit) {
134         if (cs->watchpoint_hit->flags & BP_CPU) {
135             cs->watchpoint_hit = NULL;
136             if (check_watchpoints(env)) {
137                 raise_exception(env, EXCP_WATCHPOINT);
138             } else {
139                 cpu_resume_from_signal(cs, NULL);
140             }
141         }
142     } else {
143         QTAILQ_FOREACH(bp, &cs->breakpoints, entry) {
144             if (bp->pc == env->pc) {
145                 if (bp->flags & BP_CPU) {
146                     raise_exception(env, EXCP_BREAKPOINT);
147                 }
148                 break;
149             }
150         }
151     }
152 }
153
154 void lm32_cpu_do_interrupt(CPUState *cs)
155 {
156     LM32CPU *cpu = LM32_CPU(cs);
157     CPULM32State *env = &cpu->env;
158
159     qemu_log_mask(CPU_LOG_INT,
160             "exception at pc=%x type=%x\n", env->pc, cs->exception_index);
161
162     switch (cs->exception_index) {
163     case EXCP_SYSTEMCALL:
164         if (unlikely(semihosting_enabled)) {
165             /* do_semicall() returns true if call was handled. Otherwise
166              * do the normal exception handling. */
167             if (lm32_cpu_do_semihosting(cs)) {
168                 env->pc += 4;
169                 break;
170             }
171         }
172         /* fall through */
173     case EXCP_INSN_BUS_ERROR:
174     case EXCP_DATA_BUS_ERROR:
175     case EXCP_DIVIDE_BY_ZERO:
176     case EXCP_IRQ:
177         /* non-debug exceptions */
178         env->regs[R_EA] = env->pc;
179         env->ie |= (env->ie & IE_IE) ? IE_EIE : 0;
180         env->ie &= ~IE_IE;
181         if (env->dc & DC_RE) {
182             env->pc = env->deba + (cs->exception_index * 32);
183         } else {
184             env->pc = env->eba + (cs->exception_index * 32);
185         }
186         log_cpu_state_mask(CPU_LOG_INT, cs, 0);
187         break;
188     case EXCP_BREAKPOINT:
189     case EXCP_WATCHPOINT:
190         /* debug exceptions */
191         env->regs[R_BA] = env->pc;
192         env->ie |= (env->ie & IE_IE) ? IE_BIE : 0;
193         env->ie &= ~IE_IE;
194         env->pc = env->deba + (cs->exception_index * 32);
195         log_cpu_state_mask(CPU_LOG_INT, cs, 0);
196         break;
197     default:
198         cpu_abort(cs, "unhandled exception type=%d\n",
199                   cs->exception_index);
200         break;
201     }
202 }
203
204 LM32CPU *cpu_lm32_init(const char *cpu_model)
205 {
206     return LM32_CPU(cpu_generic_init(TYPE_LM32_CPU, cpu_model));
207 }
208
209 /* Some soc ignores the MSB on the address bus. Thus creating a shadow memory
210  * area. As a general rule, 0x00000000-0x7fffffff is cached, whereas
211  * 0x80000000-0xffffffff is not cached and used to access IO devices. */
212 void cpu_lm32_set_phys_msb_ignore(CPULM32State *env, int value)
213 {
214     if (value) {
215         env->flags |= LM32_FLAG_IGNORE_MSB;
216     } else {
217         env->flags &= ~LM32_FLAG_IGNORE_MSB;
218     }
219 }
This page took 0.034072 seconds and 4 git commands to generate.