]> Git Repo - qemu.git/blob - target-microblaze/cpu.h
Merge remote-tracking branch 'remotes/mst/tags/for_upstream' into staging
[qemu.git] / target-microblaze / cpu.h
1 /*
2  *  MicroBlaze virtual CPU header
3  *
4  *  Copyright (c) 2009 Edgar E. Iglesias
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
18  */
19 #ifndef CPU_MICROBLAZE_H
20 #define CPU_MICROBLAZE_H
21
22 #include "config.h"
23 #include "qemu-common.h"
24
25 #define TARGET_LONG_BITS 32
26
27 #define CPUArchState struct CPUMBState
28
29 #include "exec/cpu-defs.h"
30 #include "fpu/softfloat.h"
31 struct CPUMBState;
32 typedef struct CPUMBState CPUMBState;
33 #if !defined(CONFIG_USER_ONLY)
34 #include "mmu.h"
35 #endif
36
37 #define ELF_MACHINE     EM_MICROBLAZE
38
39 #define EXCP_NMI        1
40 #define EXCP_MMU        2
41 #define EXCP_IRQ        3
42 #define EXCP_BREAK      4
43 #define EXCP_HW_BREAK   5
44 #define EXCP_HW_EXCP    6
45
46 /* MicroBlaze-specific interrupt pending bits.  */
47 #define CPU_INTERRUPT_NMI       CPU_INTERRUPT_TGT_EXT_3
48
49 /* Meanings of the MBCPU object's two inbound GPIO lines */
50 #define MB_CPU_IRQ 0
51 #define MB_CPU_FIR 1
52
53 /* Register aliases. R0 - R15 */
54 #define R_SP     1
55 #define SR_PC    0
56 #define SR_MSR   1
57 #define SR_EAR   3
58 #define SR_ESR   5
59 #define SR_FSR   7
60 #define SR_BTR   0xb
61 #define SR_EDR   0xd
62
63 /* MSR flags.  */
64 #define MSR_BE  (1<<0) /* 0x001 */
65 #define MSR_IE  (1<<1) /* 0x002 */
66 #define MSR_C   (1<<2) /* 0x004 */
67 #define MSR_BIP (1<<3) /* 0x008 */
68 #define MSR_FSL (1<<4) /* 0x010 */
69 #define MSR_ICE (1<<5) /* 0x020 */
70 #define MSR_DZ  (1<<6) /* 0x040 */
71 #define MSR_DCE (1<<7) /* 0x080 */
72 #define MSR_EE  (1<<8) /* 0x100 */
73 #define MSR_EIP (1<<9) /* 0x200 */
74 #define MSR_PVR (1<<10) /* 0x400 */
75 #define MSR_CC  (1<<31)
76
77 /* Machine State Register (MSR) Fields */
78 #define MSR_UM (1<<11) /* User Mode */
79 #define MSR_UMS        (1<<12) /* User Mode Save */
80 #define MSR_VM (1<<13) /* Virtual Mode */
81 #define MSR_VMS        (1<<14) /* Virtual Mode Save */
82
83 #define MSR_KERNEL      MSR_EE|MSR_VM
84 //#define MSR_USER     MSR_KERNEL|MSR_UM|MSR_IE
85 #define MSR_KERNEL_VMS  MSR_EE|MSR_VMS
86 //#define MSR_USER_VMS MSR_KERNEL_VMS|MSR_UMS|MSR_IE
87
88 /* Exception State Register (ESR) Fields */
89 #define          ESR_DIZ       (1<<11) /* Zone Protection */
90 #define          ESR_S         (1<<10) /* Store instruction */
91
92 #define          ESR_ESS_FSL_OFFSET     5
93
94 #define          ESR_EC_FSL             0
95 #define          ESR_EC_UNALIGNED_DATA  1
96 #define          ESR_EC_ILLEGAL_OP      2
97 #define          ESR_EC_INSN_BUS        3
98 #define          ESR_EC_DATA_BUS        4
99 #define          ESR_EC_DIVZERO         5
100 #define          ESR_EC_FPU             6
101 #define          ESR_EC_PRIVINSN        7
102 #define          ESR_EC_STACKPROT       7  /* Same as PRIVINSN.  */
103 #define          ESR_EC_DATA_STORAGE    8
104 #define          ESR_EC_INSN_STORAGE    9
105 #define          ESR_EC_DATA_TLB        10
106 #define          ESR_EC_INSN_TLB        11
107 #define          ESR_EC_MASK            31
108
109 /* Floating Point Status Register (FSR) Bits */
110 #define FSR_IO          (1<<4) /* Invalid operation */
111 #define FSR_DZ          (1<<3) /* Divide-by-zero */
112 #define FSR_OF          (1<<2) /* Overflow */
113 #define FSR_UF          (1<<1) /* Underflow */
114 #define FSR_DO          (1<<0) /* Denormalized operand error */
115
116 /* Version reg.  */
117 /* Basic PVR mask */
118 #define PVR0_PVR_FULL_MASK              0x80000000
119 #define PVR0_USE_BARREL_MASK            0x40000000
120 #define PVR0_USE_DIV_MASK               0x20000000
121 #define PVR0_USE_HW_MUL_MASK            0x10000000
122 #define PVR0_USE_FPU_MASK               0x08000000
123 #define PVR0_USE_EXC_MASK               0x04000000
124 #define PVR0_USE_ICACHE_MASK            0x02000000
125 #define PVR0_USE_DCACHE_MASK            0x01000000
126 #define PVR0_USE_MMU                    0x00800000      /* new */
127 #define PVR0_USE_BTC                    0x00400000
128 #define PVR0_ENDI                       0x00200000
129 #define PVR0_FAULT                      0x00100000
130 #define PVR0_VERSION_MASK               0x0000FF00
131 #define PVR0_USER1_MASK                 0x000000FF
132
133 /* User 2 PVR mask */
134 #define PVR1_USER2_MASK                 0xFFFFFFFF
135
136 /* Configuration PVR masks */
137 #define PVR2_D_OPB_MASK                 0x80000000
138 #define PVR2_D_LMB_MASK                 0x40000000
139 #define PVR2_I_OPB_MASK                 0x20000000
140 #define PVR2_I_LMB_MASK                 0x10000000
141 #define PVR2_INTERRUPT_IS_EDGE_MASK     0x08000000
142 #define PVR2_EDGE_IS_POSITIVE_MASK      0x04000000
143 #define PVR2_D_PLB_MASK                 0x02000000      /* new */
144 #define PVR2_I_PLB_MASK                 0x01000000      /* new */
145 #define PVR2_INTERCONNECT               0x00800000      /* new */
146 #define PVR2_USE_EXTEND_FSL             0x00080000      /* new */
147 #define PVR2_USE_FSL_EXC                0x00040000      /* new */
148 #define PVR2_USE_MSR_INSTR              0x00020000
149 #define PVR2_USE_PCMP_INSTR             0x00010000
150 #define PVR2_AREA_OPTIMISED             0x00008000
151 #define PVR2_USE_BARREL_MASK            0x00004000
152 #define PVR2_USE_DIV_MASK               0x00002000
153 #define PVR2_USE_HW_MUL_MASK            0x00001000
154 #define PVR2_USE_FPU_MASK               0x00000800
155 #define PVR2_USE_MUL64_MASK             0x00000400
156 #define PVR2_USE_FPU2_MASK              0x00000200      /* new */
157 #define PVR2_USE_IPLBEXC                0x00000100
158 #define PVR2_USE_DPLBEXC                0x00000080
159 #define PVR2_OPCODE_0x0_ILL_MASK        0x00000040
160 #define PVR2_UNALIGNED_EXC_MASK         0x00000020
161 #define PVR2_ILL_OPCODE_EXC_MASK        0x00000010
162 #define PVR2_IOPB_BUS_EXC_MASK          0x00000008
163 #define PVR2_DOPB_BUS_EXC_MASK          0x00000004
164 #define PVR2_DIV_ZERO_EXC_MASK          0x00000002
165 #define PVR2_FPU_EXC_MASK               0x00000001
166
167 /* Debug and exception PVR masks */
168 #define PVR3_DEBUG_ENABLED_MASK         0x80000000
169 #define PVR3_NUMBER_OF_PC_BRK_MASK      0x1E000000
170 #define PVR3_NUMBER_OF_RD_ADDR_BRK_MASK 0x00380000
171 #define PVR3_NUMBER_OF_WR_ADDR_BRK_MASK 0x0000E000
172 #define PVR3_FSL_LINKS_MASK             0x00000380
173
174 /* ICache config PVR masks */
175 #define PVR4_USE_ICACHE_MASK            0x80000000
176 #define PVR4_ICACHE_ADDR_TAG_BITS_MASK  0x7C000000
177 #define PVR4_ICACHE_USE_FSL_MASK        0x02000000
178 #define PVR4_ICACHE_ALLOW_WR_MASK       0x01000000
179 #define PVR4_ICACHE_LINE_LEN_MASK       0x00E00000
180 #define PVR4_ICACHE_BYTE_SIZE_MASK      0x001F0000
181
182 /* DCache config PVR masks */
183 #define PVR5_USE_DCACHE_MASK            0x80000000
184 #define PVR5_DCACHE_ADDR_TAG_BITS_MASK  0x7C000000
185 #define PVR5_DCACHE_USE_FSL_MASK        0x02000000
186 #define PVR5_DCACHE_ALLOW_WR_MASK       0x01000000
187 #define PVR5_DCACHE_LINE_LEN_MASK       0x00E00000
188 #define PVR5_DCACHE_BYTE_SIZE_MASK      0x001F0000
189 #define PVR5_DCACHE_WRITEBACK_MASK      0x00004000
190
191 /* ICache base address PVR mask */
192 #define PVR6_ICACHE_BASEADDR_MASK       0xFFFFFFFF
193
194 /* ICache high address PVR mask */
195 #define PVR7_ICACHE_HIGHADDR_MASK       0xFFFFFFFF
196
197 /* DCache base address PVR mask */
198 #define PVR8_DCACHE_BASEADDR_MASK       0xFFFFFFFF
199
200 /* DCache high address PVR mask */
201 #define PVR9_DCACHE_HIGHADDR_MASK       0xFFFFFFFF
202
203 /* Target family PVR mask */
204 #define PVR10_TARGET_FAMILY_MASK        0xFF000000
205
206 /* MMU descrtiption */
207 #define PVR11_USE_MMU                   0xC0000000
208 #define PVR11_MMU_ITLB_SIZE             0x38000000
209 #define PVR11_MMU_DTLB_SIZE             0x07000000
210 #define PVR11_MMU_TLB_ACCESS            0x00C00000
211 #define PVR11_MMU_ZONES                 0x003E0000
212 /* MSR Reset value PVR mask */
213 #define PVR11_MSR_RESET_VALUE_MASK      0x000007FF
214
215
216
217 /* CPU flags.  */
218
219 /* Condition codes.  */
220 #define CC_GE  5
221 #define CC_GT  4
222 #define CC_LE  3
223 #define CC_LT  2
224 #define CC_NE  1
225 #define CC_EQ  0
226
227 #define NB_MMU_MODES    3
228
229 #define STREAM_EXCEPTION (1 << 0)
230 #define STREAM_ATOMIC    (1 << 1)
231 #define STREAM_TEST      (1 << 2)
232 #define STREAM_CONTROL   (1 << 3)
233 #define STREAM_NONBLOCK  (1 << 4)
234
235 struct CPUMBState {
236     uint32_t debug;
237     uint32_t btaken;
238     uint32_t btarget;
239     uint32_t bimm;
240
241     uint32_t imm;
242     uint32_t regs[33];
243     uint32_t sregs[24];
244     float_status fp_status;
245     /* Stack protectors. Yes, it's a hw feature.  */
246     uint32_t slr, shr;
247
248     /* lwx/swx reserved address */
249 #define RES_ADDR_NONE 0xffffffff /* Use 0xffffffff to indicate no reservation */
250     uint32_t res_addr;
251     uint32_t res_val;
252
253     /* Internal flags.  */
254 #define IMM_FLAG        4
255 #define MSR_EE_FLAG     (1 << 8)
256 #define DRTI_FLAG       (1 << 16)
257 #define DRTE_FLAG       (1 << 17)
258 #define DRTB_FLAG       (1 << 18)
259 #define D_FLAG          (1 << 19)  /* Bit in ESR.  */
260 /* TB dependent CPUMBState.  */
261 #define IFLAGS_TB_MASK  (D_FLAG | IMM_FLAG | DRTI_FLAG | DRTE_FLAG | DRTB_FLAG)
262     uint32_t iflags;
263
264     struct {
265         uint32_t regs[16];
266     } pvr;
267
268 #if !defined(CONFIG_USER_ONLY)
269     /* Unified MMU.  */
270     struct microblaze_mmu mmu;
271 #endif
272
273     CPU_COMMON
274 };
275
276 #include "cpu-qom.h"
277
278 void mb_tcg_init(void);
279 MicroBlazeCPU *cpu_mb_init(const char *cpu_model);
280 int cpu_mb_exec(CPUMBState *s);
281 /* you can call this signal handler from your SIGBUS and SIGSEGV
282    signal handlers to inform the virtual CPU of exceptions. non zero
283    is returned if the signal was handled by the virtual CPU.  */
284 int cpu_mb_signal_handler(int host_signum, void *pinfo,
285                           void *puc);
286
287 enum {
288     CC_OP_DYNAMIC, /* Use env->cc_op  */
289     CC_OP_FLAGS,
290     CC_OP_CMP,
291 };
292
293 /* FIXME: MB uses variable pages down to 1K but linux only uses 4k.  */
294 #define TARGET_PAGE_BITS 12
295 #define MMAP_SHIFT TARGET_PAGE_BITS
296
297 #define TARGET_PHYS_ADDR_SPACE_BITS 32
298 #define TARGET_VIRT_ADDR_SPACE_BITS 32
299
300 #define cpu_init(cpu_model) CPU(cpu_mb_init(cpu_model))
301
302 #define cpu_exec cpu_mb_exec
303 #define cpu_gen_code cpu_mb_gen_code
304 #define cpu_signal_handler cpu_mb_signal_handler
305
306 /* MMU modes definitions */
307 #define MMU_MODE0_SUFFIX _nommu
308 #define MMU_MODE1_SUFFIX _kernel
309 #define MMU_MODE2_SUFFIX _user
310 #define MMU_NOMMU_IDX   0
311 #define MMU_KERNEL_IDX  1
312 #define MMU_USER_IDX    2
313 /* See NB_MMU_MODES further up the file.  */
314
315 static inline int cpu_mmu_index (CPUMBState *env)
316 {
317         /* Are we in nommu mode?.  */
318         if (!(env->sregs[SR_MSR] & MSR_VM))
319             return MMU_NOMMU_IDX;
320
321         if (env->sregs[SR_MSR] & MSR_UM)
322             return MMU_USER_IDX;
323         return MMU_KERNEL_IDX;
324 }
325
326 int mb_cpu_handle_mmu_fault(CPUState *cpu, vaddr address, int rw,
327                             int mmu_idx);
328
329 static inline int cpu_interrupts_enabled(CPUMBState *env)
330 {
331     return env->sregs[SR_MSR] & MSR_IE;
332 }
333
334 #include "exec/cpu-all.h"
335
336 static inline target_ulong cpu_get_pc(CPUMBState *env)
337 {
338     return env->sregs[SR_PC];
339 }
340
341 static inline void cpu_get_tb_cpu_state(CPUMBState *env, target_ulong *pc,
342                                         target_ulong *cs_base, int *flags)
343 {
344     *pc = env->sregs[SR_PC];
345     *cs_base = 0;
346     *flags = (env->iflags & IFLAGS_TB_MASK) |
347                  (env->sregs[SR_MSR] & (MSR_UM | MSR_VM | MSR_EE));
348 }
349
350 #if !defined(CONFIG_USER_ONLY)
351 void mb_cpu_unassigned_access(CPUState *cpu, hwaddr addr,
352                               bool is_write, bool is_exec, int is_asi,
353                               unsigned size);
354 #endif
355
356 #include "exec/exec-all.h"
357
358 #endif
This page took 0.044256 seconds and 4 git commands to generate.