]> Git Repo - linux.git/commitdiff
PCI: Store all PCIe Supported Link Speeds
authorIlpo Järvinen <[email protected]>
Fri, 18 Oct 2024 14:47:49 +0000 (17:47 +0300)
committerBjorn Helgaas <[email protected]>
Mon, 11 Nov 2024 20:19:30 +0000 (14:19 -0600)
The PCIe bandwidth controller added by a subsequent commit will require
selecting PCIe Link Speeds that are lower than the Maximum Link Speed.

The struct pci_bus only stores max_bus_speed. Even if PCIe r6.1 sec 8.2.1
currently disallows gaps in supported Link Speeds, the Implementation Note
in PCIe r6.1 sec 7.5.3.18, recommends determining supported Link Speeds
using the Supported Link Speeds Vector in the Link Capabilities 2 Register
(when available) to "avoid software being confused if a future
specification defines Links that do not require support for all slower
speeds."

Reuse code in pcie_get_speed_cap() to add pcie_get_supported_speeds() to
query the Supported Link Speeds Vector of a PCIe device. The value is taken
directly from the Supported Link Speeds Vector or synthesized from the Max
Link Speed in the Link Capabilities Register when the Link Capabilities 2
Register is not available.

The Supported Link Speeds Vector in the Link Capabilities Register 2
corresponds to the bus below on Root Ports and Downstream Ports, whereas it
corresponds to the bus above on Upstream Ports and Endpoints (PCIe r6.1 sec
7.5.3.18):

  Supported Link Speeds Vector - This field indicates the supported Link
  speed(s) of the associated Port.

Add supported_speeds into the struct pci_dev that caches the
Supported Link Speeds Vector.

supported_speeds contains a set of Link Speeds only in the case where PCIe
Link Speed can be determined. Root Complex Integrated Endpoints do not have
a well-defined Link Speed because they do not implement either of the Link
Capabilities Registers, which is allowed by PCIe r6.1 sec 7.5.3 (the same
limitation applies to determining cur_bus_speed and max_bus_speed that are
PCI_SPEED_UNKNOWN in such case). This is of no concern from PCIe bandwidth
controller point of view because such devices are not attached into a PCIe
Root Port that could be controlled.

The supported_speeds field keeps the extra reserved zero at the least
significant bit to match the Link Capabilities 2 Register layout.

An attempt was made to store supported_speeds field into the struct pci_bus
as an intersection of both ends of the Link, however, the subordinate
struct pci_bus is not available early enough. The Target Speed quirk (in
pcie_failed_link_retrain()) can run either during initial scan or later,
requiring it to use the API provided by the PCIe bandwidth controller to
set the Target Link Speed in order to co-exist with the bandwidth
controller. When the Target Speed quirk is calling the bandwidth controller
during initial scan, the struct pci_bus is not yet initialized. As such,
storing supported_speeds into the struct pci_bus is not viable.

Suggested-by: Lukas Wunner <[email protected]>
Link: https://lore.kernel.org/r/[email protected]
Signed-off-by: Ilpo Järvinen <[email protected]>
[bhelgaas: move pcie_get_supported_speeds() decl to drivers/pci/pci.h]
Signed-off-by: Bjorn Helgaas <[email protected]>
Reviewed-by: Jonathan Cameron <[email protected]>
drivers/pci/pci.c
drivers/pci/pci.h
drivers/pci/probe.c
include/linux/pci.h
include/uapi/linux/pci_regs.h

index 7d85c04fbba2ae937f15f2a5b481e002ce81f334..3d67e8b50ba2b9b6779d95afcd505b1702db050a 100644 (file)
@@ -6189,38 +6189,64 @@ u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
 EXPORT_SYMBOL(pcie_bandwidth_available);
 
 /**
- * pcie_get_speed_cap - query for the PCI device's link speed capability
+ * pcie_get_supported_speeds - query Supported Link Speed Vector
  * @dev: PCI device to query
  *
- * Query the PCI device speed capability.  Return the maximum link speed
- * supported by the device.
+ * Query @dev supported link speeds.
+ *
+ * Implementation Note in PCIe r6.0 sec 7.5.3.18 recommends determining
+ * supported link speeds using the Supported Link Speeds Vector in the Link
+ * Capabilities 2 Register (when available).
+ *
+ * Link Capabilities 2 was added in PCIe r3.0, sec 7.8.18.
+ *
+ * Without Link Capabilities 2, i.e., prior to PCIe r3.0, Supported Link
+ * Speeds field in Link Capabilities is used and only 2.5 GT/s and 5.0 GT/s
+ * speeds were defined.
+ *
+ * For @dev without Supported Link Speed Vector, the field is synthesized
+ * from the Max Link Speed field in the Link Capabilities Register.
+ *
+ * Return: Supported Link Speeds Vector (+ reserved 0 at LSB).
  */
-enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev)
+u8 pcie_get_supported_speeds(struct pci_dev *dev)
 {
        u32 lnkcap2, lnkcap;
+       u8 speeds;
 
        /*
-        * Link Capabilities 2 was added in PCIe r3.0, sec 7.8.18.  The
-        * implementation note there recommends using the Supported Link
-        * Speeds Vector in Link Capabilities 2 when supported.
-        *
-        * Without Link Capabilities 2, i.e., prior to PCIe r3.0, software
-        * should use the Supported Link Speeds field in Link Capabilities,
-        * where only 2.5 GT/s and 5.0 GT/s speeds were defined.
+        * Speeds retain the reserved 0 at LSB before PCIe Supported Link
+        * Speeds Vector to allow using SLS Vector bit defines directly.
         */
        pcie_capability_read_dword(dev, PCI_EXP_LNKCAP2, &lnkcap2);
+       speeds = lnkcap2 & PCI_EXP_LNKCAP2_SLS;
 
        /* PCIe r3.0-compliant */
-       if (lnkcap2)
-               return PCIE_LNKCAP2_SLS2SPEED(lnkcap2);
+       if (speeds)
+               return speeds;
 
        pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
+
+       /* Synthesize from the Max Link Speed field */
        if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_5_0GB)
-               return PCIE_SPEED_5_0GT;
+               speeds = PCI_EXP_LNKCAP2_SLS_5_0GB | PCI_EXP_LNKCAP2_SLS_2_5GB;
        else if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_2_5GB)
-               return PCIE_SPEED_2_5GT;
+               speeds = PCI_EXP_LNKCAP2_SLS_2_5GB;
 
-       return PCI_SPEED_UNKNOWN;
+       return speeds;
+}
+
+/**
+ * pcie_get_speed_cap - query for the PCI device's link speed capability
+ * @dev: PCI device to query
+ *
+ * Query the PCI device speed capability.
+ *
+ * Return: the maximum link speed supported by the device.
+ */
+enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev)
+{
+       return PCIE_LNKCAP2_SLS2SPEED(dev->supported_speeds);
 }
 EXPORT_SYMBOL(pcie_get_speed_cap);
 
index 14d00ce45bfa954daea1a297c00c2c08d98636d3..d0a46ecf7289553b93980115581dbd8c19e596c7 100644 (file)
@@ -373,6 +373,7 @@ static inline int pcie_dev_speed_mbps(enum pci_bus_speed speed)
        return -EINVAL;
 }
 
+u8 pcie_get_supported_speeds(struct pci_dev *dev);
 const char *pci_speed_string(enum pci_bus_speed speed);
 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev);
 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev);
index 4f68414c308609ed99e675a943e73a8f6ae0dfe3..af153a8e822556bf7299e604f8e2e5010c06ac23 100644 (file)
@@ -1947,6 +1947,9 @@ int pci_setup_device(struct pci_dev *dev)
 
        set_pcie_untrusted(dev);
 
+       if (pci_is_pcie(dev))
+               dev->supported_speeds = pcie_get_supported_speeds(dev);
+
        /* "Unknown power state" */
        dev->current_state = PCI_UNKNOWN;
 
index be5ed534c39cf70fe39c308ceb6d321c51b50744..99c6fa30d25bec99d9e2ec56723b62203a1e467f 100644 (file)
@@ -318,7 +318,14 @@ struct pci_sriov;
 struct pci_p2pdma;
 struct rcec_ea;
 
-/* The pci_dev structure describes PCI devices */
+/* struct pci_dev - describes a PCI device
+ *
+ * @supported_speeds:  PCIe Supported Link Speeds Vector (+ reserved 0 at
+ *                     LSB). 0 when the supported speeds cannot be
+ *                     determined (e.g., for Root Complex Integrated
+ *                     Endpoints without the relevant Capability
+ *                     Registers).
+ */
 struct pci_dev {
        struct list_head bus_list;      /* Node in per-bus list */
        struct pci_bus  *bus;           /* Bus this device is on */
@@ -522,6 +529,7 @@ struct pci_dev {
        struct npem     *npem;          /* Native PCIe Enclosure Management */
 #endif
        u16             acs_cap;        /* ACS Capability offset */
+       u8              supported_speeds; /* Supported Link Speeds Vector */
        phys_addr_t     rom;            /* Physical address if not from BAR */
        size_t          romlen;         /* Length if not from BAR */
        /*
index 12323b3334a9c16beda9e13a039cd38ae2cacfad..f3c9de0a497cf4714d0c74661453a6a76d59fee7 100644 (file)
 #define PCI_EXP_DEVSTA2                0x2a    /* Device Status 2 */
 #define PCI_CAP_EXP_RC_ENDPOINT_SIZEOF_V2 0x2c /* end of v2 EPs w/o link */
 #define PCI_EXP_LNKCAP2                0x2c    /* Link Capabilities 2 */
+#define  PCI_EXP_LNKCAP2_SLS           0x000000fe /* Supported Link Speeds Vector */
 #define  PCI_EXP_LNKCAP2_SLS_2_5GB     0x00000002 /* Supported Speed 2.5GT/s */
 #define  PCI_EXP_LNKCAP2_SLS_5_0GB     0x00000004 /* Supported Speed 5GT/s */
 #define  PCI_EXP_LNKCAP2_SLS_8_0GB     0x00000008 /* Supported Speed 8GT/s */
This page took 0.116129 seconds and 4 git commands to generate.