1 // SPDX-License-Identifier: GPL-2.0
3 * PCIe host controller driver for Kirin Phone SoCs
5 * Copyright (C) 2017 HiSilicon Electronics Co., Ltd.
6 * https://www.huawei.com
11 #include <linux/compiler.h>
12 #include <linux/clk.h>
13 #include <linux/delay.h>
14 #include <linux/err.h>
15 #include <linux/gpio.h>
16 #include <linux/interrupt.h>
17 #include <linux/mfd/syscon.h>
18 #include <linux/of_address.h>
19 #include <linux/of_gpio.h>
20 #include <linux/of_pci.h>
21 #include <linux/pci.h>
22 #include <linux/pci_regs.h>
23 #include <linux/platform_device.h>
24 #include <linux/regmap.h>
25 #include <linux/resource.h>
26 #include <linux/types.h>
27 #include "pcie-designware.h"
29 #define to_kirin_pcie(x) dev_get_drvdata((x)->dev)
31 #define REF_CLK_FREQ 100000000
33 /* PCIe ELBI registers */
34 #define SOC_PCIECTRL_CTRL0_ADDR 0x000
35 #define SOC_PCIECTRL_CTRL1_ADDR 0x004
36 #define SOC_PCIEPHY_CTRL2_ADDR 0x008
37 #define SOC_PCIEPHY_CTRL3_ADDR 0x00c
38 #define PCIE_ELBI_SLV_DBI_ENABLE (0x1 << 21)
40 /* info located in APB */
41 #define PCIE_APP_LTSSM_ENABLE 0x01c
42 #define PCIE_APB_PHY_CTRL0 0x0
43 #define PCIE_APB_PHY_CTRL1 0x4
44 #define PCIE_APB_PHY_STATUS0 0x400
45 #define PCIE_LINKUP_ENABLE (0x8020)
46 #define PCIE_LTSSM_ENABLE_BIT (0x1 << 11)
47 #define PIPE_CLK_STABLE (0x1 << 19)
48 #define PHY_REF_PAD_BIT (0x1 << 8)
49 #define PHY_PWR_DOWN_BIT (0x1 << 22)
50 #define PHY_RST_ACK_BIT (0x1 << 16)
52 /* info located in sysctrl */
53 #define SCTRL_PCIE_CMOS_OFFSET 0x60
54 #define SCTRL_PCIE_CMOS_BIT 0x10
55 #define SCTRL_PCIE_ISO_OFFSET 0x44
56 #define SCTRL_PCIE_ISO_BIT 0x30
57 #define SCTRL_PCIE_HPCLK_OFFSET 0x190
58 #define SCTRL_PCIE_HPCLK_BIT 0x184000
59 #define SCTRL_PCIE_OE_OFFSET 0x14a
60 #define PCIE_DEBOUNCE_PARAM 0xF0F400
61 #define PCIE_OE_BYPASS (0x3 << 28)
64 #define CRGCTRL_PCIE_ASSERT_OFFSET 0x88
65 #define CRGCTRL_PCIE_ASSERT_BIT 0x8c000000
68 #define REF_2_PERST_MIN 20000
69 #define REF_2_PERST_MAX 25000
70 #define PERST_2_ACCESS_MIN 10000
71 #define PERST_2_ACCESS_MAX 12000
72 #define LINK_WAIT_MIN 900
73 #define LINK_WAIT_MAX 1000
74 #define PIPE_CLK_WAIT_MIN 550
75 #define PIPE_CLK_WAIT_MAX 600
76 #define TIME_CMOS_MIN 100
77 #define TIME_CMOS_MAX 105
78 #define TIME_PHY_PD_MIN 10
79 #define TIME_PHY_PD_MAX 11
83 void __iomem *apb_base;
84 void __iomem *phy_base;
85 struct regmap *crgctrl;
86 struct regmap *sysctrl;
87 struct clk *apb_sys_clk;
88 struct clk *apb_phy_clk;
89 struct clk *phy_ref_clk;
90 struct clk *pcie_aclk;
91 struct clk *pcie_aux_clk;
95 /* Registers in PCIeCTRL */
96 static inline void kirin_apb_ctrl_writel(struct kirin_pcie *kirin_pcie,
99 writel(val, kirin_pcie->apb_base + reg);
102 static inline u32 kirin_apb_ctrl_readl(struct kirin_pcie *kirin_pcie, u32 reg)
104 return readl(kirin_pcie->apb_base + reg);
107 /* Registers in PCIePHY */
108 static inline void kirin_apb_phy_writel(struct kirin_pcie *kirin_pcie,
111 writel(val, kirin_pcie->phy_base + reg);
114 static inline u32 kirin_apb_phy_readl(struct kirin_pcie *kirin_pcie, u32 reg)
116 return readl(kirin_pcie->phy_base + reg);
119 static long kirin_pcie_get_clk(struct kirin_pcie *kirin_pcie,
120 struct platform_device *pdev)
122 struct device *dev = &pdev->dev;
124 kirin_pcie->phy_ref_clk = devm_clk_get(dev, "pcie_phy_ref");
125 if (IS_ERR(kirin_pcie->phy_ref_clk))
126 return PTR_ERR(kirin_pcie->phy_ref_clk);
128 kirin_pcie->pcie_aux_clk = devm_clk_get(dev, "pcie_aux");
129 if (IS_ERR(kirin_pcie->pcie_aux_clk))
130 return PTR_ERR(kirin_pcie->pcie_aux_clk);
132 kirin_pcie->apb_phy_clk = devm_clk_get(dev, "pcie_apb_phy");
133 if (IS_ERR(kirin_pcie->apb_phy_clk))
134 return PTR_ERR(kirin_pcie->apb_phy_clk);
136 kirin_pcie->apb_sys_clk = devm_clk_get(dev, "pcie_apb_sys");
137 if (IS_ERR(kirin_pcie->apb_sys_clk))
138 return PTR_ERR(kirin_pcie->apb_sys_clk);
140 kirin_pcie->pcie_aclk = devm_clk_get(dev, "pcie_aclk");
141 if (IS_ERR(kirin_pcie->pcie_aclk))
142 return PTR_ERR(kirin_pcie->pcie_aclk);
147 static long kirin_pcie_get_resource(struct kirin_pcie *kirin_pcie,
148 struct platform_device *pdev)
150 kirin_pcie->apb_base =
151 devm_platform_ioremap_resource_byname(pdev, "apb");
152 if (IS_ERR(kirin_pcie->apb_base))
153 return PTR_ERR(kirin_pcie->apb_base);
155 kirin_pcie->phy_base =
156 devm_platform_ioremap_resource_byname(pdev, "phy");
157 if (IS_ERR(kirin_pcie->phy_base))
158 return PTR_ERR(kirin_pcie->phy_base);
160 kirin_pcie->crgctrl =
161 syscon_regmap_lookup_by_compatible("hisilicon,hi3660-crgctrl");
162 if (IS_ERR(kirin_pcie->crgctrl))
163 return PTR_ERR(kirin_pcie->crgctrl);
165 kirin_pcie->sysctrl =
166 syscon_regmap_lookup_by_compatible("hisilicon,hi3660-sctrl");
167 if (IS_ERR(kirin_pcie->sysctrl))
168 return PTR_ERR(kirin_pcie->sysctrl);
173 static int kirin_pcie_phy_init(struct kirin_pcie *kirin_pcie)
175 struct device *dev = kirin_pcie->pci->dev;
178 reg_val = kirin_apb_phy_readl(kirin_pcie, PCIE_APB_PHY_CTRL1);
179 reg_val &= ~PHY_REF_PAD_BIT;
180 kirin_apb_phy_writel(kirin_pcie, reg_val, PCIE_APB_PHY_CTRL1);
182 reg_val = kirin_apb_phy_readl(kirin_pcie, PCIE_APB_PHY_CTRL0);
183 reg_val &= ~PHY_PWR_DOWN_BIT;
184 kirin_apb_phy_writel(kirin_pcie, reg_val, PCIE_APB_PHY_CTRL0);
185 usleep_range(TIME_PHY_PD_MIN, TIME_PHY_PD_MAX);
187 reg_val = kirin_apb_phy_readl(kirin_pcie, PCIE_APB_PHY_CTRL1);
188 reg_val &= ~PHY_RST_ACK_BIT;
189 kirin_apb_phy_writel(kirin_pcie, reg_val, PCIE_APB_PHY_CTRL1);
191 usleep_range(PIPE_CLK_WAIT_MIN, PIPE_CLK_WAIT_MAX);
192 reg_val = kirin_apb_phy_readl(kirin_pcie, PCIE_APB_PHY_STATUS0);
193 if (reg_val & PIPE_CLK_STABLE) {
194 dev_err(dev, "PIPE clk is not stable\n");
201 static void kirin_pcie_oe_enable(struct kirin_pcie *kirin_pcie)
205 regmap_read(kirin_pcie->sysctrl, SCTRL_PCIE_OE_OFFSET, &val);
206 val |= PCIE_DEBOUNCE_PARAM;
207 val &= ~PCIE_OE_BYPASS;
208 regmap_write(kirin_pcie->sysctrl, SCTRL_PCIE_OE_OFFSET, val);
211 static int kirin_pcie_clk_ctrl(struct kirin_pcie *kirin_pcie, bool enable)
218 ret = clk_set_rate(kirin_pcie->phy_ref_clk, REF_CLK_FREQ);
222 ret = clk_prepare_enable(kirin_pcie->phy_ref_clk);
226 ret = clk_prepare_enable(kirin_pcie->apb_sys_clk);
230 ret = clk_prepare_enable(kirin_pcie->apb_phy_clk);
234 ret = clk_prepare_enable(kirin_pcie->pcie_aclk);
238 ret = clk_prepare_enable(kirin_pcie->pcie_aux_clk);
245 clk_disable_unprepare(kirin_pcie->pcie_aux_clk);
247 clk_disable_unprepare(kirin_pcie->pcie_aclk);
249 clk_disable_unprepare(kirin_pcie->apb_phy_clk);
251 clk_disable_unprepare(kirin_pcie->apb_sys_clk);
253 clk_disable_unprepare(kirin_pcie->phy_ref_clk);
258 static int kirin_pcie_power_on(struct kirin_pcie *kirin_pcie)
262 /* Power supply for Host */
263 regmap_write(kirin_pcie->sysctrl,
264 SCTRL_PCIE_CMOS_OFFSET, SCTRL_PCIE_CMOS_BIT);
265 usleep_range(TIME_CMOS_MIN, TIME_CMOS_MAX);
266 kirin_pcie_oe_enable(kirin_pcie);
268 ret = kirin_pcie_clk_ctrl(kirin_pcie, true);
272 /* ISO disable, PCIeCtrl, PHY assert and clk gate clear */
273 regmap_write(kirin_pcie->sysctrl,
274 SCTRL_PCIE_ISO_OFFSET, SCTRL_PCIE_ISO_BIT);
275 regmap_write(kirin_pcie->crgctrl,
276 CRGCTRL_PCIE_ASSERT_OFFSET, CRGCTRL_PCIE_ASSERT_BIT);
277 regmap_write(kirin_pcie->sysctrl,
278 SCTRL_PCIE_HPCLK_OFFSET, SCTRL_PCIE_HPCLK_BIT);
280 ret = kirin_pcie_phy_init(kirin_pcie);
284 /* perst assert Endpoint */
285 if (!gpio_request(kirin_pcie->gpio_id_reset, "pcie_perst")) {
286 usleep_range(REF_2_PERST_MIN, REF_2_PERST_MAX);
287 ret = gpio_direction_output(kirin_pcie->gpio_id_reset, 1);
290 usleep_range(PERST_2_ACCESS_MIN, PERST_2_ACCESS_MAX);
296 kirin_pcie_clk_ctrl(kirin_pcie, false);
300 static void kirin_pcie_sideband_dbi_w_mode(struct kirin_pcie *kirin_pcie,
305 val = kirin_apb_ctrl_readl(kirin_pcie, SOC_PCIECTRL_CTRL0_ADDR);
307 val = val | PCIE_ELBI_SLV_DBI_ENABLE;
309 val = val & ~PCIE_ELBI_SLV_DBI_ENABLE;
311 kirin_apb_ctrl_writel(kirin_pcie, val, SOC_PCIECTRL_CTRL0_ADDR);
314 static void kirin_pcie_sideband_dbi_r_mode(struct kirin_pcie *kirin_pcie,
319 val = kirin_apb_ctrl_readl(kirin_pcie, SOC_PCIECTRL_CTRL1_ADDR);
321 val = val | PCIE_ELBI_SLV_DBI_ENABLE;
323 val = val & ~PCIE_ELBI_SLV_DBI_ENABLE;
325 kirin_apb_ctrl_writel(kirin_pcie, val, SOC_PCIECTRL_CTRL1_ADDR);
328 static int kirin_pcie_rd_own_conf(struct pci_bus *bus, unsigned int devfn,
329 int where, int size, u32 *val)
331 struct dw_pcie *pci = to_dw_pcie_from_pp(bus->sysdata);
333 if (PCI_SLOT(devfn)) {
335 return PCIBIOS_DEVICE_NOT_FOUND;
338 *val = dw_pcie_read_dbi(pci, where, size);
339 return PCIBIOS_SUCCESSFUL;
342 static int kirin_pcie_wr_own_conf(struct pci_bus *bus, unsigned int devfn,
343 int where, int size, u32 val)
345 struct dw_pcie *pci = to_dw_pcie_from_pp(bus->sysdata);
348 return PCIBIOS_DEVICE_NOT_FOUND;
350 dw_pcie_write_dbi(pci, where, size, val);
351 return PCIBIOS_SUCCESSFUL;
354 static struct pci_ops kirin_pci_ops = {
355 .read = kirin_pcie_rd_own_conf,
356 .write = kirin_pcie_wr_own_conf,
359 static u32 kirin_pcie_read_dbi(struct dw_pcie *pci, void __iomem *base,
360 u32 reg, size_t size)
362 struct kirin_pcie *kirin_pcie = to_kirin_pcie(pci);
365 kirin_pcie_sideband_dbi_r_mode(kirin_pcie, true);
366 dw_pcie_read(base + reg, size, &ret);
367 kirin_pcie_sideband_dbi_r_mode(kirin_pcie, false);
372 static void kirin_pcie_write_dbi(struct dw_pcie *pci, void __iomem *base,
373 u32 reg, size_t size, u32 val)
375 struct kirin_pcie *kirin_pcie = to_kirin_pcie(pci);
377 kirin_pcie_sideband_dbi_w_mode(kirin_pcie, true);
378 dw_pcie_write(base + reg, size, val);
379 kirin_pcie_sideband_dbi_w_mode(kirin_pcie, false);
382 static int kirin_pcie_link_up(struct dw_pcie *pci)
384 struct kirin_pcie *kirin_pcie = to_kirin_pcie(pci);
385 u32 val = kirin_apb_ctrl_readl(kirin_pcie, PCIE_APB_PHY_STATUS0);
387 if ((val & PCIE_LINKUP_ENABLE) == PCIE_LINKUP_ENABLE)
393 static int kirin_pcie_start_link(struct dw_pcie *pci)
395 struct kirin_pcie *kirin_pcie = to_kirin_pcie(pci);
397 /* assert LTSSM enable */
398 kirin_apb_ctrl_writel(kirin_pcie, PCIE_LTSSM_ENABLE_BIT,
399 PCIE_APP_LTSSM_ENABLE);
404 static int kirin_pcie_host_init(struct pcie_port *pp)
406 pp->bridge->ops = &kirin_pci_ops;
411 static const struct dw_pcie_ops kirin_dw_pcie_ops = {
412 .read_dbi = kirin_pcie_read_dbi,
413 .write_dbi = kirin_pcie_write_dbi,
414 .link_up = kirin_pcie_link_up,
415 .start_link = kirin_pcie_start_link,
418 static const struct dw_pcie_host_ops kirin_pcie_host_ops = {
419 .host_init = kirin_pcie_host_init,
422 static int kirin_pcie_probe(struct platform_device *pdev)
424 struct device *dev = &pdev->dev;
425 struct kirin_pcie *kirin_pcie;
430 dev_err(dev, "NULL node\n");
434 kirin_pcie = devm_kzalloc(dev, sizeof(struct kirin_pcie), GFP_KERNEL);
438 pci = devm_kzalloc(dev, sizeof(*pci), GFP_KERNEL);
443 pci->ops = &kirin_dw_pcie_ops;
444 pci->pp.ops = &kirin_pcie_host_ops;
445 kirin_pcie->pci = pci;
447 ret = kirin_pcie_get_clk(kirin_pcie, pdev);
451 ret = kirin_pcie_get_resource(kirin_pcie, pdev);
455 kirin_pcie->gpio_id_reset = of_get_named_gpio(dev->of_node,
457 if (kirin_pcie->gpio_id_reset == -EPROBE_DEFER) {
458 return -EPROBE_DEFER;
459 } else if (!gpio_is_valid(kirin_pcie->gpio_id_reset)) {
460 dev_err(dev, "unable to get a valid gpio pin\n");
464 ret = kirin_pcie_power_on(kirin_pcie);
468 platform_set_drvdata(pdev, kirin_pcie);
470 return dw_pcie_host_init(&pci->pp);
473 static const struct of_device_id kirin_pcie_match[] = {
474 { .compatible = "hisilicon,kirin960-pcie" },
478 static struct platform_driver kirin_pcie_driver = {
479 .probe = kirin_pcie_probe,
481 .name = "kirin-pcie",
482 .of_match_table = kirin_pcie_match,
483 .suppress_bind_attrs = true,
486 builtin_platform_driver(kirin_pcie_driver);