]> Git Repo - linux.git/blob - drivers/gpu/drm/amd/amdgpu/amdgpu_drv.c
Merge branch 'drm-next' into drm-next-5.3
[linux.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_drv.c
1 /*
2  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the "Software"),
7  * to deal in the Software without restriction, including without limitation
8  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
9  * and/or sell copies of the Software, and to permit persons to whom the
10  * Software is furnished to do so, subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the next
13  * paragraph) shall be included in all copies or substantial portions of the
14  * Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #include <drm/amdgpu_drm.h>
26 #include <drm/drm_drv.h>
27 #include <drm/drm_gem.h>
28 #include <drm/drm_vblank.h>
29 #include "amdgpu_drv.h"
30
31 #include <drm/drm_pciids.h>
32 #include <linux/console.h>
33 #include <linux/module.h>
34 #include <linux/pci.h>
35 #include <linux/pm_runtime.h>
36 #include <linux/vga_switcheroo.h>
37 #include <drm/drm_probe_helper.h>
38
39 #include "amdgpu.h"
40 #include "amdgpu_irq.h"
41 #include "amdgpu_dma_buf.h"
42
43 #include "amdgpu_amdkfd.h"
44
45 /*
46  * KMS wrapper.
47  * - 3.0.0 - initial driver
48  * - 3.1.0 - allow reading more status registers (GRBM, SRBM, SDMA, CP)
49  * - 3.2.0 - GFX8: Uses EOP_TC_WB_ACTION_EN, so UMDs don't have to do the same
50  *           at the end of IBs.
51  * - 3.3.0 - Add VM support for UVD on supported hardware.
52  * - 3.4.0 - Add AMDGPU_INFO_NUM_EVICTIONS.
53  * - 3.5.0 - Add support for new UVD_NO_OP register.
54  * - 3.6.0 - kmd involves use CONTEXT_CONTROL in ring buffer.
55  * - 3.7.0 - Add support for VCE clock list packet
56  * - 3.8.0 - Add support raster config init in the kernel
57  * - 3.9.0 - Add support for memory query info about VRAM and GTT.
58  * - 3.10.0 - Add support for new fences ioctl, new gem ioctl flags
59  * - 3.11.0 - Add support for sensor query info (clocks, temp, etc).
60  * - 3.12.0 - Add query for double offchip LDS buffers
61  * - 3.13.0 - Add PRT support
62  * - 3.14.0 - Fix race in amdgpu_ctx_get_fence() and note new functionality
63  * - 3.15.0 - Export more gpu info for gfx9
64  * - 3.16.0 - Add reserved vmid support
65  * - 3.17.0 - Add AMDGPU_NUM_VRAM_CPU_PAGE_FAULTS.
66  * - 3.18.0 - Export gpu always on cu bitmap
67  * - 3.19.0 - Add support for UVD MJPEG decode
68  * - 3.20.0 - Add support for local BOs
69  * - 3.21.0 - Add DRM_AMDGPU_FENCE_TO_HANDLE ioctl
70  * - 3.22.0 - Add DRM_AMDGPU_SCHED ioctl
71  * - 3.23.0 - Add query for VRAM lost counter
72  * - 3.24.0 - Add high priority compute support for gfx9
73  * - 3.25.0 - Add support for sensor query info (stable pstate sclk/mclk).
74  * - 3.26.0 - GFX9: Process AMDGPU_IB_FLAG_TC_WB_NOT_INVALIDATE.
75  * - 3.27.0 - Add new chunk to to AMDGPU_CS to enable BO_LIST creation.
76  * - 3.28.0 - Add AMDGPU_CHUNK_ID_SCHEDULED_DEPENDENCIES
77  * - 3.29.0 - Add AMDGPU_IB_FLAG_RESET_GDS_MAX_WAVE_ID
78  * - 3.30.0 - Add AMDGPU_SCHED_OP_CONTEXT_PRIORITY_OVERRIDE.
79  * - 3.31.0 - Add support for per-flip tiling attribute changes with DC
80  * - 3.32.0 - Add syncobj timeline support to AMDGPU_CS.
81  * - 3.33.0 - Fixes for GDS ENOMEM failures in AMDGPU_CS.
82  */
83 #define KMS_DRIVER_MAJOR        3
84 #define KMS_DRIVER_MINOR        33
85 #define KMS_DRIVER_PATCHLEVEL   0
86
87 #define AMDGPU_MAX_TIMEOUT_PARAM_LENTH  256
88
89 int amdgpu_vram_limit = 0;
90 int amdgpu_vis_vram_limit = 0;
91 int amdgpu_gart_size = -1; /* auto */
92 int amdgpu_gtt_size = -1; /* auto */
93 int amdgpu_moverate = -1; /* auto */
94 int amdgpu_benchmarking = 0;
95 int amdgpu_testing = 0;
96 int amdgpu_audio = -1;
97 int amdgpu_disp_priority = 0;
98 int amdgpu_hw_i2c = 0;
99 int amdgpu_pcie_gen2 = -1;
100 int amdgpu_msi = -1;
101 char amdgpu_lockup_timeout[AMDGPU_MAX_TIMEOUT_PARAM_LENTH];
102 int amdgpu_dpm = -1;
103 int amdgpu_fw_load_type = -1;
104 int amdgpu_aspm = -1;
105 int amdgpu_runtime_pm = -1;
106 uint amdgpu_ip_block_mask = 0xffffffff;
107 int amdgpu_bapm = -1;
108 int amdgpu_deep_color = 0;
109 int amdgpu_vm_size = -1;
110 int amdgpu_vm_fragment_size = -1;
111 int amdgpu_vm_block_size = -1;
112 int amdgpu_vm_fault_stop = 0;
113 int amdgpu_vm_debug = 0;
114 int amdgpu_vm_update_mode = -1;
115 int amdgpu_exp_hw_support = 0;
116 int amdgpu_dc = -1;
117 int amdgpu_sched_jobs = 32;
118 int amdgpu_sched_hw_submission = 2;
119 uint amdgpu_pcie_gen_cap = 0;
120 uint amdgpu_pcie_lane_cap = 0;
121 uint amdgpu_cg_mask = 0xffffffff;
122 uint amdgpu_pg_mask = 0xffffffff;
123 uint amdgpu_sdma_phase_quantum = 32;
124 char *amdgpu_disable_cu = NULL;
125 char *amdgpu_virtual_display = NULL;
126 /* OverDrive(bit 14) disabled by default*/
127 uint amdgpu_pp_feature_mask = 0xffffbfff;
128 int amdgpu_ngg = 0;
129 int amdgpu_prim_buf_per_se = 0;
130 int amdgpu_pos_buf_per_se = 0;
131 int amdgpu_cntl_sb_buf_per_se = 0;
132 int amdgpu_param_buf_per_se = 0;
133 int amdgpu_job_hang_limit = 0;
134 int amdgpu_lbpw = -1;
135 int amdgpu_compute_multipipe = -1;
136 int amdgpu_gpu_recovery = -1; /* auto */
137 int amdgpu_emu_mode = 0;
138 uint amdgpu_smu_memory_pool_size = 0;
139 /* FBC (bit 0) disabled by default*/
140 uint amdgpu_dc_feature_mask = 0;
141 int amdgpu_async_gfx_ring = 1;
142 int amdgpu_mcbp = 0;
143 int amdgpu_discovery = 0;
144 int amdgpu_mes = 0;
145
146 struct amdgpu_mgpu_info mgpu_info = {
147         .mutex = __MUTEX_INITIALIZER(mgpu_info.mutex),
148 };
149 int amdgpu_ras_enable = -1;
150 uint amdgpu_ras_mask = 0xffffffff;
151
152 /**
153  * DOC: vramlimit (int)
154  * Restrict the total amount of VRAM in MiB for testing.  The default is 0 (Use full VRAM).
155  */
156 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
157 module_param_named(vramlimit, amdgpu_vram_limit, int, 0600);
158
159 /**
160  * DOC: vis_vramlimit (int)
161  * Restrict the amount of CPU visible VRAM in MiB for testing.  The default is 0 (Use full CPU visible VRAM).
162  */
163 MODULE_PARM_DESC(vis_vramlimit, "Restrict visible VRAM for testing, in megabytes");
164 module_param_named(vis_vramlimit, amdgpu_vis_vram_limit, int, 0444);
165
166 /**
167  * DOC: gartsize (uint)
168  * Restrict the size of GART in Mib (32, 64, etc.) for testing. The default is -1 (The size depends on asic).
169  */
170 MODULE_PARM_DESC(gartsize, "Size of GART to setup in megabytes (32, 64, etc., -1=auto)");
171 module_param_named(gartsize, amdgpu_gart_size, uint, 0600);
172
173 /**
174  * DOC: gttsize (int)
175  * Restrict the size of GTT domain in MiB for testing. The default is -1 (It's VRAM size if 3GB < VRAM < 3/4 RAM,
176  * otherwise 3/4 RAM size).
177  */
178 MODULE_PARM_DESC(gttsize, "Size of the GTT domain in megabytes (-1 = auto)");
179 module_param_named(gttsize, amdgpu_gtt_size, int, 0600);
180
181 /**
182  * DOC: moverate (int)
183  * Set maximum buffer migration rate in MB/s. The default is -1 (8 MB/s).
184  */
185 MODULE_PARM_DESC(moverate, "Maximum buffer migration rate in MB/s. (32, 64, etc., -1=auto, 0=1=disabled)");
186 module_param_named(moverate, amdgpu_moverate, int, 0600);
187
188 /**
189  * DOC: benchmark (int)
190  * Run benchmarks. The default is 0 (Skip benchmarks).
191  */
192 MODULE_PARM_DESC(benchmark, "Run benchmark");
193 module_param_named(benchmark, amdgpu_benchmarking, int, 0444);
194
195 /**
196  * DOC: test (int)
197  * Test BO GTT->VRAM and VRAM->GTT GPU copies. The default is 0 (Skip test, only set 1 to run test).
198  */
199 MODULE_PARM_DESC(test, "Run tests");
200 module_param_named(test, amdgpu_testing, int, 0444);
201
202 /**
203  * DOC: audio (int)
204  * Set HDMI/DPAudio. Only affects non-DC display handling. The default is -1 (Enabled), set 0 to disabled it.
205  */
206 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
207 module_param_named(audio, amdgpu_audio, int, 0444);
208
209 /**
210  * DOC: disp_priority (int)
211  * Set display Priority (1 = normal, 2 = high). Only affects non-DC display handling. The default is 0 (auto).
212  */
213 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
214 module_param_named(disp_priority, amdgpu_disp_priority, int, 0444);
215
216 /**
217  * DOC: hw_i2c (int)
218  * To enable hw i2c engine. Only affects non-DC display handling. The default is 0 (Disabled).
219  */
220 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
221 module_param_named(hw_i2c, amdgpu_hw_i2c, int, 0444);
222
223 /**
224  * DOC: pcie_gen2 (int)
225  * To disable PCIE Gen2/3 mode (0 = disable, 1 = enable). The default is -1 (auto, enabled).
226  */
227 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
228 module_param_named(pcie_gen2, amdgpu_pcie_gen2, int, 0444);
229
230 /**
231  * DOC: msi (int)
232  * To disable Message Signaled Interrupts (MSI) functionality (1 = enable, 0 = disable). The default is -1 (auto, enabled).
233  */
234 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
235 module_param_named(msi, amdgpu_msi, int, 0444);
236
237 /**
238  * DOC: lockup_timeout (string)
239  * Set GPU scheduler timeout value in ms.
240  *
241  * The format can be [Non-Compute] or [GFX,Compute,SDMA,Video]. That is there can be one or
242  * multiple values specified. 0 and negative values are invalidated. They will be adjusted
243  * to default timeout.
244  *  - With one value specified, the setting will apply to all non-compute jobs.
245  *  - With multiple values specified, the first one will be for GFX. The second one is for Compute.
246  *    And the third and fourth ones are for SDMA and Video.
247  * By default(with no lockup_timeout settings), the timeout for all non-compute(GFX, SDMA and Video)
248  * jobs is 10000. And there is no timeout enforced on compute jobs.
249  */
250 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (default: 10000 for non-compute jobs and no timeout for compute jobs), "
251                 "format is [Non-Compute] or [GFX,Compute,SDMA,Video]");
252 module_param_string(lockup_timeout, amdgpu_lockup_timeout, sizeof(amdgpu_lockup_timeout), 0444);
253
254 /**
255  * DOC: dpm (int)
256  * Override for dynamic power management setting
257  * (0 = disable, 1 = enable, 2 = enable sw smu driver for vega20)
258  * The default is -1 (auto).
259  */
260 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
261 module_param_named(dpm, amdgpu_dpm, int, 0444);
262
263 /**
264  * DOC: fw_load_type (int)
265  * Set different firmware loading type for debugging (0 = direct, 1 = SMU, 2 = PSP). The default is -1 (auto).
266  */
267 MODULE_PARM_DESC(fw_load_type, "firmware loading type (0 = direct, 1 = SMU, 2 = PSP, -1 = auto)");
268 module_param_named(fw_load_type, amdgpu_fw_load_type, int, 0444);
269
270 /**
271  * DOC: aspm (int)
272  * To disable ASPM (1 = enable, 0 = disable). The default is -1 (auto, enabled).
273  */
274 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
275 module_param_named(aspm, amdgpu_aspm, int, 0444);
276
277 /**
278  * DOC: runpm (int)
279  * Override for runtime power management control for dGPUs in PX/HG laptops. The amdgpu driver can dynamically power down
280  * the dGPU on PX/HG laptops when it is idle. The default is -1 (auto enable). Setting the value to 0 disables this functionality.
281  */
282 MODULE_PARM_DESC(runpm, "PX runtime pm (1 = force enable, 0 = disable, -1 = PX only default)");
283 module_param_named(runpm, amdgpu_runtime_pm, int, 0444);
284
285 /**
286  * DOC: ip_block_mask (uint)
287  * Override what IP blocks are enabled on the GPU. Each GPU is a collection of IP blocks (gfx, display, video, etc.).
288  * Use this parameter to disable specific blocks. Note that the IP blocks do not have a fixed index. Some asics may not have
289  * some IPs or may include multiple instances of an IP so the ordering various from asic to asic. See the driver output in
290  * the kernel log for the list of IPs on the asic. The default is 0xffffffff (enable all blocks on a device).
291  */
292 MODULE_PARM_DESC(ip_block_mask, "IP Block Mask (all blocks enabled (default))");
293 module_param_named(ip_block_mask, amdgpu_ip_block_mask, uint, 0444);
294
295 /**
296  * DOC: bapm (int)
297  * Bidirectional Application Power Management (BAPM) used to dynamically share TDP between CPU and GPU. Set value 0 to disable it.
298  * The default -1 (auto, enabled)
299  */
300 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
301 module_param_named(bapm, amdgpu_bapm, int, 0444);
302
303 /**
304  * DOC: deep_color (int)
305  * Set 1 to enable Deep Color support. Only affects non-DC display handling. The default is 0 (disabled).
306  */
307 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
308 module_param_named(deep_color, amdgpu_deep_color, int, 0444);
309
310 /**
311  * DOC: vm_size (int)
312  * Override the size of the GPU's per client virtual address space in GiB.  The default is -1 (automatic for each asic).
313  */
314 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 64GB)");
315 module_param_named(vm_size, amdgpu_vm_size, int, 0444);
316
317 /**
318  * DOC: vm_fragment_size (int)
319  * Override VM fragment size in bits (4, 5, etc. 4 = 64K, 9 = 2M). The default is -1 (automatic for each asic).
320  */
321 MODULE_PARM_DESC(vm_fragment_size, "VM fragment size in bits (4, 5, etc. 4 = 64K (default), Max 9 = 2M)");
322 module_param_named(vm_fragment_size, amdgpu_vm_fragment_size, int, 0444);
323
324 /**
325  * DOC: vm_block_size (int)
326  * Override VM page table size in bits (default depending on vm_size and hw setup). The default is -1 (automatic for each asic).
327  */
328 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
329 module_param_named(vm_block_size, amdgpu_vm_block_size, int, 0444);
330
331 /**
332  * DOC: vm_fault_stop (int)
333  * Stop on VM fault for debugging (0 = never, 1 = print first, 2 = always). The default is 0 (No stop).
334  */
335 MODULE_PARM_DESC(vm_fault_stop, "Stop on VM fault (0 = never (default), 1 = print first, 2 = always)");
336 module_param_named(vm_fault_stop, amdgpu_vm_fault_stop, int, 0444);
337
338 /**
339  * DOC: vm_debug (int)
340  * Debug VM handling (0 = disabled, 1 = enabled). The default is 0 (Disabled).
341  */
342 MODULE_PARM_DESC(vm_debug, "Debug VM handling (0 = disabled (default), 1 = enabled)");
343 module_param_named(vm_debug, amdgpu_vm_debug, int, 0644);
344
345 /**
346  * DOC: vm_update_mode (int)
347  * Override VM update mode. VM updated by using CPU (0 = never, 1 = Graphics only, 2 = Compute only, 3 = Both). The default
348  * is -1 (Only in large BAR(LB) systems Compute VM tables will be updated by CPU, otherwise 0, never).
349  */
350 MODULE_PARM_DESC(vm_update_mode, "VM update using CPU (0 = never (default except for large BAR(LB)), 1 = Graphics only, 2 = Compute only (default for LB), 3 = Both");
351 module_param_named(vm_update_mode, amdgpu_vm_update_mode, int, 0444);
352
353 /**
354  * DOC: exp_hw_support (int)
355  * Enable experimental hw support (1 = enable). The default is 0 (disabled).
356  */
357 MODULE_PARM_DESC(exp_hw_support, "experimental hw support (1 = enable, 0 = disable (default))");
358 module_param_named(exp_hw_support, amdgpu_exp_hw_support, int, 0444);
359
360 /**
361  * DOC: dc (int)
362  * Disable/Enable Display Core driver for debugging (1 = enable, 0 = disable). The default is -1 (automatic for each asic).
363  */
364 MODULE_PARM_DESC(dc, "Display Core driver (1 = enable, 0 = disable, -1 = auto (default))");
365 module_param_named(dc, amdgpu_dc, int, 0444);
366
367 /**
368  * DOC: sched_jobs (int)
369  * Override the max number of jobs supported in the sw queue. The default is 32.
370  */
371 MODULE_PARM_DESC(sched_jobs, "the max number of jobs supported in the sw queue (default 32)");
372 module_param_named(sched_jobs, amdgpu_sched_jobs, int, 0444);
373
374 /**
375  * DOC: sched_hw_submission (int)
376  * Override the max number of HW submissions. The default is 2.
377  */
378 MODULE_PARM_DESC(sched_hw_submission, "the max number of HW submissions (default 2)");
379 module_param_named(sched_hw_submission, amdgpu_sched_hw_submission, int, 0444);
380
381 /**
382  * DOC: ppfeaturemask (uint)
383  * Override power features enabled. See enum PP_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
384  * The default is the current set of stable power features.
385  */
386 MODULE_PARM_DESC(ppfeaturemask, "all power features enabled (default))");
387 module_param_named(ppfeaturemask, amdgpu_pp_feature_mask, uint, 0444);
388
389 /**
390  * DOC: pcie_gen_cap (uint)
391  * Override PCIE gen speed capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
392  * The default is 0 (automatic for each asic).
393  */
394 MODULE_PARM_DESC(pcie_gen_cap, "PCIE Gen Caps (0: autodetect (default))");
395 module_param_named(pcie_gen_cap, amdgpu_pcie_gen_cap, uint, 0444);
396
397 /**
398  * DOC: pcie_lane_cap (uint)
399  * Override PCIE lanes capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
400  * The default is 0 (automatic for each asic).
401  */
402 MODULE_PARM_DESC(pcie_lane_cap, "PCIE Lane Caps (0: autodetect (default))");
403 module_param_named(pcie_lane_cap, amdgpu_pcie_lane_cap, uint, 0444);
404
405 /**
406  * DOC: cg_mask (uint)
407  * Override Clockgating features enabled on GPU (0 = disable clock gating). See the AMD_CG_SUPPORT flags in
408  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
409  */
410 MODULE_PARM_DESC(cg_mask, "Clockgating flags mask (0 = disable clock gating)");
411 module_param_named(cg_mask, amdgpu_cg_mask, uint, 0444);
412
413 /**
414  * DOC: pg_mask (uint)
415  * Override Powergating features enabled on GPU (0 = disable power gating). See the AMD_PG_SUPPORT flags in
416  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
417  */
418 MODULE_PARM_DESC(pg_mask, "Powergating flags mask (0 = disable power gating)");
419 module_param_named(pg_mask, amdgpu_pg_mask, uint, 0444);
420
421 /**
422  * DOC: sdma_phase_quantum (uint)
423  * Override SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change). The default is 32.
424  */
425 MODULE_PARM_DESC(sdma_phase_quantum, "SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change (default 32))");
426 module_param_named(sdma_phase_quantum, amdgpu_sdma_phase_quantum, uint, 0444);
427
428 /**
429  * DOC: disable_cu (charp)
430  * Set to disable CUs (It's set like se.sh.cu,...). The default is NULL.
431  */
432 MODULE_PARM_DESC(disable_cu, "Disable CUs (se.sh.cu,...)");
433 module_param_named(disable_cu, amdgpu_disable_cu, charp, 0444);
434
435 /**
436  * DOC: virtual_display (charp)
437  * Set to enable virtual display feature. This feature provides a virtual display hardware on headless boards
438  * or in virtualized environments. It will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x. It's the pci address of
439  * the device, plus the number of crtcs to expose. E.g., 0000:26:00.0,4 would enable 4 virtual crtcs on the pci
440  * device at 26:00.0. The default is NULL.
441  */
442 MODULE_PARM_DESC(virtual_display,
443                  "Enable virtual display feature (the virtual_display will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x)");
444 module_param_named(virtual_display, amdgpu_virtual_display, charp, 0444);
445
446 /**
447  * DOC: ngg (int)
448  * Set to enable Next Generation Graphics (1 = enable). The default is 0 (disabled).
449  */
450 MODULE_PARM_DESC(ngg, "Next Generation Graphics (1 = enable, 0 = disable(default depending on gfx))");
451 module_param_named(ngg, amdgpu_ngg, int, 0444);
452
453 /**
454  * DOC: prim_buf_per_se (int)
455  * Override the size of Primitive Buffer per Shader Engine in Byte. The default is 0 (depending on gfx).
456  */
457 MODULE_PARM_DESC(prim_buf_per_se, "the size of Primitive Buffer per Shader Engine (default depending on gfx)");
458 module_param_named(prim_buf_per_se, amdgpu_prim_buf_per_se, int, 0444);
459
460 /**
461  * DOC: pos_buf_per_se (int)
462  * Override the size of Position Buffer per Shader Engine in Byte. The default is 0 (depending on gfx).
463  */
464 MODULE_PARM_DESC(pos_buf_per_se, "the size of Position Buffer per Shader Engine (default depending on gfx)");
465 module_param_named(pos_buf_per_se, amdgpu_pos_buf_per_se, int, 0444);
466
467 /**
468  * DOC: cntl_sb_buf_per_se (int)
469  * Override the size of Control Sideband per Shader Engine in Byte. The default is 0 (depending on gfx).
470  */
471 MODULE_PARM_DESC(cntl_sb_buf_per_se, "the size of Control Sideband per Shader Engine (default depending on gfx)");
472 module_param_named(cntl_sb_buf_per_se, amdgpu_cntl_sb_buf_per_se, int, 0444);
473
474 /**
475  * DOC: param_buf_per_se (int)
476  * Override the size of Off-Chip Parameter Cache per Shader Engine in Byte.
477  * The default is 0 (depending on gfx).
478  */
479 MODULE_PARM_DESC(param_buf_per_se, "the size of Off-Chip Parameter Cache per Shader Engine (default depending on gfx)");
480 module_param_named(param_buf_per_se, amdgpu_param_buf_per_se, int, 0444);
481
482 /**
483  * DOC: job_hang_limit (int)
484  * Set how much time allow a job hang and not drop it. The default is 0.
485  */
486 MODULE_PARM_DESC(job_hang_limit, "how much time allow a job hang and not drop it (default 0)");
487 module_param_named(job_hang_limit, amdgpu_job_hang_limit, int ,0444);
488
489 /**
490  * DOC: lbpw (int)
491  * Override Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable). The default is -1 (auto, enabled).
492  */
493 MODULE_PARM_DESC(lbpw, "Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable, -1 = auto)");
494 module_param_named(lbpw, amdgpu_lbpw, int, 0444);
495
496 MODULE_PARM_DESC(compute_multipipe, "Force compute queues to be spread across pipes (1 = enable, 0 = disable, -1 = auto)");
497 module_param_named(compute_multipipe, amdgpu_compute_multipipe, int, 0444);
498
499 /**
500  * DOC: gpu_recovery (int)
501  * Set to enable GPU recovery mechanism (1 = enable, 0 = disable). The default is -1 (auto, disabled except SRIOV).
502  */
503 MODULE_PARM_DESC(gpu_recovery, "Enable GPU recovery mechanism, (1 = enable, 0 = disable, -1 = auto)");
504 module_param_named(gpu_recovery, amdgpu_gpu_recovery, int, 0444);
505
506 /**
507  * DOC: emu_mode (int)
508  * Set value 1 to enable emulation mode. This is only needed when running on an emulator. The default is 0 (disabled).
509  */
510 MODULE_PARM_DESC(emu_mode, "Emulation mode, (1 = enable, 0 = disable)");
511 module_param_named(emu_mode, amdgpu_emu_mode, int, 0444);
512
513 /**
514  * DOC: ras_enable (int)
515  * Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))
516  */
517 MODULE_PARM_DESC(ras_enable, "Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))");
518 module_param_named(ras_enable, amdgpu_ras_enable, int, 0444);
519
520 /**
521  * DOC: ras_mask (uint)
522  * Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1
523  * See the flags in drivers/gpu/drm/amd/amdgpu/amdgpu_ras.h
524  */
525 MODULE_PARM_DESC(ras_mask, "Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1");
526 module_param_named(ras_mask, amdgpu_ras_mask, uint, 0444);
527
528 /**
529  * DOC: si_support (int)
530  * Set SI support driver. This parameter works after set config CONFIG_DRM_AMDGPU_SI. For SI asic, when radeon driver is enabled,
531  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
532  * otherwise using amdgpu driver.
533  */
534 #ifdef CONFIG_DRM_AMDGPU_SI
535
536 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
537 int amdgpu_si_support = 0;
538 MODULE_PARM_DESC(si_support, "SI support (1 = enabled, 0 = disabled (default))");
539 #else
540 int amdgpu_si_support = 1;
541 MODULE_PARM_DESC(si_support, "SI support (1 = enabled (default), 0 = disabled)");
542 #endif
543
544 module_param_named(si_support, amdgpu_si_support, int, 0444);
545 #endif
546
547 /**
548  * DOC: cik_support (int)
549  * Set CIK support driver. This parameter works after set config CONFIG_DRM_AMDGPU_CIK. For CIK asic, when radeon driver is enabled,
550  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
551  * otherwise using amdgpu driver.
552  */
553 #ifdef CONFIG_DRM_AMDGPU_CIK
554
555 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
556 int amdgpu_cik_support = 0;
557 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled, 0 = disabled (default))");
558 #else
559 int amdgpu_cik_support = 1;
560 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled (default), 0 = disabled)");
561 #endif
562
563 module_param_named(cik_support, amdgpu_cik_support, int, 0444);
564 #endif
565
566 /**
567  * DOC: smu_memory_pool_size (uint)
568  * It is used to reserve gtt for smu debug usage, setting value 0 to disable it. The actual size is value * 256MiB.
569  * E.g. 0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte. The default is 0 (disabled).
570  */
571 MODULE_PARM_DESC(smu_memory_pool_size,
572         "reserve gtt for smu debug usage, 0 = disable,"
573                 "0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte");
574 module_param_named(smu_memory_pool_size, amdgpu_smu_memory_pool_size, uint, 0444);
575
576 /**
577  * DOC: async_gfx_ring (int)
578  * It is used to enable gfx rings that could be configured with different prioritites or equal priorities
579  */
580 MODULE_PARM_DESC(async_gfx_ring,
581         "Asynchronous GFX rings that could be configured with either different priorities (HP3D ring and LP3D ring), or equal priorities (0 = disabled, 1 = enabled (default))");
582 module_param_named(async_gfx_ring, amdgpu_async_gfx_ring, int, 0444);
583
584 MODULE_PARM_DESC(mcbp,
585         "Enable Mid-command buffer preemption (0 = disabled (default), 1 = enabled)");
586 module_param_named(mcbp, amdgpu_mcbp, int, 0444);
587
588 MODULE_PARM_DESC(discovery,
589         "Allow driver to discover hardware IPs from IP Discovery table at the top of VRAM");
590 module_param_named(discovery, amdgpu_discovery, int, 0444);
591
592 MODULE_PARM_DESC(mes,
593         "Enable Micro Engine Scheduler (0 = disabled (default), 1 = enabled)");
594 module_param_named(mes, amdgpu_mes, int, 0444);
595
596 #ifdef CONFIG_HSA_AMD
597 /**
598  * DOC: sched_policy (int)
599  * Set scheduling policy. Default is HWS(hardware scheduling) with over-subscription.
600  * Setting 1 disables over-subscription. Setting 2 disables HWS and statically
601  * assigns queues to HQDs.
602  */
603 int sched_policy = KFD_SCHED_POLICY_HWS;
604 module_param(sched_policy, int, 0444);
605 MODULE_PARM_DESC(sched_policy,
606         "Scheduling policy (0 = HWS (Default), 1 = HWS without over-subscription, 2 = Non-HWS (Used for debugging only)");
607
608 /**
609  * DOC: hws_max_conc_proc (int)
610  * Maximum number of processes that HWS can schedule concurrently. The maximum is the
611  * number of VMIDs assigned to the HWS, which is also the default.
612  */
613 int hws_max_conc_proc = 8;
614 module_param(hws_max_conc_proc, int, 0444);
615 MODULE_PARM_DESC(hws_max_conc_proc,
616         "Max # processes HWS can execute concurrently when sched_policy=0 (0 = no concurrency, #VMIDs for KFD = Maximum(default))");
617
618 /**
619  * DOC: cwsr_enable (int)
620  * CWSR(compute wave store and resume) allows the GPU to preempt shader execution in
621  * the middle of a compute wave. Default is 1 to enable this feature. Setting 0
622  * disables it.
623  */
624 int cwsr_enable = 1;
625 module_param(cwsr_enable, int, 0444);
626 MODULE_PARM_DESC(cwsr_enable, "CWSR enable (0 = Off, 1 = On (Default))");
627
628 /**
629  * DOC: max_num_of_queues_per_device (int)
630  * Maximum number of queues per device. Valid setting is between 1 and 4096. Default
631  * is 4096.
632  */
633 int max_num_of_queues_per_device = KFD_MAX_NUM_OF_QUEUES_PER_DEVICE_DEFAULT;
634 module_param(max_num_of_queues_per_device, int, 0444);
635 MODULE_PARM_DESC(max_num_of_queues_per_device,
636         "Maximum number of supported queues per device (1 = Minimum, 4096 = default)");
637
638 /**
639  * DOC: send_sigterm (int)
640  * Send sigterm to HSA process on unhandled exceptions. Default is not to send sigterm
641  * but just print errors on dmesg. Setting 1 enables sending sigterm.
642  */
643 int send_sigterm;
644 module_param(send_sigterm, int, 0444);
645 MODULE_PARM_DESC(send_sigterm,
646         "Send sigterm to HSA process on unhandled exception (0 = disable, 1 = enable)");
647
648 /**
649  * DOC: debug_largebar (int)
650  * Set debug_largebar as 1 to enable simulating large-bar capability on non-large bar
651  * system. This limits the VRAM size reported to ROCm applications to the visible
652  * size, usually 256MB.
653  * Default value is 0, diabled.
654  */
655 int debug_largebar;
656 module_param(debug_largebar, int, 0444);
657 MODULE_PARM_DESC(debug_largebar,
658         "Debug large-bar flag used to simulate large-bar capability on non-large bar machine (0 = disable, 1 = enable)");
659
660 /**
661  * DOC: ignore_crat (int)
662  * Ignore CRAT table during KFD initialization. By default, KFD uses the ACPI CRAT
663  * table to get information about AMD APUs. This option can serve as a workaround on
664  * systems with a broken CRAT table.
665  */
666 int ignore_crat;
667 module_param(ignore_crat, int, 0444);
668 MODULE_PARM_DESC(ignore_crat,
669         "Ignore CRAT table during KFD initialization (0 = use CRAT (default), 1 = ignore CRAT)");
670
671 /**
672  * DOC: noretry (int)
673  * This parameter sets sh_mem_config.retry_disable. Default value, 0, enables retry.
674  * Setting 1 disables retry.
675  * Retry is needed for recoverable page faults.
676  */
677 int noretry;
678 module_param(noretry, int, 0644);
679 MODULE_PARM_DESC(noretry,
680         "Set sh_mem_config.retry_disable on Vega10 (0 = retry enabled (default), 1 = retry disabled)");
681
682 /**
683  * DOC: halt_if_hws_hang (int)
684  * Halt if HWS hang is detected. Default value, 0, disables the halt on hang.
685  * Setting 1 enables halt on hang.
686  */
687 int halt_if_hws_hang;
688 module_param(halt_if_hws_hang, int, 0644);
689 MODULE_PARM_DESC(halt_if_hws_hang, "Halt if HWS hang is detected (0 = off (default), 1 = on)");
690
691 /**
692  * DOC: hws_gws_support(bool)
693  * Whether HWS support gws barriers. Default value: false (not supported)
694  * This will be replaced with a MEC firmware version check once firmware
695  * is ready
696  */
697 bool hws_gws_support;
698 module_param(hws_gws_support, bool, 0444);
699 MODULE_PARM_DESC(hws_gws_support, "MEC FW support gws barriers (false = not supported (Default), true = supported)");
700
701 /**
702   * DOC: queue_preemption_timeout_ms (int)
703   * queue preemption timeout in ms (1 = Minimum, 9000 = default)
704   */
705 int queue_preemption_timeout_ms;
706 module_param(queue_preemption_timeout_ms, int, 0644);
707 MODULE_PARM_DESC(queue_preemption_timeout_ms, "queue preemption timeout in ms (1 = Minimum, 9000 = default)");
708 #endif
709
710 /**
711  * DOC: dcfeaturemask (uint)
712  * Override display features enabled. See enum DC_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
713  * The default is the current set of stable display features.
714  */
715 MODULE_PARM_DESC(dcfeaturemask, "all stable DC features enabled (default))");
716 module_param_named(dcfeaturemask, amdgpu_dc_feature_mask, uint, 0444);
717
718 /**
719  * DOC: abmlevel (uint)
720  * Override the default ABM (Adaptive Backlight Management) level used for DC
721  * enabled hardware. Requires DMCU to be supported and loaded.
722  * Valid levels are 0-4. A value of 0 indicates that ABM should be disabled by
723  * default. Values 1-4 control the maximum allowable brightness reduction via
724  * the ABM algorithm, with 1 being the least reduction and 4 being the most
725  * reduction.
726  *
727  * Defaults to 0, or disabled. Userspace can still override this level later
728  * after boot.
729  */
730 uint amdgpu_dm_abm_level = 0;
731 MODULE_PARM_DESC(abmlevel, "ABM level (0 = off (default), 1-4 = backlight reduction level) ");
732 module_param_named(abmlevel, amdgpu_dm_abm_level, uint, 0444);
733
734 static const struct pci_device_id pciidlist[] = {
735 #ifdef  CONFIG_DRM_AMDGPU_SI
736         {0x1002, 0x6780, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
737         {0x1002, 0x6784, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
738         {0x1002, 0x6788, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
739         {0x1002, 0x678A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
740         {0x1002, 0x6790, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
741         {0x1002, 0x6791, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
742         {0x1002, 0x6792, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
743         {0x1002, 0x6798, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
744         {0x1002, 0x6799, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
745         {0x1002, 0x679A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
746         {0x1002, 0x679B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
747         {0x1002, 0x679E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
748         {0x1002, 0x679F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
749         {0x1002, 0x6800, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
750         {0x1002, 0x6801, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
751         {0x1002, 0x6802, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
752         {0x1002, 0x6806, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
753         {0x1002, 0x6808, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
754         {0x1002, 0x6809, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
755         {0x1002, 0x6810, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
756         {0x1002, 0x6811, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
757         {0x1002, 0x6816, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
758         {0x1002, 0x6817, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
759         {0x1002, 0x6818, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
760         {0x1002, 0x6819, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
761         {0x1002, 0x6600, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
762         {0x1002, 0x6601, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
763         {0x1002, 0x6602, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
764         {0x1002, 0x6603, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
765         {0x1002, 0x6604, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
766         {0x1002, 0x6605, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
767         {0x1002, 0x6606, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
768         {0x1002, 0x6607, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
769         {0x1002, 0x6608, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
770         {0x1002, 0x6610, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
771         {0x1002, 0x6611, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
772         {0x1002, 0x6613, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
773         {0x1002, 0x6617, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
774         {0x1002, 0x6620, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
775         {0x1002, 0x6621, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
776         {0x1002, 0x6623, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
777         {0x1002, 0x6631, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
778         {0x1002, 0x6820, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
779         {0x1002, 0x6821, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
780         {0x1002, 0x6822, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
781         {0x1002, 0x6823, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
782         {0x1002, 0x6824, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
783         {0x1002, 0x6825, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
784         {0x1002, 0x6826, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
785         {0x1002, 0x6827, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
786         {0x1002, 0x6828, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
787         {0x1002, 0x6829, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
788         {0x1002, 0x682A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
789         {0x1002, 0x682B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
790         {0x1002, 0x682C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
791         {0x1002, 0x682D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
792         {0x1002, 0x682F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
793         {0x1002, 0x6830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
794         {0x1002, 0x6831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
795         {0x1002, 0x6835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
796         {0x1002, 0x6837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
797         {0x1002, 0x6838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
798         {0x1002, 0x6839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
799         {0x1002, 0x683B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
800         {0x1002, 0x683D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
801         {0x1002, 0x683F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
802         {0x1002, 0x6660, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
803         {0x1002, 0x6663, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
804         {0x1002, 0x6664, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
805         {0x1002, 0x6665, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
806         {0x1002, 0x6667, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
807         {0x1002, 0x666F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
808 #endif
809 #ifdef CONFIG_DRM_AMDGPU_CIK
810         /* Kaveri */
811         {0x1002, 0x1304, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
812         {0x1002, 0x1305, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
813         {0x1002, 0x1306, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
814         {0x1002, 0x1307, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
815         {0x1002, 0x1309, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
816         {0x1002, 0x130A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
817         {0x1002, 0x130B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
818         {0x1002, 0x130C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
819         {0x1002, 0x130D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
820         {0x1002, 0x130E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
821         {0x1002, 0x130F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
822         {0x1002, 0x1310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
823         {0x1002, 0x1311, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
824         {0x1002, 0x1312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
825         {0x1002, 0x1313, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
826         {0x1002, 0x1315, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
827         {0x1002, 0x1316, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
828         {0x1002, 0x1317, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
829         {0x1002, 0x1318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
830         {0x1002, 0x131B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
831         {0x1002, 0x131C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
832         {0x1002, 0x131D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
833         /* Bonaire */
834         {0x1002, 0x6640, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
835         {0x1002, 0x6641, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
836         {0x1002, 0x6646, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
837         {0x1002, 0x6647, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
838         {0x1002, 0x6649, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
839         {0x1002, 0x6650, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
840         {0x1002, 0x6651, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
841         {0x1002, 0x6658, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
842         {0x1002, 0x665c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
843         {0x1002, 0x665d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
844         {0x1002, 0x665f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
845         /* Hawaii */
846         {0x1002, 0x67A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
847         {0x1002, 0x67A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
848         {0x1002, 0x67A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
849         {0x1002, 0x67A8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
850         {0x1002, 0x67A9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
851         {0x1002, 0x67AA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
852         {0x1002, 0x67B0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
853         {0x1002, 0x67B1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
854         {0x1002, 0x67B8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
855         {0x1002, 0x67B9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
856         {0x1002, 0x67BA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
857         {0x1002, 0x67BE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
858         /* Kabini */
859         {0x1002, 0x9830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
860         {0x1002, 0x9831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
861         {0x1002, 0x9832, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
862         {0x1002, 0x9833, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
863         {0x1002, 0x9834, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
864         {0x1002, 0x9835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
865         {0x1002, 0x9836, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
866         {0x1002, 0x9837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
867         {0x1002, 0x9838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
868         {0x1002, 0x9839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
869         {0x1002, 0x983a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
870         {0x1002, 0x983b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
871         {0x1002, 0x983c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
872         {0x1002, 0x983d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
873         {0x1002, 0x983e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
874         {0x1002, 0x983f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
875         /* mullins */
876         {0x1002, 0x9850, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
877         {0x1002, 0x9851, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
878         {0x1002, 0x9852, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
879         {0x1002, 0x9853, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
880         {0x1002, 0x9854, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
881         {0x1002, 0x9855, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
882         {0x1002, 0x9856, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
883         {0x1002, 0x9857, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
884         {0x1002, 0x9858, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
885         {0x1002, 0x9859, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
886         {0x1002, 0x985A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
887         {0x1002, 0x985B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
888         {0x1002, 0x985C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
889         {0x1002, 0x985D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
890         {0x1002, 0x985E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
891         {0x1002, 0x985F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
892 #endif
893         /* topaz */
894         {0x1002, 0x6900, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
895         {0x1002, 0x6901, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
896         {0x1002, 0x6902, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
897         {0x1002, 0x6903, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
898         {0x1002, 0x6907, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
899         /* tonga */
900         {0x1002, 0x6920, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
901         {0x1002, 0x6921, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
902         {0x1002, 0x6928, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
903         {0x1002, 0x6929, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
904         {0x1002, 0x692B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
905         {0x1002, 0x692F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
906         {0x1002, 0x6930, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
907         {0x1002, 0x6938, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
908         {0x1002, 0x6939, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
909         /* fiji */
910         {0x1002, 0x7300, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
911         {0x1002, 0x730F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
912         /* carrizo */
913         {0x1002, 0x9870, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
914         {0x1002, 0x9874, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
915         {0x1002, 0x9875, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
916         {0x1002, 0x9876, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
917         {0x1002, 0x9877, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
918         /* stoney */
919         {0x1002, 0x98E4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_STONEY|AMD_IS_APU},
920         /* Polaris11 */
921         {0x1002, 0x67E0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
922         {0x1002, 0x67E3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
923         {0x1002, 0x67E8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
924         {0x1002, 0x67EB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
925         {0x1002, 0x67EF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
926         {0x1002, 0x67FF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
927         {0x1002, 0x67E1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
928         {0x1002, 0x67E7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
929         {0x1002, 0x67E9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
930         /* Polaris10 */
931         {0x1002, 0x67C0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
932         {0x1002, 0x67C1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
933         {0x1002, 0x67C2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
934         {0x1002, 0x67C4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
935         {0x1002, 0x67C7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
936         {0x1002, 0x67D0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
937         {0x1002, 0x67DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
938         {0x1002, 0x67C8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
939         {0x1002, 0x67C9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
940         {0x1002, 0x67CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
941         {0x1002, 0x67CC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
942         {0x1002, 0x67CF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
943         {0x1002, 0x6FDF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
944         /* Polaris12 */
945         {0x1002, 0x6980, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
946         {0x1002, 0x6981, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
947         {0x1002, 0x6985, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
948         {0x1002, 0x6986, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
949         {0x1002, 0x6987, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
950         {0x1002, 0x6995, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
951         {0x1002, 0x6997, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
952         {0x1002, 0x699F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
953         /* VEGAM */
954         {0x1002, 0x694C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
955         {0x1002, 0x694E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
956         {0x1002, 0x694F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
957         /* Vega 10 */
958         {0x1002, 0x6860, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
959         {0x1002, 0x6861, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
960         {0x1002, 0x6862, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
961         {0x1002, 0x6863, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
962         {0x1002, 0x6864, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
963         {0x1002, 0x6867, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
964         {0x1002, 0x6868, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
965         {0x1002, 0x6869, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
966         {0x1002, 0x686a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
967         {0x1002, 0x686b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
968         {0x1002, 0x686c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
969         {0x1002, 0x686d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
970         {0x1002, 0x686e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
971         {0x1002, 0x686f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
972         {0x1002, 0x687f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
973         /* Vega 12 */
974         {0x1002, 0x69A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
975         {0x1002, 0x69A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
976         {0x1002, 0x69A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
977         {0x1002, 0x69A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
978         {0x1002, 0x69AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
979         /* Vega 20 */
980         {0x1002, 0x66A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
981         {0x1002, 0x66A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
982         {0x1002, 0x66A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
983         {0x1002, 0x66A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
984         {0x1002, 0x66A4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
985         {0x1002, 0x66A7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
986         {0x1002, 0x66AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
987         /* Raven */
988         {0x1002, 0x15dd, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
989         {0x1002, 0x15d8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
990         /* Navi10 */
991         {0x1002, 0x7310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
992         {0x1002, 0x7312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
993         {0x1002, 0x7318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
994         {0x1002, 0x7319, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
995         {0x1002, 0x731A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
996         {0x1002, 0x731B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
997         {0x1002, 0x731F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
998
999         {0, 0, 0}
1000 };
1001
1002 MODULE_DEVICE_TABLE(pci, pciidlist);
1003
1004 static struct drm_driver kms_driver;
1005
1006 static int amdgpu_pci_probe(struct pci_dev *pdev,
1007                             const struct pci_device_id *ent)
1008 {
1009         struct drm_device *dev;
1010         unsigned long flags = ent->driver_data;
1011         int ret, retry = 0;
1012         bool supports_atomic = false;
1013
1014         if (!amdgpu_virtual_display &&
1015             amdgpu_device_asic_has_dc_support(flags & AMD_ASIC_MASK))
1016                 supports_atomic = true;
1017
1018         if ((flags & AMD_EXP_HW_SUPPORT) && !amdgpu_exp_hw_support) {
1019                 DRM_INFO("This hardware requires experimental hardware support.\n"
1020                          "See modparam exp_hw_support\n");
1021                 return -ENODEV;
1022         }
1023
1024         /* Get rid of things like offb */
1025         ret = drm_fb_helper_remove_conflicting_pci_framebuffers(pdev, 0, "amdgpudrmfb");
1026         if (ret)
1027                 return ret;
1028
1029         dev = drm_dev_alloc(&kms_driver, &pdev->dev);
1030         if (IS_ERR(dev))
1031                 return PTR_ERR(dev);
1032
1033         if (!supports_atomic)
1034                 dev->driver_features &= ~DRIVER_ATOMIC;
1035
1036         ret = pci_enable_device(pdev);
1037         if (ret)
1038                 goto err_free;
1039
1040         dev->pdev = pdev;
1041
1042         pci_set_drvdata(pdev, dev);
1043
1044 retry_init:
1045         ret = drm_dev_register(dev, ent->driver_data);
1046         if (ret == -EAGAIN && ++retry <= 3) {
1047                 DRM_INFO("retry init %d\n", retry);
1048                 /* Don't request EX mode too frequently which is attacking */
1049                 msleep(5000);
1050                 goto retry_init;
1051         } else if (ret)
1052                 goto err_pci;
1053
1054         return 0;
1055
1056 err_pci:
1057         pci_disable_device(pdev);
1058 err_free:
1059         drm_dev_put(dev);
1060         return ret;
1061 }
1062
1063 static void
1064 amdgpu_pci_remove(struct pci_dev *pdev)
1065 {
1066         struct drm_device *dev = pci_get_drvdata(pdev);
1067
1068         DRM_ERROR("Device removal is currently not supported outside of fbcon\n");
1069         drm_dev_unplug(dev);
1070         drm_dev_put(dev);
1071         pci_disable_device(pdev);
1072         pci_set_drvdata(pdev, NULL);
1073 }
1074
1075 static void
1076 amdgpu_pci_shutdown(struct pci_dev *pdev)
1077 {
1078         struct drm_device *dev = pci_get_drvdata(pdev);
1079         struct amdgpu_device *adev = dev->dev_private;
1080
1081         /* if we are running in a VM, make sure the device
1082          * torn down properly on reboot/shutdown.
1083          * unfortunately we can't detect certain
1084          * hypervisors so just do this all the time.
1085          */
1086         amdgpu_device_ip_suspend(adev);
1087 }
1088
1089 static int amdgpu_pmops_suspend(struct device *dev)
1090 {
1091         struct pci_dev *pdev = to_pci_dev(dev);
1092
1093         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1094         return amdgpu_device_suspend(drm_dev, true, true);
1095 }
1096
1097 static int amdgpu_pmops_resume(struct device *dev)
1098 {
1099         struct pci_dev *pdev = to_pci_dev(dev);
1100         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1101
1102         /* GPU comes up enabled by the bios on resume */
1103         if (amdgpu_device_is_px(drm_dev)) {
1104                 pm_runtime_disable(dev);
1105                 pm_runtime_set_active(dev);
1106                 pm_runtime_enable(dev);
1107         }
1108
1109         return amdgpu_device_resume(drm_dev, true, true);
1110 }
1111
1112 static int amdgpu_pmops_freeze(struct device *dev)
1113 {
1114         struct pci_dev *pdev = to_pci_dev(dev);
1115
1116         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1117         return amdgpu_device_suspend(drm_dev, false, true);
1118 }
1119
1120 static int amdgpu_pmops_thaw(struct device *dev)
1121 {
1122         struct pci_dev *pdev = to_pci_dev(dev);
1123
1124         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1125         return amdgpu_device_resume(drm_dev, false, true);
1126 }
1127
1128 static int amdgpu_pmops_poweroff(struct device *dev)
1129 {
1130         struct pci_dev *pdev = to_pci_dev(dev);
1131
1132         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1133         return amdgpu_device_suspend(drm_dev, true, true);
1134 }
1135
1136 static int amdgpu_pmops_restore(struct device *dev)
1137 {
1138         struct pci_dev *pdev = to_pci_dev(dev);
1139
1140         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1141         return amdgpu_device_resume(drm_dev, false, true);
1142 }
1143
1144 static int amdgpu_pmops_runtime_suspend(struct device *dev)
1145 {
1146         struct pci_dev *pdev = to_pci_dev(dev);
1147         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1148         int ret;
1149
1150         if (!amdgpu_device_is_px(drm_dev)) {
1151                 pm_runtime_forbid(dev);
1152                 return -EBUSY;
1153         }
1154
1155         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
1156         drm_kms_helper_poll_disable(drm_dev);
1157
1158         ret = amdgpu_device_suspend(drm_dev, false, false);
1159         pci_save_state(pdev);
1160         pci_disable_device(pdev);
1161         pci_ignore_hotplug(pdev);
1162         if (amdgpu_is_atpx_hybrid())
1163                 pci_set_power_state(pdev, PCI_D3cold);
1164         else if (!amdgpu_has_atpx_dgpu_power_cntl())
1165                 pci_set_power_state(pdev, PCI_D3hot);
1166         drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
1167
1168         return 0;
1169 }
1170
1171 static int amdgpu_pmops_runtime_resume(struct device *dev)
1172 {
1173         struct pci_dev *pdev = to_pci_dev(dev);
1174         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1175         int ret;
1176
1177         if (!amdgpu_device_is_px(drm_dev))
1178                 return -EINVAL;
1179
1180         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
1181
1182         if (amdgpu_is_atpx_hybrid() ||
1183             !amdgpu_has_atpx_dgpu_power_cntl())
1184                 pci_set_power_state(pdev, PCI_D0);
1185         pci_restore_state(pdev);
1186         ret = pci_enable_device(pdev);
1187         if (ret)
1188                 return ret;
1189         pci_set_master(pdev);
1190
1191         ret = amdgpu_device_resume(drm_dev, false, false);
1192         drm_kms_helper_poll_enable(drm_dev);
1193         drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
1194         return 0;
1195 }
1196
1197 static int amdgpu_pmops_runtime_idle(struct device *dev)
1198 {
1199         struct pci_dev *pdev = to_pci_dev(dev);
1200         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1201         struct drm_crtc *crtc;
1202
1203         if (!amdgpu_device_is_px(drm_dev)) {
1204                 pm_runtime_forbid(dev);
1205                 return -EBUSY;
1206         }
1207
1208         list_for_each_entry(crtc, &drm_dev->mode_config.crtc_list, head) {
1209                 if (crtc->enabled) {
1210                         DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
1211                         return -EBUSY;
1212                 }
1213         }
1214
1215         pm_runtime_mark_last_busy(dev);
1216         pm_runtime_autosuspend(dev);
1217         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
1218         return 1;
1219 }
1220
1221 long amdgpu_drm_ioctl(struct file *filp,
1222                       unsigned int cmd, unsigned long arg)
1223 {
1224         struct drm_file *file_priv = filp->private_data;
1225         struct drm_device *dev;
1226         long ret;
1227         dev = file_priv->minor->dev;
1228         ret = pm_runtime_get_sync(dev->dev);
1229         if (ret < 0)
1230                 return ret;
1231
1232         ret = drm_ioctl(filp, cmd, arg);
1233
1234         pm_runtime_mark_last_busy(dev->dev);
1235         pm_runtime_put_autosuspend(dev->dev);
1236         return ret;
1237 }
1238
1239 static const struct dev_pm_ops amdgpu_pm_ops = {
1240         .suspend = amdgpu_pmops_suspend,
1241         .resume = amdgpu_pmops_resume,
1242         .freeze = amdgpu_pmops_freeze,
1243         .thaw = amdgpu_pmops_thaw,
1244         .poweroff = amdgpu_pmops_poweroff,
1245         .restore = amdgpu_pmops_restore,
1246         .runtime_suspend = amdgpu_pmops_runtime_suspend,
1247         .runtime_resume = amdgpu_pmops_runtime_resume,
1248         .runtime_idle = amdgpu_pmops_runtime_idle,
1249 };
1250
1251 static int amdgpu_flush(struct file *f, fl_owner_t id)
1252 {
1253         struct drm_file *file_priv = f->private_data;
1254         struct amdgpu_fpriv *fpriv = file_priv->driver_priv;
1255         long timeout = MAX_WAIT_SCHED_ENTITY_Q_EMPTY;
1256
1257         timeout = amdgpu_ctx_mgr_entity_flush(&fpriv->ctx_mgr, timeout);
1258         timeout = amdgpu_vm_wait_idle(&fpriv->vm, timeout);
1259
1260         return timeout >= 0 ? 0 : timeout;
1261 }
1262
1263 static const struct file_operations amdgpu_driver_kms_fops = {
1264         .owner = THIS_MODULE,
1265         .open = drm_open,
1266         .flush = amdgpu_flush,
1267         .release = drm_release,
1268         .unlocked_ioctl = amdgpu_drm_ioctl,
1269         .mmap = amdgpu_mmap,
1270         .poll = drm_poll,
1271         .read = drm_read,
1272 #ifdef CONFIG_COMPAT
1273         .compat_ioctl = amdgpu_kms_compat_ioctl,
1274 #endif
1275 };
1276
1277 int amdgpu_file_to_fpriv(struct file *filp, struct amdgpu_fpriv **fpriv)
1278 {
1279         struct drm_file *file;
1280
1281         if (!filp)
1282                 return -EINVAL;
1283
1284         if (filp->f_op != &amdgpu_driver_kms_fops) {
1285                 return -EINVAL;
1286         }
1287
1288         file = filp->private_data;
1289         *fpriv = file->driver_priv;
1290         return 0;
1291 }
1292
1293 int amdgpu_device_get_job_timeout_settings(struct amdgpu_device *adev)
1294 {
1295         char *input = amdgpu_lockup_timeout;
1296         char *timeout_setting = NULL;
1297         int index = 0;
1298         long timeout;
1299         int ret = 0;
1300
1301         /*
1302          * By default timeout for non compute jobs is 10000.
1303          * And there is no timeout enforced on compute jobs.
1304          */
1305         adev->gfx_timeout = adev->sdma_timeout = adev->video_timeout = 10000;
1306         adev->compute_timeout = MAX_SCHEDULE_TIMEOUT;
1307
1308         if (strnlen(input, AMDGPU_MAX_TIMEOUT_PARAM_LENTH)) {
1309                 while ((timeout_setting = strsep(&input, ",")) &&
1310                                 strnlen(timeout_setting, AMDGPU_MAX_TIMEOUT_PARAM_LENTH)) {
1311                         ret = kstrtol(timeout_setting, 0, &timeout);
1312                         if (ret)
1313                                 return ret;
1314
1315                         /* Invalidate 0 and negative values */
1316                         if (timeout <= 0) {
1317                                 index++;
1318                                 continue;
1319                         }
1320
1321                         switch (index++) {
1322                         case 0:
1323                                 adev->gfx_timeout = timeout;
1324                                 break;
1325                         case 1:
1326                                 adev->compute_timeout = timeout;
1327                                 break;
1328                         case 2:
1329                                 adev->sdma_timeout = timeout;
1330                                 break;
1331                         case 3:
1332                                 adev->video_timeout = timeout;
1333                                 break;
1334                         default:
1335                                 break;
1336                         }
1337                 }
1338                 /*
1339                  * There is only one value specified and
1340                  * it should apply to all non-compute jobs.
1341                  */
1342                 if (index == 1)
1343                         adev->sdma_timeout = adev->video_timeout = adev->gfx_timeout;
1344         }
1345
1346         return ret;
1347 }
1348
1349 static bool
1350 amdgpu_get_crtc_scanout_position(struct drm_device *dev, unsigned int pipe,
1351                                  bool in_vblank_irq, int *vpos, int *hpos,
1352                                  ktime_t *stime, ktime_t *etime,
1353                                  const struct drm_display_mode *mode)
1354 {
1355         return amdgpu_display_get_crtc_scanoutpos(dev, pipe, 0, vpos, hpos,
1356                                                   stime, etime, mode);
1357 }
1358
1359 static struct drm_driver kms_driver = {
1360         .driver_features =
1361             DRIVER_USE_AGP | DRIVER_ATOMIC |
1362             DRIVER_GEM |
1363             DRIVER_PRIME | DRIVER_RENDER | DRIVER_MODESET | DRIVER_SYNCOBJ,
1364         .load = amdgpu_driver_load_kms,
1365         .open = amdgpu_driver_open_kms,
1366         .postclose = amdgpu_driver_postclose_kms,
1367         .lastclose = amdgpu_driver_lastclose_kms,
1368         .unload = amdgpu_driver_unload_kms,
1369         .get_vblank_counter = amdgpu_get_vblank_counter_kms,
1370         .enable_vblank = amdgpu_enable_vblank_kms,
1371         .disable_vblank = amdgpu_disable_vblank_kms,
1372         .get_vblank_timestamp = drm_calc_vbltimestamp_from_scanoutpos,
1373         .get_scanout_position = amdgpu_get_crtc_scanout_position,
1374         .irq_handler = amdgpu_irq_handler,
1375         .ioctls = amdgpu_ioctls_kms,
1376         .gem_free_object_unlocked = amdgpu_gem_object_free,
1377         .gem_open_object = amdgpu_gem_object_open,
1378         .gem_close_object = amdgpu_gem_object_close,
1379         .dumb_create = amdgpu_mode_dumb_create,
1380         .dumb_map_offset = amdgpu_mode_dumb_mmap,
1381         .fops = &amdgpu_driver_kms_fops,
1382
1383         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
1384         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
1385         .gem_prime_export = amdgpu_gem_prime_export,
1386         .gem_prime_import = amdgpu_gem_prime_import,
1387         .gem_prime_res_obj = amdgpu_gem_prime_res_obj,
1388         .gem_prime_get_sg_table = amdgpu_gem_prime_get_sg_table,
1389         .gem_prime_import_sg_table = amdgpu_gem_prime_import_sg_table,
1390         .gem_prime_vmap = amdgpu_gem_prime_vmap,
1391         .gem_prime_vunmap = amdgpu_gem_prime_vunmap,
1392         .gem_prime_mmap = amdgpu_gem_prime_mmap,
1393
1394         .name = DRIVER_NAME,
1395         .desc = DRIVER_DESC,
1396         .date = DRIVER_DATE,
1397         .major = KMS_DRIVER_MAJOR,
1398         .minor = KMS_DRIVER_MINOR,
1399         .patchlevel = KMS_DRIVER_PATCHLEVEL,
1400 };
1401
1402 static struct pci_driver amdgpu_kms_pci_driver = {
1403         .name = DRIVER_NAME,
1404         .id_table = pciidlist,
1405         .probe = amdgpu_pci_probe,
1406         .remove = amdgpu_pci_remove,
1407         .shutdown = amdgpu_pci_shutdown,
1408         .driver.pm = &amdgpu_pm_ops,
1409 };
1410
1411
1412
1413 static int __init amdgpu_init(void)
1414 {
1415         int r;
1416
1417         if (vgacon_text_force()) {
1418                 DRM_ERROR("VGACON disables amdgpu kernel modesetting.\n");
1419                 return -EINVAL;
1420         }
1421
1422         r = amdgpu_sync_init();
1423         if (r)
1424                 goto error_sync;
1425
1426         r = amdgpu_fence_slab_init();
1427         if (r)
1428                 goto error_fence;
1429
1430         DRM_INFO("amdgpu kernel modesetting enabled.\n");
1431         kms_driver.num_ioctls = amdgpu_max_kms_ioctl;
1432         amdgpu_register_atpx_handler();
1433
1434         /* Ignore KFD init failures. Normal when CONFIG_HSA_AMD is not set. */
1435         amdgpu_amdkfd_init();
1436
1437         /* let modprobe override vga console setting */
1438         return pci_register_driver(&amdgpu_kms_pci_driver);
1439
1440 error_fence:
1441         amdgpu_sync_fini();
1442
1443 error_sync:
1444         return r;
1445 }
1446
1447 static void __exit amdgpu_exit(void)
1448 {
1449         amdgpu_amdkfd_fini();
1450         pci_unregister_driver(&amdgpu_kms_pci_driver);
1451         amdgpu_unregister_atpx_handler();
1452         amdgpu_sync_fini();
1453         amdgpu_fence_slab_fini();
1454 }
1455
1456 module_init(amdgpu_init);
1457 module_exit(amdgpu_exit);
1458
1459 MODULE_AUTHOR(DRIVER_AUTHOR);
1460 MODULE_DESCRIPTION(DRIVER_DESC);
1461 MODULE_LICENSE("GPL and additional rights");
This page took 0.118864 seconds and 4 git commands to generate.