]> Git Repo - linux.git/blob - drivers/gpu/drm/panel/panel-simple.c
drm: adv7511: Fix low refresh rate register for ADV7533/5
[linux.git] / drivers / gpu / drm / panel / panel-simple.c
1 /*
2  * Copyright (C) 2013, NVIDIA Corporation.  All rights reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sub license,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the
12  * next paragraph) shall be included in all copies or substantial portions
13  * of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT. IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
20  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
21  * DEALINGS IN THE SOFTWARE.
22  */
23
24 #include <linux/delay.h>
25 #include <linux/gpio/consumer.h>
26 #include <linux/i2c.h>
27 #include <linux/media-bus-format.h>
28 #include <linux/module.h>
29 #include <linux/of_platform.h>
30 #include <linux/platform_device.h>
31 #include <linux/pm_runtime.h>
32 #include <linux/regulator/consumer.h>
33
34 #include <video/display_timing.h>
35 #include <video/of_display_timing.h>
36 #include <video/videomode.h>
37
38 #include <drm/drm_crtc.h>
39 #include <drm/drm_device.h>
40 #include <drm/drm_edid.h>
41 #include <drm/drm_mipi_dsi.h>
42 #include <drm/drm_panel.h>
43
44 /**
45  * struct panel_desc - Describes a simple panel.
46  */
47 struct panel_desc {
48         /**
49          * @modes: Pointer to array of fixed modes appropriate for this panel.
50          *
51          * If only one mode then this can just be the address of the mode.
52          * NOTE: cannot be used with "timings" and also if this is specified
53          * then you cannot override the mode in the device tree.
54          */
55         const struct drm_display_mode *modes;
56
57         /** @num_modes: Number of elements in modes array. */
58         unsigned int num_modes;
59
60         /**
61          * @timings: Pointer to array of display timings
62          *
63          * NOTE: cannot be used with "modes" and also these will be used to
64          * validate a device tree override if one is present.
65          */
66         const struct display_timing *timings;
67
68         /** @num_timings: Number of elements in timings array. */
69         unsigned int num_timings;
70
71         /** @bpc: Bits per color. */
72         unsigned int bpc;
73
74         /** @size: Structure containing the physical size of this panel. */
75         struct {
76                 /**
77                  * @size.width: Width (in mm) of the active display area.
78                  */
79                 unsigned int width;
80
81                 /**
82                  * @size.height: Height (in mm) of the active display area.
83                  */
84                 unsigned int height;
85         } size;
86
87         /** @delay: Structure containing various delay values for this panel. */
88         struct {
89                 /**
90                  * @delay.prepare: Time for the panel to become ready.
91                  *
92                  * The time (in milliseconds) that it takes for the panel to
93                  * become ready and start receiving video data
94                  */
95                 unsigned int prepare;
96
97                 /**
98                  * @delay.enable: Time for the panel to display a valid frame.
99                  *
100                  * The time (in milliseconds) that it takes for the panel to
101                  * display the first valid frame after starting to receive
102                  * video data.
103                  */
104                 unsigned int enable;
105
106                 /**
107                  * @delay.disable: Time for the panel to turn the display off.
108                  *
109                  * The time (in milliseconds) that it takes for the panel to
110                  * turn the display off (no content is visible).
111                  */
112                 unsigned int disable;
113
114                 /**
115                  * @delay.unprepare: Time to power down completely.
116                  *
117                  * The time (in milliseconds) that it takes for the panel
118                  * to power itself down completely.
119                  *
120                  * This time is used to prevent a future "prepare" from
121                  * starting until at least this many milliseconds has passed.
122                  * If at prepare time less time has passed since unprepare
123                  * finished, the driver waits for the remaining time.
124                  */
125                 unsigned int unprepare;
126         } delay;
127
128         /** @bus_format: See MEDIA_BUS_FMT_... defines. */
129         u32 bus_format;
130
131         /** @bus_flags: See DRM_BUS_FLAG_... defines. */
132         u32 bus_flags;
133
134         /** @connector_type: LVDS, eDP, DSI, DPI, etc. */
135         int connector_type;
136 };
137
138 struct panel_simple {
139         struct drm_panel base;
140         bool enabled;
141
142         bool prepared;
143
144         ktime_t unprepared_time;
145
146         const struct panel_desc *desc;
147
148         struct regulator *supply;
149         struct i2c_adapter *ddc;
150
151         struct gpio_desc *enable_gpio;
152
153         struct edid *edid;
154
155         struct drm_display_mode override_mode;
156
157         enum drm_panel_orientation orientation;
158 };
159
160 static inline struct panel_simple *to_panel_simple(struct drm_panel *panel)
161 {
162         return container_of(panel, struct panel_simple, base);
163 }
164
165 static unsigned int panel_simple_get_timings_modes(struct panel_simple *panel,
166                                                    struct drm_connector *connector)
167 {
168         struct drm_display_mode *mode;
169         unsigned int i, num = 0;
170
171         for (i = 0; i < panel->desc->num_timings; i++) {
172                 const struct display_timing *dt = &panel->desc->timings[i];
173                 struct videomode vm;
174
175                 videomode_from_timing(dt, &vm);
176                 mode = drm_mode_create(connector->dev);
177                 if (!mode) {
178                         dev_err(panel->base.dev, "failed to add mode %ux%u\n",
179                                 dt->hactive.typ, dt->vactive.typ);
180                         continue;
181                 }
182
183                 drm_display_mode_from_videomode(&vm, mode);
184
185                 mode->type |= DRM_MODE_TYPE_DRIVER;
186
187                 if (panel->desc->num_timings == 1)
188                         mode->type |= DRM_MODE_TYPE_PREFERRED;
189
190                 drm_mode_probed_add(connector, mode);
191                 num++;
192         }
193
194         return num;
195 }
196
197 static unsigned int panel_simple_get_display_modes(struct panel_simple *panel,
198                                                    struct drm_connector *connector)
199 {
200         struct drm_display_mode *mode;
201         unsigned int i, num = 0;
202
203         for (i = 0; i < panel->desc->num_modes; i++) {
204                 const struct drm_display_mode *m = &panel->desc->modes[i];
205
206                 mode = drm_mode_duplicate(connector->dev, m);
207                 if (!mode) {
208                         dev_err(panel->base.dev, "failed to add mode %ux%u@%u\n",
209                                 m->hdisplay, m->vdisplay,
210                                 drm_mode_vrefresh(m));
211                         continue;
212                 }
213
214                 mode->type |= DRM_MODE_TYPE_DRIVER;
215
216                 if (panel->desc->num_modes == 1)
217                         mode->type |= DRM_MODE_TYPE_PREFERRED;
218
219                 drm_mode_set_name(mode);
220
221                 drm_mode_probed_add(connector, mode);
222                 num++;
223         }
224
225         return num;
226 }
227
228 static int panel_simple_get_non_edid_modes(struct panel_simple *panel,
229                                            struct drm_connector *connector)
230 {
231         struct drm_display_mode *mode;
232         bool has_override = panel->override_mode.type;
233         unsigned int num = 0;
234
235         if (!panel->desc)
236                 return 0;
237
238         if (has_override) {
239                 mode = drm_mode_duplicate(connector->dev,
240                                           &panel->override_mode);
241                 if (mode) {
242                         drm_mode_probed_add(connector, mode);
243                         num = 1;
244                 } else {
245                         dev_err(panel->base.dev, "failed to add override mode\n");
246                 }
247         }
248
249         /* Only add timings if override was not there or failed to validate */
250         if (num == 0 && panel->desc->num_timings)
251                 num = panel_simple_get_timings_modes(panel, connector);
252
253         /*
254          * Only add fixed modes if timings/override added no mode.
255          *
256          * We should only ever have either the display timings specified
257          * or a fixed mode. Anything else is rather bogus.
258          */
259         WARN_ON(panel->desc->num_timings && panel->desc->num_modes);
260         if (num == 0)
261                 num = panel_simple_get_display_modes(panel, connector);
262
263         connector->display_info.bpc = panel->desc->bpc;
264         connector->display_info.width_mm = panel->desc->size.width;
265         connector->display_info.height_mm = panel->desc->size.height;
266         if (panel->desc->bus_format)
267                 drm_display_info_set_bus_formats(&connector->display_info,
268                                                  &panel->desc->bus_format, 1);
269         connector->display_info.bus_flags = panel->desc->bus_flags;
270
271         return num;
272 }
273
274 static void panel_simple_wait(ktime_t start_ktime, unsigned int min_ms)
275 {
276         ktime_t now_ktime, min_ktime;
277
278         if (!min_ms)
279                 return;
280
281         min_ktime = ktime_add(start_ktime, ms_to_ktime(min_ms));
282         now_ktime = ktime_get_boottime();
283
284         if (ktime_before(now_ktime, min_ktime))
285                 msleep(ktime_to_ms(ktime_sub(min_ktime, now_ktime)) + 1);
286 }
287
288 static int panel_simple_disable(struct drm_panel *panel)
289 {
290         struct panel_simple *p = to_panel_simple(panel);
291
292         if (!p->enabled)
293                 return 0;
294
295         if (p->desc->delay.disable)
296                 msleep(p->desc->delay.disable);
297
298         p->enabled = false;
299
300         return 0;
301 }
302
303 static int panel_simple_suspend(struct device *dev)
304 {
305         struct panel_simple *p = dev_get_drvdata(dev);
306
307         gpiod_set_value_cansleep(p->enable_gpio, 0);
308         regulator_disable(p->supply);
309         p->unprepared_time = ktime_get_boottime();
310
311         kfree(p->edid);
312         p->edid = NULL;
313
314         return 0;
315 }
316
317 static int panel_simple_unprepare(struct drm_panel *panel)
318 {
319         struct panel_simple *p = to_panel_simple(panel);
320         int ret;
321
322         /* Unpreparing when already unprepared is a no-op */
323         if (!p->prepared)
324                 return 0;
325
326         pm_runtime_mark_last_busy(panel->dev);
327         ret = pm_runtime_put_autosuspend(panel->dev);
328         if (ret < 0)
329                 return ret;
330         p->prepared = false;
331
332         return 0;
333 }
334
335 static int panel_simple_resume(struct device *dev)
336 {
337         struct panel_simple *p = dev_get_drvdata(dev);
338         int err;
339
340         panel_simple_wait(p->unprepared_time, p->desc->delay.unprepare);
341
342         err = regulator_enable(p->supply);
343         if (err < 0) {
344                 dev_err(dev, "failed to enable supply: %d\n", err);
345                 return err;
346         }
347
348         gpiod_set_value_cansleep(p->enable_gpio, 1);
349
350         if (p->desc->delay.prepare)
351                 msleep(p->desc->delay.prepare);
352
353         return 0;
354 }
355
356 static int panel_simple_prepare(struct drm_panel *panel)
357 {
358         struct panel_simple *p = to_panel_simple(panel);
359         int ret;
360
361         /* Preparing when already prepared is a no-op */
362         if (p->prepared)
363                 return 0;
364
365         ret = pm_runtime_get_sync(panel->dev);
366         if (ret < 0) {
367                 pm_runtime_put_autosuspend(panel->dev);
368                 return ret;
369         }
370
371         p->prepared = true;
372
373         return 0;
374 }
375
376 static int panel_simple_enable(struct drm_panel *panel)
377 {
378         struct panel_simple *p = to_panel_simple(panel);
379
380         if (p->enabled)
381                 return 0;
382
383         if (p->desc->delay.enable)
384                 msleep(p->desc->delay.enable);
385
386         p->enabled = true;
387
388         return 0;
389 }
390
391 static int panel_simple_get_modes(struct drm_panel *panel,
392                                   struct drm_connector *connector)
393 {
394         struct panel_simple *p = to_panel_simple(panel);
395         int num = 0;
396
397         /* probe EDID if a DDC bus is available */
398         if (p->ddc) {
399                 pm_runtime_get_sync(panel->dev);
400
401                 if (!p->edid)
402                         p->edid = drm_get_edid(connector, p->ddc);
403
404                 if (p->edid)
405                         num += drm_add_edid_modes(connector, p->edid);
406
407                 pm_runtime_mark_last_busy(panel->dev);
408                 pm_runtime_put_autosuspend(panel->dev);
409         }
410
411         /* add hard-coded panel modes */
412         num += panel_simple_get_non_edid_modes(p, connector);
413
414         /*
415          * TODO: Remove once all drm drivers call
416          * drm_connector_set_orientation_from_panel()
417          */
418         drm_connector_set_panel_orientation(connector, p->orientation);
419
420         return num;
421 }
422
423 static int panel_simple_get_timings(struct drm_panel *panel,
424                                     unsigned int num_timings,
425                                     struct display_timing *timings)
426 {
427         struct panel_simple *p = to_panel_simple(panel);
428         unsigned int i;
429
430         if (p->desc->num_timings < num_timings)
431                 num_timings = p->desc->num_timings;
432
433         if (timings)
434                 for (i = 0; i < num_timings; i++)
435                         timings[i] = p->desc->timings[i];
436
437         return p->desc->num_timings;
438 }
439
440 static enum drm_panel_orientation panel_simple_get_orientation(struct drm_panel *panel)
441 {
442         struct panel_simple *p = to_panel_simple(panel);
443
444         return p->orientation;
445 }
446
447 static const struct drm_panel_funcs panel_simple_funcs = {
448         .disable = panel_simple_disable,
449         .unprepare = panel_simple_unprepare,
450         .prepare = panel_simple_prepare,
451         .enable = panel_simple_enable,
452         .get_modes = panel_simple_get_modes,
453         .get_orientation = panel_simple_get_orientation,
454         .get_timings = panel_simple_get_timings,
455 };
456
457 static struct panel_desc panel_dpi;
458
459 static int panel_dpi_probe(struct device *dev,
460                            struct panel_simple *panel)
461 {
462         struct display_timing *timing;
463         const struct device_node *np;
464         struct panel_desc *desc;
465         unsigned int bus_flags;
466         struct videomode vm;
467         int ret;
468
469         np = dev->of_node;
470         desc = devm_kzalloc(dev, sizeof(*desc), GFP_KERNEL);
471         if (!desc)
472                 return -ENOMEM;
473
474         timing = devm_kzalloc(dev, sizeof(*timing), GFP_KERNEL);
475         if (!timing)
476                 return -ENOMEM;
477
478         ret = of_get_display_timing(np, "panel-timing", timing);
479         if (ret < 0) {
480                 dev_err(dev, "%pOF: no panel-timing node found for \"panel-dpi\" binding\n",
481                         np);
482                 return ret;
483         }
484
485         desc->timings = timing;
486         desc->num_timings = 1;
487
488         of_property_read_u32(np, "width-mm", &desc->size.width);
489         of_property_read_u32(np, "height-mm", &desc->size.height);
490
491         /* Extract bus_flags from display_timing */
492         bus_flags = 0;
493         vm.flags = timing->flags;
494         drm_bus_flags_from_videomode(&vm, &bus_flags);
495         desc->bus_flags = bus_flags;
496
497         /* We do not know the connector for the DT node, so guess it */
498         desc->connector_type = DRM_MODE_CONNECTOR_DPI;
499
500         panel->desc = desc;
501
502         return 0;
503 }
504
505 #define PANEL_SIMPLE_BOUNDS_CHECK(to_check, bounds, field) \
506         (to_check->field.typ >= bounds->field.min && \
507          to_check->field.typ <= bounds->field.max)
508 static void panel_simple_parse_panel_timing_node(struct device *dev,
509                                                  struct panel_simple *panel,
510                                                  const struct display_timing *ot)
511 {
512         const struct panel_desc *desc = panel->desc;
513         struct videomode vm;
514         unsigned int i;
515
516         if (WARN_ON(desc->num_modes)) {
517                 dev_err(dev, "Reject override mode: panel has a fixed mode\n");
518                 return;
519         }
520         if (WARN_ON(!desc->num_timings)) {
521                 dev_err(dev, "Reject override mode: no timings specified\n");
522                 return;
523         }
524
525         for (i = 0; i < panel->desc->num_timings; i++) {
526                 const struct display_timing *dt = &panel->desc->timings[i];
527
528                 if (!PANEL_SIMPLE_BOUNDS_CHECK(ot, dt, hactive) ||
529                     !PANEL_SIMPLE_BOUNDS_CHECK(ot, dt, hfront_porch) ||
530                     !PANEL_SIMPLE_BOUNDS_CHECK(ot, dt, hback_porch) ||
531                     !PANEL_SIMPLE_BOUNDS_CHECK(ot, dt, hsync_len) ||
532                     !PANEL_SIMPLE_BOUNDS_CHECK(ot, dt, vactive) ||
533                     !PANEL_SIMPLE_BOUNDS_CHECK(ot, dt, vfront_porch) ||
534                     !PANEL_SIMPLE_BOUNDS_CHECK(ot, dt, vback_porch) ||
535                     !PANEL_SIMPLE_BOUNDS_CHECK(ot, dt, vsync_len))
536                         continue;
537
538                 if (ot->flags != dt->flags)
539                         continue;
540
541                 videomode_from_timing(ot, &vm);
542                 drm_display_mode_from_videomode(&vm, &panel->override_mode);
543                 panel->override_mode.type |= DRM_MODE_TYPE_DRIVER |
544                                              DRM_MODE_TYPE_PREFERRED;
545                 break;
546         }
547
548         if (WARN_ON(!panel->override_mode.type))
549                 dev_err(dev, "Reject override mode: No display_timing found\n");
550 }
551
552 static int panel_simple_probe(struct device *dev, const struct panel_desc *desc)
553 {
554         struct panel_simple *panel;
555         struct display_timing dt;
556         struct device_node *ddc;
557         int connector_type;
558         u32 bus_flags;
559         int err;
560
561         panel = devm_kzalloc(dev, sizeof(*panel), GFP_KERNEL);
562         if (!panel)
563                 return -ENOMEM;
564
565         panel->enabled = false;
566         panel->desc = desc;
567
568         panel->supply = devm_regulator_get(dev, "power");
569         if (IS_ERR(panel->supply))
570                 return PTR_ERR(panel->supply);
571
572         panel->enable_gpio = devm_gpiod_get_optional(dev, "enable",
573                                                      GPIOD_OUT_LOW);
574         if (IS_ERR(panel->enable_gpio))
575                 return dev_err_probe(dev, PTR_ERR(panel->enable_gpio),
576                                      "failed to request GPIO\n");
577
578         err = of_drm_get_panel_orientation(dev->of_node, &panel->orientation);
579         if (err) {
580                 dev_err(dev, "%pOF: failed to get orientation %d\n", dev->of_node, err);
581                 return err;
582         }
583
584         ddc = of_parse_phandle(dev->of_node, "ddc-i2c-bus", 0);
585         if (ddc) {
586                 panel->ddc = of_find_i2c_adapter_by_node(ddc);
587                 of_node_put(ddc);
588
589                 if (!panel->ddc)
590                         return -EPROBE_DEFER;
591         }
592
593         if (desc == &panel_dpi) {
594                 /* Handle the generic panel-dpi binding */
595                 err = panel_dpi_probe(dev, panel);
596                 if (err)
597                         goto free_ddc;
598                 desc = panel->desc;
599         } else {
600                 if (!of_get_display_timing(dev->of_node, "panel-timing", &dt))
601                         panel_simple_parse_panel_timing_node(dev, panel, &dt);
602         }
603
604         connector_type = desc->connector_type;
605         /* Catch common mistakes for panels. */
606         switch (connector_type) {
607         case 0:
608                 dev_warn(dev, "Specify missing connector_type\n");
609                 connector_type = DRM_MODE_CONNECTOR_DPI;
610                 break;
611         case DRM_MODE_CONNECTOR_LVDS:
612                 WARN_ON(desc->bus_flags &
613                         ~(DRM_BUS_FLAG_DE_LOW |
614                           DRM_BUS_FLAG_DE_HIGH |
615                           DRM_BUS_FLAG_DATA_MSB_TO_LSB |
616                           DRM_BUS_FLAG_DATA_LSB_TO_MSB));
617                 WARN_ON(desc->bus_format != MEDIA_BUS_FMT_RGB666_1X7X3_SPWG &&
618                         desc->bus_format != MEDIA_BUS_FMT_RGB888_1X7X4_SPWG &&
619                         desc->bus_format != MEDIA_BUS_FMT_RGB888_1X7X4_JEIDA);
620                 WARN_ON(desc->bus_format == MEDIA_BUS_FMT_RGB666_1X7X3_SPWG &&
621                         desc->bpc != 6);
622                 WARN_ON((desc->bus_format == MEDIA_BUS_FMT_RGB888_1X7X4_SPWG ||
623                          desc->bus_format == MEDIA_BUS_FMT_RGB888_1X7X4_JEIDA) &&
624                         desc->bpc != 8);
625                 break;
626         case DRM_MODE_CONNECTOR_eDP:
627                 dev_warn(dev, "eDP panels moved to panel-edp\n");
628                 err = -EINVAL;
629                 goto free_ddc;
630         case DRM_MODE_CONNECTOR_DSI:
631                 if (desc->bpc != 6 && desc->bpc != 8)
632                         dev_warn(dev, "Expected bpc in {6,8} but got: %u\n", desc->bpc);
633                 break;
634         case DRM_MODE_CONNECTOR_DPI:
635                 bus_flags = DRM_BUS_FLAG_DE_LOW |
636                             DRM_BUS_FLAG_DE_HIGH |
637                             DRM_BUS_FLAG_PIXDATA_SAMPLE_POSEDGE |
638                             DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE |
639                             DRM_BUS_FLAG_DATA_MSB_TO_LSB |
640                             DRM_BUS_FLAG_DATA_LSB_TO_MSB |
641                             DRM_BUS_FLAG_SYNC_SAMPLE_POSEDGE |
642                             DRM_BUS_FLAG_SYNC_SAMPLE_NEGEDGE;
643                 if (desc->bus_flags & ~bus_flags)
644                         dev_warn(dev, "Unexpected bus_flags(%d)\n", desc->bus_flags & ~bus_flags);
645                 if (!(desc->bus_flags & bus_flags))
646                         dev_warn(dev, "Specify missing bus_flags\n");
647                 if (desc->bus_format == 0)
648                         dev_warn(dev, "Specify missing bus_format\n");
649                 if (desc->bpc != 6 && desc->bpc != 8)
650                         dev_warn(dev, "Expected bpc in {6,8} but got: %u\n", desc->bpc);
651                 break;
652         default:
653                 dev_warn(dev, "Specify a valid connector_type: %d\n", desc->connector_type);
654                 connector_type = DRM_MODE_CONNECTOR_DPI;
655                 break;
656         }
657
658         dev_set_drvdata(dev, panel);
659
660         /*
661          * We use runtime PM for prepare / unprepare since those power the panel
662          * on and off and those can be very slow operations. This is important
663          * to optimize powering the panel on briefly to read the EDID before
664          * fully enabling the panel.
665          */
666         pm_runtime_enable(dev);
667         pm_runtime_set_autosuspend_delay(dev, 1000);
668         pm_runtime_use_autosuspend(dev);
669
670         drm_panel_init(&panel->base, dev, &panel_simple_funcs, connector_type);
671
672         err = drm_panel_of_backlight(&panel->base);
673         if (err) {
674                 dev_err_probe(dev, err, "Could not find backlight\n");
675                 goto disable_pm_runtime;
676         }
677
678         drm_panel_add(&panel->base);
679
680         return 0;
681
682 disable_pm_runtime:
683         pm_runtime_dont_use_autosuspend(dev);
684         pm_runtime_disable(dev);
685 free_ddc:
686         if (panel->ddc)
687                 put_device(&panel->ddc->dev);
688
689         return err;
690 }
691
692 static void panel_simple_remove(struct device *dev)
693 {
694         struct panel_simple *panel = dev_get_drvdata(dev);
695
696         drm_panel_remove(&panel->base);
697         drm_panel_disable(&panel->base);
698         drm_panel_unprepare(&panel->base);
699
700         pm_runtime_dont_use_autosuspend(dev);
701         pm_runtime_disable(dev);
702         if (panel->ddc)
703                 put_device(&panel->ddc->dev);
704 }
705
706 static void panel_simple_shutdown(struct device *dev)
707 {
708         struct panel_simple *panel = dev_get_drvdata(dev);
709
710         drm_panel_disable(&panel->base);
711         drm_panel_unprepare(&panel->base);
712 }
713
714 static const struct drm_display_mode ampire_am_1280800n3tzqw_t00h_mode = {
715         .clock = 71100,
716         .hdisplay = 1280,
717         .hsync_start = 1280 + 40,
718         .hsync_end = 1280 + 40 + 80,
719         .htotal = 1280 + 40 + 80 + 40,
720         .vdisplay = 800,
721         .vsync_start = 800 + 3,
722         .vsync_end = 800 + 3 + 10,
723         .vtotal = 800 + 3 + 10 + 10,
724         .flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC,
725 };
726
727 static const struct panel_desc ampire_am_1280800n3tzqw_t00h = {
728         .modes = &ampire_am_1280800n3tzqw_t00h_mode,
729         .num_modes = 1,
730         .bpc = 8,
731         .size = {
732                 .width = 217,
733                 .height = 136,
734         },
735         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
736         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
737         .connector_type = DRM_MODE_CONNECTOR_LVDS,
738 };
739
740 static const struct drm_display_mode ampire_am_480272h3tmqw_t01h_mode = {
741         .clock = 9000,
742         .hdisplay = 480,
743         .hsync_start = 480 + 2,
744         .hsync_end = 480 + 2 + 41,
745         .htotal = 480 + 2 + 41 + 2,
746         .vdisplay = 272,
747         .vsync_start = 272 + 2,
748         .vsync_end = 272 + 2 + 10,
749         .vtotal = 272 + 2 + 10 + 2,
750         .flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC,
751 };
752
753 static const struct panel_desc ampire_am_480272h3tmqw_t01h = {
754         .modes = &ampire_am_480272h3tmqw_t01h_mode,
755         .num_modes = 1,
756         .bpc = 8,
757         .size = {
758                 .width = 99,
759                 .height = 58,
760         },
761         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
762 };
763
764 static const struct drm_display_mode ampire_am800480r3tmqwa1h_mode = {
765         .clock = 33333,
766         .hdisplay = 800,
767         .hsync_start = 800 + 0,
768         .hsync_end = 800 + 0 + 255,
769         .htotal = 800 + 0 + 255 + 0,
770         .vdisplay = 480,
771         .vsync_start = 480 + 2,
772         .vsync_end = 480 + 2 + 45,
773         .vtotal = 480 + 2 + 45 + 0,
774         .flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC,
775 };
776
777 static const struct display_timing ampire_am_800480l1tmqw_t00h_timing = {
778         .pixelclock = { 29930000, 33260000, 36590000 },
779         .hactive = { 800, 800, 800 },
780         .hfront_porch = { 1, 40, 168 },
781         .hback_porch = { 88, 88, 88 },
782         .hsync_len = { 1, 128, 128 },
783         .vactive = { 480, 480, 480 },
784         .vfront_porch = { 1, 35, 37 },
785         .vback_porch = { 8, 8, 8 },
786         .vsync_len = { 1, 2, 2 },
787         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
788                  DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE |
789                  DISPLAY_FLAGS_SYNC_POSEDGE,
790 };
791
792 static const struct panel_desc ampire_am_800480l1tmqw_t00h = {
793         .timings = &ampire_am_800480l1tmqw_t00h_timing,
794         .num_timings = 1,
795         .bpc = 8,
796         .size = {
797                 .width = 111,
798                 .height = 67,
799         },
800         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
801         .bus_flags = DRM_BUS_FLAG_DE_HIGH |
802                      DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE |
803                      DRM_BUS_FLAG_SYNC_SAMPLE_NEGEDGE,
804         .connector_type = DRM_MODE_CONNECTOR_DPI,
805 };
806
807 static const struct panel_desc ampire_am800480r3tmqwa1h = {
808         .modes = &ampire_am800480r3tmqwa1h_mode,
809         .num_modes = 1,
810         .bpc = 6,
811         .size = {
812                 .width = 152,
813                 .height = 91,
814         },
815         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
816 };
817
818 static const struct display_timing ampire_am800600p5tmqw_tb8h_timing = {
819         .pixelclock = { 34500000, 39600000, 50400000 },
820         .hactive = { 800, 800, 800 },
821         .hfront_porch = { 12, 112, 312 },
822         .hback_porch = { 87, 87, 48 },
823         .hsync_len = { 1, 1, 40 },
824         .vactive = { 600, 600, 600 },
825         .vfront_porch = { 1, 21, 61 },
826         .vback_porch = { 38, 38, 19 },
827         .vsync_len = { 1, 1, 20 },
828         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
829                 DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE |
830                 DISPLAY_FLAGS_SYNC_POSEDGE,
831 };
832
833 static const struct panel_desc ampire_am800600p5tmqwtb8h = {
834         .timings = &ampire_am800600p5tmqw_tb8h_timing,
835         .num_timings = 1,
836         .bpc = 6,
837         .size = {
838                 .width = 162,
839                 .height = 122,
840         },
841         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
842         .bus_flags = DRM_BUS_FLAG_DE_HIGH |
843                 DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE |
844                 DRM_BUS_FLAG_SYNC_SAMPLE_NEGEDGE,
845         .connector_type = DRM_MODE_CONNECTOR_DPI,
846 };
847
848 static const struct display_timing santek_st0700i5y_rbslw_f_timing = {
849         .pixelclock = { 26400000, 33300000, 46800000 },
850         .hactive = { 800, 800, 800 },
851         .hfront_porch = { 16, 210, 354 },
852         .hback_porch = { 45, 36, 6 },
853         .hsync_len = { 1, 10, 40 },
854         .vactive = { 480, 480, 480 },
855         .vfront_porch = { 7, 22, 147 },
856         .vback_porch = { 22, 13, 3 },
857         .vsync_len = { 1, 10, 20 },
858         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
859                 DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE
860 };
861
862 static const struct panel_desc armadeus_st0700_adapt = {
863         .timings = &santek_st0700i5y_rbslw_f_timing,
864         .num_timings = 1,
865         .bpc = 6,
866         .size = {
867                 .width = 154,
868                 .height = 86,
869         },
870         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
871         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
872 };
873
874 static const struct drm_display_mode auo_b101aw03_mode = {
875         .clock = 51450,
876         .hdisplay = 1024,
877         .hsync_start = 1024 + 156,
878         .hsync_end = 1024 + 156 + 8,
879         .htotal = 1024 + 156 + 8 + 156,
880         .vdisplay = 600,
881         .vsync_start = 600 + 16,
882         .vsync_end = 600 + 16 + 6,
883         .vtotal = 600 + 16 + 6 + 16,
884 };
885
886 static const struct panel_desc auo_b101aw03 = {
887         .modes = &auo_b101aw03_mode,
888         .num_modes = 1,
889         .bpc = 6,
890         .size = {
891                 .width = 223,
892                 .height = 125,
893         },
894         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
895         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
896         .connector_type = DRM_MODE_CONNECTOR_LVDS,
897 };
898
899 static const struct drm_display_mode auo_b101xtn01_mode = {
900         .clock = 72000,
901         .hdisplay = 1366,
902         .hsync_start = 1366 + 20,
903         .hsync_end = 1366 + 20 + 70,
904         .htotal = 1366 + 20 + 70,
905         .vdisplay = 768,
906         .vsync_start = 768 + 14,
907         .vsync_end = 768 + 14 + 42,
908         .vtotal = 768 + 14 + 42,
909         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
910 };
911
912 static const struct panel_desc auo_b101xtn01 = {
913         .modes = &auo_b101xtn01_mode,
914         .num_modes = 1,
915         .bpc = 6,
916         .size = {
917                 .width = 223,
918                 .height = 125,
919         },
920 };
921
922 static const struct display_timing auo_g070vvn01_timings = {
923         .pixelclock = { 33300000, 34209000, 45000000 },
924         .hactive = { 800, 800, 800 },
925         .hfront_porch = { 20, 40, 200 },
926         .hback_porch = { 87, 40, 1 },
927         .hsync_len = { 1, 48, 87 },
928         .vactive = { 480, 480, 480 },
929         .vfront_porch = { 5, 13, 200 },
930         .vback_porch = { 31, 31, 29 },
931         .vsync_len = { 1, 1, 3 },
932 };
933
934 static const struct panel_desc auo_g070vvn01 = {
935         .timings = &auo_g070vvn01_timings,
936         .num_timings = 1,
937         .bpc = 8,
938         .size = {
939                 .width = 152,
940                 .height = 91,
941         },
942         .delay = {
943                 .prepare = 200,
944                 .enable = 50,
945                 .disable = 50,
946                 .unprepare = 1000,
947         },
948 };
949
950 static const struct drm_display_mode auo_g101evn010_mode = {
951         .clock = 68930,
952         .hdisplay = 1280,
953         .hsync_start = 1280 + 82,
954         .hsync_end = 1280 + 82 + 2,
955         .htotal = 1280 + 82 + 2 + 84,
956         .vdisplay = 800,
957         .vsync_start = 800 + 8,
958         .vsync_end = 800 + 8 + 2,
959         .vtotal = 800 + 8 + 2 + 6,
960 };
961
962 static const struct panel_desc auo_g101evn010 = {
963         .modes = &auo_g101evn010_mode,
964         .num_modes = 1,
965         .bpc = 6,
966         .size = {
967                 .width = 216,
968                 .height = 135,
969         },
970         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
971         .connector_type = DRM_MODE_CONNECTOR_LVDS,
972 };
973
974 static const struct drm_display_mode auo_g104sn02_mode = {
975         .clock = 40000,
976         .hdisplay = 800,
977         .hsync_start = 800 + 40,
978         .hsync_end = 800 + 40 + 216,
979         .htotal = 800 + 40 + 216 + 128,
980         .vdisplay = 600,
981         .vsync_start = 600 + 10,
982         .vsync_end = 600 + 10 + 35,
983         .vtotal = 600 + 10 + 35 + 2,
984 };
985
986 static const struct panel_desc auo_g104sn02 = {
987         .modes = &auo_g104sn02_mode,
988         .num_modes = 1,
989         .bpc = 8,
990         .size = {
991                 .width = 211,
992                 .height = 158,
993         },
994         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
995         .connector_type = DRM_MODE_CONNECTOR_LVDS,
996 };
997
998 static const struct drm_display_mode auo_g121ean01_mode = {
999         .clock = 66700,
1000         .hdisplay = 1280,
1001         .hsync_start = 1280 + 58,
1002         .hsync_end = 1280 + 58 + 8,
1003         .htotal = 1280 + 58 + 8 + 70,
1004         .vdisplay = 800,
1005         .vsync_start = 800 + 6,
1006         .vsync_end = 800 + 6 + 4,
1007         .vtotal = 800 + 6 + 4 + 10,
1008 };
1009
1010 static const struct panel_desc auo_g121ean01 = {
1011         .modes = &auo_g121ean01_mode,
1012         .num_modes = 1,
1013         .bpc = 8,
1014         .size = {
1015                 .width = 261,
1016                 .height = 163,
1017         },
1018         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
1019         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1020 };
1021
1022 static const struct display_timing auo_g133han01_timings = {
1023         .pixelclock = { 134000000, 141200000, 149000000 },
1024         .hactive = { 1920, 1920, 1920 },
1025         .hfront_porch = { 39, 58, 77 },
1026         .hback_porch = { 59, 88, 117 },
1027         .hsync_len = { 28, 42, 56 },
1028         .vactive = { 1080, 1080, 1080 },
1029         .vfront_porch = { 3, 8, 11 },
1030         .vback_porch = { 5, 14, 19 },
1031         .vsync_len = { 4, 14, 19 },
1032 };
1033
1034 static const struct panel_desc auo_g133han01 = {
1035         .timings = &auo_g133han01_timings,
1036         .num_timings = 1,
1037         .bpc = 8,
1038         .size = {
1039                 .width = 293,
1040                 .height = 165,
1041         },
1042         .delay = {
1043                 .prepare = 200,
1044                 .enable = 50,
1045                 .disable = 50,
1046                 .unprepare = 1000,
1047         },
1048         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_JEIDA,
1049         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1050 };
1051
1052 static const struct drm_display_mode auo_g156xtn01_mode = {
1053         .clock = 76000,
1054         .hdisplay = 1366,
1055         .hsync_start = 1366 + 33,
1056         .hsync_end = 1366 + 33 + 67,
1057         .htotal = 1560,
1058         .vdisplay = 768,
1059         .vsync_start = 768 + 4,
1060         .vsync_end = 768 + 4 + 4,
1061         .vtotal = 806,
1062 };
1063
1064 static const struct panel_desc auo_g156xtn01 = {
1065         .modes = &auo_g156xtn01_mode,
1066         .num_modes = 1,
1067         .bpc = 8,
1068         .size = {
1069                 .width = 344,
1070                 .height = 194,
1071         },
1072         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
1073         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1074 };
1075
1076 static const struct display_timing auo_g185han01_timings = {
1077         .pixelclock = { 120000000, 144000000, 175000000 },
1078         .hactive = { 1920, 1920, 1920 },
1079         .hfront_porch = { 36, 120, 148 },
1080         .hback_porch = { 24, 88, 108 },
1081         .hsync_len = { 20, 48, 64 },
1082         .vactive = { 1080, 1080, 1080 },
1083         .vfront_porch = { 6, 10, 40 },
1084         .vback_porch = { 2, 5, 20 },
1085         .vsync_len = { 2, 5, 20 },
1086 };
1087
1088 static const struct panel_desc auo_g185han01 = {
1089         .timings = &auo_g185han01_timings,
1090         .num_timings = 1,
1091         .bpc = 8,
1092         .size = {
1093                 .width = 409,
1094                 .height = 230,
1095         },
1096         .delay = {
1097                 .prepare = 50,
1098                 .enable = 200,
1099                 .disable = 110,
1100                 .unprepare = 1000,
1101         },
1102         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
1103         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1104 };
1105
1106 static const struct display_timing auo_g190ean01_timings = {
1107         .pixelclock = { 90000000, 108000000, 135000000 },
1108         .hactive = { 1280, 1280, 1280 },
1109         .hfront_porch = { 126, 184, 1266 },
1110         .hback_porch = { 84, 122, 844 },
1111         .hsync_len = { 70, 102, 704 },
1112         .vactive = { 1024, 1024, 1024 },
1113         .vfront_porch = { 4, 26, 76 },
1114         .vback_porch = { 2, 8, 25 },
1115         .vsync_len = { 2, 8, 25 },
1116 };
1117
1118 static const struct panel_desc auo_g190ean01 = {
1119         .timings = &auo_g190ean01_timings,
1120         .num_timings = 1,
1121         .bpc = 8,
1122         .size = {
1123                 .width = 376,
1124                 .height = 301,
1125         },
1126         .delay = {
1127                 .prepare = 50,
1128                 .enable = 200,
1129                 .disable = 110,
1130                 .unprepare = 1000,
1131         },
1132         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
1133         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1134 };
1135
1136 static const struct display_timing auo_p320hvn03_timings = {
1137         .pixelclock = { 106000000, 148500000, 164000000 },
1138         .hactive = { 1920, 1920, 1920 },
1139         .hfront_porch = { 25, 50, 130 },
1140         .hback_porch = { 25, 50, 130 },
1141         .hsync_len = { 20, 40, 105 },
1142         .vactive = { 1080, 1080, 1080 },
1143         .vfront_porch = { 8, 17, 150 },
1144         .vback_porch = { 8, 17, 150 },
1145         .vsync_len = { 4, 11, 100 },
1146 };
1147
1148 static const struct panel_desc auo_p320hvn03 = {
1149         .timings = &auo_p320hvn03_timings,
1150         .num_timings = 1,
1151         .bpc = 8,
1152         .size = {
1153                 .width = 698,
1154                 .height = 393,
1155         },
1156         .delay = {
1157                 .prepare = 1,
1158                 .enable = 450,
1159                 .unprepare = 500,
1160         },
1161         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
1162         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1163 };
1164
1165 static const struct drm_display_mode auo_t215hvn01_mode = {
1166         .clock = 148800,
1167         .hdisplay = 1920,
1168         .hsync_start = 1920 + 88,
1169         .hsync_end = 1920 + 88 + 44,
1170         .htotal = 1920 + 88 + 44 + 148,
1171         .vdisplay = 1080,
1172         .vsync_start = 1080 + 4,
1173         .vsync_end = 1080 + 4 + 5,
1174         .vtotal = 1080 + 4 + 5 + 36,
1175 };
1176
1177 static const struct panel_desc auo_t215hvn01 = {
1178         .modes = &auo_t215hvn01_mode,
1179         .num_modes = 1,
1180         .bpc = 8,
1181         .size = {
1182                 .width = 430,
1183                 .height = 270,
1184         },
1185         .delay = {
1186                 .disable = 5,
1187                 .unprepare = 1000,
1188         }
1189 };
1190
1191 static const struct drm_display_mode avic_tm070ddh03_mode = {
1192         .clock = 51200,
1193         .hdisplay = 1024,
1194         .hsync_start = 1024 + 160,
1195         .hsync_end = 1024 + 160 + 4,
1196         .htotal = 1024 + 160 + 4 + 156,
1197         .vdisplay = 600,
1198         .vsync_start = 600 + 17,
1199         .vsync_end = 600 + 17 + 1,
1200         .vtotal = 600 + 17 + 1 + 17,
1201 };
1202
1203 static const struct panel_desc avic_tm070ddh03 = {
1204         .modes = &avic_tm070ddh03_mode,
1205         .num_modes = 1,
1206         .bpc = 8,
1207         .size = {
1208                 .width = 154,
1209                 .height = 90,
1210         },
1211         .delay = {
1212                 .prepare = 20,
1213                 .enable = 200,
1214                 .disable = 200,
1215         },
1216 };
1217
1218 static const struct drm_display_mode bananapi_s070wv20_ct16_mode = {
1219         .clock = 30000,
1220         .hdisplay = 800,
1221         .hsync_start = 800 + 40,
1222         .hsync_end = 800 + 40 + 48,
1223         .htotal = 800 + 40 + 48 + 40,
1224         .vdisplay = 480,
1225         .vsync_start = 480 + 13,
1226         .vsync_end = 480 + 13 + 3,
1227         .vtotal = 480 + 13 + 3 + 29,
1228 };
1229
1230 static const struct panel_desc bananapi_s070wv20_ct16 = {
1231         .modes = &bananapi_s070wv20_ct16_mode,
1232         .num_modes = 1,
1233         .bpc = 6,
1234         .size = {
1235                 .width = 154,
1236                 .height = 86,
1237         },
1238 };
1239
1240 static const struct display_timing boe_ev121wxm_n10_1850_timing = {
1241         .pixelclock = { 69922000, 71000000, 72293000 },
1242         .hactive = { 1280, 1280, 1280 },
1243         .hfront_porch = { 48, 48, 48 },
1244         .hback_porch = { 80, 80, 80 },
1245         .hsync_len = { 32, 32, 32 },
1246         .vactive = { 800, 800, 800 },
1247         .vfront_porch = { 3, 3, 3 },
1248         .vback_porch = { 14, 14, 14 },
1249         .vsync_len = { 6, 6, 6 },
1250 };
1251
1252 static const struct panel_desc boe_ev121wxm_n10_1850 = {
1253         .timings = &boe_ev121wxm_n10_1850_timing,
1254         .num_timings = 1,
1255         .bpc = 8,
1256         .size = {
1257                 .width = 261,
1258                 .height = 163,
1259         },
1260         .delay = {
1261                 .prepare = 9,
1262                 .enable = 300,
1263                 .unprepare = 300,
1264                 .disable = 560,
1265         },
1266         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
1267         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
1268         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1269 };
1270
1271 static const struct drm_display_mode boe_hv070wsa_mode = {
1272         .clock = 42105,
1273         .hdisplay = 1024,
1274         .hsync_start = 1024 + 30,
1275         .hsync_end = 1024 + 30 + 30,
1276         .htotal = 1024 + 30 + 30 + 30,
1277         .vdisplay = 600,
1278         .vsync_start = 600 + 10,
1279         .vsync_end = 600 + 10 + 10,
1280         .vtotal = 600 + 10 + 10 + 10,
1281 };
1282
1283 static const struct panel_desc boe_hv070wsa = {
1284         .modes = &boe_hv070wsa_mode,
1285         .num_modes = 1,
1286         .bpc = 8,
1287         .size = {
1288                 .width = 154,
1289                 .height = 90,
1290         },
1291         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
1292         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
1293         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1294 };
1295
1296 static const struct drm_display_mode cdtech_s043wq26h_ct7_mode = {
1297         .clock = 9000,
1298         .hdisplay = 480,
1299         .hsync_start = 480 + 5,
1300         .hsync_end = 480 + 5 + 5,
1301         .htotal = 480 + 5 + 5 + 40,
1302         .vdisplay = 272,
1303         .vsync_start = 272 + 8,
1304         .vsync_end = 272 + 8 + 8,
1305         .vtotal = 272 + 8 + 8 + 8,
1306         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
1307 };
1308
1309 static const struct panel_desc cdtech_s043wq26h_ct7 = {
1310         .modes = &cdtech_s043wq26h_ct7_mode,
1311         .num_modes = 1,
1312         .bpc = 8,
1313         .size = {
1314                 .width = 95,
1315                 .height = 54,
1316         },
1317         .bus_flags = DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE,
1318 };
1319
1320 /* S070PWS19HP-FC21 2017/04/22 */
1321 static const struct drm_display_mode cdtech_s070pws19hp_fc21_mode = {
1322         .clock = 51200,
1323         .hdisplay = 1024,
1324         .hsync_start = 1024 + 160,
1325         .hsync_end = 1024 + 160 + 20,
1326         .htotal = 1024 + 160 + 20 + 140,
1327         .vdisplay = 600,
1328         .vsync_start = 600 + 12,
1329         .vsync_end = 600 + 12 + 3,
1330         .vtotal = 600 + 12 + 3 + 20,
1331         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
1332 };
1333
1334 static const struct panel_desc cdtech_s070pws19hp_fc21 = {
1335         .modes = &cdtech_s070pws19hp_fc21_mode,
1336         .num_modes = 1,
1337         .bpc = 6,
1338         .size = {
1339                 .width = 154,
1340                 .height = 86,
1341         },
1342         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1343         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
1344         .connector_type = DRM_MODE_CONNECTOR_DPI,
1345 };
1346
1347 /* S070SWV29HG-DC44 2017/09/21 */
1348 static const struct drm_display_mode cdtech_s070swv29hg_dc44_mode = {
1349         .clock = 33300,
1350         .hdisplay = 800,
1351         .hsync_start = 800 + 210,
1352         .hsync_end = 800 + 210 + 2,
1353         .htotal = 800 + 210 + 2 + 44,
1354         .vdisplay = 480,
1355         .vsync_start = 480 + 22,
1356         .vsync_end = 480 + 22 + 2,
1357         .vtotal = 480 + 22 + 2 + 21,
1358         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
1359 };
1360
1361 static const struct panel_desc cdtech_s070swv29hg_dc44 = {
1362         .modes = &cdtech_s070swv29hg_dc44_mode,
1363         .num_modes = 1,
1364         .bpc = 6,
1365         .size = {
1366                 .width = 154,
1367                 .height = 86,
1368         },
1369         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1370         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
1371         .connector_type = DRM_MODE_CONNECTOR_DPI,
1372 };
1373
1374 static const struct drm_display_mode cdtech_s070wv95_ct16_mode = {
1375         .clock = 35000,
1376         .hdisplay = 800,
1377         .hsync_start = 800 + 40,
1378         .hsync_end = 800 + 40 + 40,
1379         .htotal = 800 + 40 + 40 + 48,
1380         .vdisplay = 480,
1381         .vsync_start = 480 + 29,
1382         .vsync_end = 480 + 29 + 13,
1383         .vtotal = 480 + 29 + 13 + 3,
1384         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
1385 };
1386
1387 static const struct panel_desc cdtech_s070wv95_ct16 = {
1388         .modes = &cdtech_s070wv95_ct16_mode,
1389         .num_modes = 1,
1390         .bpc = 8,
1391         .size = {
1392                 .width = 154,
1393                 .height = 85,
1394         },
1395 };
1396
1397 static const struct display_timing chefree_ch101olhlwh_002_timing = {
1398         .pixelclock = { 68900000, 71100000, 73400000 },
1399         .hactive = { 1280, 1280, 1280 },
1400         .hfront_porch = { 65, 80, 95 },
1401         .hback_porch = { 64, 79, 94 },
1402         .hsync_len = { 1, 1, 1 },
1403         .vactive = { 800, 800, 800 },
1404         .vfront_porch = { 7, 11, 14 },
1405         .vback_porch = { 7, 11, 14 },
1406         .vsync_len = { 1, 1, 1 },
1407         .flags = DISPLAY_FLAGS_DE_HIGH,
1408 };
1409
1410 static const struct panel_desc chefree_ch101olhlwh_002 = {
1411         .timings = &chefree_ch101olhlwh_002_timing,
1412         .num_timings = 1,
1413         .bpc = 8,
1414         .size = {
1415                 .width = 217,
1416                 .height = 135,
1417         },
1418         .delay = {
1419                 .enable = 200,
1420                 .disable = 200,
1421         },
1422         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
1423         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
1424         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1425 };
1426
1427 static const struct drm_display_mode chunghwa_claa070wp03xg_mode = {
1428         .clock = 66770,
1429         .hdisplay = 800,
1430         .hsync_start = 800 + 49,
1431         .hsync_end = 800 + 49 + 33,
1432         .htotal = 800 + 49 + 33 + 17,
1433         .vdisplay = 1280,
1434         .vsync_start = 1280 + 1,
1435         .vsync_end = 1280 + 1 + 7,
1436         .vtotal = 1280 + 1 + 7 + 15,
1437         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
1438 };
1439
1440 static const struct panel_desc chunghwa_claa070wp03xg = {
1441         .modes = &chunghwa_claa070wp03xg_mode,
1442         .num_modes = 1,
1443         .bpc = 6,
1444         .size = {
1445                 .width = 94,
1446                 .height = 150,
1447         },
1448         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
1449         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
1450         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1451 };
1452
1453 static const struct drm_display_mode chunghwa_claa101wa01a_mode = {
1454         .clock = 72070,
1455         .hdisplay = 1366,
1456         .hsync_start = 1366 + 58,
1457         .hsync_end = 1366 + 58 + 58,
1458         .htotal = 1366 + 58 + 58 + 58,
1459         .vdisplay = 768,
1460         .vsync_start = 768 + 4,
1461         .vsync_end = 768 + 4 + 4,
1462         .vtotal = 768 + 4 + 4 + 4,
1463 };
1464
1465 static const struct panel_desc chunghwa_claa101wa01a = {
1466         .modes = &chunghwa_claa101wa01a_mode,
1467         .num_modes = 1,
1468         .bpc = 6,
1469         .size = {
1470                 .width = 220,
1471                 .height = 120,
1472         },
1473         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
1474         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
1475         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1476 };
1477
1478 static const struct drm_display_mode chunghwa_claa101wb01_mode = {
1479         .clock = 69300,
1480         .hdisplay = 1366,
1481         .hsync_start = 1366 + 48,
1482         .hsync_end = 1366 + 48 + 32,
1483         .htotal = 1366 + 48 + 32 + 20,
1484         .vdisplay = 768,
1485         .vsync_start = 768 + 16,
1486         .vsync_end = 768 + 16 + 8,
1487         .vtotal = 768 + 16 + 8 + 16,
1488 };
1489
1490 static const struct panel_desc chunghwa_claa101wb01 = {
1491         .modes = &chunghwa_claa101wb01_mode,
1492         .num_modes = 1,
1493         .bpc = 6,
1494         .size = {
1495                 .width = 223,
1496                 .height = 125,
1497         },
1498         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
1499         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
1500         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1501 };
1502
1503 static const struct display_timing dataimage_fg040346dsswbg04_timing = {
1504         .pixelclock = { 5000000, 9000000, 12000000 },
1505         .hactive = { 480, 480, 480 },
1506         .hfront_porch = { 12, 12, 12 },
1507         .hback_porch = { 12, 12, 12 },
1508         .hsync_len = { 21, 21, 21 },
1509         .vactive = { 272, 272, 272 },
1510         .vfront_porch = { 4, 4, 4 },
1511         .vback_porch = { 4, 4, 4 },
1512         .vsync_len = { 8, 8, 8 },
1513 };
1514
1515 static const struct panel_desc dataimage_fg040346dsswbg04 = {
1516         .timings = &dataimage_fg040346dsswbg04_timing,
1517         .num_timings = 1,
1518         .bpc = 8,
1519         .size = {
1520                 .width = 95,
1521                 .height = 54,
1522         },
1523         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1524         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE,
1525         .connector_type = DRM_MODE_CONNECTOR_DPI,
1526 };
1527
1528 static const struct display_timing dataimage_fg1001l0dsswmg01_timing = {
1529         .pixelclock = { 68900000, 71110000, 73400000 },
1530         .hactive = { 1280, 1280, 1280 },
1531         .vactive = { 800, 800, 800 },
1532         .hback_porch = { 100, 100, 100 },
1533         .hfront_porch = { 100, 100, 100 },
1534         .vback_porch = { 5, 5, 5 },
1535         .vfront_porch = { 5, 5, 5 },
1536         .hsync_len = { 24, 24, 24 },
1537         .vsync_len = { 3, 3, 3 },
1538         .flags = DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE |
1539                  DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW,
1540 };
1541
1542 static const struct panel_desc dataimage_fg1001l0dsswmg01 = {
1543         .timings = &dataimage_fg1001l0dsswmg01_timing,
1544         .num_timings = 1,
1545         .bpc = 8,
1546         .size = {
1547                 .width = 217,
1548                 .height = 136,
1549         },
1550 };
1551
1552 static const struct drm_display_mode dataimage_scf0700c48ggu18_mode = {
1553         .clock = 33260,
1554         .hdisplay = 800,
1555         .hsync_start = 800 + 40,
1556         .hsync_end = 800 + 40 + 128,
1557         .htotal = 800 + 40 + 128 + 88,
1558         .vdisplay = 480,
1559         .vsync_start = 480 + 10,
1560         .vsync_end = 480 + 10 + 2,
1561         .vtotal = 480 + 10 + 2 + 33,
1562         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
1563 };
1564
1565 static const struct panel_desc dataimage_scf0700c48ggu18 = {
1566         .modes = &dataimage_scf0700c48ggu18_mode,
1567         .num_modes = 1,
1568         .bpc = 8,
1569         .size = {
1570                 .width = 152,
1571                 .height = 91,
1572         },
1573         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1574         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE,
1575 };
1576
1577 static const struct display_timing dlc_dlc0700yzg_1_timing = {
1578         .pixelclock = { 45000000, 51200000, 57000000 },
1579         .hactive = { 1024, 1024, 1024 },
1580         .hfront_porch = { 100, 106, 113 },
1581         .hback_porch = { 100, 106, 113 },
1582         .hsync_len = { 100, 108, 114 },
1583         .vactive = { 600, 600, 600 },
1584         .vfront_porch = { 8, 11, 15 },
1585         .vback_porch = { 8, 11, 15 },
1586         .vsync_len = { 9, 13, 15 },
1587         .flags = DISPLAY_FLAGS_DE_HIGH,
1588 };
1589
1590 static const struct panel_desc dlc_dlc0700yzg_1 = {
1591         .timings = &dlc_dlc0700yzg_1_timing,
1592         .num_timings = 1,
1593         .bpc = 6,
1594         .size = {
1595                 .width = 154,
1596                 .height = 86,
1597         },
1598         .delay = {
1599                 .prepare = 30,
1600                 .enable = 200,
1601                 .disable = 200,
1602         },
1603         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
1604         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1605 };
1606
1607 static const struct display_timing dlc_dlc1010gig_timing = {
1608         .pixelclock = { 68900000, 71100000, 73400000 },
1609         .hactive = { 1280, 1280, 1280 },
1610         .hfront_porch = { 43, 53, 63 },
1611         .hback_porch = { 43, 53, 63 },
1612         .hsync_len = { 44, 54, 64 },
1613         .vactive = { 800, 800, 800 },
1614         .vfront_porch = { 5, 8, 11 },
1615         .vback_porch = { 5, 8, 11 },
1616         .vsync_len = { 5, 7, 11 },
1617         .flags = DISPLAY_FLAGS_DE_HIGH,
1618 };
1619
1620 static const struct panel_desc dlc_dlc1010gig = {
1621         .timings = &dlc_dlc1010gig_timing,
1622         .num_timings = 1,
1623         .bpc = 8,
1624         .size = {
1625                 .width = 216,
1626                 .height = 135,
1627         },
1628         .delay = {
1629                 .prepare = 60,
1630                 .enable = 150,
1631                 .disable = 100,
1632                 .unprepare = 60,
1633         },
1634         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
1635         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1636 };
1637
1638 static const struct drm_display_mode edt_et035012dm6_mode = {
1639         .clock = 6500,
1640         .hdisplay = 320,
1641         .hsync_start = 320 + 20,
1642         .hsync_end = 320 + 20 + 30,
1643         .htotal = 320 + 20 + 68,
1644         .vdisplay = 240,
1645         .vsync_start = 240 + 4,
1646         .vsync_end = 240 + 4 + 4,
1647         .vtotal = 240 + 4 + 4 + 14,
1648         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
1649 };
1650
1651 static const struct panel_desc edt_et035012dm6 = {
1652         .modes = &edt_et035012dm6_mode,
1653         .num_modes = 1,
1654         .bpc = 8,
1655         .size = {
1656                 .width = 70,
1657                 .height = 52,
1658         },
1659         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1660         .bus_flags = DRM_BUS_FLAG_DE_LOW | DRM_BUS_FLAG_PIXDATA_SAMPLE_POSEDGE,
1661 };
1662
1663 static const struct drm_display_mode edt_etm0350g0dh6_mode = {
1664         .clock = 6520,
1665         .hdisplay = 320,
1666         .hsync_start = 320 + 20,
1667         .hsync_end = 320 + 20 + 68,
1668         .htotal = 320 + 20 + 68,
1669         .vdisplay = 240,
1670         .vsync_start = 240 + 4,
1671         .vsync_end = 240 + 4 + 18,
1672         .vtotal = 240 + 4 + 18,
1673         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
1674 };
1675
1676 static const struct panel_desc edt_etm0350g0dh6 = {
1677         .modes = &edt_etm0350g0dh6_mode,
1678         .num_modes = 1,
1679         .bpc = 6,
1680         .size = {
1681                 .width = 70,
1682                 .height = 53,
1683         },
1684         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1685         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_NEGEDGE,
1686         .connector_type = DRM_MODE_CONNECTOR_DPI,
1687 };
1688
1689 static const struct drm_display_mode edt_etm043080dh6gp_mode = {
1690         .clock = 10870,
1691         .hdisplay = 480,
1692         .hsync_start = 480 + 8,
1693         .hsync_end = 480 + 8 + 4,
1694         .htotal = 480 + 8 + 4 + 41,
1695
1696         /*
1697          * IWG22M: Y resolution changed for "dc_linuxfb" module crashing while
1698          * fb_align
1699          */
1700
1701         .vdisplay = 288,
1702         .vsync_start = 288 + 2,
1703         .vsync_end = 288 + 2 + 4,
1704         .vtotal = 288 + 2 + 4 + 10,
1705 };
1706
1707 static const struct panel_desc edt_etm043080dh6gp = {
1708         .modes = &edt_etm043080dh6gp_mode,
1709         .num_modes = 1,
1710         .bpc = 8,
1711         .size = {
1712                 .width = 100,
1713                 .height = 65,
1714         },
1715         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1716         .connector_type = DRM_MODE_CONNECTOR_DPI,
1717 };
1718
1719 static const struct drm_display_mode edt_etm0430g0dh6_mode = {
1720         .clock = 9000,
1721         .hdisplay = 480,
1722         .hsync_start = 480 + 2,
1723         .hsync_end = 480 + 2 + 41,
1724         .htotal = 480 + 2 + 41 + 2,
1725         .vdisplay = 272,
1726         .vsync_start = 272 + 2,
1727         .vsync_end = 272 + 2 + 10,
1728         .vtotal = 272 + 2 + 10 + 2,
1729         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
1730 };
1731
1732 static const struct panel_desc edt_etm0430g0dh6 = {
1733         .modes = &edt_etm0430g0dh6_mode,
1734         .num_modes = 1,
1735         .bpc = 6,
1736         .size = {
1737                 .width = 95,
1738                 .height = 54,
1739         },
1740         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1741         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_POSEDGE,
1742         .connector_type = DRM_MODE_CONNECTOR_DPI,
1743 };
1744
1745 static const struct drm_display_mode edt_et057090dhu_mode = {
1746         .clock = 25175,
1747         .hdisplay = 640,
1748         .hsync_start = 640 + 16,
1749         .hsync_end = 640 + 16 + 30,
1750         .htotal = 640 + 16 + 30 + 114,
1751         .vdisplay = 480,
1752         .vsync_start = 480 + 10,
1753         .vsync_end = 480 + 10 + 3,
1754         .vtotal = 480 + 10 + 3 + 32,
1755         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
1756 };
1757
1758 static const struct panel_desc edt_et057090dhu = {
1759         .modes = &edt_et057090dhu_mode,
1760         .num_modes = 1,
1761         .bpc = 6,
1762         .size = {
1763                 .width = 115,
1764                 .height = 86,
1765         },
1766         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1767         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_NEGEDGE,
1768         .connector_type = DRM_MODE_CONNECTOR_DPI,
1769 };
1770
1771 static const struct drm_display_mode edt_etm0700g0dh6_mode = {
1772         .clock = 33260,
1773         .hdisplay = 800,
1774         .hsync_start = 800 + 40,
1775         .hsync_end = 800 + 40 + 128,
1776         .htotal = 800 + 40 + 128 + 88,
1777         .vdisplay = 480,
1778         .vsync_start = 480 + 10,
1779         .vsync_end = 480 + 10 + 2,
1780         .vtotal = 480 + 10 + 2 + 33,
1781         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
1782 };
1783
1784 static const struct panel_desc edt_etm0700g0dh6 = {
1785         .modes = &edt_etm0700g0dh6_mode,
1786         .num_modes = 1,
1787         .bpc = 6,
1788         .size = {
1789                 .width = 152,
1790                 .height = 91,
1791         },
1792         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1793         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_NEGEDGE,
1794         .connector_type = DRM_MODE_CONNECTOR_DPI,
1795 };
1796
1797 static const struct panel_desc edt_etm0700g0bdh6 = {
1798         .modes = &edt_etm0700g0dh6_mode,
1799         .num_modes = 1,
1800         .bpc = 6,
1801         .size = {
1802                 .width = 152,
1803                 .height = 91,
1804         },
1805         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1806         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE,
1807         .connector_type = DRM_MODE_CONNECTOR_DPI,
1808 };
1809
1810 static const struct display_timing edt_etml0700y5dha_timing = {
1811         .pixelclock = { 40800000, 51200000, 67200000 },
1812         .hactive = { 1024, 1024, 1024 },
1813         .hfront_porch = { 30, 106, 125 },
1814         .hback_porch = { 30, 106, 125 },
1815         .hsync_len = { 30, 108, 126 },
1816         .vactive = { 600, 600, 600 },
1817         .vfront_porch = { 3, 12, 67},
1818         .vback_porch = { 3, 12, 67 },
1819         .vsync_len = { 4, 11, 66 },
1820         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
1821                  DISPLAY_FLAGS_DE_HIGH,
1822 };
1823
1824 static const struct panel_desc edt_etml0700y5dha = {
1825         .timings = &edt_etml0700y5dha_timing,
1826         .num_timings = 1,
1827         .bpc = 8,
1828         .size = {
1829                 .width = 155,
1830                 .height = 86,
1831         },
1832         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
1833         .connector_type = DRM_MODE_CONNECTOR_LVDS,
1834 };
1835
1836 static const struct drm_display_mode edt_etmv570g2dhu_mode = {
1837         .clock = 25175,
1838         .hdisplay = 640,
1839         .hsync_start = 640,
1840         .hsync_end = 640 + 16,
1841         .htotal = 640 + 16 + 30 + 114,
1842         .vdisplay = 480,
1843         .vsync_start = 480 + 10,
1844         .vsync_end = 480 + 10 + 3,
1845         .vtotal = 480 + 10 + 3 + 35,
1846         .flags = DRM_MODE_FLAG_PVSYNC | DRM_MODE_FLAG_PHSYNC,
1847 };
1848
1849 static const struct panel_desc edt_etmv570g2dhu = {
1850         .modes = &edt_etmv570g2dhu_mode,
1851         .num_modes = 1,
1852         .bpc = 6,
1853         .size = {
1854                 .width = 115,
1855                 .height = 86,
1856         },
1857         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1858         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_NEGEDGE,
1859         .connector_type = DRM_MODE_CONNECTOR_DPI,
1860 };
1861
1862 static const struct display_timing eink_vb3300_kca_timing = {
1863         .pixelclock = { 40000000, 40000000, 40000000 },
1864         .hactive = { 334, 334, 334 },
1865         .hfront_porch = { 1, 1, 1 },
1866         .hback_porch = { 1, 1, 1 },
1867         .hsync_len = { 1, 1, 1 },
1868         .vactive = { 1405, 1405, 1405 },
1869         .vfront_porch = { 1, 1, 1 },
1870         .vback_porch = { 1, 1, 1 },
1871         .vsync_len = { 1, 1, 1 },
1872         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
1873                  DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE,
1874 };
1875
1876 static const struct panel_desc eink_vb3300_kca = {
1877         .timings = &eink_vb3300_kca_timing,
1878         .num_timings = 1,
1879         .bpc = 6,
1880         .size = {
1881                 .width = 157,
1882                 .height = 209,
1883         },
1884         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1885         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE,
1886         .connector_type = DRM_MODE_CONNECTOR_DPI,
1887 };
1888
1889 static const struct display_timing evervision_vgg804821_timing = {
1890         .pixelclock = { 27600000, 33300000, 50000000 },
1891         .hactive = { 800, 800, 800 },
1892         .hfront_porch = { 40, 66, 70 },
1893         .hback_porch = { 40, 67, 70 },
1894         .hsync_len = { 40, 67, 70 },
1895         .vactive = { 480, 480, 480 },
1896         .vfront_porch = { 6, 10, 10 },
1897         .vback_porch = { 7, 11, 11 },
1898         .vsync_len = { 7, 11, 11 },
1899         .flags = DISPLAY_FLAGS_HSYNC_HIGH | DISPLAY_FLAGS_VSYNC_HIGH |
1900                  DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_NEGEDGE |
1901                  DISPLAY_FLAGS_SYNC_NEGEDGE,
1902 };
1903
1904 static const struct panel_desc evervision_vgg804821 = {
1905         .timings = &evervision_vgg804821_timing,
1906         .num_timings = 1,
1907         .bpc = 8,
1908         .size = {
1909                 .width = 108,
1910                 .height = 64,
1911         },
1912         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1913         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_POSEDGE,
1914 };
1915
1916 static const struct drm_display_mode foxlink_fl500wvr00_a0t_mode = {
1917         .clock = 32260,
1918         .hdisplay = 800,
1919         .hsync_start = 800 + 168,
1920         .hsync_end = 800 + 168 + 64,
1921         .htotal = 800 + 168 + 64 + 88,
1922         .vdisplay = 480,
1923         .vsync_start = 480 + 37,
1924         .vsync_end = 480 + 37 + 2,
1925         .vtotal = 480 + 37 + 2 + 8,
1926 };
1927
1928 static const struct panel_desc foxlink_fl500wvr00_a0t = {
1929         .modes = &foxlink_fl500wvr00_a0t_mode,
1930         .num_modes = 1,
1931         .bpc = 8,
1932         .size = {
1933                 .width = 108,
1934                 .height = 65,
1935         },
1936         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1937 };
1938
1939 static const struct drm_display_mode frida_frd350h54004_modes[] = {
1940         { /* 60 Hz */
1941                 .clock = 6000,
1942                 .hdisplay = 320,
1943                 .hsync_start = 320 + 44,
1944                 .hsync_end = 320 + 44 + 16,
1945                 .htotal = 320 + 44 + 16 + 20,
1946                 .vdisplay = 240,
1947                 .vsync_start = 240 + 2,
1948                 .vsync_end = 240 + 2 + 6,
1949                 .vtotal = 240 + 2 + 6 + 2,
1950                 .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
1951         },
1952         { /* 50 Hz */
1953                 .clock = 5400,
1954                 .hdisplay = 320,
1955                 .hsync_start = 320 + 56,
1956                 .hsync_end = 320 + 56 + 16,
1957                 .htotal = 320 + 56 + 16 + 40,
1958                 .vdisplay = 240,
1959                 .vsync_start = 240 + 2,
1960                 .vsync_end = 240 + 2 + 6,
1961                 .vtotal = 240 + 2 + 6 + 2,
1962                 .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
1963         },
1964 };
1965
1966 static const struct panel_desc frida_frd350h54004 = {
1967         .modes = frida_frd350h54004_modes,
1968         .num_modes = ARRAY_SIZE(frida_frd350h54004_modes),
1969         .bpc = 8,
1970         .size = {
1971                 .width = 77,
1972                 .height = 64,
1973         },
1974         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1975         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
1976         .connector_type = DRM_MODE_CONNECTOR_DPI,
1977 };
1978
1979 static const struct drm_display_mode friendlyarm_hd702e_mode = {
1980         .clock          = 67185,
1981         .hdisplay       = 800,
1982         .hsync_start    = 800 + 20,
1983         .hsync_end      = 800 + 20 + 24,
1984         .htotal         = 800 + 20 + 24 + 20,
1985         .vdisplay       = 1280,
1986         .vsync_start    = 1280 + 4,
1987         .vsync_end      = 1280 + 4 + 8,
1988         .vtotal         = 1280 + 4 + 8 + 4,
1989         .flags          = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
1990 };
1991
1992 static const struct panel_desc friendlyarm_hd702e = {
1993         .modes = &friendlyarm_hd702e_mode,
1994         .num_modes = 1,
1995         .size = {
1996                 .width  = 94,
1997                 .height = 151,
1998         },
1999 };
2000
2001 static const struct drm_display_mode giantplus_gpg482739qs5_mode = {
2002         .clock = 9000,
2003         .hdisplay = 480,
2004         .hsync_start = 480 + 5,
2005         .hsync_end = 480 + 5 + 1,
2006         .htotal = 480 + 5 + 1 + 40,
2007         .vdisplay = 272,
2008         .vsync_start = 272 + 8,
2009         .vsync_end = 272 + 8 + 1,
2010         .vtotal = 272 + 8 + 1 + 8,
2011 };
2012
2013 static const struct panel_desc giantplus_gpg482739qs5 = {
2014         .modes = &giantplus_gpg482739qs5_mode,
2015         .num_modes = 1,
2016         .bpc = 8,
2017         .size = {
2018                 .width = 95,
2019                 .height = 54,
2020         },
2021         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2022 };
2023
2024 static const struct display_timing giantplus_gpm940b0_timing = {
2025         .pixelclock = { 13500000, 27000000, 27500000 },
2026         .hactive = { 320, 320, 320 },
2027         .hfront_porch = { 14, 686, 718 },
2028         .hback_porch = { 50, 70, 255 },
2029         .hsync_len = { 1, 1, 1 },
2030         .vactive = { 240, 240, 240 },
2031         .vfront_porch = { 1, 1, 179 },
2032         .vback_porch = { 1, 21, 31 },
2033         .vsync_len = { 1, 1, 6 },
2034         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW,
2035 };
2036
2037 static const struct panel_desc giantplus_gpm940b0 = {
2038         .timings = &giantplus_gpm940b0_timing,
2039         .num_timings = 1,
2040         .bpc = 8,
2041         .size = {
2042                 .width = 60,
2043                 .height = 45,
2044         },
2045         .bus_format = MEDIA_BUS_FMT_RGB888_3X8,
2046         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_POSEDGE,
2047 };
2048
2049 static const struct display_timing hannstar_hsd070pww1_timing = {
2050         .pixelclock = { 64300000, 71100000, 82000000 },
2051         .hactive = { 1280, 1280, 1280 },
2052         .hfront_porch = { 1, 1, 10 },
2053         .hback_porch = { 1, 1, 10 },
2054         /*
2055          * According to the data sheet, the minimum horizontal blanking interval
2056          * is 54 clocks (1 + 52 + 1), but tests with a Nitrogen6X have shown the
2057          * minimum working horizontal blanking interval to be 60 clocks.
2058          */
2059         .hsync_len = { 58, 158, 661 },
2060         .vactive = { 800, 800, 800 },
2061         .vfront_porch = { 1, 1, 10 },
2062         .vback_porch = { 1, 1, 10 },
2063         .vsync_len = { 1, 21, 203 },
2064         .flags = DISPLAY_FLAGS_DE_HIGH,
2065 };
2066
2067 static const struct panel_desc hannstar_hsd070pww1 = {
2068         .timings = &hannstar_hsd070pww1_timing,
2069         .num_timings = 1,
2070         .bpc = 6,
2071         .size = {
2072                 .width = 151,
2073                 .height = 94,
2074         },
2075         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
2076         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2077 };
2078
2079 static const struct display_timing hannstar_hsd100pxn1_timing = {
2080         .pixelclock = { 55000000, 65000000, 75000000 },
2081         .hactive = { 1024, 1024, 1024 },
2082         .hfront_porch = { 40, 40, 40 },
2083         .hback_porch = { 220, 220, 220 },
2084         .hsync_len = { 20, 60, 100 },
2085         .vactive = { 768, 768, 768 },
2086         .vfront_porch = { 7, 7, 7 },
2087         .vback_porch = { 21, 21, 21 },
2088         .vsync_len = { 10, 10, 10 },
2089         .flags = DISPLAY_FLAGS_DE_HIGH,
2090 };
2091
2092 static const struct panel_desc hannstar_hsd100pxn1 = {
2093         .timings = &hannstar_hsd100pxn1_timing,
2094         .num_timings = 1,
2095         .bpc = 6,
2096         .size = {
2097                 .width = 203,
2098                 .height = 152,
2099         },
2100         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
2101         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2102 };
2103
2104 static const struct display_timing hannstar_hsd101pww2_timing = {
2105         .pixelclock = { 64300000, 71100000, 82000000 },
2106         .hactive = { 1280, 1280, 1280 },
2107         .hfront_porch = { 1, 1, 10 },
2108         .hback_porch = { 1, 1, 10 },
2109         .hsync_len = { 58, 158, 661 },
2110         .vactive = { 800, 800, 800 },
2111         .vfront_porch = { 1, 1, 10 },
2112         .vback_porch = { 1, 1, 10 },
2113         .vsync_len = { 1, 21, 203 },
2114         .flags = DISPLAY_FLAGS_DE_HIGH,
2115 };
2116
2117 static const struct panel_desc hannstar_hsd101pww2 = {
2118         .timings = &hannstar_hsd101pww2_timing,
2119         .num_timings = 1,
2120         .bpc = 8,
2121         .size = {
2122                 .width = 217,
2123                 .height = 136,
2124         },
2125         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2126         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2127 };
2128
2129 static const struct drm_display_mode hitachi_tx23d38vm0caa_mode = {
2130         .clock = 33333,
2131         .hdisplay = 800,
2132         .hsync_start = 800 + 85,
2133         .hsync_end = 800 + 85 + 86,
2134         .htotal = 800 + 85 + 86 + 85,
2135         .vdisplay = 480,
2136         .vsync_start = 480 + 16,
2137         .vsync_end = 480 + 16 + 13,
2138         .vtotal = 480 + 16 + 13 + 16,
2139 };
2140
2141 static const struct panel_desc hitachi_tx23d38vm0caa = {
2142         .modes = &hitachi_tx23d38vm0caa_mode,
2143         .num_modes = 1,
2144         .bpc = 6,
2145         .size = {
2146                 .width = 195,
2147                 .height = 117,
2148         },
2149         .delay = {
2150                 .enable = 160,
2151                 .disable = 160,
2152         },
2153 };
2154
2155 static const struct drm_display_mode innolux_at043tn24_mode = {
2156         .clock = 9000,
2157         .hdisplay = 480,
2158         .hsync_start = 480 + 2,
2159         .hsync_end = 480 + 2 + 41,
2160         .htotal = 480 + 2 + 41 + 2,
2161         .vdisplay = 272,
2162         .vsync_start = 272 + 2,
2163         .vsync_end = 272 + 2 + 10,
2164         .vtotal = 272 + 2 + 10 + 2,
2165         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
2166 };
2167
2168 static const struct panel_desc innolux_at043tn24 = {
2169         .modes = &innolux_at043tn24_mode,
2170         .num_modes = 1,
2171         .bpc = 8,
2172         .size = {
2173                 .width = 95,
2174                 .height = 54,
2175         },
2176         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2177         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE,
2178 };
2179
2180 static const struct drm_display_mode innolux_at070tn92_mode = {
2181         .clock = 33333,
2182         .hdisplay = 800,
2183         .hsync_start = 800 + 210,
2184         .hsync_end = 800 + 210 + 20,
2185         .htotal = 800 + 210 + 20 + 46,
2186         .vdisplay = 480,
2187         .vsync_start = 480 + 22,
2188         .vsync_end = 480 + 22 + 10,
2189         .vtotal = 480 + 22 + 23 + 10,
2190 };
2191
2192 static const struct panel_desc innolux_at070tn92 = {
2193         .modes = &innolux_at070tn92_mode,
2194         .num_modes = 1,
2195         .size = {
2196                 .width = 154,
2197                 .height = 86,
2198         },
2199         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2200 };
2201
2202 static const struct display_timing innolux_g070ace_l01_timing = {
2203         .pixelclock = { 25200000, 35000000, 35700000 },
2204         .hactive = { 800, 800, 800 },
2205         .hfront_porch = { 30, 32, 87 },
2206         .hback_porch = { 30, 32, 87 },
2207         .hsync_len = { 1, 1, 1 },
2208         .vactive = { 480, 480, 480 },
2209         .vfront_porch = { 3, 3, 3 },
2210         .vback_porch = { 13, 13, 13 },
2211         .vsync_len = { 1, 1, 4 },
2212         .flags = DISPLAY_FLAGS_DE_HIGH,
2213 };
2214
2215 static const struct panel_desc innolux_g070ace_l01 = {
2216         .timings = &innolux_g070ace_l01_timing,
2217         .num_timings = 1,
2218         .bpc = 8,
2219         .size = {
2220                 .width = 152,
2221                 .height = 91,
2222         },
2223         .delay = {
2224                 .prepare = 10,
2225                 .enable = 50,
2226                 .disable = 50,
2227                 .unprepare = 500,
2228         },
2229         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2230         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
2231         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2232 };
2233
2234 static const struct display_timing innolux_g070y2_l01_timing = {
2235         .pixelclock = { 28000000, 29500000, 32000000 },
2236         .hactive = { 800, 800, 800 },
2237         .hfront_porch = { 61, 91, 141 },
2238         .hback_porch = { 60, 90, 140 },
2239         .hsync_len = { 12, 12, 12 },
2240         .vactive = { 480, 480, 480 },
2241         .vfront_porch = { 4, 9, 30 },
2242         .vback_porch = { 4, 8, 28 },
2243         .vsync_len = { 2, 2, 2 },
2244         .flags = DISPLAY_FLAGS_DE_HIGH,
2245 };
2246
2247 static const struct panel_desc innolux_g070y2_l01 = {
2248         .timings = &innolux_g070y2_l01_timing,
2249         .num_timings = 1,
2250         .bpc = 8,
2251         .size = {
2252                 .width = 152,
2253                 .height = 91,
2254         },
2255         .delay = {
2256                 .prepare = 10,
2257                 .enable = 100,
2258                 .disable = 100,
2259                 .unprepare = 800,
2260         },
2261         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2262         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
2263         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2264 };
2265
2266 static const struct drm_display_mode innolux_g070y2_t02_mode = {
2267         .clock = 33333,
2268         .hdisplay = 800,
2269         .hsync_start = 800 + 210,
2270         .hsync_end = 800 + 210 + 20,
2271         .htotal = 800 + 210 + 20 + 46,
2272         .vdisplay = 480,
2273         .vsync_start = 480 + 22,
2274         .vsync_end = 480 + 22 + 10,
2275         .vtotal = 480 + 22 + 23 + 10,
2276 };
2277
2278 static const struct panel_desc innolux_g070y2_t02 = {
2279         .modes = &innolux_g070y2_t02_mode,
2280         .num_modes = 1,
2281         .bpc = 8,
2282         .size = {
2283                 .width = 152,
2284                 .height = 92,
2285         },
2286         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2287         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE,
2288         .connector_type = DRM_MODE_CONNECTOR_DPI,
2289 };
2290
2291 static const struct display_timing innolux_g101ice_l01_timing = {
2292         .pixelclock = { 60400000, 71100000, 74700000 },
2293         .hactive = { 1280, 1280, 1280 },
2294         .hfront_porch = { 41, 80, 100 },
2295         .hback_porch = { 40, 79, 99 },
2296         .hsync_len = { 1, 1, 1 },
2297         .vactive = { 800, 800, 800 },
2298         .vfront_porch = { 5, 11, 14 },
2299         .vback_porch = { 4, 11, 14 },
2300         .vsync_len = { 1, 1, 1 },
2301         .flags = DISPLAY_FLAGS_DE_HIGH,
2302 };
2303
2304 static const struct panel_desc innolux_g101ice_l01 = {
2305         .timings = &innolux_g101ice_l01_timing,
2306         .num_timings = 1,
2307         .bpc = 8,
2308         .size = {
2309                 .width = 217,
2310                 .height = 135,
2311         },
2312         .delay = {
2313                 .enable = 200,
2314                 .disable = 200,
2315         },
2316         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2317         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2318 };
2319
2320 static const struct display_timing innolux_g121i1_l01_timing = {
2321         .pixelclock = { 67450000, 71000000, 74550000 },
2322         .hactive = { 1280, 1280, 1280 },
2323         .hfront_porch = { 40, 80, 160 },
2324         .hback_porch = { 39, 79, 159 },
2325         .hsync_len = { 1, 1, 1 },
2326         .vactive = { 800, 800, 800 },
2327         .vfront_porch = { 5, 11, 100 },
2328         .vback_porch = { 4, 11, 99 },
2329         .vsync_len = { 1, 1, 1 },
2330 };
2331
2332 static const struct panel_desc innolux_g121i1_l01 = {
2333         .timings = &innolux_g121i1_l01_timing,
2334         .num_timings = 1,
2335         .bpc = 6,
2336         .size = {
2337                 .width = 261,
2338                 .height = 163,
2339         },
2340         .delay = {
2341                 .enable = 200,
2342                 .disable = 20,
2343         },
2344         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
2345         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2346 };
2347
2348 static const struct drm_display_mode innolux_g121x1_l03_mode = {
2349         .clock = 65000,
2350         .hdisplay = 1024,
2351         .hsync_start = 1024 + 0,
2352         .hsync_end = 1024 + 1,
2353         .htotal = 1024 + 0 + 1 + 320,
2354         .vdisplay = 768,
2355         .vsync_start = 768 + 38,
2356         .vsync_end = 768 + 38 + 1,
2357         .vtotal = 768 + 38 + 1 + 0,
2358         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
2359 };
2360
2361 static const struct panel_desc innolux_g121x1_l03 = {
2362         .modes = &innolux_g121x1_l03_mode,
2363         .num_modes = 1,
2364         .bpc = 6,
2365         .size = {
2366                 .width = 246,
2367                 .height = 185,
2368         },
2369         .delay = {
2370                 .enable = 200,
2371                 .unprepare = 200,
2372                 .disable = 400,
2373         },
2374 };
2375
2376 static const struct drm_display_mode innolux_n156bge_l21_mode = {
2377         .clock = 69300,
2378         .hdisplay = 1366,
2379         .hsync_start = 1366 + 16,
2380         .hsync_end = 1366 + 16 + 34,
2381         .htotal = 1366 + 16 + 34 + 50,
2382         .vdisplay = 768,
2383         .vsync_start = 768 + 2,
2384         .vsync_end = 768 + 2 + 6,
2385         .vtotal = 768 + 2 + 6 + 12,
2386 };
2387
2388 static const struct panel_desc innolux_n156bge_l21 = {
2389         .modes = &innolux_n156bge_l21_mode,
2390         .num_modes = 1,
2391         .bpc = 6,
2392         .size = {
2393                 .width = 344,
2394                 .height = 193,
2395         },
2396         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
2397         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
2398         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2399 };
2400
2401 static const struct drm_display_mode innolux_zj070na_01p_mode = {
2402         .clock = 51501,
2403         .hdisplay = 1024,
2404         .hsync_start = 1024 + 128,
2405         .hsync_end = 1024 + 128 + 64,
2406         .htotal = 1024 + 128 + 64 + 128,
2407         .vdisplay = 600,
2408         .vsync_start = 600 + 16,
2409         .vsync_end = 600 + 16 + 4,
2410         .vtotal = 600 + 16 + 4 + 16,
2411 };
2412
2413 static const struct panel_desc innolux_zj070na_01p = {
2414         .modes = &innolux_zj070na_01p_mode,
2415         .num_modes = 1,
2416         .bpc = 6,
2417         .size = {
2418                 .width = 154,
2419                 .height = 90,
2420         },
2421 };
2422
2423 static const struct display_timing koe_tx14d24vm1bpa_timing = {
2424         .pixelclock = { 5580000, 5850000, 6200000 },
2425         .hactive = { 320, 320, 320 },
2426         .hfront_porch = { 30, 30, 30 },
2427         .hback_porch = { 30, 30, 30 },
2428         .hsync_len = { 1, 5, 17 },
2429         .vactive = { 240, 240, 240 },
2430         .vfront_porch = { 6, 6, 6 },
2431         .vback_porch = { 5, 5, 5 },
2432         .vsync_len = { 1, 2, 11 },
2433         .flags = DISPLAY_FLAGS_DE_HIGH,
2434 };
2435
2436 static const struct panel_desc koe_tx14d24vm1bpa = {
2437         .timings = &koe_tx14d24vm1bpa_timing,
2438         .num_timings = 1,
2439         .bpc = 6,
2440         .size = {
2441                 .width = 115,
2442                 .height = 86,
2443         },
2444 };
2445
2446 static const struct display_timing koe_tx26d202vm0bwa_timing = {
2447         .pixelclock = { 151820000, 156720000, 159780000 },
2448         .hactive = { 1920, 1920, 1920 },
2449         .hfront_porch = { 105, 130, 142 },
2450         .hback_porch = { 45, 70, 82 },
2451         .hsync_len = { 30, 30, 30 },
2452         .vactive = { 1200, 1200, 1200},
2453         .vfront_porch = { 3, 5, 10 },
2454         .vback_porch = { 2, 5, 10 },
2455         .vsync_len = { 5, 5, 5 },
2456 };
2457
2458 static const struct panel_desc koe_tx26d202vm0bwa = {
2459         .timings = &koe_tx26d202vm0bwa_timing,
2460         .num_timings = 1,
2461         .bpc = 8,
2462         .size = {
2463                 .width = 217,
2464                 .height = 136,
2465         },
2466         .delay = {
2467                 .prepare = 1000,
2468                 .enable = 1000,
2469                 .unprepare = 1000,
2470                 .disable = 1000,
2471         },
2472         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2473         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
2474         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2475 };
2476
2477 static const struct display_timing koe_tx31d200vm0baa_timing = {
2478         .pixelclock = { 39600000, 43200000, 48000000 },
2479         .hactive = { 1280, 1280, 1280 },
2480         .hfront_porch = { 16, 36, 56 },
2481         .hback_porch = { 16, 36, 56 },
2482         .hsync_len = { 8, 8, 8 },
2483         .vactive = { 480, 480, 480 },
2484         .vfront_porch = { 6, 21, 33 },
2485         .vback_porch = { 6, 21, 33 },
2486         .vsync_len = { 8, 8, 8 },
2487         .flags = DISPLAY_FLAGS_DE_HIGH,
2488 };
2489
2490 static const struct panel_desc koe_tx31d200vm0baa = {
2491         .timings = &koe_tx31d200vm0baa_timing,
2492         .num_timings = 1,
2493         .bpc = 6,
2494         .size = {
2495                 .width = 292,
2496                 .height = 109,
2497         },
2498         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
2499         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2500 };
2501
2502 static const struct display_timing kyo_tcg121xglp_timing = {
2503         .pixelclock = { 52000000, 65000000, 71000000 },
2504         .hactive = { 1024, 1024, 1024 },
2505         .hfront_porch = { 2, 2, 2 },
2506         .hback_porch = { 2, 2, 2 },
2507         .hsync_len = { 86, 124, 244 },
2508         .vactive = { 768, 768, 768 },
2509         .vfront_porch = { 2, 2, 2 },
2510         .vback_porch = { 2, 2, 2 },
2511         .vsync_len = { 6, 34, 73 },
2512         .flags = DISPLAY_FLAGS_DE_HIGH,
2513 };
2514
2515 static const struct panel_desc kyo_tcg121xglp = {
2516         .timings = &kyo_tcg121xglp_timing,
2517         .num_timings = 1,
2518         .bpc = 8,
2519         .size = {
2520                 .width = 246,
2521                 .height = 184,
2522         },
2523         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2524         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2525 };
2526
2527 static const struct drm_display_mode lemaker_bl035_rgb_002_mode = {
2528         .clock = 7000,
2529         .hdisplay = 320,
2530         .hsync_start = 320 + 20,
2531         .hsync_end = 320 + 20 + 30,
2532         .htotal = 320 + 20 + 30 + 38,
2533         .vdisplay = 240,
2534         .vsync_start = 240 + 4,
2535         .vsync_end = 240 + 4 + 3,
2536         .vtotal = 240 + 4 + 3 + 15,
2537 };
2538
2539 static const struct panel_desc lemaker_bl035_rgb_002 = {
2540         .modes = &lemaker_bl035_rgb_002_mode,
2541         .num_modes = 1,
2542         .size = {
2543                 .width = 70,
2544                 .height = 52,
2545         },
2546         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2547         .bus_flags = DRM_BUS_FLAG_DE_LOW,
2548 };
2549
2550 static const struct drm_display_mode lg_lb070wv8_mode = {
2551         .clock = 33246,
2552         .hdisplay = 800,
2553         .hsync_start = 800 + 88,
2554         .hsync_end = 800 + 88 + 80,
2555         .htotal = 800 + 88 + 80 + 88,
2556         .vdisplay = 480,
2557         .vsync_start = 480 + 10,
2558         .vsync_end = 480 + 10 + 25,
2559         .vtotal = 480 + 10 + 25 + 10,
2560 };
2561
2562 static const struct panel_desc lg_lb070wv8 = {
2563         .modes = &lg_lb070wv8_mode,
2564         .num_modes = 1,
2565         .bpc = 8,
2566         .size = {
2567                 .width = 151,
2568                 .height = 91,
2569         },
2570         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2571         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2572 };
2573
2574 static const struct display_timing logictechno_lt161010_2nh_timing = {
2575         .pixelclock = { 26400000, 33300000, 46800000 },
2576         .hactive = { 800, 800, 800 },
2577         .hfront_porch = { 16, 210, 354 },
2578         .hback_porch = { 46, 46, 46 },
2579         .hsync_len = { 1, 20, 40 },
2580         .vactive = { 480, 480, 480 },
2581         .vfront_porch = { 7, 22, 147 },
2582         .vback_porch = { 23, 23, 23 },
2583         .vsync_len = { 1, 10, 20 },
2584         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
2585                  DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE |
2586                  DISPLAY_FLAGS_SYNC_POSEDGE,
2587 };
2588
2589 static const struct panel_desc logictechno_lt161010_2nh = {
2590         .timings = &logictechno_lt161010_2nh_timing,
2591         .num_timings = 1,
2592         .bpc = 6,
2593         .size = {
2594                 .width = 154,
2595                 .height = 86,
2596         },
2597         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
2598         .bus_flags = DRM_BUS_FLAG_DE_HIGH |
2599                      DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE |
2600                      DRM_BUS_FLAG_SYNC_SAMPLE_NEGEDGE,
2601         .connector_type = DRM_MODE_CONNECTOR_DPI,
2602 };
2603
2604 static const struct display_timing logictechno_lt170410_2whc_timing = {
2605         .pixelclock = { 68900000, 71100000, 73400000 },
2606         .hactive = { 1280, 1280, 1280 },
2607         .hfront_porch = { 23, 60, 71 },
2608         .hback_porch = { 23, 60, 71 },
2609         .hsync_len = { 15, 40, 47 },
2610         .vactive = { 800, 800, 800 },
2611         .vfront_porch = { 5, 7, 10 },
2612         .vback_porch = { 5, 7, 10 },
2613         .vsync_len = { 6, 9, 12 },
2614         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
2615                  DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE |
2616                  DISPLAY_FLAGS_SYNC_POSEDGE,
2617 };
2618
2619 static const struct panel_desc logictechno_lt170410_2whc = {
2620         .timings = &logictechno_lt170410_2whc_timing,
2621         .num_timings = 1,
2622         .bpc = 8,
2623         .size = {
2624                 .width = 217,
2625                 .height = 136,
2626         },
2627         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2628         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
2629         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2630 };
2631
2632 static const struct drm_display_mode logictechno_lttd800480070_l2rt_mode = {
2633         .clock = 33000,
2634         .hdisplay = 800,
2635         .hsync_start = 800 + 112,
2636         .hsync_end = 800 + 112 + 3,
2637         .htotal = 800 + 112 + 3 + 85,
2638         .vdisplay = 480,
2639         .vsync_start = 480 + 38,
2640         .vsync_end = 480 + 38 + 3,
2641         .vtotal = 480 + 38 + 3 + 29,
2642         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
2643 };
2644
2645 static const struct panel_desc logictechno_lttd800480070_l2rt = {
2646         .modes = &logictechno_lttd800480070_l2rt_mode,
2647         .num_modes = 1,
2648         .bpc = 8,
2649         .size = {
2650                 .width = 154,
2651                 .height = 86,
2652         },
2653         .delay = {
2654                 .prepare = 45,
2655                 .enable = 100,
2656                 .disable = 100,
2657                 .unprepare = 45
2658         },
2659         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2660         .bus_flags = DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
2661         .connector_type = DRM_MODE_CONNECTOR_DPI,
2662 };
2663
2664 static const struct drm_display_mode logictechno_lttd800480070_l6wh_rt_mode = {
2665         .clock = 33000,
2666         .hdisplay = 800,
2667         .hsync_start = 800 + 154,
2668         .hsync_end = 800 + 154 + 3,
2669         .htotal = 800 + 154 + 3 + 43,
2670         .vdisplay = 480,
2671         .vsync_start = 480 + 47,
2672         .vsync_end = 480 + 47 + 3,
2673         .vtotal = 480 + 47 + 3 + 20,
2674         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
2675 };
2676
2677 static const struct panel_desc logictechno_lttd800480070_l6wh_rt = {
2678         .modes = &logictechno_lttd800480070_l6wh_rt_mode,
2679         .num_modes = 1,
2680         .bpc = 8,
2681         .size = {
2682                 .width = 154,
2683                 .height = 86,
2684         },
2685         .delay = {
2686                 .prepare = 45,
2687                 .enable = 100,
2688                 .disable = 100,
2689                 .unprepare = 45
2690         },
2691         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2692         .bus_flags = DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
2693         .connector_type = DRM_MODE_CONNECTOR_DPI,
2694 };
2695
2696 static const struct drm_display_mode logicpd_type_28_mode = {
2697         .clock = 9107,
2698         .hdisplay = 480,
2699         .hsync_start = 480 + 3,
2700         .hsync_end = 480 + 3 + 42,
2701         .htotal = 480 + 3 + 42 + 2,
2702
2703         .vdisplay = 272,
2704         .vsync_start = 272 + 2,
2705         .vsync_end = 272 + 2 + 11,
2706         .vtotal = 272 + 2 + 11 + 3,
2707         .flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC,
2708 };
2709
2710 static const struct panel_desc logicpd_type_28 = {
2711         .modes = &logicpd_type_28_mode,
2712         .num_modes = 1,
2713         .bpc = 8,
2714         .size = {
2715                 .width = 105,
2716                 .height = 67,
2717         },
2718         .delay = {
2719                 .prepare = 200,
2720                 .enable = 200,
2721                 .unprepare = 200,
2722                 .disable = 200,
2723         },
2724         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2725         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE |
2726                      DRM_BUS_FLAG_SYNC_DRIVE_NEGEDGE,
2727         .connector_type = DRM_MODE_CONNECTOR_DPI,
2728 };
2729
2730 static const struct drm_display_mode mitsubishi_aa070mc01_mode = {
2731         .clock = 30400,
2732         .hdisplay = 800,
2733         .hsync_start = 800 + 0,
2734         .hsync_end = 800 + 1,
2735         .htotal = 800 + 0 + 1 + 160,
2736         .vdisplay = 480,
2737         .vsync_start = 480 + 0,
2738         .vsync_end = 480 + 48 + 1,
2739         .vtotal = 480 + 48 + 1 + 0,
2740         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
2741 };
2742
2743 static const struct panel_desc mitsubishi_aa070mc01 = {
2744         .modes = &mitsubishi_aa070mc01_mode,
2745         .num_modes = 1,
2746         .bpc = 8,
2747         .size = {
2748                 .width = 152,
2749                 .height = 91,
2750         },
2751
2752         .delay = {
2753                 .enable = 200,
2754                 .unprepare = 200,
2755                 .disable = 400,
2756         },
2757         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2758         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2759         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
2760 };
2761
2762 static const struct display_timing multi_inno_mi0700s4t_6_timing = {
2763         .pixelclock = { 29000000, 33000000, 38000000 },
2764         .hactive = { 800, 800, 800 },
2765         .hfront_porch = { 180, 210, 240 },
2766         .hback_porch = { 16, 16, 16 },
2767         .hsync_len = { 30, 30, 30 },
2768         .vactive = { 480, 480, 480 },
2769         .vfront_porch = { 12, 22, 32 },
2770         .vback_porch = { 10, 10, 10 },
2771         .vsync_len = { 13, 13, 13 },
2772         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
2773                  DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE |
2774                  DISPLAY_FLAGS_SYNC_POSEDGE,
2775 };
2776
2777 static const struct panel_desc multi_inno_mi0700s4t_6 = {
2778         .timings = &multi_inno_mi0700s4t_6_timing,
2779         .num_timings = 1,
2780         .bpc = 8,
2781         .size = {
2782                 .width = 154,
2783                 .height = 86,
2784         },
2785         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2786         .bus_flags = DRM_BUS_FLAG_DE_HIGH |
2787                      DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE |
2788                      DRM_BUS_FLAG_SYNC_SAMPLE_NEGEDGE,
2789         .connector_type = DRM_MODE_CONNECTOR_DPI,
2790 };
2791
2792 static const struct display_timing multi_inno_mi0800ft_9_timing = {
2793         .pixelclock = { 32000000, 40000000, 50000000 },
2794         .hactive = { 800, 800, 800 },
2795         .hfront_porch = { 16, 210, 354 },
2796         .hback_porch = { 6, 26, 45 },
2797         .hsync_len = { 1, 20, 40 },
2798         .vactive = { 600, 600, 600 },
2799         .vfront_porch = { 1, 12, 77 },
2800         .vback_porch = { 3, 13, 22 },
2801         .vsync_len = { 1, 10, 20 },
2802         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
2803                  DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE |
2804                  DISPLAY_FLAGS_SYNC_POSEDGE,
2805 };
2806
2807 static const struct panel_desc multi_inno_mi0800ft_9 = {
2808         .timings = &multi_inno_mi0800ft_9_timing,
2809         .num_timings = 1,
2810         .bpc = 8,
2811         .size = {
2812                 .width = 162,
2813                 .height = 122,
2814         },
2815         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2816         .bus_flags = DRM_BUS_FLAG_DE_HIGH |
2817                      DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE |
2818                      DRM_BUS_FLAG_SYNC_SAMPLE_NEGEDGE,
2819         .connector_type = DRM_MODE_CONNECTOR_DPI,
2820 };
2821
2822 static const struct display_timing multi_inno_mi1010ait_1cp_timing = {
2823         .pixelclock = { 68900000, 70000000, 73400000 },
2824         .hactive = { 1280, 1280, 1280 },
2825         .hfront_porch = { 30, 60, 71 },
2826         .hback_porch = { 30, 60, 71 },
2827         .hsync_len = { 10, 10, 48 },
2828         .vactive = { 800, 800, 800 },
2829         .vfront_porch = { 5, 10, 10 },
2830         .vback_porch = { 5, 10, 10 },
2831         .vsync_len = { 5, 6, 13 },
2832         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
2833                  DISPLAY_FLAGS_DE_HIGH,
2834 };
2835
2836 static const struct panel_desc multi_inno_mi1010ait_1cp = {
2837         .timings = &multi_inno_mi1010ait_1cp_timing,
2838         .num_timings = 1,
2839         .bpc = 8,
2840         .size = {
2841                 .width = 217,
2842                 .height = 136,
2843         },
2844         .delay = {
2845                 .enable = 50,
2846                 .disable = 50,
2847         },
2848         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2849         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
2850         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2851 };
2852
2853 static const struct display_timing nec_nl12880bc20_05_timing = {
2854         .pixelclock = { 67000000, 71000000, 75000000 },
2855         .hactive = { 1280, 1280, 1280 },
2856         .hfront_porch = { 2, 30, 30 },
2857         .hback_porch = { 6, 100, 100 },
2858         .hsync_len = { 2, 30, 30 },
2859         .vactive = { 800, 800, 800 },
2860         .vfront_porch = { 5, 5, 5 },
2861         .vback_porch = { 11, 11, 11 },
2862         .vsync_len = { 7, 7, 7 },
2863 };
2864
2865 static const struct panel_desc nec_nl12880bc20_05 = {
2866         .timings = &nec_nl12880bc20_05_timing,
2867         .num_timings = 1,
2868         .bpc = 8,
2869         .size = {
2870                 .width = 261,
2871                 .height = 163,
2872         },
2873         .delay = {
2874                 .enable = 50,
2875                 .disable = 50,
2876         },
2877         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2878         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2879 };
2880
2881 static const struct drm_display_mode nec_nl4827hc19_05b_mode = {
2882         .clock = 10870,
2883         .hdisplay = 480,
2884         .hsync_start = 480 + 2,
2885         .hsync_end = 480 + 2 + 41,
2886         .htotal = 480 + 2 + 41 + 2,
2887         .vdisplay = 272,
2888         .vsync_start = 272 + 2,
2889         .vsync_end = 272 + 2 + 4,
2890         .vtotal = 272 + 2 + 4 + 2,
2891         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
2892 };
2893
2894 static const struct panel_desc nec_nl4827hc19_05b = {
2895         .modes = &nec_nl4827hc19_05b_mode,
2896         .num_modes = 1,
2897         .bpc = 8,
2898         .size = {
2899                 .width = 95,
2900                 .height = 54,
2901         },
2902         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2903         .bus_flags = DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE,
2904 };
2905
2906 static const struct drm_display_mode netron_dy_e231732_mode = {
2907         .clock = 66000,
2908         .hdisplay = 1024,
2909         .hsync_start = 1024 + 160,
2910         .hsync_end = 1024 + 160 + 70,
2911         .htotal = 1024 + 160 + 70 + 90,
2912         .vdisplay = 600,
2913         .vsync_start = 600 + 127,
2914         .vsync_end = 600 + 127 + 20,
2915         .vtotal = 600 + 127 + 20 + 3,
2916 };
2917
2918 static const struct panel_desc netron_dy_e231732 = {
2919         .modes = &netron_dy_e231732_mode,
2920         .num_modes = 1,
2921         .size = {
2922                 .width = 154,
2923                 .height = 87,
2924         },
2925         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
2926 };
2927
2928 static const struct drm_display_mode newhaven_nhd_43_480272ef_atxl_mode = {
2929         .clock = 9000,
2930         .hdisplay = 480,
2931         .hsync_start = 480 + 2,
2932         .hsync_end = 480 + 2 + 41,
2933         .htotal = 480 + 2 + 41 + 2,
2934         .vdisplay = 272,
2935         .vsync_start = 272 + 2,
2936         .vsync_end = 272 + 2 + 10,
2937         .vtotal = 272 + 2 + 10 + 2,
2938         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
2939 };
2940
2941 static const struct panel_desc newhaven_nhd_43_480272ef_atxl = {
2942         .modes = &newhaven_nhd_43_480272ef_atxl_mode,
2943         .num_modes = 1,
2944         .bpc = 8,
2945         .size = {
2946                 .width = 95,
2947                 .height = 54,
2948         },
2949         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
2950         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE |
2951                      DRM_BUS_FLAG_SYNC_DRIVE_POSEDGE,
2952         .connector_type = DRM_MODE_CONNECTOR_DPI,
2953 };
2954
2955 static const struct display_timing nlt_nl192108ac18_02d_timing = {
2956         .pixelclock = { 130000000, 148350000, 163000000 },
2957         .hactive = { 1920, 1920, 1920 },
2958         .hfront_porch = { 80, 100, 100 },
2959         .hback_porch = { 100, 120, 120 },
2960         .hsync_len = { 50, 60, 60 },
2961         .vactive = { 1080, 1080, 1080 },
2962         .vfront_porch = { 12, 30, 30 },
2963         .vback_porch = { 4, 10, 10 },
2964         .vsync_len = { 4, 5, 5 },
2965 };
2966
2967 static const struct panel_desc nlt_nl192108ac18_02d = {
2968         .timings = &nlt_nl192108ac18_02d_timing,
2969         .num_timings = 1,
2970         .bpc = 8,
2971         .size = {
2972                 .width = 344,
2973                 .height = 194,
2974         },
2975         .delay = {
2976                 .unprepare = 500,
2977         },
2978         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
2979         .connector_type = DRM_MODE_CONNECTOR_LVDS,
2980 };
2981
2982 static const struct drm_display_mode nvd_9128_mode = {
2983         .clock = 29500,
2984         .hdisplay = 800,
2985         .hsync_start = 800 + 130,
2986         .hsync_end = 800 + 130 + 98,
2987         .htotal = 800 + 0 + 130 + 98,
2988         .vdisplay = 480,
2989         .vsync_start = 480 + 10,
2990         .vsync_end = 480 + 10 + 50,
2991         .vtotal = 480 + 0 + 10 + 50,
2992 };
2993
2994 static const struct panel_desc nvd_9128 = {
2995         .modes = &nvd_9128_mode,
2996         .num_modes = 1,
2997         .bpc = 8,
2998         .size = {
2999                 .width = 156,
3000                 .height = 88,
3001         },
3002         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
3003         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3004 };
3005
3006 static const struct display_timing okaya_rs800480t_7x0gp_timing = {
3007         .pixelclock = { 30000000, 30000000, 40000000 },
3008         .hactive = { 800, 800, 800 },
3009         .hfront_porch = { 40, 40, 40 },
3010         .hback_porch = { 40, 40, 40 },
3011         .hsync_len = { 1, 48, 48 },
3012         .vactive = { 480, 480, 480 },
3013         .vfront_porch = { 13, 13, 13 },
3014         .vback_porch = { 29, 29, 29 },
3015         .vsync_len = { 3, 3, 3 },
3016         .flags = DISPLAY_FLAGS_DE_HIGH,
3017 };
3018
3019 static const struct panel_desc okaya_rs800480t_7x0gp = {
3020         .timings = &okaya_rs800480t_7x0gp_timing,
3021         .num_timings = 1,
3022         .bpc = 6,
3023         .size = {
3024                 .width = 154,
3025                 .height = 87,
3026         },
3027         .delay = {
3028                 .prepare = 41,
3029                 .enable = 50,
3030                 .unprepare = 41,
3031                 .disable = 50,
3032         },
3033         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
3034 };
3035
3036 static const struct drm_display_mode olimex_lcd_olinuxino_43ts_mode = {
3037         .clock = 9000,
3038         .hdisplay = 480,
3039         .hsync_start = 480 + 5,
3040         .hsync_end = 480 + 5 + 30,
3041         .htotal = 480 + 5 + 30 + 10,
3042         .vdisplay = 272,
3043         .vsync_start = 272 + 8,
3044         .vsync_end = 272 + 8 + 5,
3045         .vtotal = 272 + 8 + 5 + 3,
3046 };
3047
3048 static const struct panel_desc olimex_lcd_olinuxino_43ts = {
3049         .modes = &olimex_lcd_olinuxino_43ts_mode,
3050         .num_modes = 1,
3051         .size = {
3052                 .width = 95,
3053                 .height = 54,
3054         },
3055         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3056 };
3057
3058 /*
3059  * 800x480 CVT. The panel appears to be quite accepting, at least as far as
3060  * pixel clocks, but this is the timing that was being used in the Adafruit
3061  * installation instructions.
3062  */
3063 static const struct drm_display_mode ontat_yx700wv03_mode = {
3064         .clock = 29500,
3065         .hdisplay = 800,
3066         .hsync_start = 824,
3067         .hsync_end = 896,
3068         .htotal = 992,
3069         .vdisplay = 480,
3070         .vsync_start = 483,
3071         .vsync_end = 493,
3072         .vtotal = 500,
3073         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
3074 };
3075
3076 /*
3077  * Specification at:
3078  * https://www.adafruit.com/images/product-files/2406/c3163.pdf
3079  */
3080 static const struct panel_desc ontat_yx700wv03 = {
3081         .modes = &ontat_yx700wv03_mode,
3082         .num_modes = 1,
3083         .bpc = 8,
3084         .size = {
3085                 .width = 154,
3086                 .height = 83,
3087         },
3088         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
3089 };
3090
3091 static const struct drm_display_mode ortustech_com37h3m_mode  = {
3092         .clock = 22230,
3093         .hdisplay = 480,
3094         .hsync_start = 480 + 40,
3095         .hsync_end = 480 + 40 + 10,
3096         .htotal = 480 + 40 + 10 + 40,
3097         .vdisplay = 640,
3098         .vsync_start = 640 + 4,
3099         .vsync_end = 640 + 4 + 2,
3100         .vtotal = 640 + 4 + 2 + 4,
3101         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
3102 };
3103
3104 static const struct panel_desc ortustech_com37h3m = {
3105         .modes = &ortustech_com37h3m_mode,
3106         .num_modes = 1,
3107         .bpc = 8,
3108         .size = {
3109                 .width = 56,    /* 56.16mm */
3110                 .height = 75,   /* 74.88mm */
3111         },
3112         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3113         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE |
3114                      DRM_BUS_FLAG_SYNC_DRIVE_POSEDGE,
3115 };
3116
3117 static const struct drm_display_mode ortustech_com43h4m85ulc_mode  = {
3118         .clock = 25000,
3119         .hdisplay = 480,
3120         .hsync_start = 480 + 10,
3121         .hsync_end = 480 + 10 + 10,
3122         .htotal = 480 + 10 + 10 + 15,
3123         .vdisplay = 800,
3124         .vsync_start = 800 + 3,
3125         .vsync_end = 800 + 3 + 3,
3126         .vtotal = 800 + 3 + 3 + 3,
3127 };
3128
3129 static const struct panel_desc ortustech_com43h4m85ulc = {
3130         .modes = &ortustech_com43h4m85ulc_mode,
3131         .num_modes = 1,
3132         .bpc = 6,
3133         .size = {
3134                 .width = 56,
3135                 .height = 93,
3136         },
3137         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
3138         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE,
3139         .connector_type = DRM_MODE_CONNECTOR_DPI,
3140 };
3141
3142 static const struct drm_display_mode osddisplays_osd070t1718_19ts_mode  = {
3143         .clock = 33000,
3144         .hdisplay = 800,
3145         .hsync_start = 800 + 210,
3146         .hsync_end = 800 + 210 + 30,
3147         .htotal = 800 + 210 + 30 + 16,
3148         .vdisplay = 480,
3149         .vsync_start = 480 + 22,
3150         .vsync_end = 480 + 22 + 13,
3151         .vtotal = 480 + 22 + 13 + 10,
3152         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
3153 };
3154
3155 static const struct panel_desc osddisplays_osd070t1718_19ts = {
3156         .modes = &osddisplays_osd070t1718_19ts_mode,
3157         .num_modes = 1,
3158         .bpc = 8,
3159         .size = {
3160                 .width = 152,
3161                 .height = 91,
3162         },
3163         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3164         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE |
3165                 DRM_BUS_FLAG_SYNC_DRIVE_POSEDGE,
3166         .connector_type = DRM_MODE_CONNECTOR_DPI,
3167 };
3168
3169 static const struct drm_display_mode pda_91_00156_a0_mode = {
3170         .clock = 33300,
3171         .hdisplay = 800,
3172         .hsync_start = 800 + 1,
3173         .hsync_end = 800 + 1 + 64,
3174         .htotal = 800 + 1 + 64 + 64,
3175         .vdisplay = 480,
3176         .vsync_start = 480 + 1,
3177         .vsync_end = 480 + 1 + 23,
3178         .vtotal = 480 + 1 + 23 + 22,
3179 };
3180
3181 static const struct panel_desc pda_91_00156_a0  = {
3182         .modes = &pda_91_00156_a0_mode,
3183         .num_modes = 1,
3184         .size = {
3185                 .width = 152,
3186                 .height = 91,
3187         },
3188         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3189 };
3190
3191 static const struct drm_display_mode powertip_ph800480t013_idf02_mode = {
3192         .clock = 24750,
3193         .hdisplay = 800,
3194         .hsync_start = 800 + 54,
3195         .hsync_end = 800 + 54 + 2,
3196         .htotal = 800 + 54 + 2 + 44,
3197         .vdisplay = 480,
3198         .vsync_start = 480 + 49,
3199         .vsync_end = 480 + 49 + 2,
3200         .vtotal = 480 + 49 + 2 + 22,
3201 };
3202
3203 static const struct panel_desc powertip_ph800480t013_idf02  = {
3204         .modes = &powertip_ph800480t013_idf02_mode,
3205         .num_modes = 1,
3206         .size = {
3207                 .width = 152,
3208                 .height = 91,
3209         },
3210         .bus_flags = DRM_BUS_FLAG_DE_HIGH |
3211                      DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE |
3212                      DRM_BUS_FLAG_SYNC_SAMPLE_NEGEDGE,
3213         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3214         .connector_type = DRM_MODE_CONNECTOR_DPI,
3215 };
3216
3217 static const struct drm_display_mode qd43003c0_40_mode = {
3218         .clock = 9000,
3219         .hdisplay = 480,
3220         .hsync_start = 480 + 8,
3221         .hsync_end = 480 + 8 + 4,
3222         .htotal = 480 + 8 + 4 + 39,
3223         .vdisplay = 272,
3224         .vsync_start = 272 + 4,
3225         .vsync_end = 272 + 4 + 10,
3226         .vtotal = 272 + 4 + 10 + 2,
3227 };
3228
3229 static const struct panel_desc qd43003c0_40 = {
3230         .modes = &qd43003c0_40_mode,
3231         .num_modes = 1,
3232         .bpc = 8,
3233         .size = {
3234                 .width = 95,
3235                 .height = 53,
3236         },
3237         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3238 };
3239
3240 static const struct drm_display_mode qishenglong_gopher2b_lcd_modes[] = {
3241         { /* 60 Hz */
3242                 .clock = 10800,
3243                 .hdisplay = 480,
3244                 .hsync_start = 480 + 77,
3245                 .hsync_end = 480 + 77 + 41,
3246                 .htotal = 480 + 77 + 41 + 2,
3247                 .vdisplay = 272,
3248                 .vsync_start = 272 + 16,
3249                 .vsync_end = 272 + 16 + 10,
3250                 .vtotal = 272 + 16 + 10 + 2,
3251                 .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
3252         },
3253         { /* 50 Hz */
3254                 .clock = 10800,
3255                 .hdisplay = 480,
3256                 .hsync_start = 480 + 17,
3257                 .hsync_end = 480 + 17 + 41,
3258                 .htotal = 480 + 17 + 41 + 2,
3259                 .vdisplay = 272,
3260                 .vsync_start = 272 + 116,
3261                 .vsync_end = 272 + 116 + 10,
3262                 .vtotal = 272 + 116 + 10 + 2,
3263                 .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
3264         },
3265 };
3266
3267 static const struct panel_desc qishenglong_gopher2b_lcd = {
3268         .modes = qishenglong_gopher2b_lcd_modes,
3269         .num_modes = ARRAY_SIZE(qishenglong_gopher2b_lcd_modes),
3270         .bpc = 8,
3271         .size = {
3272                 .width = 95,
3273                 .height = 54,
3274         },
3275         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3276         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
3277         .connector_type = DRM_MODE_CONNECTOR_DPI,
3278 };
3279
3280 static const struct display_timing rocktech_rk043fn48h_timing = {
3281         .pixelclock = { 6000000, 9000000, 12000000 },
3282         .hactive = { 480, 480, 480 },
3283         .hback_porch = { 8, 43, 43 },
3284         .hfront_porch = { 2, 8, 8 },
3285         .hsync_len = { 1, 1, 1 },
3286         .vactive = { 272, 272, 272 },
3287         .vback_porch = { 2, 12, 12 },
3288         .vfront_porch = { 1, 4, 4 },
3289         .vsync_len = { 1, 10, 10 },
3290         .flags = DISPLAY_FLAGS_VSYNC_LOW | DISPLAY_FLAGS_HSYNC_LOW |
3291                  DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE,
3292 };
3293
3294 static const struct panel_desc rocktech_rk043fn48h = {
3295         .timings = &rocktech_rk043fn48h_timing,
3296         .num_timings = 1,
3297         .bpc = 8,
3298         .size = {
3299                 .width = 95,
3300                 .height = 54,
3301         },
3302         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3303         .connector_type = DRM_MODE_CONNECTOR_DPI,
3304 };
3305
3306 static const struct display_timing rocktech_rk070er9427_timing = {
3307         .pixelclock = { 26400000, 33300000, 46800000 },
3308         .hactive = { 800, 800, 800 },
3309         .hfront_porch = { 16, 210, 354 },
3310         .hback_porch = { 46, 46, 46 },
3311         .hsync_len = { 1, 1, 1 },
3312         .vactive = { 480, 480, 480 },
3313         .vfront_porch = { 7, 22, 147 },
3314         .vback_porch = { 23, 23, 23 },
3315         .vsync_len = { 1, 1, 1 },
3316         .flags = DISPLAY_FLAGS_DE_HIGH,
3317 };
3318
3319 static const struct panel_desc rocktech_rk070er9427 = {
3320         .timings = &rocktech_rk070er9427_timing,
3321         .num_timings = 1,
3322         .bpc = 6,
3323         .size = {
3324                 .width = 154,
3325                 .height = 86,
3326         },
3327         .delay = {
3328                 .prepare = 41,
3329                 .enable = 50,
3330                 .unprepare = 41,
3331                 .disable = 50,
3332         },
3333         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
3334 };
3335
3336 static const struct drm_display_mode rocktech_rk101ii01d_ct_mode = {
3337         .clock = 71100,
3338         .hdisplay = 1280,
3339         .hsync_start = 1280 + 48,
3340         .hsync_end = 1280 + 48 + 32,
3341         .htotal = 1280 + 48 + 32 + 80,
3342         .vdisplay = 800,
3343         .vsync_start = 800 + 2,
3344         .vsync_end = 800 + 2 + 5,
3345         .vtotal = 800 + 2 + 5 + 16,
3346 };
3347
3348 static const struct panel_desc rocktech_rk101ii01d_ct = {
3349         .modes = &rocktech_rk101ii01d_ct_mode,
3350         .bpc = 8,
3351         .num_modes = 1,
3352         .size = {
3353                 .width = 217,
3354                 .height = 136,
3355         },
3356         .delay = {
3357                 .prepare = 50,
3358                 .disable = 50,
3359         },
3360         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
3361         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
3362         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3363 };
3364
3365 static const struct display_timing samsung_ltl101al01_timing = {
3366         .pixelclock = { 66663000, 66663000, 66663000 },
3367         .hactive = { 1280, 1280, 1280 },
3368         .hfront_porch = { 18, 18, 18 },
3369         .hback_porch = { 36, 36, 36 },
3370         .hsync_len = { 16, 16, 16 },
3371         .vactive = { 800, 800, 800 },
3372         .vfront_porch = { 4, 4, 4 },
3373         .vback_porch = { 16, 16, 16 },
3374         .vsync_len = { 3, 3, 3 },
3375         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW,
3376 };
3377
3378 static const struct panel_desc samsung_ltl101al01 = {
3379         .timings = &samsung_ltl101al01_timing,
3380         .num_timings = 1,
3381         .bpc = 8,
3382         .size = {
3383                 .width = 217,
3384                 .height = 135,
3385         },
3386         .delay = {
3387                 .prepare = 40,
3388                 .enable = 300,
3389                 .disable = 200,
3390                 .unprepare = 600,
3391         },
3392         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
3393         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3394 };
3395
3396 static const struct drm_display_mode samsung_ltn101nt05_mode = {
3397         .clock = 54030,
3398         .hdisplay = 1024,
3399         .hsync_start = 1024 + 24,
3400         .hsync_end = 1024 + 24 + 136,
3401         .htotal = 1024 + 24 + 136 + 160,
3402         .vdisplay = 600,
3403         .vsync_start = 600 + 3,
3404         .vsync_end = 600 + 3 + 6,
3405         .vtotal = 600 + 3 + 6 + 61,
3406 };
3407
3408 static const struct panel_desc samsung_ltn101nt05 = {
3409         .modes = &samsung_ltn101nt05_mode,
3410         .num_modes = 1,
3411         .bpc = 6,
3412         .size = {
3413                 .width = 223,
3414                 .height = 125,
3415         },
3416         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
3417         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
3418         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3419 };
3420
3421 static const struct display_timing satoz_sat050at40h12r2_timing = {
3422         .pixelclock = {33300000, 33300000, 50000000},
3423         .hactive = {800, 800, 800},
3424         .hfront_porch = {16, 210, 354},
3425         .hback_porch = {46, 46, 46},
3426         .hsync_len = {1, 1, 40},
3427         .vactive = {480, 480, 480},
3428         .vfront_porch = {7, 22, 147},
3429         .vback_porch = {23, 23, 23},
3430         .vsync_len = {1, 1, 20},
3431 };
3432
3433 static const struct panel_desc satoz_sat050at40h12r2 = {
3434         .timings = &satoz_sat050at40h12r2_timing,
3435         .num_timings = 1,
3436         .bpc = 8,
3437         .size = {
3438                 .width = 108,
3439                 .height = 65,
3440         },
3441         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
3442         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3443 };
3444
3445 static const struct drm_display_mode sharp_lq070y3dg3b_mode = {
3446         .clock = 33260,
3447         .hdisplay = 800,
3448         .hsync_start = 800 + 64,
3449         .hsync_end = 800 + 64 + 128,
3450         .htotal = 800 + 64 + 128 + 64,
3451         .vdisplay = 480,
3452         .vsync_start = 480 + 8,
3453         .vsync_end = 480 + 8 + 2,
3454         .vtotal = 480 + 8 + 2 + 35,
3455         .flags = DISPLAY_FLAGS_PIXDATA_POSEDGE,
3456 };
3457
3458 static const struct panel_desc sharp_lq070y3dg3b = {
3459         .modes = &sharp_lq070y3dg3b_mode,
3460         .num_modes = 1,
3461         .bpc = 8,
3462         .size = {
3463                 .width = 152,   /* 152.4mm */
3464                 .height = 91,   /* 91.4mm */
3465         },
3466         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3467         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE |
3468                      DRM_BUS_FLAG_SYNC_DRIVE_POSEDGE,
3469 };
3470
3471 static const struct drm_display_mode sharp_lq035q7db03_mode = {
3472         .clock = 5500,
3473         .hdisplay = 240,
3474         .hsync_start = 240 + 16,
3475         .hsync_end = 240 + 16 + 7,
3476         .htotal = 240 + 16 + 7 + 5,
3477         .vdisplay = 320,
3478         .vsync_start = 320 + 9,
3479         .vsync_end = 320 + 9 + 1,
3480         .vtotal = 320 + 9 + 1 + 7,
3481 };
3482
3483 static const struct panel_desc sharp_lq035q7db03 = {
3484         .modes = &sharp_lq035q7db03_mode,
3485         .num_modes = 1,
3486         .bpc = 6,
3487         .size = {
3488                 .width = 54,
3489                 .height = 72,
3490         },
3491         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
3492 };
3493
3494 static const struct display_timing sharp_lq101k1ly04_timing = {
3495         .pixelclock = { 60000000, 65000000, 80000000 },
3496         .hactive = { 1280, 1280, 1280 },
3497         .hfront_porch = { 20, 20, 20 },
3498         .hback_porch = { 20, 20, 20 },
3499         .hsync_len = { 10, 10, 10 },
3500         .vactive = { 800, 800, 800 },
3501         .vfront_porch = { 4, 4, 4 },
3502         .vback_porch = { 4, 4, 4 },
3503         .vsync_len = { 4, 4, 4 },
3504         .flags = DISPLAY_FLAGS_PIXDATA_POSEDGE,
3505 };
3506
3507 static const struct panel_desc sharp_lq101k1ly04 = {
3508         .timings = &sharp_lq101k1ly04_timing,
3509         .num_timings = 1,
3510         .bpc = 8,
3511         .size = {
3512                 .width = 217,
3513                 .height = 136,
3514         },
3515         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_JEIDA,
3516         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3517 };
3518
3519 static const struct drm_display_mode sharp_ls020b1dd01d_modes[] = {
3520         { /* 50 Hz */
3521                 .clock = 3000,
3522                 .hdisplay = 240,
3523                 .hsync_start = 240 + 58,
3524                 .hsync_end = 240 + 58 + 1,
3525                 .htotal = 240 + 58 + 1 + 1,
3526                 .vdisplay = 160,
3527                 .vsync_start = 160 + 24,
3528                 .vsync_end = 160 + 24 + 10,
3529                 .vtotal = 160 + 24 + 10 + 6,
3530                 .flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC,
3531         },
3532         { /* 60 Hz */
3533                 .clock = 3000,
3534                 .hdisplay = 240,
3535                 .hsync_start = 240 + 8,
3536                 .hsync_end = 240 + 8 + 1,
3537                 .htotal = 240 + 8 + 1 + 1,
3538                 .vdisplay = 160,
3539                 .vsync_start = 160 + 24,
3540                 .vsync_end = 160 + 24 + 10,
3541                 .vtotal = 160 + 24 + 10 + 6,
3542                 .flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC,
3543         },
3544 };
3545
3546 static const struct panel_desc sharp_ls020b1dd01d = {
3547         .modes = sharp_ls020b1dd01d_modes,
3548         .num_modes = ARRAY_SIZE(sharp_ls020b1dd01d_modes),
3549         .bpc = 6,
3550         .size = {
3551                 .width = 42,
3552                 .height = 28,
3553         },
3554         .bus_format = MEDIA_BUS_FMT_RGB565_1X16,
3555         .bus_flags = DRM_BUS_FLAG_DE_HIGH
3556                    | DRM_BUS_FLAG_PIXDATA_SAMPLE_POSEDGE
3557                    | DRM_BUS_FLAG_SHARP_SIGNALS,
3558 };
3559
3560 static const struct drm_display_mode shelly_sca07010_bfn_lnn_mode = {
3561         .clock = 33300,
3562         .hdisplay = 800,
3563         .hsync_start = 800 + 1,
3564         .hsync_end = 800 + 1 + 64,
3565         .htotal = 800 + 1 + 64 + 64,
3566         .vdisplay = 480,
3567         .vsync_start = 480 + 1,
3568         .vsync_end = 480 + 1 + 23,
3569         .vtotal = 480 + 1 + 23 + 22,
3570 };
3571
3572 static const struct panel_desc shelly_sca07010_bfn_lnn = {
3573         .modes = &shelly_sca07010_bfn_lnn_mode,
3574         .num_modes = 1,
3575         .size = {
3576                 .width = 152,
3577                 .height = 91,
3578         },
3579         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
3580 };
3581
3582 static const struct drm_display_mode starry_kr070pe2t_mode = {
3583         .clock = 33000,
3584         .hdisplay = 800,
3585         .hsync_start = 800 + 209,
3586         .hsync_end = 800 + 209 + 1,
3587         .htotal = 800 + 209 + 1 + 45,
3588         .vdisplay = 480,
3589         .vsync_start = 480 + 22,
3590         .vsync_end = 480 + 22 + 1,
3591         .vtotal = 480 + 22 + 1 + 22,
3592 };
3593
3594 static const struct panel_desc starry_kr070pe2t = {
3595         .modes = &starry_kr070pe2t_mode,
3596         .num_modes = 1,
3597         .bpc = 8,
3598         .size = {
3599                 .width = 152,
3600                 .height = 86,
3601         },
3602         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3603         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_DRIVE_NEGEDGE,
3604         .connector_type = DRM_MODE_CONNECTOR_DPI,
3605 };
3606
3607 static const struct display_timing startek_kd070wvfpa_mode = {
3608         .pixelclock = { 25200000, 27200000, 30500000 },
3609         .hactive = { 800, 800, 800 },
3610         .hfront_porch = { 19, 44, 115 },
3611         .hback_porch = { 5, 16, 101 },
3612         .hsync_len = { 1, 2, 100 },
3613         .vactive = { 480, 480, 480 },
3614         .vfront_porch = { 5, 43, 67 },
3615         .vback_porch = { 5, 5, 67 },
3616         .vsync_len = { 1, 2, 66 },
3617         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
3618                  DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE |
3619                  DISPLAY_FLAGS_SYNC_POSEDGE,
3620 };
3621
3622 static const struct panel_desc startek_kd070wvfpa = {
3623         .timings = &startek_kd070wvfpa_mode,
3624         .num_timings = 1,
3625         .bpc = 8,
3626         .size = {
3627                 .width = 152,
3628                 .height = 91,
3629         },
3630         .delay = {
3631                 .prepare = 20,
3632                 .enable = 200,
3633                 .disable = 200,
3634         },
3635         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3636         .connector_type = DRM_MODE_CONNECTOR_DPI,
3637         .bus_flags = DRM_BUS_FLAG_DE_HIGH |
3638                      DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE |
3639                      DRM_BUS_FLAG_SYNC_SAMPLE_NEGEDGE,
3640 };
3641
3642 static const struct display_timing tsd_tst043015cmhx_timing = {
3643         .pixelclock = { 5000000, 9000000, 12000000 },
3644         .hactive = { 480, 480, 480 },
3645         .hfront_porch = { 4, 5, 65 },
3646         .hback_porch = { 36, 40, 255 },
3647         .hsync_len = { 1, 1, 1 },
3648         .vactive = { 272, 272, 272 },
3649         .vfront_porch = { 2, 8, 97 },
3650         .vback_porch = { 3, 8, 31 },
3651         .vsync_len = { 1, 1, 1 },
3652
3653         .flags = DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW |
3654                  DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_POSEDGE,
3655 };
3656
3657 static const struct panel_desc tsd_tst043015cmhx = {
3658         .timings = &tsd_tst043015cmhx_timing,
3659         .num_timings = 1,
3660         .bpc = 8,
3661         .size = {
3662                 .width = 105,
3663                 .height = 67,
3664         },
3665         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3666         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
3667 };
3668
3669 static const struct drm_display_mode tfc_s9700rtwv43tr_01b_mode = {
3670         .clock = 30000,
3671         .hdisplay = 800,
3672         .hsync_start = 800 + 39,
3673         .hsync_end = 800 + 39 + 47,
3674         .htotal = 800 + 39 + 47 + 39,
3675         .vdisplay = 480,
3676         .vsync_start = 480 + 13,
3677         .vsync_end = 480 + 13 + 2,
3678         .vtotal = 480 + 13 + 2 + 29,
3679 };
3680
3681 static const struct panel_desc tfc_s9700rtwv43tr_01b = {
3682         .modes = &tfc_s9700rtwv43tr_01b_mode,
3683         .num_modes = 1,
3684         .bpc = 8,
3685         .size = {
3686                 .width = 155,
3687                 .height = 90,
3688         },
3689         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3690         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
3691 };
3692
3693 static const struct display_timing tianma_tm070jdhg30_timing = {
3694         .pixelclock = { 62600000, 68200000, 78100000 },
3695         .hactive = { 1280, 1280, 1280 },
3696         .hfront_porch = { 15, 64, 159 },
3697         .hback_porch = { 5, 5, 5 },
3698         .hsync_len = { 1, 1, 256 },
3699         .vactive = { 800, 800, 800 },
3700         .vfront_porch = { 3, 40, 99 },
3701         .vback_porch = { 2, 2, 2 },
3702         .vsync_len = { 1, 1, 128 },
3703         .flags = DISPLAY_FLAGS_DE_HIGH,
3704 };
3705
3706 static const struct panel_desc tianma_tm070jdhg30 = {
3707         .timings = &tianma_tm070jdhg30_timing,
3708         .num_timings = 1,
3709         .bpc = 8,
3710         .size = {
3711                 .width = 151,
3712                 .height = 95,
3713         },
3714         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
3715         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3716 };
3717
3718 static const struct panel_desc tianma_tm070jvhg33 = {
3719         .timings = &tianma_tm070jdhg30_timing,
3720         .num_timings = 1,
3721         .bpc = 8,
3722         .size = {
3723                 .width = 150,
3724                 .height = 94,
3725         },
3726         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
3727         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3728 };
3729
3730 static const struct display_timing tianma_tm070rvhg71_timing = {
3731         .pixelclock = { 27700000, 29200000, 39600000 },
3732         .hactive = { 800, 800, 800 },
3733         .hfront_porch = { 12, 40, 212 },
3734         .hback_porch = { 88, 88, 88 },
3735         .hsync_len = { 1, 1, 40 },
3736         .vactive = { 480, 480, 480 },
3737         .vfront_porch = { 1, 13, 88 },
3738         .vback_porch = { 32, 32, 32 },
3739         .vsync_len = { 1, 1, 3 },
3740         .flags = DISPLAY_FLAGS_DE_HIGH,
3741 };
3742
3743 static const struct panel_desc tianma_tm070rvhg71 = {
3744         .timings = &tianma_tm070rvhg71_timing,
3745         .num_timings = 1,
3746         .bpc = 8,
3747         .size = {
3748                 .width = 154,
3749                 .height = 86,
3750         },
3751         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
3752         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3753 };
3754
3755 static const struct drm_display_mode ti_nspire_cx_lcd_mode[] = {
3756         {
3757                 .clock = 10000,
3758                 .hdisplay = 320,
3759                 .hsync_start = 320 + 50,
3760                 .hsync_end = 320 + 50 + 6,
3761                 .htotal = 320 + 50 + 6 + 38,
3762                 .vdisplay = 240,
3763                 .vsync_start = 240 + 3,
3764                 .vsync_end = 240 + 3 + 1,
3765                 .vtotal = 240 + 3 + 1 + 17,
3766                 .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
3767         },
3768 };
3769
3770 static const struct panel_desc ti_nspire_cx_lcd_panel = {
3771         .modes = ti_nspire_cx_lcd_mode,
3772         .num_modes = 1,
3773         .bpc = 8,
3774         .size = {
3775                 .width = 65,
3776                 .height = 49,
3777         },
3778         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3779         .bus_flags = DRM_BUS_FLAG_PIXDATA_SAMPLE_POSEDGE,
3780 };
3781
3782 static const struct drm_display_mode ti_nspire_classic_lcd_mode[] = {
3783         {
3784                 .clock = 10000,
3785                 .hdisplay = 320,
3786                 .hsync_start = 320 + 6,
3787                 .hsync_end = 320 + 6 + 6,
3788                 .htotal = 320 + 6 + 6 + 6,
3789                 .vdisplay = 240,
3790                 .vsync_start = 240 + 0,
3791                 .vsync_end = 240 + 0 + 1,
3792                 .vtotal = 240 + 0 + 1 + 0,
3793                 .flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC,
3794         },
3795 };
3796
3797 static const struct panel_desc ti_nspire_classic_lcd_panel = {
3798         .modes = ti_nspire_classic_lcd_mode,
3799         .num_modes = 1,
3800         /* The grayscale panel has 8 bit for the color .. Y (black) */
3801         .bpc = 8,
3802         .size = {
3803                 .width = 71,
3804                 .height = 53,
3805         },
3806         /* This is the grayscale bus format */
3807         .bus_format = MEDIA_BUS_FMT_Y8_1X8,
3808         .bus_flags = DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
3809 };
3810
3811 static const struct drm_display_mode toshiba_lt089ac29000_mode = {
3812         .clock = 79500,
3813         .hdisplay = 1280,
3814         .hsync_start = 1280 + 192,
3815         .hsync_end = 1280 + 192 + 128,
3816         .htotal = 1280 + 192 + 128 + 64,
3817         .vdisplay = 768,
3818         .vsync_start = 768 + 20,
3819         .vsync_end = 768 + 20 + 7,
3820         .vtotal = 768 + 20 + 7 + 3,
3821 };
3822
3823 static const struct panel_desc toshiba_lt089ac29000 = {
3824         .modes = &toshiba_lt089ac29000_mode,
3825         .num_modes = 1,
3826         .size = {
3827                 .width = 194,
3828                 .height = 116,
3829         },
3830         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_JEIDA,
3831         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
3832         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3833 };
3834
3835 static const struct drm_display_mode tpk_f07a_0102_mode = {
3836         .clock = 33260,
3837         .hdisplay = 800,
3838         .hsync_start = 800 + 40,
3839         .hsync_end = 800 + 40 + 128,
3840         .htotal = 800 + 40 + 128 + 88,
3841         .vdisplay = 480,
3842         .vsync_start = 480 + 10,
3843         .vsync_end = 480 + 10 + 2,
3844         .vtotal = 480 + 10 + 2 + 33,
3845 };
3846
3847 static const struct panel_desc tpk_f07a_0102 = {
3848         .modes = &tpk_f07a_0102_mode,
3849         .num_modes = 1,
3850         .size = {
3851                 .width = 152,
3852                 .height = 91,
3853         },
3854         .bus_flags = DRM_BUS_FLAG_PIXDATA_DRIVE_POSEDGE,
3855 };
3856
3857 static const struct drm_display_mode tpk_f10a_0102_mode = {
3858         .clock = 45000,
3859         .hdisplay = 1024,
3860         .hsync_start = 1024 + 176,
3861         .hsync_end = 1024 + 176 + 5,
3862         .htotal = 1024 + 176 + 5 + 88,
3863         .vdisplay = 600,
3864         .vsync_start = 600 + 20,
3865         .vsync_end = 600 + 20 + 5,
3866         .vtotal = 600 + 20 + 5 + 25,
3867 };
3868
3869 static const struct panel_desc tpk_f10a_0102 = {
3870         .modes = &tpk_f10a_0102_mode,
3871         .num_modes = 1,
3872         .size = {
3873                 .width = 223,
3874                 .height = 125,
3875         },
3876 };
3877
3878 static const struct display_timing urt_umsh_8596md_timing = {
3879         .pixelclock = { 33260000, 33260000, 33260000 },
3880         .hactive = { 800, 800, 800 },
3881         .hfront_porch = { 41, 41, 41 },
3882         .hback_porch = { 216 - 128, 216 - 128, 216 - 128 },
3883         .hsync_len = { 71, 128, 128 },
3884         .vactive = { 480, 480, 480 },
3885         .vfront_porch = { 10, 10, 10 },
3886         .vback_porch = { 35 - 2, 35 - 2, 35 - 2 },
3887         .vsync_len = { 2, 2, 2 },
3888         .flags = DISPLAY_FLAGS_DE_HIGH | DISPLAY_FLAGS_PIXDATA_NEGEDGE |
3889                 DISPLAY_FLAGS_HSYNC_LOW | DISPLAY_FLAGS_VSYNC_LOW,
3890 };
3891
3892 static const struct panel_desc urt_umsh_8596md_lvds = {
3893         .timings = &urt_umsh_8596md_timing,
3894         .num_timings = 1,
3895         .bpc = 6,
3896         .size = {
3897                 .width = 152,
3898                 .height = 91,
3899         },
3900         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
3901         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3902 };
3903
3904 static const struct panel_desc urt_umsh_8596md_parallel = {
3905         .timings = &urt_umsh_8596md_timing,
3906         .num_timings = 1,
3907         .bpc = 6,
3908         .size = {
3909                 .width = 152,
3910                 .height = 91,
3911         },
3912         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
3913 };
3914
3915 static const struct drm_display_mode vivax_tpc9150_panel_mode = {
3916         .clock = 60000,
3917         .hdisplay = 1024,
3918         .hsync_start = 1024 + 160,
3919         .hsync_end = 1024 + 160 + 100,
3920         .htotal = 1024 + 160 + 100 + 60,
3921         .vdisplay = 600,
3922         .vsync_start = 600 + 12,
3923         .vsync_end = 600 + 12 + 10,
3924         .vtotal = 600 + 12 + 10 + 13,
3925 };
3926
3927 static const struct panel_desc vivax_tpc9150_panel = {
3928         .modes = &vivax_tpc9150_panel_mode,
3929         .num_modes = 1,
3930         .bpc = 6,
3931         .size = {
3932                 .width = 200,
3933                 .height = 115,
3934         },
3935         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
3936         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
3937         .connector_type = DRM_MODE_CONNECTOR_LVDS,
3938 };
3939
3940 static const struct drm_display_mode vl050_8048nt_c01_mode = {
3941         .clock = 33333,
3942         .hdisplay = 800,
3943         .hsync_start = 800 + 210,
3944         .hsync_end = 800 + 210 + 20,
3945         .htotal = 800 + 210 + 20 + 46,
3946         .vdisplay =  480,
3947         .vsync_start = 480 + 22,
3948         .vsync_end = 480 + 22 + 10,
3949         .vtotal = 480 + 22 + 10 + 23,
3950         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
3951 };
3952
3953 static const struct panel_desc vl050_8048nt_c01 = {
3954         .modes = &vl050_8048nt_c01_mode,
3955         .num_modes = 1,
3956         .bpc = 8,
3957         .size = {
3958                 .width = 120,
3959                 .height = 76,
3960         },
3961         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3962         .bus_flags = DRM_BUS_FLAG_DE_HIGH | DRM_BUS_FLAG_PIXDATA_SAMPLE_NEGEDGE,
3963 };
3964
3965 static const struct drm_display_mode winstar_wf35ltiacd_mode = {
3966         .clock = 6410,
3967         .hdisplay = 320,
3968         .hsync_start = 320 + 20,
3969         .hsync_end = 320 + 20 + 30,
3970         .htotal = 320 + 20 + 30 + 38,
3971         .vdisplay = 240,
3972         .vsync_start = 240 + 4,
3973         .vsync_end = 240 + 4 + 3,
3974         .vtotal = 240 + 4 + 3 + 15,
3975         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
3976 };
3977
3978 static const struct panel_desc winstar_wf35ltiacd = {
3979         .modes = &winstar_wf35ltiacd_mode,
3980         .num_modes = 1,
3981         .bpc = 8,
3982         .size = {
3983                 .width = 70,
3984                 .height = 53,
3985         },
3986         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
3987 };
3988
3989 static const struct drm_display_mode yes_optoelectronics_ytc700tlag_05_201c_mode = {
3990         .clock = 51200,
3991         .hdisplay = 1024,
3992         .hsync_start = 1024 + 100,
3993         .hsync_end = 1024 + 100 + 100,
3994         .htotal = 1024 + 100 + 100 + 120,
3995         .vdisplay = 600,
3996         .vsync_start = 600 + 10,
3997         .vsync_end = 600 + 10 + 10,
3998         .vtotal = 600 + 10 + 10 + 15,
3999         .flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC,
4000 };
4001
4002 static const struct panel_desc yes_optoelectronics_ytc700tlag_05_201c = {
4003         .modes = &yes_optoelectronics_ytc700tlag_05_201c_mode,
4004         .num_modes = 1,
4005         .bpc = 8,
4006         .size = {
4007                 .width = 154,
4008                 .height = 90,
4009         },
4010         .bus_flags = DRM_BUS_FLAG_DE_HIGH,
4011         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
4012         .connector_type = DRM_MODE_CONNECTOR_LVDS,
4013 };
4014
4015 static const struct drm_display_mode arm_rtsm_mode[] = {
4016         {
4017                 .clock = 65000,
4018                 .hdisplay = 1024,
4019                 .hsync_start = 1024 + 24,
4020                 .hsync_end = 1024 + 24 + 136,
4021                 .htotal = 1024 + 24 + 136 + 160,
4022                 .vdisplay = 768,
4023                 .vsync_start = 768 + 3,
4024                 .vsync_end = 768 + 3 + 6,
4025                 .vtotal = 768 + 3 + 6 + 29,
4026                 .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
4027         },
4028 };
4029
4030 static const struct panel_desc arm_rtsm = {
4031         .modes = arm_rtsm_mode,
4032         .num_modes = 1,
4033         .bpc = 8,
4034         .size = {
4035                 .width = 400,
4036                 .height = 300,
4037         },
4038         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
4039 };
4040
4041 static const struct of_device_id platform_of_match[] = {
4042         {
4043                 .compatible = "ampire,am-1280800n3tzqw-t00h",
4044                 .data = &ampire_am_1280800n3tzqw_t00h,
4045         }, {
4046                 .compatible = "ampire,am-480272h3tmqw-t01h",
4047                 .data = &ampire_am_480272h3tmqw_t01h,
4048         }, {
4049                 .compatible = "ampire,am-800480l1tmqw-t00h",
4050                 .data = &ampire_am_800480l1tmqw_t00h,
4051         }, {
4052                 .compatible = "ampire,am800480r3tmqwa1h",
4053                 .data = &ampire_am800480r3tmqwa1h,
4054         }, {
4055                 .compatible = "ampire,am800600p5tmqw-tb8h",
4056                 .data = &ampire_am800600p5tmqwtb8h,
4057         }, {
4058                 .compatible = "arm,rtsm-display",
4059                 .data = &arm_rtsm,
4060         }, {
4061                 .compatible = "armadeus,st0700-adapt",
4062                 .data = &armadeus_st0700_adapt,
4063         }, {
4064                 .compatible = "auo,b101aw03",
4065                 .data = &auo_b101aw03,
4066         }, {
4067                 .compatible = "auo,b101xtn01",
4068                 .data = &auo_b101xtn01,
4069         }, {
4070                 .compatible = "auo,g070vvn01",
4071                 .data = &auo_g070vvn01,
4072         }, {
4073                 .compatible = "auo,g101evn010",
4074                 .data = &auo_g101evn010,
4075         }, {
4076                 .compatible = "auo,g104sn02",
4077                 .data = &auo_g104sn02,
4078         }, {
4079                 .compatible = "auo,g121ean01",
4080                 .data = &auo_g121ean01,
4081         }, {
4082                 .compatible = "auo,g133han01",
4083                 .data = &auo_g133han01,
4084         }, {
4085                 .compatible = "auo,g156xtn01",
4086                 .data = &auo_g156xtn01,
4087         }, {
4088                 .compatible = "auo,g185han01",
4089                 .data = &auo_g185han01,
4090         }, {
4091                 .compatible = "auo,g190ean01",
4092                 .data = &auo_g190ean01,
4093         }, {
4094                 .compatible = "auo,p320hvn03",
4095                 .data = &auo_p320hvn03,
4096         }, {
4097                 .compatible = "auo,t215hvn01",
4098                 .data = &auo_t215hvn01,
4099         }, {
4100                 .compatible = "avic,tm070ddh03",
4101                 .data = &avic_tm070ddh03,
4102         }, {
4103                 .compatible = "bananapi,s070wv20-ct16",
4104                 .data = &bananapi_s070wv20_ct16,
4105         }, {
4106                 .compatible = "boe,ev121wxm-n10-1850",
4107                 .data = &boe_ev121wxm_n10_1850,
4108         }, {
4109                 .compatible = "boe,hv070wsa-100",
4110                 .data = &boe_hv070wsa
4111         }, {
4112                 .compatible = "cdtech,s043wq26h-ct7",
4113                 .data = &cdtech_s043wq26h_ct7,
4114         }, {
4115                 .compatible = "cdtech,s070pws19hp-fc21",
4116                 .data = &cdtech_s070pws19hp_fc21,
4117         }, {
4118                 .compatible = "cdtech,s070swv29hg-dc44",
4119                 .data = &cdtech_s070swv29hg_dc44,
4120         }, {
4121                 .compatible = "cdtech,s070wv95-ct16",
4122                 .data = &cdtech_s070wv95_ct16,
4123         }, {
4124                 .compatible = "chefree,ch101olhlwh-002",
4125                 .data = &chefree_ch101olhlwh_002,
4126         }, {
4127                 .compatible = "chunghwa,claa070wp03xg",
4128                 .data = &chunghwa_claa070wp03xg,
4129         }, {
4130                 .compatible = "chunghwa,claa101wa01a",
4131                 .data = &chunghwa_claa101wa01a
4132         }, {
4133                 .compatible = "chunghwa,claa101wb01",
4134                 .data = &chunghwa_claa101wb01
4135         }, {
4136                 .compatible = "dataimage,fg040346dsswbg04",
4137                 .data = &dataimage_fg040346dsswbg04,
4138         }, {
4139                 .compatible = "dataimage,fg1001l0dsswmg01",
4140                 .data = &dataimage_fg1001l0dsswmg01,
4141         }, {
4142                 .compatible = "dataimage,scf0700c48ggu18",
4143                 .data = &dataimage_scf0700c48ggu18,
4144         }, {
4145                 .compatible = "dlc,dlc0700yzg-1",
4146                 .data = &dlc_dlc0700yzg_1,
4147         }, {
4148                 .compatible = "dlc,dlc1010gig",
4149                 .data = &dlc_dlc1010gig,
4150         }, {
4151                 .compatible = "edt,et035012dm6",
4152                 .data = &edt_et035012dm6,
4153         }, {
4154                 .compatible = "edt,etm0350g0dh6",
4155                 .data = &edt_etm0350g0dh6,
4156         }, {
4157                 .compatible = "edt,etm043080dh6gp",
4158                 .data = &edt_etm043080dh6gp,
4159         }, {
4160                 .compatible = "edt,etm0430g0dh6",
4161                 .data = &edt_etm0430g0dh6,
4162         }, {
4163                 .compatible = "edt,et057090dhu",
4164                 .data = &edt_et057090dhu,
4165         }, {
4166                 .compatible = "edt,et070080dh6",
4167                 .data = &edt_etm0700g0dh6,
4168         }, {
4169                 .compatible = "edt,etm0700g0dh6",
4170                 .data = &edt_etm0700g0dh6,
4171         }, {
4172                 .compatible = "edt,etm0700g0bdh6",
4173                 .data = &edt_etm0700g0bdh6,
4174         }, {
4175                 .compatible = "edt,etm0700g0edh6",
4176                 .data = &edt_etm0700g0bdh6,
4177         }, {
4178                 .compatible = "edt,etml0700y5dha",
4179                 .data = &edt_etml0700y5dha,
4180         }, {
4181                 .compatible = "edt,etmv570g2dhu",
4182                 .data = &edt_etmv570g2dhu,
4183         }, {
4184                 .compatible = "eink,vb3300-kca",
4185                 .data = &eink_vb3300_kca,
4186         }, {
4187                 .compatible = "evervision,vgg804821",
4188                 .data = &evervision_vgg804821,
4189         }, {
4190                 .compatible = "foxlink,fl500wvr00-a0t",
4191                 .data = &foxlink_fl500wvr00_a0t,
4192         }, {
4193                 .compatible = "frida,frd350h54004",
4194                 .data = &frida_frd350h54004,
4195         }, {
4196                 .compatible = "friendlyarm,hd702e",
4197                 .data = &friendlyarm_hd702e,
4198         }, {
4199                 .compatible = "giantplus,gpg482739qs5",
4200                 .data = &giantplus_gpg482739qs5
4201         }, {
4202                 .compatible = "giantplus,gpm940b0",
4203                 .data = &giantplus_gpm940b0,
4204         }, {
4205                 .compatible = "hannstar,hsd070pww1",
4206                 .data = &hannstar_hsd070pww1,
4207         }, {
4208                 .compatible = "hannstar,hsd100pxn1",
4209                 .data = &hannstar_hsd100pxn1,
4210         }, {
4211                 .compatible = "hannstar,hsd101pww2",
4212                 .data = &hannstar_hsd101pww2,
4213         }, {
4214                 .compatible = "hit,tx23d38vm0caa",
4215                 .data = &hitachi_tx23d38vm0caa
4216         }, {
4217                 .compatible = "innolux,at043tn24",
4218                 .data = &innolux_at043tn24,
4219         }, {
4220                 .compatible = "innolux,at070tn92",
4221                 .data = &innolux_at070tn92,
4222         }, {
4223                 .compatible = "innolux,g070ace-l01",
4224                 .data = &innolux_g070ace_l01,
4225         }, {
4226                 .compatible = "innolux,g070y2-l01",
4227                 .data = &innolux_g070y2_l01,
4228         }, {
4229                 .compatible = "innolux,g070y2-t02",
4230                 .data = &innolux_g070y2_t02,
4231         }, {
4232                 .compatible = "innolux,g101ice-l01",
4233                 .data = &innolux_g101ice_l01
4234         }, {
4235                 .compatible = "innolux,g121i1-l01",
4236                 .data = &innolux_g121i1_l01
4237         }, {
4238                 .compatible = "innolux,g121x1-l03",
4239                 .data = &innolux_g121x1_l03,
4240         }, {
4241                 .compatible = "innolux,n156bge-l21",
4242                 .data = &innolux_n156bge_l21,
4243         }, {
4244                 .compatible = "innolux,zj070na-01p",
4245                 .data = &innolux_zj070na_01p,
4246         }, {
4247                 .compatible = "koe,tx14d24vm1bpa",
4248                 .data = &koe_tx14d24vm1bpa,
4249         }, {
4250                 .compatible = "koe,tx26d202vm0bwa",
4251                 .data = &koe_tx26d202vm0bwa,
4252         }, {
4253                 .compatible = "koe,tx31d200vm0baa",
4254                 .data = &koe_tx31d200vm0baa,
4255         }, {
4256                 .compatible = "kyo,tcg121xglp",
4257                 .data = &kyo_tcg121xglp,
4258         }, {
4259                 .compatible = "lemaker,bl035-rgb-002",
4260                 .data = &lemaker_bl035_rgb_002,
4261         }, {
4262                 .compatible = "lg,lb070wv8",
4263                 .data = &lg_lb070wv8,
4264         }, {
4265                 .compatible = "logicpd,type28",
4266                 .data = &logicpd_type_28,
4267         }, {
4268                 .compatible = "logictechno,lt161010-2nhc",
4269                 .data = &logictechno_lt161010_2nh,
4270         }, {
4271                 .compatible = "logictechno,lt161010-2nhr",
4272                 .data = &logictechno_lt161010_2nh,
4273         }, {
4274                 .compatible = "logictechno,lt170410-2whc",
4275                 .data = &logictechno_lt170410_2whc,
4276         }, {
4277                 .compatible = "logictechno,lttd800480070-l2rt",
4278                 .data = &logictechno_lttd800480070_l2rt,
4279         }, {
4280                 .compatible = "logictechno,lttd800480070-l6wh-rt",
4281                 .data = &logictechno_lttd800480070_l6wh_rt,
4282         }, {
4283                 .compatible = "mitsubishi,aa070mc01-ca1",
4284                 .data = &mitsubishi_aa070mc01,
4285         }, {
4286                 .compatible = "multi-inno,mi0700s4t-6",
4287                 .data = &multi_inno_mi0700s4t_6,
4288         }, {
4289                 .compatible = "multi-inno,mi0800ft-9",
4290                 .data = &multi_inno_mi0800ft_9,
4291         }, {
4292                 .compatible = "multi-inno,mi1010ait-1cp",
4293                 .data = &multi_inno_mi1010ait_1cp,
4294         }, {
4295                 .compatible = "nec,nl12880bc20-05",
4296                 .data = &nec_nl12880bc20_05,
4297         }, {
4298                 .compatible = "nec,nl4827hc19-05b",
4299                 .data = &nec_nl4827hc19_05b,
4300         }, {
4301                 .compatible = "netron-dy,e231732",
4302                 .data = &netron_dy_e231732,
4303         }, {
4304                 .compatible = "newhaven,nhd-4.3-480272ef-atxl",
4305                 .data = &newhaven_nhd_43_480272ef_atxl,
4306         }, {
4307                 .compatible = "nlt,nl192108ac18-02d",
4308                 .data = &nlt_nl192108ac18_02d,
4309         }, {
4310                 .compatible = "nvd,9128",
4311                 .data = &nvd_9128,
4312         }, {
4313                 .compatible = "okaya,rs800480t-7x0gp",
4314                 .data = &okaya_rs800480t_7x0gp,
4315         }, {
4316                 .compatible = "olimex,lcd-olinuxino-43-ts",
4317                 .data = &olimex_lcd_olinuxino_43ts,
4318         }, {
4319                 .compatible = "ontat,yx700wv03",
4320                 .data = &ontat_yx700wv03,
4321         }, {
4322                 .compatible = "ortustech,com37h3m05dtc",
4323                 .data = &ortustech_com37h3m,
4324         }, {
4325                 .compatible = "ortustech,com37h3m99dtc",
4326                 .data = &ortustech_com37h3m,
4327         }, {
4328                 .compatible = "ortustech,com43h4m85ulc",
4329                 .data = &ortustech_com43h4m85ulc,
4330         }, {
4331                 .compatible = "osddisplays,osd070t1718-19ts",
4332                 .data = &osddisplays_osd070t1718_19ts,
4333         }, {
4334                 .compatible = "pda,91-00156-a0",
4335                 .data = &pda_91_00156_a0,
4336         }, {
4337                 .compatible = "powertip,ph800480t013-idf02",
4338                 .data = &powertip_ph800480t013_idf02,
4339         }, {
4340                 .compatible = "qiaodian,qd43003c0-40",
4341                 .data = &qd43003c0_40,
4342         }, {
4343                 .compatible = "qishenglong,gopher2b-lcd",
4344                 .data = &qishenglong_gopher2b_lcd,
4345         }, {
4346                 .compatible = "rocktech,rk043fn48h",
4347                 .data = &rocktech_rk043fn48h,
4348         }, {
4349                 .compatible = "rocktech,rk070er9427",
4350                 .data = &rocktech_rk070er9427,
4351         }, {
4352                 .compatible = "rocktech,rk101ii01d-ct",
4353                 .data = &rocktech_rk101ii01d_ct,
4354         }, {
4355                 .compatible = "samsung,ltl101al01",
4356                 .data = &samsung_ltl101al01,
4357         }, {
4358                 .compatible = "samsung,ltn101nt05",
4359                 .data = &samsung_ltn101nt05,
4360         }, {
4361                 .compatible = "satoz,sat050at40h12r2",
4362                 .data = &satoz_sat050at40h12r2,
4363         }, {
4364                 .compatible = "sharp,lq035q7db03",
4365                 .data = &sharp_lq035q7db03,
4366         }, {
4367                 .compatible = "sharp,lq070y3dg3b",
4368                 .data = &sharp_lq070y3dg3b,
4369         }, {
4370                 .compatible = "sharp,lq101k1ly04",
4371                 .data = &sharp_lq101k1ly04,
4372         }, {
4373                 .compatible = "sharp,ls020b1dd01d",
4374                 .data = &sharp_ls020b1dd01d,
4375         }, {
4376                 .compatible = "shelly,sca07010-bfn-lnn",
4377                 .data = &shelly_sca07010_bfn_lnn,
4378         }, {
4379                 .compatible = "starry,kr070pe2t",
4380                 .data = &starry_kr070pe2t,
4381         }, {
4382                 .compatible = "startek,kd070wvfpa",
4383                 .data = &startek_kd070wvfpa,
4384         }, {
4385                 .compatible = "team-source-display,tst043015cmhx",
4386                 .data = &tsd_tst043015cmhx,
4387         }, {
4388                 .compatible = "tfc,s9700rtwv43tr-01b",
4389                 .data = &tfc_s9700rtwv43tr_01b,
4390         }, {
4391                 .compatible = "tianma,tm070jdhg30",
4392                 .data = &tianma_tm070jdhg30,
4393         }, {
4394                 .compatible = "tianma,tm070jvhg33",
4395                 .data = &tianma_tm070jvhg33,
4396         }, {
4397                 .compatible = "tianma,tm070rvhg71",
4398                 .data = &tianma_tm070rvhg71,
4399         }, {
4400                 .compatible = "ti,nspire-cx-lcd-panel",
4401                 .data = &ti_nspire_cx_lcd_panel,
4402         }, {
4403                 .compatible = "ti,nspire-classic-lcd-panel",
4404                 .data = &ti_nspire_classic_lcd_panel,
4405         }, {
4406                 .compatible = "toshiba,lt089ac29000",
4407                 .data = &toshiba_lt089ac29000,
4408         }, {
4409                 .compatible = "tpk,f07a-0102",
4410                 .data = &tpk_f07a_0102,
4411         }, {
4412                 .compatible = "tpk,f10a-0102",
4413                 .data = &tpk_f10a_0102,
4414         }, {
4415                 .compatible = "urt,umsh-8596md-t",
4416                 .data = &urt_umsh_8596md_parallel,
4417         }, {
4418                 .compatible = "urt,umsh-8596md-1t",
4419                 .data = &urt_umsh_8596md_parallel,
4420         }, {
4421                 .compatible = "urt,umsh-8596md-7t",
4422                 .data = &urt_umsh_8596md_parallel,
4423         }, {
4424                 .compatible = "urt,umsh-8596md-11t",
4425                 .data = &urt_umsh_8596md_lvds,
4426         }, {
4427                 .compatible = "urt,umsh-8596md-19t",
4428                 .data = &urt_umsh_8596md_lvds,
4429         }, {
4430                 .compatible = "urt,umsh-8596md-20t",
4431                 .data = &urt_umsh_8596md_parallel,
4432         }, {
4433                 .compatible = "vivax,tpc9150-panel",
4434                 .data = &vivax_tpc9150_panel,
4435         }, {
4436                 .compatible = "vxt,vl050-8048nt-c01",
4437                 .data = &vl050_8048nt_c01,
4438         }, {
4439                 .compatible = "winstar,wf35ltiacd",
4440                 .data = &winstar_wf35ltiacd,
4441         }, {
4442                 .compatible = "yes-optoelectronics,ytc700tlag-05-201c",
4443                 .data = &yes_optoelectronics_ytc700tlag_05_201c,
4444         }, {
4445                 /* Must be the last entry */
4446                 .compatible = "panel-dpi",
4447                 .data = &panel_dpi,
4448         }, {
4449                 /* sentinel */
4450         }
4451 };
4452 MODULE_DEVICE_TABLE(of, platform_of_match);
4453
4454 static int panel_simple_platform_probe(struct platform_device *pdev)
4455 {
4456         const struct of_device_id *id;
4457
4458         id = of_match_node(platform_of_match, pdev->dev.of_node);
4459         if (!id)
4460                 return -ENODEV;
4461
4462         return panel_simple_probe(&pdev->dev, id->data);
4463 }
4464
4465 static void panel_simple_platform_remove(struct platform_device *pdev)
4466 {
4467         panel_simple_remove(&pdev->dev);
4468 }
4469
4470 static void panel_simple_platform_shutdown(struct platform_device *pdev)
4471 {
4472         panel_simple_shutdown(&pdev->dev);
4473 }
4474
4475 static const struct dev_pm_ops panel_simple_pm_ops = {
4476         SET_RUNTIME_PM_OPS(panel_simple_suspend, panel_simple_resume, NULL)
4477         SET_SYSTEM_SLEEP_PM_OPS(pm_runtime_force_suspend,
4478                                 pm_runtime_force_resume)
4479 };
4480
4481 static struct platform_driver panel_simple_platform_driver = {
4482         .driver = {
4483                 .name = "panel-simple",
4484                 .of_match_table = platform_of_match,
4485                 .pm = &panel_simple_pm_ops,
4486         },
4487         .probe = panel_simple_platform_probe,
4488         .remove_new = panel_simple_platform_remove,
4489         .shutdown = panel_simple_platform_shutdown,
4490 };
4491
4492 struct panel_desc_dsi {
4493         struct panel_desc desc;
4494
4495         unsigned long flags;
4496         enum mipi_dsi_pixel_format format;
4497         unsigned int lanes;
4498 };
4499
4500 static const struct drm_display_mode auo_b080uan01_mode = {
4501         .clock = 154500,
4502         .hdisplay = 1200,
4503         .hsync_start = 1200 + 62,
4504         .hsync_end = 1200 + 62 + 4,
4505         .htotal = 1200 + 62 + 4 + 62,
4506         .vdisplay = 1920,
4507         .vsync_start = 1920 + 9,
4508         .vsync_end = 1920 + 9 + 2,
4509         .vtotal = 1920 + 9 + 2 + 8,
4510 };
4511
4512 static const struct panel_desc_dsi auo_b080uan01 = {
4513         .desc = {
4514                 .modes = &auo_b080uan01_mode,
4515                 .num_modes = 1,
4516                 .bpc = 8,
4517                 .size = {
4518                         .width = 108,
4519                         .height = 272,
4520                 },
4521                 .connector_type = DRM_MODE_CONNECTOR_DSI,
4522         },
4523         .flags = MIPI_DSI_MODE_VIDEO | MIPI_DSI_CLOCK_NON_CONTINUOUS,
4524         .format = MIPI_DSI_FMT_RGB888,
4525         .lanes = 4,
4526 };
4527
4528 static const struct drm_display_mode boe_tv080wum_nl0_mode = {
4529         .clock = 160000,
4530         .hdisplay = 1200,
4531         .hsync_start = 1200 + 120,
4532         .hsync_end = 1200 + 120 + 20,
4533         .htotal = 1200 + 120 + 20 + 21,
4534         .vdisplay = 1920,
4535         .vsync_start = 1920 + 21,
4536         .vsync_end = 1920 + 21 + 3,
4537         .vtotal = 1920 + 21 + 3 + 18,
4538         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
4539 };
4540
4541 static const struct panel_desc_dsi boe_tv080wum_nl0 = {
4542         .desc = {
4543                 .modes = &boe_tv080wum_nl0_mode,
4544                 .num_modes = 1,
4545                 .size = {
4546                         .width = 107,
4547                         .height = 172,
4548                 },
4549                 .connector_type = DRM_MODE_CONNECTOR_DSI,
4550         },
4551         .flags = MIPI_DSI_MODE_VIDEO |
4552                  MIPI_DSI_MODE_VIDEO_BURST |
4553                  MIPI_DSI_MODE_VIDEO_SYNC_PULSE,
4554         .format = MIPI_DSI_FMT_RGB888,
4555         .lanes = 4,
4556 };
4557
4558 static const struct drm_display_mode lg_ld070wx3_sl01_mode = {
4559         .clock = 71000,
4560         .hdisplay = 800,
4561         .hsync_start = 800 + 32,
4562         .hsync_end = 800 + 32 + 1,
4563         .htotal = 800 + 32 + 1 + 57,
4564         .vdisplay = 1280,
4565         .vsync_start = 1280 + 28,
4566         .vsync_end = 1280 + 28 + 1,
4567         .vtotal = 1280 + 28 + 1 + 14,
4568 };
4569
4570 static const struct panel_desc_dsi lg_ld070wx3_sl01 = {
4571         .desc = {
4572                 .modes = &lg_ld070wx3_sl01_mode,
4573                 .num_modes = 1,
4574                 .bpc = 8,
4575                 .size = {
4576                         .width = 94,
4577                         .height = 151,
4578                 },
4579                 .connector_type = DRM_MODE_CONNECTOR_DSI,
4580         },
4581         .flags = MIPI_DSI_MODE_VIDEO | MIPI_DSI_CLOCK_NON_CONTINUOUS,
4582         .format = MIPI_DSI_FMT_RGB888,
4583         .lanes = 4,
4584 };
4585
4586 static const struct drm_display_mode lg_lh500wx1_sd03_mode = {
4587         .clock = 67000,
4588         .hdisplay = 720,
4589         .hsync_start = 720 + 12,
4590         .hsync_end = 720 + 12 + 4,
4591         .htotal = 720 + 12 + 4 + 112,
4592         .vdisplay = 1280,
4593         .vsync_start = 1280 + 8,
4594         .vsync_end = 1280 + 8 + 4,
4595         .vtotal = 1280 + 8 + 4 + 12,
4596 };
4597
4598 static const struct panel_desc_dsi lg_lh500wx1_sd03 = {
4599         .desc = {
4600                 .modes = &lg_lh500wx1_sd03_mode,
4601                 .num_modes = 1,
4602                 .bpc = 8,
4603                 .size = {
4604                         .width = 62,
4605                         .height = 110,
4606                 },
4607                 .connector_type = DRM_MODE_CONNECTOR_DSI,
4608         },
4609         .flags = MIPI_DSI_MODE_VIDEO,
4610         .format = MIPI_DSI_FMT_RGB888,
4611         .lanes = 4,
4612 };
4613
4614 static const struct drm_display_mode panasonic_vvx10f004b00_mode = {
4615         .clock = 157200,
4616         .hdisplay = 1920,
4617         .hsync_start = 1920 + 154,
4618         .hsync_end = 1920 + 154 + 16,
4619         .htotal = 1920 + 154 + 16 + 32,
4620         .vdisplay = 1200,
4621         .vsync_start = 1200 + 17,
4622         .vsync_end = 1200 + 17 + 2,
4623         .vtotal = 1200 + 17 + 2 + 16,
4624 };
4625
4626 static const struct panel_desc_dsi panasonic_vvx10f004b00 = {
4627         .desc = {
4628                 .modes = &panasonic_vvx10f004b00_mode,
4629                 .num_modes = 1,
4630                 .bpc = 8,
4631                 .size = {
4632                         .width = 217,
4633                         .height = 136,
4634                 },
4635                 .connector_type = DRM_MODE_CONNECTOR_DSI,
4636         },
4637         .flags = MIPI_DSI_MODE_VIDEO | MIPI_DSI_MODE_VIDEO_SYNC_PULSE |
4638                  MIPI_DSI_CLOCK_NON_CONTINUOUS,
4639         .format = MIPI_DSI_FMT_RGB888,
4640         .lanes = 4,
4641 };
4642
4643 static const struct drm_display_mode lg_acx467akm_7_mode = {
4644         .clock = 150000,
4645         .hdisplay = 1080,
4646         .hsync_start = 1080 + 2,
4647         .hsync_end = 1080 + 2 + 2,
4648         .htotal = 1080 + 2 + 2 + 2,
4649         .vdisplay = 1920,
4650         .vsync_start = 1920 + 2,
4651         .vsync_end = 1920 + 2 + 2,
4652         .vtotal = 1920 + 2 + 2 + 2,
4653 };
4654
4655 static const struct panel_desc_dsi lg_acx467akm_7 = {
4656         .desc = {
4657                 .modes = &lg_acx467akm_7_mode,
4658                 .num_modes = 1,
4659                 .bpc = 8,
4660                 .size = {
4661                         .width = 62,
4662                         .height = 110,
4663                 },
4664                 .connector_type = DRM_MODE_CONNECTOR_DSI,
4665         },
4666         .flags = 0,
4667         .format = MIPI_DSI_FMT_RGB888,
4668         .lanes = 4,
4669 };
4670
4671 static const struct drm_display_mode osd101t2045_53ts_mode = {
4672         .clock = 154500,
4673         .hdisplay = 1920,
4674         .hsync_start = 1920 + 112,
4675         .hsync_end = 1920 + 112 + 16,
4676         .htotal = 1920 + 112 + 16 + 32,
4677         .vdisplay = 1200,
4678         .vsync_start = 1200 + 16,
4679         .vsync_end = 1200 + 16 + 2,
4680         .vtotal = 1200 + 16 + 2 + 16,
4681         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
4682 };
4683
4684 static const struct panel_desc_dsi osd101t2045_53ts = {
4685         .desc = {
4686                 .modes = &osd101t2045_53ts_mode,
4687                 .num_modes = 1,
4688                 .bpc = 8,
4689                 .size = {
4690                         .width = 217,
4691                         .height = 136,
4692                 },
4693                 .connector_type = DRM_MODE_CONNECTOR_DSI,
4694         },
4695         .flags = MIPI_DSI_MODE_VIDEO | MIPI_DSI_MODE_VIDEO_BURST |
4696                  MIPI_DSI_MODE_VIDEO_SYNC_PULSE |
4697                  MIPI_DSI_MODE_NO_EOT_PACKET,
4698         .format = MIPI_DSI_FMT_RGB888,
4699         .lanes = 4,
4700 };
4701
4702 static const struct of_device_id dsi_of_match[] = {
4703         {
4704                 .compatible = "auo,b080uan01",
4705                 .data = &auo_b080uan01
4706         }, {
4707                 .compatible = "boe,tv080wum-nl0",
4708                 .data = &boe_tv080wum_nl0
4709         }, {
4710                 .compatible = "lg,ld070wx3-sl01",
4711                 .data = &lg_ld070wx3_sl01
4712         }, {
4713                 .compatible = "lg,lh500wx1-sd03",
4714                 .data = &lg_lh500wx1_sd03
4715         }, {
4716                 .compatible = "panasonic,vvx10f004b00",
4717                 .data = &panasonic_vvx10f004b00
4718         }, {
4719                 .compatible = "lg,acx467akm-7",
4720                 .data = &lg_acx467akm_7
4721         }, {
4722                 .compatible = "osddisplays,osd101t2045-53ts",
4723                 .data = &osd101t2045_53ts
4724         }, {
4725                 /* sentinel */
4726         }
4727 };
4728 MODULE_DEVICE_TABLE(of, dsi_of_match);
4729
4730 static int panel_simple_dsi_probe(struct mipi_dsi_device *dsi)
4731 {
4732         const struct panel_desc_dsi *desc;
4733         const struct of_device_id *id;
4734         int err;
4735
4736         id = of_match_node(dsi_of_match, dsi->dev.of_node);
4737         if (!id)
4738                 return -ENODEV;
4739
4740         desc = id->data;
4741
4742         err = panel_simple_probe(&dsi->dev, &desc->desc);
4743         if (err < 0)
4744                 return err;
4745
4746         dsi->mode_flags = desc->flags;
4747         dsi->format = desc->format;
4748         dsi->lanes = desc->lanes;
4749
4750         err = mipi_dsi_attach(dsi);
4751         if (err) {
4752                 struct panel_simple *panel = mipi_dsi_get_drvdata(dsi);
4753
4754                 drm_panel_remove(&panel->base);
4755         }
4756
4757         return err;
4758 }
4759
4760 static void panel_simple_dsi_remove(struct mipi_dsi_device *dsi)
4761 {
4762         int err;
4763
4764         err = mipi_dsi_detach(dsi);
4765         if (err < 0)
4766                 dev_err(&dsi->dev, "failed to detach from DSI host: %d\n", err);
4767
4768         panel_simple_remove(&dsi->dev);
4769 }
4770
4771 static void panel_simple_dsi_shutdown(struct mipi_dsi_device *dsi)
4772 {
4773         panel_simple_shutdown(&dsi->dev);
4774 }
4775
4776 static struct mipi_dsi_driver panel_simple_dsi_driver = {
4777         .driver = {
4778                 .name = "panel-simple-dsi",
4779                 .of_match_table = dsi_of_match,
4780                 .pm = &panel_simple_pm_ops,
4781         },
4782         .probe = panel_simple_dsi_probe,
4783         .remove = panel_simple_dsi_remove,
4784         .shutdown = panel_simple_dsi_shutdown,
4785 };
4786
4787 static int __init panel_simple_init(void)
4788 {
4789         int err;
4790
4791         err = platform_driver_register(&panel_simple_platform_driver);
4792         if (err < 0)
4793                 return err;
4794
4795         if (IS_ENABLED(CONFIG_DRM_MIPI_DSI)) {
4796                 err = mipi_dsi_driver_register(&panel_simple_dsi_driver);
4797                 if (err < 0)
4798                         goto err_did_platform_register;
4799         }
4800
4801         return 0;
4802
4803 err_did_platform_register:
4804         platform_driver_unregister(&panel_simple_platform_driver);
4805
4806         return err;
4807 }
4808 module_init(panel_simple_init);
4809
4810 static void __exit panel_simple_exit(void)
4811 {
4812         if (IS_ENABLED(CONFIG_DRM_MIPI_DSI))
4813                 mipi_dsi_driver_unregister(&panel_simple_dsi_driver);
4814
4815         platform_driver_unregister(&panel_simple_platform_driver);
4816 }
4817 module_exit(panel_simple_exit);
4818
4819 MODULE_AUTHOR("Thierry Reding <[email protected]>");
4820 MODULE_DESCRIPTION("DRM Driver for Simple Panels");
4821 MODULE_LICENSE("GPL and additional rights");
This page took 0.319358 seconds and 4 git commands to generate.