]> Git Repo - linux.git/blob - drivers/gpu/drm/amd/amdgpu/amdgpu.h
Merge tag 'spi-fix-v6.14-merge-window' of git://git.kernel.org/pub/scm/linux/kernel...
[linux.git] / drivers / gpu / drm / amd / amdgpu / amdgpu.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #ifndef __AMDGPU_H__
29 #define __AMDGPU_H__
30
31 #ifdef pr_fmt
32 #undef pr_fmt
33 #endif
34
35 #define pr_fmt(fmt) "amdgpu: " fmt
36
37 #ifdef dev_fmt
38 #undef dev_fmt
39 #endif
40
41 #define dev_fmt(fmt) "amdgpu: " fmt
42
43 #include "amdgpu_ctx.h"
44
45 #include <linux/atomic.h>
46 #include <linux/wait.h>
47 #include <linux/list.h>
48 #include <linux/kref.h>
49 #include <linux/rbtree.h>
50 #include <linux/hashtable.h>
51 #include <linux/dma-fence.h>
52 #include <linux/pci.h>
53
54 #include <drm/ttm/ttm_bo.h>
55 #include <drm/ttm/ttm_placement.h>
56
57 #include <drm/amdgpu_drm.h>
58 #include <drm/drm_gem.h>
59 #include <drm/drm_ioctl.h>
60
61 #include <kgd_kfd_interface.h>
62 #include "dm_pp_interface.h"
63 #include "kgd_pp_interface.h"
64
65 #include "amd_shared.h"
66 #include "amdgpu_mode.h"
67 #include "amdgpu_ih.h"
68 #include "amdgpu_irq.h"
69 #include "amdgpu_ucode.h"
70 #include "amdgpu_ttm.h"
71 #include "amdgpu_psp.h"
72 #include "amdgpu_gds.h"
73 #include "amdgpu_sync.h"
74 #include "amdgpu_ring.h"
75 #include "amdgpu_vm.h"
76 #include "amdgpu_dpm.h"
77 #include "amdgpu_acp.h"
78 #include "amdgpu_uvd.h"
79 #include "amdgpu_vce.h"
80 #include "amdgpu_vcn.h"
81 #include "amdgpu_jpeg.h"
82 #include "amdgpu_vpe.h"
83 #include "amdgpu_umsch_mm.h"
84 #include "amdgpu_gmc.h"
85 #include "amdgpu_gfx.h"
86 #include "amdgpu_sdma.h"
87 #include "amdgpu_lsdma.h"
88 #include "amdgpu_nbio.h"
89 #include "amdgpu_hdp.h"
90 #include "amdgpu_dm.h"
91 #include "amdgpu_virt.h"
92 #include "amdgpu_csa.h"
93 #include "amdgpu_mes_ctx.h"
94 #include "amdgpu_gart.h"
95 #include "amdgpu_debugfs.h"
96 #include "amdgpu_job.h"
97 #include "amdgpu_bo_list.h"
98 #include "amdgpu_gem.h"
99 #include "amdgpu_doorbell.h"
100 #include "amdgpu_amdkfd.h"
101 #include "amdgpu_discovery.h"
102 #include "amdgpu_mes.h"
103 #include "amdgpu_umc.h"
104 #include "amdgpu_mmhub.h"
105 #include "amdgpu_gfxhub.h"
106 #include "amdgpu_df.h"
107 #include "amdgpu_smuio.h"
108 #include "amdgpu_fdinfo.h"
109 #include "amdgpu_mca.h"
110 #include "amdgpu_aca.h"
111 #include "amdgpu_ras.h"
112 #include "amdgpu_xcp.h"
113 #include "amdgpu_seq64.h"
114 #include "amdgpu_reg_state.h"
115 #if defined(CONFIG_DRM_AMD_ISP)
116 #include "amdgpu_isp.h"
117 #endif
118
119 #define MAX_GPU_INSTANCE                64
120
121 #define GFX_SLICE_PERIOD_MS             250
122
123 struct amdgpu_gpu_instance {
124         struct amdgpu_device            *adev;
125         int                             mgpu_fan_enabled;
126 };
127
128 struct amdgpu_mgpu_info {
129         struct amdgpu_gpu_instance      gpu_ins[MAX_GPU_INSTANCE];
130         struct mutex                    mutex;
131         uint32_t                        num_gpu;
132         uint32_t                        num_dgpu;
133         uint32_t                        num_apu;
134 };
135
136 enum amdgpu_ss {
137         AMDGPU_SS_DRV_LOAD,
138         AMDGPU_SS_DEV_D0,
139         AMDGPU_SS_DEV_D3,
140         AMDGPU_SS_DRV_UNLOAD
141 };
142
143 struct amdgpu_hwip_reg_entry {
144         u32             hwip;
145         u32             inst;
146         u32             seg;
147         u32             reg_offset;
148         const char      *reg_name;
149 };
150
151 struct amdgpu_watchdog_timer {
152         bool timeout_fatal_disable;
153         uint32_t period; /* maxCycles = (1 << period), the number of cycles before a timeout */
154 };
155
156 #define AMDGPU_MAX_TIMEOUT_PARAM_LENGTH 256
157
158 /*
159  * Modules parameters.
160  */
161 extern int amdgpu_modeset;
162 extern unsigned int amdgpu_vram_limit;
163 extern int amdgpu_vis_vram_limit;
164 extern int amdgpu_gart_size;
165 extern int amdgpu_gtt_size;
166 extern int amdgpu_moverate;
167 extern int amdgpu_audio;
168 extern int amdgpu_disp_priority;
169 extern int amdgpu_hw_i2c;
170 extern int amdgpu_pcie_gen2;
171 extern int amdgpu_msi;
172 extern char amdgpu_lockup_timeout[AMDGPU_MAX_TIMEOUT_PARAM_LENGTH];
173 extern int amdgpu_dpm;
174 extern int amdgpu_fw_load_type;
175 extern int amdgpu_aspm;
176 extern int amdgpu_runtime_pm;
177 extern uint amdgpu_ip_block_mask;
178 extern int amdgpu_bapm;
179 extern int amdgpu_deep_color;
180 extern int amdgpu_vm_size;
181 extern int amdgpu_vm_block_size;
182 extern int amdgpu_vm_fragment_size;
183 extern int amdgpu_vm_fault_stop;
184 extern int amdgpu_vm_debug;
185 extern int amdgpu_vm_update_mode;
186 extern int amdgpu_exp_hw_support;
187 extern int amdgpu_dc;
188 extern int amdgpu_sched_jobs;
189 extern int amdgpu_sched_hw_submission;
190 extern uint amdgpu_pcie_gen_cap;
191 extern uint amdgpu_pcie_lane_cap;
192 extern u64 amdgpu_cg_mask;
193 extern uint amdgpu_pg_mask;
194 extern uint amdgpu_sdma_phase_quantum;
195 extern char *amdgpu_disable_cu;
196 extern char *amdgpu_virtual_display;
197 extern uint amdgpu_pp_feature_mask;
198 extern uint amdgpu_force_long_training;
199 extern int amdgpu_lbpw;
200 extern int amdgpu_compute_multipipe;
201 extern int amdgpu_gpu_recovery;
202 extern int amdgpu_emu_mode;
203 extern uint amdgpu_smu_memory_pool_size;
204 extern int amdgpu_smu_pptable_id;
205 extern uint amdgpu_dc_feature_mask;
206 extern uint amdgpu_freesync_vid_mode;
207 extern uint amdgpu_dc_debug_mask;
208 extern uint amdgpu_dc_visual_confirm;
209 extern int amdgpu_dm_abm_level;
210 extern int amdgpu_backlight;
211 extern int amdgpu_damage_clips;
212 extern struct amdgpu_mgpu_info mgpu_info;
213 extern int amdgpu_ras_enable;
214 extern uint amdgpu_ras_mask;
215 extern int amdgpu_bad_page_threshold;
216 extern bool amdgpu_ignore_bad_page_threshold;
217 extern struct amdgpu_watchdog_timer amdgpu_watchdog_timer;
218 extern int amdgpu_async_gfx_ring;
219 extern int amdgpu_mcbp;
220 extern int amdgpu_discovery;
221 extern int amdgpu_mes;
222 extern int amdgpu_mes_log_enable;
223 extern int amdgpu_mes_kiq;
224 extern int amdgpu_uni_mes;
225 extern int amdgpu_noretry;
226 extern int amdgpu_force_asic_type;
227 extern int amdgpu_smartshift_bias;
228 extern int amdgpu_use_xgmi_p2p;
229 extern int amdgpu_mtype_local;
230 extern bool enforce_isolation;
231 #ifdef CONFIG_HSA_AMD
232 extern int sched_policy;
233 extern bool debug_evictions;
234 extern bool no_system_mem_limit;
235 extern int halt_if_hws_hang;
236 extern uint amdgpu_svm_default_granularity;
237 #else
238 static const int __maybe_unused sched_policy = KFD_SCHED_POLICY_HWS;
239 static const bool __maybe_unused debug_evictions; /* = false */
240 static const bool __maybe_unused no_system_mem_limit;
241 static const int __maybe_unused halt_if_hws_hang;
242 #endif
243 #ifdef CONFIG_HSA_AMD_P2P
244 extern bool pcie_p2p;
245 #endif
246
247 extern int amdgpu_tmz;
248 extern int amdgpu_reset_method;
249
250 #ifdef CONFIG_DRM_AMDGPU_SI
251 extern int amdgpu_si_support;
252 #endif
253 #ifdef CONFIG_DRM_AMDGPU_CIK
254 extern int amdgpu_cik_support;
255 #endif
256 extern int amdgpu_num_kcq;
257
258 #define AMDGPU_VCNFW_LOG_SIZE (32 * 1024)
259 #define AMDGPU_UMSCHFW_LOG_SIZE (32 * 1024)
260 extern int amdgpu_vcnfw_log;
261 extern int amdgpu_sg_display;
262 extern int amdgpu_umsch_mm;
263 extern int amdgpu_seamless;
264 extern int amdgpu_umsch_mm_fwlog;
265
266 extern int amdgpu_user_partt_mode;
267 extern int amdgpu_agp;
268
269 extern int amdgpu_wbrf;
270
271 #define AMDGPU_VM_MAX_NUM_CTX                   4096
272 #define AMDGPU_SG_THRESHOLD                     (256*1024*1024)
273 #define AMDGPU_WAIT_IDLE_TIMEOUT_IN_MS          3000
274 #define AMDGPU_MAX_USEC_TIMEOUT                 100000  /* 100 ms */
275 #define AMDGPU_FENCE_JIFFIES_TIMEOUT            (HZ / 2)
276 #define AMDGPU_DEBUGFS_MAX_COMPONENTS           32
277 #define AMDGPUFB_CONN_LIMIT                     4
278 #define AMDGPU_BIOS_NUM_SCRATCH                 16
279
280 #define AMDGPU_VBIOS_VGA_ALLOCATION             (9 * 1024 * 1024) /* reserve 8MB for vga emulator and 1 MB for FB */
281
282 /* hard reset data */
283 #define AMDGPU_ASIC_RESET_DATA                  0x39d5e86b
284
285 /* reset flags */
286 #define AMDGPU_RESET_GFX                        (1 << 0)
287 #define AMDGPU_RESET_COMPUTE                    (1 << 1)
288 #define AMDGPU_RESET_DMA                        (1 << 2)
289 #define AMDGPU_RESET_CP                         (1 << 3)
290 #define AMDGPU_RESET_GRBM                       (1 << 4)
291 #define AMDGPU_RESET_DMA1                       (1 << 5)
292 #define AMDGPU_RESET_RLC                        (1 << 6)
293 #define AMDGPU_RESET_SEM                        (1 << 7)
294 #define AMDGPU_RESET_IH                         (1 << 8)
295 #define AMDGPU_RESET_VMC                        (1 << 9)
296 #define AMDGPU_RESET_MC                         (1 << 10)
297 #define AMDGPU_RESET_DISPLAY                    (1 << 11)
298 #define AMDGPU_RESET_UVD                        (1 << 12)
299 #define AMDGPU_RESET_VCE                        (1 << 13)
300 #define AMDGPU_RESET_VCE1                       (1 << 14)
301
302 /* reset mask */
303 #define AMDGPU_RESET_TYPE_FULL (1 << 0) /* full adapter reset, mode1/mode2/BACO/etc. */
304 #define AMDGPU_RESET_TYPE_SOFT_RESET (1 << 1) /* IP level soft reset */
305 #define AMDGPU_RESET_TYPE_PER_QUEUE (1 << 2) /* per queue */
306 #define AMDGPU_RESET_TYPE_PER_PIPE (1 << 3) /* per pipe */
307
308 /* max cursor sizes (in pixels) */
309 #define CIK_CURSOR_WIDTH 128
310 #define CIK_CURSOR_HEIGHT 128
311
312 /* smart shift bias level limits */
313 #define AMDGPU_SMARTSHIFT_MAX_BIAS (100)
314 #define AMDGPU_SMARTSHIFT_MIN_BIAS (-100)
315
316 /* Extra time delay(in ms) to eliminate the influence of temperature momentary fluctuation */
317 #define AMDGPU_SWCTF_EXTRA_DELAY                50
318
319 struct amdgpu_xcp_mgr;
320 struct amdgpu_device;
321 struct amdgpu_irq_src;
322 struct amdgpu_fpriv;
323 struct amdgpu_bo_va_mapping;
324 struct kfd_vm_fault_info;
325 struct amdgpu_hive_info;
326 struct amdgpu_reset_context;
327 struct amdgpu_reset_control;
328
329 enum amdgpu_cp_irq {
330         AMDGPU_CP_IRQ_GFX_ME0_PIPE0_EOP = 0,
331         AMDGPU_CP_IRQ_GFX_ME0_PIPE1_EOP,
332         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE0_EOP,
333         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE1_EOP,
334         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE2_EOP,
335         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE3_EOP,
336         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE0_EOP,
337         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE1_EOP,
338         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE2_EOP,
339         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE3_EOP,
340
341         AMDGPU_CP_IRQ_LAST
342 };
343
344 enum amdgpu_thermal_irq {
345         AMDGPU_THERMAL_IRQ_LOW_TO_HIGH = 0,
346         AMDGPU_THERMAL_IRQ_HIGH_TO_LOW,
347
348         AMDGPU_THERMAL_IRQ_LAST
349 };
350
351 enum amdgpu_kiq_irq {
352         AMDGPU_CP_KIQ_IRQ_DRIVER0 = 0,
353         AMDGPU_CP_KIQ_IRQ_LAST
354 };
355 #define SRIOV_USEC_TIMEOUT  1200000 /* wait 12 * 100ms for SRIOV */
356 #define MAX_KIQ_REG_WAIT       5000 /* in usecs, 5ms */
357 #define MAX_KIQ_REG_BAILOUT_INTERVAL   5 /* in msecs, 5ms */
358 #define MAX_KIQ_REG_TRY 1000
359
360 int amdgpu_device_ip_set_clockgating_state(void *dev,
361                                            enum amd_ip_block_type block_type,
362                                            enum amd_clockgating_state state);
363 int amdgpu_device_ip_set_powergating_state(void *dev,
364                                            enum amd_ip_block_type block_type,
365                                            enum amd_powergating_state state);
366 void amdgpu_device_ip_get_clockgating_state(struct amdgpu_device *adev,
367                                             u64 *flags);
368 int amdgpu_device_ip_wait_for_idle(struct amdgpu_device *adev,
369                                    enum amd_ip_block_type block_type);
370 bool amdgpu_device_ip_is_valid(struct amdgpu_device *adev,
371                               enum amd_ip_block_type block_type);
372 int amdgpu_ip_block_suspend(struct amdgpu_ip_block *ip_block);
373
374 int amdgpu_ip_block_resume(struct amdgpu_ip_block *ip_block);
375
376 #define AMDGPU_MAX_IP_NUM 16
377
378 struct amdgpu_ip_block_status {
379         bool valid;
380         bool sw;
381         bool hw;
382         bool late_initialized;
383         bool hang;
384 };
385
386 struct amdgpu_ip_block_version {
387         const enum amd_ip_block_type type;
388         const u32 major;
389         const u32 minor;
390         const u32 rev;
391         const struct amd_ip_funcs *funcs;
392 };
393
394 struct amdgpu_ip_block {
395         struct amdgpu_ip_block_status status;
396         const struct amdgpu_ip_block_version *version;
397         struct amdgpu_device *adev;
398 };
399
400 int amdgpu_device_ip_block_version_cmp(struct amdgpu_device *adev,
401                                        enum amd_ip_block_type type,
402                                        u32 major, u32 minor);
403
404 struct amdgpu_ip_block *
405 amdgpu_device_ip_get_ip_block(struct amdgpu_device *adev,
406                               enum amd_ip_block_type type);
407
408 int amdgpu_device_ip_block_add(struct amdgpu_device *adev,
409                                const struct amdgpu_ip_block_version *ip_block_version);
410
411 /*
412  * BIOS.
413  */
414 bool amdgpu_get_bios(struct amdgpu_device *adev);
415 bool amdgpu_read_bios(struct amdgpu_device *adev);
416 bool amdgpu_soc15_read_bios_from_rom(struct amdgpu_device *adev,
417                                      u8 *bios, u32 length_bytes);
418 /*
419  * Clocks
420  */
421
422 #define AMDGPU_MAX_PPLL 3
423
424 struct amdgpu_clock {
425         struct amdgpu_pll ppll[AMDGPU_MAX_PPLL];
426         struct amdgpu_pll spll;
427         struct amdgpu_pll mpll;
428         /* 10 Khz units */
429         uint32_t default_mclk;
430         uint32_t default_sclk;
431         uint32_t default_dispclk;
432         uint32_t current_dispclk;
433         uint32_t dp_extclk;
434         uint32_t max_pixel_clock;
435 };
436
437 /* sub-allocation manager, it has to be protected by another lock.
438  * By conception this is an helper for other part of the driver
439  * like the indirect buffer or semaphore, which both have their
440  * locking.
441  *
442  * Principe is simple, we keep a list of sub allocation in offset
443  * order (first entry has offset == 0, last entry has the highest
444  * offset).
445  *
446  * When allocating new object we first check if there is room at
447  * the end total_size - (last_object_offset + last_object_size) >=
448  * alloc_size. If so we allocate new object there.
449  *
450  * When there is not enough room at the end, we start waiting for
451  * each sub object until we reach object_offset+object_size >=
452  * alloc_size, this object then become the sub object we return.
453  *
454  * Alignment can't be bigger than page size.
455  *
456  * Hole are not considered for allocation to keep things simple.
457  * Assumption is that there won't be hole (all object on same
458  * alignment).
459  */
460
461 struct amdgpu_sa_manager {
462         struct drm_suballoc_manager     base;
463         struct amdgpu_bo                *bo;
464         uint64_t                        gpu_addr;
465         void                            *cpu_ptr;
466 };
467
468 int amdgpu_fence_slab_init(void);
469 void amdgpu_fence_slab_fini(void);
470
471 /*
472  * IRQS.
473  */
474
475 struct amdgpu_flip_work {
476         struct delayed_work             flip_work;
477         struct work_struct              unpin_work;
478         struct amdgpu_device            *adev;
479         int                             crtc_id;
480         u32                             target_vblank;
481         uint64_t                        base;
482         struct drm_pending_vblank_event *event;
483         struct amdgpu_bo                *old_abo;
484         unsigned                        shared_count;
485         struct dma_fence                **shared;
486         struct dma_fence_cb             cb;
487         bool                            async;
488 };
489
490
491 /*
492  * file private structure
493  */
494
495 struct amdgpu_fpriv {
496         struct amdgpu_vm        vm;
497         struct amdgpu_bo_va     *prt_va;
498         struct amdgpu_bo_va     *csa_va;
499         struct amdgpu_bo_va     *seq64_va;
500         struct mutex            bo_list_lock;
501         struct idr              bo_list_handles;
502         struct amdgpu_ctx_mgr   ctx_mgr;
503         /** GPU partition selection */
504         uint32_t                xcp_id;
505 };
506
507 int amdgpu_file_to_fpriv(struct file *filp, struct amdgpu_fpriv **fpriv);
508
509 /*
510  * Writeback
511  */
512 #define AMDGPU_MAX_WB 1024      /* Reserve at most 1024 WB slots for amdgpu-owned rings. */
513
514 struct amdgpu_wb {
515         struct amdgpu_bo        *wb_obj;
516         volatile uint32_t       *wb;
517         uint64_t                gpu_addr;
518         u32                     num_wb; /* Number of wb slots actually reserved for amdgpu. */
519         unsigned long           used[DIV_ROUND_UP(AMDGPU_MAX_WB, BITS_PER_LONG)];
520         spinlock_t              lock;
521 };
522
523 int amdgpu_device_wb_get(struct amdgpu_device *adev, u32 *wb);
524 void amdgpu_device_wb_free(struct amdgpu_device *adev, u32 wb);
525
526 /*
527  * Benchmarking
528  */
529 int amdgpu_benchmark(struct amdgpu_device *adev, int test_number);
530
531 /*
532  * ASIC specific register table accessible by UMD
533  */
534 struct amdgpu_allowed_register_entry {
535         uint32_t reg_offset;
536         bool grbm_indexed;
537 };
538
539 /**
540  * enum amd_reset_method - Methods for resetting AMD GPU devices
541  *
542  * @AMD_RESET_METHOD_NONE: The device will not be reset.
543  * @AMD_RESET_LEGACY: Method reserved for SI, CIK and VI ASICs.
544  * @AMD_RESET_MODE0: Reset the entire ASIC. Not currently available for the
545  *                   any device.
546  * @AMD_RESET_MODE1: Resets all IP blocks on the ASIC (SDMA, GFX, VCN, etc.)
547  *                   individually. Suitable only for some discrete GPU, not
548  *                   available for all ASICs.
549  * @AMD_RESET_MODE2: Resets a lesser level of IPs compared to MODE1. Which IPs
550  *                   are reset depends on the ASIC. Notably doesn't reset IPs
551  *                   shared with the CPU on APUs or the memory controllers (so
552  *                   VRAM is not lost). Not available on all ASICs.
553  * @AMD_RESET_BACO: BACO (Bus Alive, Chip Off) method powers off and on the card
554  *                  but without powering off the PCI bus. Suitable only for
555  *                  discrete GPUs.
556  * @AMD_RESET_PCI: Does a full bus reset using core Linux subsystem PCI reset
557  *                 and does a secondary bus reset or FLR, depending on what the
558  *                 underlying hardware supports.
559  *
560  * Methods available for AMD GPU driver for resetting the device. Not all
561  * methods are suitable for every device. User can override the method using
562  * module parameter `reset_method`.
563  */
564 enum amd_reset_method {
565         AMD_RESET_METHOD_NONE = -1,
566         AMD_RESET_METHOD_LEGACY = 0,
567         AMD_RESET_METHOD_MODE0,
568         AMD_RESET_METHOD_MODE1,
569         AMD_RESET_METHOD_MODE2,
570         AMD_RESET_METHOD_BACO,
571         AMD_RESET_METHOD_PCI,
572         AMD_RESET_METHOD_ON_INIT,
573 };
574
575 struct amdgpu_video_codec_info {
576         u32 codec_type;
577         u32 max_width;
578         u32 max_height;
579         u32 max_pixels_per_frame;
580         u32 max_level;
581 };
582
583 #define codec_info_build(type, width, height, level) \
584                          .codec_type = type,\
585                          .max_width = width,\
586                          .max_height = height,\
587                          .max_pixels_per_frame = height * width,\
588                          .max_level = level,
589
590 struct amdgpu_video_codecs {
591         const u32 codec_count;
592         const struct amdgpu_video_codec_info *codec_array;
593 };
594
595 /*
596  * ASIC specific functions.
597  */
598 struct amdgpu_asic_funcs {
599         bool (*read_disabled_bios)(struct amdgpu_device *adev);
600         bool (*read_bios_from_rom)(struct amdgpu_device *adev,
601                                    u8 *bios, u32 length_bytes);
602         int (*read_register)(struct amdgpu_device *adev, u32 se_num,
603                              u32 sh_num, u32 reg_offset, u32 *value);
604         void (*set_vga_state)(struct amdgpu_device *adev, bool state);
605         int (*reset)(struct amdgpu_device *adev);
606         enum amd_reset_method (*reset_method)(struct amdgpu_device *adev);
607         /* get the reference clock */
608         u32 (*get_xclk)(struct amdgpu_device *adev);
609         /* MM block clocks */
610         int (*set_uvd_clocks)(struct amdgpu_device *adev, u32 vclk, u32 dclk);
611         int (*set_vce_clocks)(struct amdgpu_device *adev, u32 evclk, u32 ecclk);
612         /* static power management */
613         int (*get_pcie_lanes)(struct amdgpu_device *adev);
614         void (*set_pcie_lanes)(struct amdgpu_device *adev, int lanes);
615         /* get config memsize register */
616         u32 (*get_config_memsize)(struct amdgpu_device *adev);
617         /* flush hdp write queue */
618         void (*flush_hdp)(struct amdgpu_device *adev, struct amdgpu_ring *ring);
619         /* invalidate hdp read cache */
620         void (*invalidate_hdp)(struct amdgpu_device *adev,
621                                struct amdgpu_ring *ring);
622         /* check if the asic needs a full reset of if soft reset will work */
623         bool (*need_full_reset)(struct amdgpu_device *adev);
624         /* initialize doorbell layout for specific asic*/
625         void (*init_doorbell_index)(struct amdgpu_device *adev);
626         /* PCIe bandwidth usage */
627         void (*get_pcie_usage)(struct amdgpu_device *adev, uint64_t *count0,
628                                uint64_t *count1);
629         /* do we need to reset the asic at init time (e.g., kexec) */
630         bool (*need_reset_on_init)(struct amdgpu_device *adev);
631         /* PCIe replay counter */
632         uint64_t (*get_pcie_replay_count)(struct amdgpu_device *adev);
633         /* device supports BACO */
634         int (*supports_baco)(struct amdgpu_device *adev);
635         /* pre asic_init quirks */
636         void (*pre_asic_init)(struct amdgpu_device *adev);
637         /* enter/exit umd stable pstate */
638         int (*update_umd_stable_pstate)(struct amdgpu_device *adev, bool enter);
639         /* query video codecs */
640         int (*query_video_codecs)(struct amdgpu_device *adev, bool encode,
641                                   const struct amdgpu_video_codecs **codecs);
642         /* encode "> 32bits" smn addressing */
643         u64 (*encode_ext_smn_addressing)(int ext_id);
644
645         ssize_t (*get_reg_state)(struct amdgpu_device *adev,
646                                  enum amdgpu_reg_state reg_state, void *buf,
647                                  size_t max_size);
648 };
649
650 /*
651  * IOCTL.
652  */
653 int amdgpu_bo_list_ioctl(struct drm_device *dev, void *data,
654                                 struct drm_file *filp);
655
656 int amdgpu_cs_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
657 int amdgpu_cs_fence_to_handle_ioctl(struct drm_device *dev, void *data,
658                                     struct drm_file *filp);
659 int amdgpu_cs_wait_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
660 int amdgpu_cs_wait_fences_ioctl(struct drm_device *dev, void *data,
661                                 struct drm_file *filp);
662
663 /* VRAM scratch page for HDP bug, default vram page */
664 struct amdgpu_mem_scratch {
665         struct amdgpu_bo                *robj;
666         volatile uint32_t               *ptr;
667         u64                             gpu_addr;
668 };
669
670 /*
671  * CGS
672  */
673 struct cgs_device *amdgpu_cgs_create_device(struct amdgpu_device *adev);
674 void amdgpu_cgs_destroy_device(struct cgs_device *cgs_device);
675
676 /*
677  * Core structure, functions and helpers.
678  */
679 typedef uint32_t (*amdgpu_rreg_t)(struct amdgpu_device*, uint32_t);
680 typedef void (*amdgpu_wreg_t)(struct amdgpu_device*, uint32_t, uint32_t);
681
682 typedef uint32_t (*amdgpu_rreg_ext_t)(struct amdgpu_device*, uint64_t);
683 typedef void (*amdgpu_wreg_ext_t)(struct amdgpu_device*, uint64_t, uint32_t);
684
685 typedef uint64_t (*amdgpu_rreg64_t)(struct amdgpu_device*, uint32_t);
686 typedef void (*amdgpu_wreg64_t)(struct amdgpu_device*, uint32_t, uint64_t);
687
688 typedef uint64_t (*amdgpu_rreg64_ext_t)(struct amdgpu_device*, uint64_t);
689 typedef void (*amdgpu_wreg64_ext_t)(struct amdgpu_device*, uint64_t, uint64_t);
690
691 typedef uint32_t (*amdgpu_block_rreg_t)(struct amdgpu_device*, uint32_t, uint32_t);
692 typedef void (*amdgpu_block_wreg_t)(struct amdgpu_device*, uint32_t, uint32_t, uint32_t);
693
694 struct amdgpu_mmio_remap {
695         u32 reg_offset;
696         resource_size_t bus_addr;
697 };
698
699 /* Define the HW IP blocks will be used in driver , add more if necessary */
700 enum amd_hw_ip_block_type {
701         GC_HWIP = 1,
702         HDP_HWIP,
703         SDMA0_HWIP,
704         SDMA1_HWIP,
705         SDMA2_HWIP,
706         SDMA3_HWIP,
707         SDMA4_HWIP,
708         SDMA5_HWIP,
709         SDMA6_HWIP,
710         SDMA7_HWIP,
711         LSDMA_HWIP,
712         MMHUB_HWIP,
713         ATHUB_HWIP,
714         NBIO_HWIP,
715         MP0_HWIP,
716         MP1_HWIP,
717         UVD_HWIP,
718         VCN_HWIP = UVD_HWIP,
719         JPEG_HWIP = VCN_HWIP,
720         VCN1_HWIP,
721         VCE_HWIP,
722         VPE_HWIP,
723         DF_HWIP,
724         DCE_HWIP,
725         OSSSYS_HWIP,
726         SMUIO_HWIP,
727         PWR_HWIP,
728         NBIF_HWIP,
729         THM_HWIP,
730         CLK_HWIP,
731         UMC_HWIP,
732         RSMU_HWIP,
733         XGMI_HWIP,
734         DCI_HWIP,
735         PCIE_HWIP,
736         ISP_HWIP,
737         MAX_HWIP
738 };
739
740 #define HWIP_MAX_INSTANCE       44
741
742 #define HW_ID_MAX               300
743 #define IP_VERSION_FULL(mj, mn, rv, var, srev) \
744         (((mj) << 24) | ((mn) << 16) | ((rv) << 8) | ((var) << 4) | (srev))
745 #define IP_VERSION(mj, mn, rv)          IP_VERSION_FULL(mj, mn, rv, 0, 0)
746 #define IP_VERSION_MAJ(ver)             ((ver) >> 24)
747 #define IP_VERSION_MIN(ver)             (((ver) >> 16) & 0xFF)
748 #define IP_VERSION_REV(ver)             (((ver) >> 8) & 0xFF)
749 #define IP_VERSION_VARIANT(ver)         (((ver) >> 4) & 0xF)
750 #define IP_VERSION_SUBREV(ver)          ((ver) & 0xF)
751 #define IP_VERSION_MAJ_MIN_REV(ver)     ((ver) >> 8)
752
753 struct amdgpu_ip_map_info {
754         /* Map of logical to actual dev instances/mask */
755         uint32_t                dev_inst[MAX_HWIP][HWIP_MAX_INSTANCE];
756         int8_t (*logical_to_dev_inst)(struct amdgpu_device *adev,
757                                       enum amd_hw_ip_block_type block,
758                                       int8_t inst);
759         uint32_t (*logical_to_dev_mask)(struct amdgpu_device *adev,
760                                         enum amd_hw_ip_block_type block,
761                                         uint32_t mask);
762 };
763
764 struct amd_powerplay {
765         void *pp_handle;
766         const struct amd_pm_funcs *pp_funcs;
767 };
768
769 struct ip_discovery_top;
770
771 /* polaris10 kickers */
772 #define ASICID_IS_P20(did, rid)         (((did == 0x67DF) && \
773                                          ((rid == 0xE3) || \
774                                           (rid == 0xE4) || \
775                                           (rid == 0xE5) || \
776                                           (rid == 0xE7) || \
777                                           (rid == 0xEF))) || \
778                                          ((did == 0x6FDF) && \
779                                          ((rid == 0xE7) || \
780                                           (rid == 0xEF) || \
781                                           (rid == 0xFF))))
782
783 #define ASICID_IS_P30(did, rid)         ((did == 0x67DF) && \
784                                         ((rid == 0xE1) || \
785                                          (rid == 0xF7)))
786
787 /* polaris11 kickers */
788 #define ASICID_IS_P21(did, rid)         (((did == 0x67EF) && \
789                                          ((rid == 0xE0) || \
790                                           (rid == 0xE5))) || \
791                                          ((did == 0x67FF) && \
792                                          ((rid == 0xCF) || \
793                                           (rid == 0xEF) || \
794                                           (rid == 0xFF))))
795
796 #define ASICID_IS_P31(did, rid)         ((did == 0x67EF) && \
797                                         ((rid == 0xE2)))
798
799 /* polaris12 kickers */
800 #define ASICID_IS_P23(did, rid)         (((did == 0x6987) && \
801                                          ((rid == 0xC0) || \
802                                           (rid == 0xC1) || \
803                                           (rid == 0xC3) || \
804                                           (rid == 0xC7))) || \
805                                          ((did == 0x6981) && \
806                                          ((rid == 0x00) || \
807                                           (rid == 0x01) || \
808                                           (rid == 0x10))))
809
810 struct amdgpu_mqd_prop {
811         uint64_t mqd_gpu_addr;
812         uint64_t hqd_base_gpu_addr;
813         uint64_t rptr_gpu_addr;
814         uint64_t wptr_gpu_addr;
815         uint32_t queue_size;
816         bool use_doorbell;
817         uint32_t doorbell_index;
818         uint64_t eop_gpu_addr;
819         uint32_t hqd_pipe_priority;
820         uint32_t hqd_queue_priority;
821         bool allow_tunneling;
822         bool hqd_active;
823 };
824
825 struct amdgpu_mqd {
826         unsigned mqd_size;
827         int (*init_mqd)(struct amdgpu_device *adev, void *mqd,
828                         struct amdgpu_mqd_prop *p);
829 };
830
831 /*
832  * Custom Init levels could be defined for different situations where a full
833  * initialization of all hardware blocks are not expected. Sample cases are
834  * custom init sequences after resume after S0i3/S3, reset on initialization,
835  * partial reset of blocks etc. Presently, this defines only two levels. Levels
836  * are described in corresponding struct definitions - amdgpu_init_default,
837  * amdgpu_init_minimal_xgmi.
838  */
839 enum amdgpu_init_lvl_id {
840         AMDGPU_INIT_LEVEL_DEFAULT,
841         AMDGPU_INIT_LEVEL_MINIMAL_XGMI,
842         AMDGPU_INIT_LEVEL_RESET_RECOVERY,
843 };
844
845 struct amdgpu_init_level {
846         enum amdgpu_init_lvl_id level;
847         uint32_t hwini_ip_block_mask;
848 };
849
850 #define AMDGPU_RESET_MAGIC_NUM 64
851 #define AMDGPU_MAX_DF_PERFMONS 4
852 struct amdgpu_reset_domain;
853 struct amdgpu_fru_info;
854
855 /*
856  * Non-zero (true) if the GPU has VRAM. Zero (false) otherwise.
857  */
858 #define AMDGPU_HAS_VRAM(_adev) ((_adev)->gmc.real_vram_size)
859
860 struct amdgpu_device {
861         struct device                   *dev;
862         struct pci_dev                  *pdev;
863         struct drm_device               ddev;
864
865 #ifdef CONFIG_DRM_AMD_ACP
866         struct amdgpu_acp               acp;
867 #endif
868         struct amdgpu_hive_info *hive;
869         struct amdgpu_xcp_mgr *xcp_mgr;
870         /* ASIC */
871         enum amd_asic_type              asic_type;
872         uint32_t                        family;
873         uint32_t                        rev_id;
874         uint32_t                        external_rev_id;
875         unsigned long                   flags;
876         unsigned long                   apu_flags;
877         int                             usec_timeout;
878         const struct amdgpu_asic_funcs  *asic_funcs;
879         bool                            shutdown;
880         bool                            need_swiotlb;
881         bool                            accel_working;
882         struct notifier_block           acpi_nb;
883         struct notifier_block           pm_nb;
884         struct amdgpu_i2c_chan          *i2c_bus[AMDGPU_MAX_I2C_BUS];
885         struct debugfs_blob_wrapper     debugfs_vbios_blob;
886         struct debugfs_blob_wrapper     debugfs_discovery_blob;
887         struct mutex                    srbm_mutex;
888         /* GRBM index mutex. Protects concurrent access to GRBM index */
889         struct mutex                    grbm_idx_mutex;
890         struct dev_pm_domain            vga_pm_domain;
891         bool                            have_disp_power_ref;
892         bool                            have_atomics_support;
893
894         /* BIOS */
895         bool                            is_atom_fw;
896         uint8_t                         *bios;
897         uint32_t                        bios_size;
898         uint32_t                        bios_scratch_reg_offset;
899         uint32_t                        bios_scratch[AMDGPU_BIOS_NUM_SCRATCH];
900
901         /* Register/doorbell mmio */
902         resource_size_t                 rmmio_base;
903         resource_size_t                 rmmio_size;
904         void __iomem                    *rmmio;
905         /* protects concurrent MM_INDEX/DATA based register access */
906         spinlock_t mmio_idx_lock;
907         struct amdgpu_mmio_remap        rmmio_remap;
908         /* protects concurrent SMC based register access */
909         spinlock_t smc_idx_lock;
910         amdgpu_rreg_t                   smc_rreg;
911         amdgpu_wreg_t                   smc_wreg;
912         /* protects concurrent PCIE register access */
913         spinlock_t pcie_idx_lock;
914         amdgpu_rreg_t                   pcie_rreg;
915         amdgpu_wreg_t                   pcie_wreg;
916         amdgpu_rreg_t                   pciep_rreg;
917         amdgpu_wreg_t                   pciep_wreg;
918         amdgpu_rreg_ext_t               pcie_rreg_ext;
919         amdgpu_wreg_ext_t               pcie_wreg_ext;
920         amdgpu_rreg64_t                 pcie_rreg64;
921         amdgpu_wreg64_t                 pcie_wreg64;
922         amdgpu_rreg64_ext_t                     pcie_rreg64_ext;
923         amdgpu_wreg64_ext_t                     pcie_wreg64_ext;
924         /* protects concurrent UVD register access */
925         spinlock_t uvd_ctx_idx_lock;
926         amdgpu_rreg_t                   uvd_ctx_rreg;
927         amdgpu_wreg_t                   uvd_ctx_wreg;
928         /* protects concurrent DIDT register access */
929         spinlock_t didt_idx_lock;
930         amdgpu_rreg_t                   didt_rreg;
931         amdgpu_wreg_t                   didt_wreg;
932         /* protects concurrent gc_cac register access */
933         spinlock_t gc_cac_idx_lock;
934         amdgpu_rreg_t                   gc_cac_rreg;
935         amdgpu_wreg_t                   gc_cac_wreg;
936         /* protects concurrent se_cac register access */
937         spinlock_t se_cac_idx_lock;
938         amdgpu_rreg_t                   se_cac_rreg;
939         amdgpu_wreg_t                   se_cac_wreg;
940         /* protects concurrent ENDPOINT (audio) register access */
941         spinlock_t audio_endpt_idx_lock;
942         amdgpu_block_rreg_t             audio_endpt_rreg;
943         amdgpu_block_wreg_t             audio_endpt_wreg;
944         struct amdgpu_doorbell          doorbell;
945
946         /* clock/pll info */
947         struct amdgpu_clock            clock;
948
949         /* MC */
950         struct amdgpu_gmc               gmc;
951         struct amdgpu_gart              gart;
952         dma_addr_t                      dummy_page_addr;
953         struct amdgpu_vm_manager        vm_manager;
954         struct amdgpu_vmhub             vmhub[AMDGPU_MAX_VMHUBS];
955         DECLARE_BITMAP(vmhubs_mask, AMDGPU_MAX_VMHUBS);
956
957         /* memory management */
958         struct amdgpu_mman              mman;
959         struct amdgpu_mem_scratch       mem_scratch;
960         struct amdgpu_wb                wb;
961         atomic64_t                      num_bytes_moved;
962         atomic64_t                      num_evictions;
963         atomic64_t                      num_vram_cpu_page_faults;
964         atomic_t                        gpu_reset_counter;
965         atomic_t                        vram_lost_counter;
966
967         /* data for buffer migration throttling */
968         struct {
969                 spinlock_t              lock;
970                 s64                     last_update_us;
971                 s64                     accum_us; /* accumulated microseconds */
972                 s64                     accum_us_vis; /* for visible VRAM */
973                 u32                     log2_max_MBps;
974         } mm_stats;
975
976         /* display */
977         bool                            enable_virtual_display;
978         struct amdgpu_vkms_output       *amdgpu_vkms_output;
979         struct amdgpu_mode_info         mode_info;
980         /* For pre-DCE11. DCE11 and later are in "struct amdgpu_device->dm" */
981         struct delayed_work         hotplug_work;
982         struct amdgpu_irq_src           crtc_irq;
983         struct amdgpu_irq_src           vline0_irq;
984         struct amdgpu_irq_src           vupdate_irq;
985         struct amdgpu_irq_src           pageflip_irq;
986         struct amdgpu_irq_src           hpd_irq;
987         struct amdgpu_irq_src           dmub_trace_irq;
988         struct amdgpu_irq_src           dmub_outbox_irq;
989
990         /* rings */
991         u64                             fence_context;
992         unsigned                        num_rings;
993         struct amdgpu_ring              *rings[AMDGPU_MAX_RINGS];
994         struct dma_fence __rcu          *gang_submit;
995         bool                            ib_pool_ready;
996         struct amdgpu_sa_manager        ib_pools[AMDGPU_IB_POOL_MAX];
997         struct amdgpu_sched             gpu_sched[AMDGPU_HW_IP_NUM][AMDGPU_RING_PRIO_MAX];
998
999         /* interrupts */
1000         struct amdgpu_irq               irq;
1001
1002         /* powerplay */
1003         struct amd_powerplay            powerplay;
1004         struct amdgpu_pm                pm;
1005         u64                             cg_flags;
1006         u32                             pg_flags;
1007
1008         /* nbio */
1009         struct amdgpu_nbio              nbio;
1010
1011         /* hdp */
1012         struct amdgpu_hdp               hdp;
1013
1014         /* smuio */
1015         struct amdgpu_smuio             smuio;
1016
1017         /* mmhub */
1018         struct amdgpu_mmhub             mmhub;
1019
1020         /* gfxhub */
1021         struct amdgpu_gfxhub            gfxhub;
1022
1023         /* gfx */
1024         struct amdgpu_gfx               gfx;
1025
1026         /* sdma */
1027         struct amdgpu_sdma              sdma;
1028
1029         /* lsdma */
1030         struct amdgpu_lsdma             lsdma;
1031
1032         /* uvd */
1033         struct amdgpu_uvd               uvd;
1034
1035         /* vce */
1036         struct amdgpu_vce               vce;
1037
1038         /* vcn */
1039         struct amdgpu_vcn               vcn;
1040
1041         /* jpeg */
1042         struct amdgpu_jpeg              jpeg;
1043
1044         /* vpe */
1045         struct amdgpu_vpe               vpe;
1046
1047         /* umsch */
1048         struct amdgpu_umsch_mm          umsch_mm;
1049         bool                            enable_umsch_mm;
1050
1051         /* firmwares */
1052         struct amdgpu_firmware          firmware;
1053
1054         /* PSP */
1055         struct psp_context              psp;
1056
1057         /* GDS */
1058         struct amdgpu_gds               gds;
1059
1060         /* for userq and VM fences */
1061         struct amdgpu_seq64             seq64;
1062
1063         /* KFD */
1064         struct amdgpu_kfd_dev           kfd;
1065
1066         /* UMC */
1067         struct amdgpu_umc               umc;
1068
1069         /* display related functionality */
1070         struct amdgpu_display_manager dm;
1071
1072 #if defined(CONFIG_DRM_AMD_ISP)
1073         /* isp */
1074         struct amdgpu_isp               isp;
1075 #endif
1076
1077         /* mes */
1078         bool                            enable_mes;
1079         bool                            enable_mes_kiq;
1080         bool                            enable_uni_mes;
1081         struct amdgpu_mes               mes;
1082         struct amdgpu_mqd               mqds[AMDGPU_HW_IP_NUM];
1083
1084         /* df */
1085         struct amdgpu_df                df;
1086
1087         /* MCA */
1088         struct amdgpu_mca               mca;
1089
1090         /* ACA */
1091         struct amdgpu_aca               aca;
1092
1093         struct amdgpu_ip_block          ip_blocks[AMDGPU_MAX_IP_NUM];
1094         uint32_t                        harvest_ip_mask;
1095         int                             num_ip_blocks;
1096         struct mutex    mn_lock;
1097         DECLARE_HASHTABLE(mn_hash, 7);
1098
1099         /* tracking pinned memory */
1100         atomic64_t vram_pin_size;
1101         atomic64_t visible_pin_size;
1102         atomic64_t gart_pin_size;
1103
1104         /* soc15 register offset based on ip, instance and  segment */
1105         uint32_t                *reg_offset[MAX_HWIP][HWIP_MAX_INSTANCE];
1106         struct amdgpu_ip_map_info       ip_map;
1107
1108         /* delayed work_func for deferring clockgating during resume */
1109         struct delayed_work     delayed_init_work;
1110
1111         struct amdgpu_virt      virt;
1112
1113         /* record hw reset is performed */
1114         bool has_hw_reset;
1115         u8                              reset_magic[AMDGPU_RESET_MAGIC_NUM];
1116
1117         /* s3/s4 mask */
1118         bool                            in_suspend;
1119         bool                            in_s3;
1120         bool                            in_s4;
1121         bool                            in_s0ix;
1122
1123         enum pp_mp1_state               mp1_state;
1124         struct amdgpu_doorbell_index doorbell_index;
1125
1126         struct mutex                    notifier_lock;
1127
1128         int asic_reset_res;
1129         struct work_struct              xgmi_reset_work;
1130         struct list_head                reset_list;
1131
1132         long                            gfx_timeout;
1133         long                            sdma_timeout;
1134         long                            video_timeout;
1135         long                            compute_timeout;
1136         long                            psp_timeout;
1137
1138         uint64_t                        unique_id;
1139         uint64_t        df_perfmon_config_assign_mask[AMDGPU_MAX_DF_PERFMONS];
1140
1141         /* enable runtime pm on the device */
1142         bool                            in_runpm;
1143         bool                            has_pr3;
1144
1145         bool                            ucode_sysfs_en;
1146
1147         struct amdgpu_fru_info          *fru_info;
1148         atomic_t                        throttling_logging_enabled;
1149         struct ratelimit_state          throttling_logging_rs;
1150         uint32_t                        ras_hw_enabled;
1151         uint32_t                        ras_enabled;
1152
1153         bool                            no_hw_access;
1154         struct pci_saved_state          *pci_state;
1155         pci_channel_state_t             pci_channel_state;
1156
1157         /* Track auto wait count on s_barrier settings */
1158         bool                            barrier_has_auto_waitcnt;
1159
1160         struct amdgpu_reset_control     *reset_cntl;
1161         uint32_t                        ip_versions[MAX_HWIP][HWIP_MAX_INSTANCE];
1162
1163         bool                            ram_is_direct_mapped;
1164
1165         struct list_head                ras_list;
1166
1167         struct ip_discovery_top         *ip_top;
1168
1169         struct amdgpu_reset_domain      *reset_domain;
1170
1171         struct mutex                    benchmark_mutex;
1172
1173         bool                            scpm_enabled;
1174         uint32_t                        scpm_status;
1175
1176         struct work_struct              reset_work;
1177
1178         bool                            dc_enabled;
1179         /* Mask of active clusters */
1180         uint32_t                        aid_mask;
1181
1182         /* Debug */
1183         bool                            debug_vm;
1184         bool                            debug_largebar;
1185         bool                            debug_disable_soft_recovery;
1186         bool                            debug_use_vram_fw_buf;
1187         bool                            debug_enable_ras_aca;
1188         bool                            debug_exp_resets;
1189
1190         bool                            enforce_isolation[MAX_XCP];
1191         /* Added this mutex for cleaner shader isolation between GFX and compute processes */
1192         struct mutex                    enforce_isolation_mutex;
1193
1194         struct amdgpu_init_level *init_lvl;
1195 };
1196
1197 static inline uint32_t amdgpu_ip_version(const struct amdgpu_device *adev,
1198                                          uint8_t ip, uint8_t inst)
1199 {
1200         /* This considers only major/minor/rev and ignores
1201          * subrevision/variant fields.
1202          */
1203         return adev->ip_versions[ip][inst] & ~0xFFU;
1204 }
1205
1206 static inline uint32_t amdgpu_ip_version_full(const struct amdgpu_device *adev,
1207                                               uint8_t ip, uint8_t inst)
1208 {
1209         /* This returns full version - major/minor/rev/variant/subrevision */
1210         return adev->ip_versions[ip][inst];
1211 }
1212
1213 static inline struct amdgpu_device *drm_to_adev(struct drm_device *ddev)
1214 {
1215         return container_of(ddev, struct amdgpu_device, ddev);
1216 }
1217
1218 static inline struct drm_device *adev_to_drm(struct amdgpu_device *adev)
1219 {
1220         return &adev->ddev;
1221 }
1222
1223 static inline struct amdgpu_device *amdgpu_ttm_adev(struct ttm_device *bdev)
1224 {
1225         return container_of(bdev, struct amdgpu_device, mman.bdev);
1226 }
1227
1228 int amdgpu_device_init(struct amdgpu_device *adev,
1229                        uint32_t flags);
1230 void amdgpu_device_fini_hw(struct amdgpu_device *adev);
1231 void amdgpu_device_fini_sw(struct amdgpu_device *adev);
1232
1233 int amdgpu_gpu_wait_for_idle(struct amdgpu_device *adev);
1234
1235 void amdgpu_device_mm_access(struct amdgpu_device *adev, loff_t pos,
1236                              void *buf, size_t size, bool write);
1237 size_t amdgpu_device_aper_access(struct amdgpu_device *adev, loff_t pos,
1238                                  void *buf, size_t size, bool write);
1239
1240 void amdgpu_device_vram_access(struct amdgpu_device *adev, loff_t pos,
1241                                void *buf, size_t size, bool write);
1242 uint32_t amdgpu_device_wait_on_rreg(struct amdgpu_device *adev,
1243                             uint32_t inst, uint32_t reg_addr, char reg_name[],
1244                             uint32_t expected_value, uint32_t mask);
1245 uint32_t amdgpu_device_rreg(struct amdgpu_device *adev,
1246                             uint32_t reg, uint32_t acc_flags);
1247 u32 amdgpu_device_indirect_rreg_ext(struct amdgpu_device *adev,
1248                                     u64 reg_addr);
1249 uint32_t amdgpu_device_xcc_rreg(struct amdgpu_device *adev,
1250                                 uint32_t reg, uint32_t acc_flags,
1251                                 uint32_t xcc_id);
1252 void amdgpu_device_wreg(struct amdgpu_device *adev,
1253                         uint32_t reg, uint32_t v,
1254                         uint32_t acc_flags);
1255 void amdgpu_device_indirect_wreg_ext(struct amdgpu_device *adev,
1256                                      u64 reg_addr, u32 reg_data);
1257 void amdgpu_device_xcc_wreg(struct amdgpu_device *adev,
1258                             uint32_t reg, uint32_t v,
1259                             uint32_t acc_flags,
1260                             uint32_t xcc_id);
1261 void amdgpu_mm_wreg_mmio_rlc(struct amdgpu_device *adev,
1262                              uint32_t reg, uint32_t v, uint32_t xcc_id);
1263 void amdgpu_mm_wreg8(struct amdgpu_device *adev, uint32_t offset, uint8_t value);
1264 uint8_t amdgpu_mm_rreg8(struct amdgpu_device *adev, uint32_t offset);
1265
1266 u32 amdgpu_device_indirect_rreg(struct amdgpu_device *adev,
1267                                 u32 reg_addr);
1268 u64 amdgpu_device_indirect_rreg64(struct amdgpu_device *adev,
1269                                   u32 reg_addr);
1270 u64 amdgpu_device_indirect_rreg64_ext(struct amdgpu_device *adev,
1271                                   u64 reg_addr);
1272 void amdgpu_device_indirect_wreg(struct amdgpu_device *adev,
1273                                  u32 reg_addr, u32 reg_data);
1274 void amdgpu_device_indirect_wreg64(struct amdgpu_device *adev,
1275                                    u32 reg_addr, u64 reg_data);
1276 void amdgpu_device_indirect_wreg64_ext(struct amdgpu_device *adev,
1277                                    u64 reg_addr, u64 reg_data);
1278 u32 amdgpu_device_get_rev_id(struct amdgpu_device *adev);
1279 bool amdgpu_device_asic_has_dc_support(enum amd_asic_type asic_type);
1280 bool amdgpu_device_has_dc_support(struct amdgpu_device *adev);
1281
1282 void amdgpu_device_set_sriov_virtual_display(struct amdgpu_device *adev);
1283
1284 int amdgpu_device_pre_asic_reset(struct amdgpu_device *adev,
1285                                  struct amdgpu_reset_context *reset_context);
1286
1287 int amdgpu_do_asic_reset(struct list_head *device_list_handle,
1288                          struct amdgpu_reset_context *reset_context);
1289
1290 int amdgpu_device_reinit_after_reset(struct amdgpu_reset_context *reset_context);
1291
1292 int emu_soc_asic_init(struct amdgpu_device *adev);
1293
1294 /*
1295  * Registers read & write functions.
1296  */
1297 #define AMDGPU_REGS_NO_KIQ    (1<<1)
1298 #define AMDGPU_REGS_RLC (1<<2)
1299
1300 #define RREG32_NO_KIQ(reg) amdgpu_device_rreg(adev, (reg), AMDGPU_REGS_NO_KIQ)
1301 #define WREG32_NO_KIQ(reg, v) amdgpu_device_wreg(adev, (reg), (v), AMDGPU_REGS_NO_KIQ)
1302
1303 #define RREG32_KIQ(reg) amdgpu_kiq_rreg(adev, (reg), 0)
1304 #define WREG32_KIQ(reg, v) amdgpu_kiq_wreg(adev, (reg), (v), 0)
1305
1306 #define RREG8(reg) amdgpu_mm_rreg8(adev, (reg))
1307 #define WREG8(reg, v) amdgpu_mm_wreg8(adev, (reg), (v))
1308
1309 #define RREG32(reg) amdgpu_device_rreg(adev, (reg), 0)
1310 #define DREG32(reg) printk(KERN_INFO "REGISTER: " #reg " : 0x%08X\n", amdgpu_device_rreg(adev, (reg), 0))
1311 #define WREG32(reg, v) amdgpu_device_wreg(adev, (reg), (v), 0)
1312 #define REG_SET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1313 #define REG_GET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1314 #define RREG32_XCC(reg, inst) amdgpu_device_xcc_rreg(adev, (reg), 0, inst)
1315 #define WREG32_XCC(reg, v, inst) amdgpu_device_xcc_wreg(adev, (reg), (v), 0, inst)
1316 #define RREG32_PCIE(reg) adev->pcie_rreg(adev, (reg))
1317 #define WREG32_PCIE(reg, v) adev->pcie_wreg(adev, (reg), (v))
1318 #define RREG32_PCIE_PORT(reg) adev->pciep_rreg(adev, (reg))
1319 #define WREG32_PCIE_PORT(reg, v) adev->pciep_wreg(adev, (reg), (v))
1320 #define RREG32_PCIE_EXT(reg) adev->pcie_rreg_ext(adev, (reg))
1321 #define WREG32_PCIE_EXT(reg, v) adev->pcie_wreg_ext(adev, (reg), (v))
1322 #define RREG64_PCIE(reg) adev->pcie_rreg64(adev, (reg))
1323 #define WREG64_PCIE(reg, v) adev->pcie_wreg64(adev, (reg), (v))
1324 #define RREG64_PCIE_EXT(reg) adev->pcie_rreg64_ext(adev, (reg))
1325 #define WREG64_PCIE_EXT(reg, v) adev->pcie_wreg64_ext(adev, (reg), (v))
1326 #define RREG32_SMC(reg) adev->smc_rreg(adev, (reg))
1327 #define WREG32_SMC(reg, v) adev->smc_wreg(adev, (reg), (v))
1328 #define RREG32_UVD_CTX(reg) adev->uvd_ctx_rreg(adev, (reg))
1329 #define WREG32_UVD_CTX(reg, v) adev->uvd_ctx_wreg(adev, (reg), (v))
1330 #define RREG32_DIDT(reg) adev->didt_rreg(adev, (reg))
1331 #define WREG32_DIDT(reg, v) adev->didt_wreg(adev, (reg), (v))
1332 #define RREG32_GC_CAC(reg) adev->gc_cac_rreg(adev, (reg))
1333 #define WREG32_GC_CAC(reg, v) adev->gc_cac_wreg(adev, (reg), (v))
1334 #define RREG32_SE_CAC(reg) adev->se_cac_rreg(adev, (reg))
1335 #define WREG32_SE_CAC(reg, v) adev->se_cac_wreg(adev, (reg), (v))
1336 #define RREG32_AUDIO_ENDPT(block, reg) adev->audio_endpt_rreg(adev, (block), (reg))
1337 #define WREG32_AUDIO_ENDPT(block, reg, v) adev->audio_endpt_wreg(adev, (block), (reg), (v))
1338 #define WREG32_P(reg, val, mask)                                \
1339         do {                                                    \
1340                 uint32_t tmp_ = RREG32(reg);                    \
1341                 tmp_ &= (mask);                                 \
1342                 tmp_ |= ((val) & ~(mask));                      \
1343                 WREG32(reg, tmp_);                              \
1344         } while (0)
1345 #define WREG32_AND(reg, and) WREG32_P(reg, 0, and)
1346 #define WREG32_OR(reg, or) WREG32_P(reg, or, ~(or))
1347 #define WREG32_PLL_P(reg, val, mask)                            \
1348         do {                                                    \
1349                 uint32_t tmp_ = RREG32_PLL(reg);                \
1350                 tmp_ &= (mask);                                 \
1351                 tmp_ |= ((val) & ~(mask));                      \
1352                 WREG32_PLL(reg, tmp_);                          \
1353         } while (0)
1354
1355 #define WREG32_SMC_P(_Reg, _Val, _Mask)                         \
1356         do {                                                    \
1357                 u32 tmp = RREG32_SMC(_Reg);                     \
1358                 tmp &= (_Mask);                                 \
1359                 tmp |= ((_Val) & ~(_Mask));                     \
1360                 WREG32_SMC(_Reg, tmp);                          \
1361         } while (0)
1362
1363 #define DREG32_SYS(sqf, adev, reg) seq_printf((sqf), #reg " : 0x%08X\n", amdgpu_device_rreg((adev), (reg), false))
1364
1365 #define REG_FIELD_SHIFT(reg, field) reg##__##field##__SHIFT
1366 #define REG_FIELD_MASK(reg, field) reg##__##field##_MASK
1367
1368 #define REG_SET_FIELD(orig_val, reg, field, field_val)                  \
1369         (((orig_val) & ~REG_FIELD_MASK(reg, field)) |                   \
1370          (REG_FIELD_MASK(reg, field) & ((field_val) << REG_FIELD_SHIFT(reg, field))))
1371
1372 #define REG_GET_FIELD(value, reg, field)                                \
1373         (((value) & REG_FIELD_MASK(reg, field)) >> REG_FIELD_SHIFT(reg, field))
1374
1375 #define WREG32_FIELD(reg, field, val)   \
1376         WREG32(mm##reg, (RREG32(mm##reg) & ~REG_FIELD_MASK(reg, field)) | (val) << REG_FIELD_SHIFT(reg, field))
1377
1378 #define WREG32_FIELD_OFFSET(reg, offset, field, val)    \
1379         WREG32(mm##reg + offset, (RREG32(mm##reg + offset) & ~REG_FIELD_MASK(reg, field)) | (val) << REG_FIELD_SHIFT(reg, field))
1380
1381 #define AMDGPU_GET_REG_FIELD(x, h, l) (((x) & GENMASK_ULL(h, l)) >> (l))
1382 /*
1383  * BIOS helpers.
1384  */
1385 #define RBIOS8(i) (adev->bios[i])
1386 #define RBIOS16(i) (RBIOS8(i) | (RBIOS8((i)+1) << 8))
1387 #define RBIOS32(i) ((RBIOS16(i)) | (RBIOS16((i)+2) << 16))
1388
1389 /*
1390  * ASICs macro.
1391  */
1392 #define amdgpu_asic_set_vga_state(adev, state) \
1393     ((adev)->asic_funcs->set_vga_state ? (adev)->asic_funcs->set_vga_state((adev), (state)) : 0)
1394 #define amdgpu_asic_reset(adev) (adev)->asic_funcs->reset((adev))
1395 #define amdgpu_asic_reset_method(adev) (adev)->asic_funcs->reset_method((adev))
1396 #define amdgpu_asic_get_xclk(adev) (adev)->asic_funcs->get_xclk((adev))
1397 #define amdgpu_asic_set_uvd_clocks(adev, v, d) (adev)->asic_funcs->set_uvd_clocks((adev), (v), (d))
1398 #define amdgpu_asic_set_vce_clocks(adev, ev, ec) (adev)->asic_funcs->set_vce_clocks((adev), (ev), (ec))
1399 #define amdgpu_get_pcie_lanes(adev) (adev)->asic_funcs->get_pcie_lanes((adev))
1400 #define amdgpu_set_pcie_lanes(adev, l) (adev)->asic_funcs->set_pcie_lanes((adev), (l))
1401 #define amdgpu_asic_get_gpu_clock_counter(adev) (adev)->asic_funcs->get_gpu_clock_counter((adev))
1402 #define amdgpu_asic_read_disabled_bios(adev) (adev)->asic_funcs->read_disabled_bios((adev))
1403 #define amdgpu_asic_read_bios_from_rom(adev, b, l) (adev)->asic_funcs->read_bios_from_rom((adev), (b), (l))
1404 #define amdgpu_asic_read_register(adev, se, sh, offset, v)((adev)->asic_funcs->read_register((adev), (se), (sh), (offset), (v)))
1405 #define amdgpu_asic_get_config_memsize(adev) (adev)->asic_funcs->get_config_memsize((adev))
1406 #define amdgpu_asic_flush_hdp(adev, r) \
1407         ((adev)->asic_funcs->flush_hdp ? (adev)->asic_funcs->flush_hdp((adev), (r)) : (adev)->hdp.funcs->flush_hdp((adev), (r)))
1408 #define amdgpu_asic_invalidate_hdp(adev, r) \
1409         ((adev)->asic_funcs->invalidate_hdp ? (adev)->asic_funcs->invalidate_hdp((adev), (r)) : \
1410          ((adev)->hdp.funcs->invalidate_hdp ? (adev)->hdp.funcs->invalidate_hdp((adev), (r)) : (void)0))
1411 #define amdgpu_asic_need_full_reset(adev) (adev)->asic_funcs->need_full_reset((adev))
1412 #define amdgpu_asic_init_doorbell_index(adev) (adev)->asic_funcs->init_doorbell_index((adev))
1413 #define amdgpu_asic_get_pcie_usage(adev, cnt0, cnt1) ((adev)->asic_funcs->get_pcie_usage((adev), (cnt0), (cnt1)))
1414 #define amdgpu_asic_need_reset_on_init(adev) (adev)->asic_funcs->need_reset_on_init((adev))
1415 #define amdgpu_asic_get_pcie_replay_count(adev) ((adev)->asic_funcs->get_pcie_replay_count((adev)))
1416 #define amdgpu_asic_supports_baco(adev) (adev)->asic_funcs->supports_baco((adev))
1417 #define amdgpu_asic_pre_asic_init(adev) (adev)->asic_funcs->pre_asic_init((adev))
1418 #define amdgpu_asic_update_umd_stable_pstate(adev, enter) \
1419         ((adev)->asic_funcs->update_umd_stable_pstate ? (adev)->asic_funcs->update_umd_stable_pstate((adev), (enter)) : 0)
1420 #define amdgpu_asic_query_video_codecs(adev, e, c) (adev)->asic_funcs->query_video_codecs((adev), (e), (c))
1421
1422 #define amdgpu_inc_vram_lost(adev) atomic_inc(&((adev)->vram_lost_counter))
1423
1424 #define BIT_MASK_UPPER(i) ((i) >= BITS_PER_LONG ? 0 : ~0UL << (i))
1425 #define for_each_inst(i, inst_mask)        \
1426         for (i = ffs(inst_mask); i-- != 0; \
1427              i = ffs(inst_mask & BIT_MASK_UPPER(i + 1)))
1428
1429 /* Common functions */
1430 bool amdgpu_device_has_job_running(struct amdgpu_device *adev);
1431 bool amdgpu_device_should_recover_gpu(struct amdgpu_device *adev);
1432 int amdgpu_device_gpu_recover(struct amdgpu_device *adev,
1433                               struct amdgpu_job *job,
1434                               struct amdgpu_reset_context *reset_context);
1435 void amdgpu_device_pci_config_reset(struct amdgpu_device *adev);
1436 int amdgpu_device_pci_reset(struct amdgpu_device *adev);
1437 bool amdgpu_device_need_post(struct amdgpu_device *adev);
1438 bool amdgpu_device_seamless_boot_supported(struct amdgpu_device *adev);
1439 bool amdgpu_device_should_use_aspm(struct amdgpu_device *adev);
1440
1441 void amdgpu_cs_report_moved_bytes(struct amdgpu_device *adev, u64 num_bytes,
1442                                   u64 num_vis_bytes);
1443 int amdgpu_device_resize_fb_bar(struct amdgpu_device *adev);
1444 void amdgpu_device_program_register_sequence(struct amdgpu_device *adev,
1445                                              const u32 *registers,
1446                                              const u32 array_size);
1447
1448 int amdgpu_device_mode1_reset(struct amdgpu_device *adev);
1449 bool amdgpu_device_supports_atpx(struct drm_device *dev);
1450 bool amdgpu_device_supports_px(struct drm_device *dev);
1451 bool amdgpu_device_supports_boco(struct drm_device *dev);
1452 bool amdgpu_device_supports_smart_shift(struct drm_device *dev);
1453 int amdgpu_device_supports_baco(struct drm_device *dev);
1454 void amdgpu_device_detect_runtime_pm_mode(struct amdgpu_device *adev);
1455 bool amdgpu_device_is_peer_accessible(struct amdgpu_device *adev,
1456                                       struct amdgpu_device *peer_adev);
1457 int amdgpu_device_baco_enter(struct drm_device *dev);
1458 int amdgpu_device_baco_exit(struct drm_device *dev);
1459
1460 void amdgpu_device_flush_hdp(struct amdgpu_device *adev,
1461                 struct amdgpu_ring *ring);
1462 void amdgpu_device_invalidate_hdp(struct amdgpu_device *adev,
1463                 struct amdgpu_ring *ring);
1464
1465 void amdgpu_device_halt(struct amdgpu_device *adev);
1466 u32 amdgpu_device_pcie_port_rreg(struct amdgpu_device *adev,
1467                                 u32 reg);
1468 void amdgpu_device_pcie_port_wreg(struct amdgpu_device *adev,
1469                                 u32 reg, u32 v);
1470 struct dma_fence *amdgpu_device_get_gang(struct amdgpu_device *adev);
1471 struct dma_fence *amdgpu_device_switch_gang(struct amdgpu_device *adev,
1472                                             struct dma_fence *gang);
1473 bool amdgpu_device_has_display_hardware(struct amdgpu_device *adev);
1474 ssize_t amdgpu_get_soft_full_reset_mask(struct amdgpu_ring *ring);
1475 ssize_t amdgpu_show_reset_mask(char *buf, uint32_t supported_reset);
1476
1477 /* atpx handler */
1478 #if defined(CONFIG_VGA_SWITCHEROO)
1479 void amdgpu_register_atpx_handler(void);
1480 void amdgpu_unregister_atpx_handler(void);
1481 bool amdgpu_has_atpx_dgpu_power_cntl(void);
1482 bool amdgpu_is_atpx_hybrid(void);
1483 bool amdgpu_has_atpx(void);
1484 #else
1485 static inline void amdgpu_register_atpx_handler(void) {}
1486 static inline void amdgpu_unregister_atpx_handler(void) {}
1487 static inline bool amdgpu_has_atpx_dgpu_power_cntl(void) { return false; }
1488 static inline bool amdgpu_is_atpx_hybrid(void) { return false; }
1489 static inline bool amdgpu_has_atpx(void) { return false; }
1490 #endif
1491
1492 /*
1493  * KMS
1494  */
1495 extern const struct drm_ioctl_desc amdgpu_ioctls_kms[];
1496 extern const int amdgpu_max_kms_ioctl;
1497
1498 int amdgpu_driver_load_kms(struct amdgpu_device *adev, unsigned long flags);
1499 void amdgpu_driver_unload_kms(struct drm_device *dev);
1500 int amdgpu_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
1501 void amdgpu_driver_postclose_kms(struct drm_device *dev,
1502                                  struct drm_file *file_priv);
1503 void amdgpu_driver_release_kms(struct drm_device *dev);
1504
1505 int amdgpu_device_ip_suspend(struct amdgpu_device *adev);
1506 int amdgpu_device_prepare(struct drm_device *dev);
1507 int amdgpu_device_suspend(struct drm_device *dev, bool fbcon);
1508 int amdgpu_device_resume(struct drm_device *dev, bool fbcon);
1509 u32 amdgpu_get_vblank_counter_kms(struct drm_crtc *crtc);
1510 int amdgpu_enable_vblank_kms(struct drm_crtc *crtc);
1511 void amdgpu_disable_vblank_kms(struct drm_crtc *crtc);
1512 int amdgpu_info_ioctl(struct drm_device *dev, void *data,
1513                       struct drm_file *filp);
1514
1515 /*
1516  * functions used by amdgpu_encoder.c
1517  */
1518 struct amdgpu_afmt_acr {
1519         u32 clock;
1520
1521         int n_32khz;
1522         int cts_32khz;
1523
1524         int n_44_1khz;
1525         int cts_44_1khz;
1526
1527         int n_48khz;
1528         int cts_48khz;
1529
1530 };
1531
1532 struct amdgpu_afmt_acr amdgpu_afmt_acr(uint32_t clock);
1533
1534 /* amdgpu_acpi.c */
1535
1536 struct amdgpu_numa_info {
1537         uint64_t size;
1538         int pxm;
1539         int nid;
1540 };
1541
1542 /* ATCS Device/Driver State */
1543 #define AMDGPU_ATCS_PSC_DEV_STATE_D0            0
1544 #define AMDGPU_ATCS_PSC_DEV_STATE_D3_HOT        3
1545 #define AMDGPU_ATCS_PSC_DRV_STATE_OPR           0
1546 #define AMDGPU_ATCS_PSC_DRV_STATE_NOT_OPR       1
1547
1548 #if defined(CONFIG_ACPI)
1549 int amdgpu_acpi_init(struct amdgpu_device *adev);
1550 void amdgpu_acpi_fini(struct amdgpu_device *adev);
1551 bool amdgpu_acpi_is_pcie_performance_request_supported(struct amdgpu_device *adev);
1552 bool amdgpu_acpi_is_power_shift_control_supported(void);
1553 int amdgpu_acpi_pcie_performance_request(struct amdgpu_device *adev,
1554                                                 u8 perf_req, bool advertise);
1555 int amdgpu_acpi_power_shift_control(struct amdgpu_device *adev,
1556                                     u8 dev_state, bool drv_state);
1557 int amdgpu_acpi_smart_shift_update(struct drm_device *dev, enum amdgpu_ss ss_state);
1558 int amdgpu_acpi_pcie_notify_device_ready(struct amdgpu_device *adev);
1559 int amdgpu_acpi_get_tmr_info(struct amdgpu_device *adev, u64 *tmr_offset,
1560                              u64 *tmr_size);
1561 int amdgpu_acpi_get_mem_info(struct amdgpu_device *adev, int xcc_id,
1562                              struct amdgpu_numa_info *numa_info);
1563
1564 void amdgpu_acpi_get_backlight_caps(struct amdgpu_dm_backlight_caps *caps);
1565 bool amdgpu_acpi_should_gpu_reset(struct amdgpu_device *adev);
1566 void amdgpu_acpi_detect(void);
1567 void amdgpu_acpi_release(void);
1568 #else
1569 static inline int amdgpu_acpi_init(struct amdgpu_device *adev) { return 0; }
1570 static inline int amdgpu_acpi_get_tmr_info(struct amdgpu_device *adev,
1571                                            u64 *tmr_offset, u64 *tmr_size)
1572 {
1573         return -EINVAL;
1574 }
1575 static inline int amdgpu_acpi_get_mem_info(struct amdgpu_device *adev,
1576                                            int xcc_id,
1577                                            struct amdgpu_numa_info *numa_info)
1578 {
1579         return -EINVAL;
1580 }
1581 static inline void amdgpu_acpi_fini(struct amdgpu_device *adev) { }
1582 static inline bool amdgpu_acpi_should_gpu_reset(struct amdgpu_device *adev) { return false; }
1583 static inline void amdgpu_acpi_detect(void) { }
1584 static inline void amdgpu_acpi_release(void) { }
1585 static inline bool amdgpu_acpi_is_power_shift_control_supported(void) { return false; }
1586 static inline int amdgpu_acpi_power_shift_control(struct amdgpu_device *adev,
1587                                                   u8 dev_state, bool drv_state) { return 0; }
1588 static inline int amdgpu_acpi_smart_shift_update(struct drm_device *dev,
1589                                                  enum amdgpu_ss ss_state) { return 0; }
1590 static inline void amdgpu_acpi_get_backlight_caps(struct amdgpu_dm_backlight_caps *caps) { }
1591 #endif
1592
1593 #if defined(CONFIG_ACPI) && defined(CONFIG_SUSPEND)
1594 bool amdgpu_acpi_is_s3_active(struct amdgpu_device *adev);
1595 bool amdgpu_acpi_is_s0ix_active(struct amdgpu_device *adev);
1596 void amdgpu_choose_low_power_state(struct amdgpu_device *adev);
1597 #else
1598 static inline bool amdgpu_acpi_is_s0ix_active(struct amdgpu_device *adev) { return false; }
1599 static inline bool amdgpu_acpi_is_s3_active(struct amdgpu_device *adev) { return false; }
1600 static inline void amdgpu_choose_low_power_state(struct amdgpu_device *adev) { }
1601 #endif
1602
1603 void amdgpu_register_gpu_instance(struct amdgpu_device *adev);
1604 void amdgpu_unregister_gpu_instance(struct amdgpu_device *adev);
1605
1606 pci_ers_result_t amdgpu_pci_error_detected(struct pci_dev *pdev,
1607                                            pci_channel_state_t state);
1608 pci_ers_result_t amdgpu_pci_mmio_enabled(struct pci_dev *pdev);
1609 pci_ers_result_t amdgpu_pci_slot_reset(struct pci_dev *pdev);
1610 void amdgpu_pci_resume(struct pci_dev *pdev);
1611
1612 bool amdgpu_device_cache_pci_state(struct pci_dev *pdev);
1613 bool amdgpu_device_load_pci_state(struct pci_dev *pdev);
1614
1615 bool amdgpu_device_skip_hw_access(struct amdgpu_device *adev);
1616
1617 int amdgpu_device_set_cg_state(struct amdgpu_device *adev,
1618                                enum amd_clockgating_state state);
1619 int amdgpu_device_set_pg_state(struct amdgpu_device *adev,
1620                                enum amd_powergating_state state);
1621
1622 static inline bool amdgpu_device_has_timeouts_enabled(struct amdgpu_device *adev)
1623 {
1624         return amdgpu_gpu_recovery != 0 &&
1625                 adev->gfx_timeout != MAX_SCHEDULE_TIMEOUT &&
1626                 adev->compute_timeout != MAX_SCHEDULE_TIMEOUT &&
1627                 adev->sdma_timeout != MAX_SCHEDULE_TIMEOUT &&
1628                 adev->video_timeout != MAX_SCHEDULE_TIMEOUT;
1629 }
1630
1631 #include "amdgpu_object.h"
1632
1633 static inline bool amdgpu_is_tmz(struct amdgpu_device *adev)
1634 {
1635        return adev->gmc.tmz_enabled;
1636 }
1637
1638 int amdgpu_in_reset(struct amdgpu_device *adev);
1639
1640 extern const struct attribute_group amdgpu_vram_mgr_attr_group;
1641 extern const struct attribute_group amdgpu_gtt_mgr_attr_group;
1642 extern const struct attribute_group amdgpu_flash_attr_group;
1643
1644 void amdgpu_set_init_level(struct amdgpu_device *adev,
1645                            enum amdgpu_init_lvl_id lvl);
1646 #endif
This page took 0.127577 seconds and 4 git commands to generate.