]> Git Repo - linux.git/blob - drivers/iommu/intel/pasid.h
Merge tag 'rtc-6.5' of git://git.kernel.org/pub/scm/linux/kernel/git/abelloni/linux
[linux.git] / drivers / iommu / intel / pasid.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /*
3  * pasid.h - PASID idr, table and entry header
4  *
5  * Copyright (C) 2018 Intel Corporation
6  *
7  * Author: Lu Baolu <[email protected]>
8  */
9
10 #ifndef __INTEL_PASID_H
11 #define __INTEL_PASID_H
12
13 #define PASID_RID2PASID                 0x0
14 #define PASID_MIN                       0x1
15 #define PASID_MAX                       0x100000
16 #define PASID_PTE_MASK                  0x3F
17 #define PASID_PTE_PRESENT               1
18 #define PASID_PTE_FPD                   2
19 #define PDE_PFN_MASK                    PAGE_MASK
20 #define PASID_PDE_SHIFT                 6
21 #define MAX_NR_PASID_BITS               20
22 #define PASID_TBL_ENTRIES               BIT(PASID_PDE_SHIFT)
23
24 #define is_pasid_enabled(entry)         (((entry)->lo >> 3) & 0x1)
25 #define get_pasid_dir_size(entry)       (1 << ((((entry)->lo >> 9) & 0x7) + 7))
26
27 /* Virtual command interface for enlightened pasid management. */
28 #define VCMD_CMD_ALLOC                  0x1
29 #define VCMD_CMD_FREE                   0x2
30 #define VCMD_VRSP_IP                    0x1
31 #define VCMD_VRSP_SC(e)                 (((e) & 0xff) >> 1)
32 #define VCMD_VRSP_SC_SUCCESS            0
33 #define VCMD_VRSP_SC_NO_PASID_AVAIL     16
34 #define VCMD_VRSP_SC_INVALID_PASID      16
35 #define VCMD_VRSP_RESULT_PASID(e)       (((e) >> 16) & 0xfffff)
36 #define VCMD_CMD_OPERAND(e)             ((e) << 16)
37 /*
38  * Domain ID reserved for pasid entries programmed for first-level
39  * only and pass-through transfer modes.
40  */
41 #define FLPT_DEFAULT_DID                1
42 #define NUM_RESERVED_DID                2
43
44 #define PASID_FLAG_NESTED               BIT(1)
45 #define PASID_FLAG_PAGE_SNOOP           BIT(2)
46
47 /*
48  * The PASID_FLAG_FL5LP flag Indicates using 5-level paging for first-
49  * level translation, otherwise, 4-level paging will be used.
50  */
51 #define PASID_FLAG_FL5LP                BIT(1)
52
53 struct pasid_dir_entry {
54         u64 val;
55 };
56
57 struct pasid_entry {
58         u64 val[8];
59 };
60
61 #define PASID_ENTRY_PGTT_FL_ONLY        (1)
62 #define PASID_ENTRY_PGTT_SL_ONLY        (2)
63 #define PASID_ENTRY_PGTT_NESTED         (3)
64 #define PASID_ENTRY_PGTT_PT             (4)
65
66 /* The representative of a PASID table */
67 struct pasid_table {
68         void                    *table;         /* pasid table pointer */
69         int                     order;          /* page order of pasid table */
70         u32                     max_pasid;      /* max pasid */
71 };
72
73 /* Get PRESENT bit of a PASID directory entry. */
74 static inline bool pasid_pde_is_present(struct pasid_dir_entry *pde)
75 {
76         return READ_ONCE(pde->val) & PASID_PTE_PRESENT;
77 }
78
79 /* Get PASID table from a PASID directory entry. */
80 static inline struct pasid_entry *
81 get_pasid_table_from_pde(struct pasid_dir_entry *pde)
82 {
83         if (!pasid_pde_is_present(pde))
84                 return NULL;
85
86         return phys_to_virt(READ_ONCE(pde->val) & PDE_PFN_MASK);
87 }
88
89 /* Get PRESENT bit of a PASID table entry. */
90 static inline bool pasid_pte_is_present(struct pasid_entry *pte)
91 {
92         return READ_ONCE(pte->val[0]) & PASID_PTE_PRESENT;
93 }
94
95 /* Get PGTT field of a PASID table entry */
96 static inline u16 pasid_pte_get_pgtt(struct pasid_entry *pte)
97 {
98         return (u16)((READ_ONCE(pte->val[0]) >> 6) & 0x7);
99 }
100
101 extern unsigned int intel_pasid_max_id;
102 int intel_pasid_alloc_table(struct device *dev);
103 void intel_pasid_free_table(struct device *dev);
104 struct pasid_table *intel_pasid_get_table(struct device *dev);
105 int intel_pasid_setup_first_level(struct intel_iommu *iommu,
106                                   struct device *dev, pgd_t *pgd,
107                                   u32 pasid, u16 did, int flags);
108 int intel_pasid_setup_second_level(struct intel_iommu *iommu,
109                                    struct dmar_domain *domain,
110                                    struct device *dev, u32 pasid);
111 int intel_pasid_setup_pass_through(struct intel_iommu *iommu,
112                                    struct dmar_domain *domain,
113                                    struct device *dev, u32 pasid);
114 void intel_pasid_tear_down_entry(struct intel_iommu *iommu,
115                                  struct device *dev, u32 pasid,
116                                  bool fault_ignore);
117 int vcmd_alloc_pasid(struct intel_iommu *iommu, u32 *pasid);
118 void vcmd_free_pasid(struct intel_iommu *iommu, u32 pasid);
119 void intel_pasid_setup_page_snoop_control(struct intel_iommu *iommu,
120                                           struct device *dev, u32 pasid);
121 #endif /* __INTEL_PASID_H */
This page took 0.040264 seconds and 4 git commands to generate.