]> Git Repo - linux.git/blob - drivers/gpu/drm/amd/amdgpu/amdgpu_drv.c
Merge tag 'for-airlie-tda998x' of git://git.armlinux.org.uk/~rmk/linux-arm into drm...
[linux.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_drv.c
1 /*
2  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the "Software"),
7  * to deal in the Software without restriction, including without limitation
8  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
9  * and/or sell copies of the Software, and to permit persons to whom the
10  * Software is furnished to do so, subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the next
13  * paragraph) shall be included in all copies or substantial portions of the
14  * Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #include <drm/amdgpu_drm.h>
26 #include <drm/drm_drv.h>
27 #include <drm/drm_gem.h>
28 #include <drm/drm_vblank.h>
29 #include "amdgpu_drv.h"
30
31 #include <drm/drm_pciids.h>
32 #include <linux/console.h>
33 #include <linux/module.h>
34 #include <linux/pci.h>
35 #include <linux/pm_runtime.h>
36 #include <linux/vga_switcheroo.h>
37 #include <drm/drm_probe_helper.h>
38
39 #include "amdgpu.h"
40 #include "amdgpu_irq.h"
41 #include "amdgpu_dma_buf.h"
42
43 #include "amdgpu_amdkfd.h"
44
45 /*
46  * KMS wrapper.
47  * - 3.0.0 - initial driver
48  * - 3.1.0 - allow reading more status registers (GRBM, SRBM, SDMA, CP)
49  * - 3.2.0 - GFX8: Uses EOP_TC_WB_ACTION_EN, so UMDs don't have to do the same
50  *           at the end of IBs.
51  * - 3.3.0 - Add VM support for UVD on supported hardware.
52  * - 3.4.0 - Add AMDGPU_INFO_NUM_EVICTIONS.
53  * - 3.5.0 - Add support for new UVD_NO_OP register.
54  * - 3.6.0 - kmd involves use CONTEXT_CONTROL in ring buffer.
55  * - 3.7.0 - Add support for VCE clock list packet
56  * - 3.8.0 - Add support raster config init in the kernel
57  * - 3.9.0 - Add support for memory query info about VRAM and GTT.
58  * - 3.10.0 - Add support for new fences ioctl, new gem ioctl flags
59  * - 3.11.0 - Add support for sensor query info (clocks, temp, etc).
60  * - 3.12.0 - Add query for double offchip LDS buffers
61  * - 3.13.0 - Add PRT support
62  * - 3.14.0 - Fix race in amdgpu_ctx_get_fence() and note new functionality
63  * - 3.15.0 - Export more gpu info for gfx9
64  * - 3.16.0 - Add reserved vmid support
65  * - 3.17.0 - Add AMDGPU_NUM_VRAM_CPU_PAGE_FAULTS.
66  * - 3.18.0 - Export gpu always on cu bitmap
67  * - 3.19.0 - Add support for UVD MJPEG decode
68  * - 3.20.0 - Add support for local BOs
69  * - 3.21.0 - Add DRM_AMDGPU_FENCE_TO_HANDLE ioctl
70  * - 3.22.0 - Add DRM_AMDGPU_SCHED ioctl
71  * - 3.23.0 - Add query for VRAM lost counter
72  * - 3.24.0 - Add high priority compute support for gfx9
73  * - 3.25.0 - Add support for sensor query info (stable pstate sclk/mclk).
74  * - 3.26.0 - GFX9: Process AMDGPU_IB_FLAG_TC_WB_NOT_INVALIDATE.
75  * - 3.27.0 - Add new chunk to to AMDGPU_CS to enable BO_LIST creation.
76  * - 3.28.0 - Add AMDGPU_CHUNK_ID_SCHEDULED_DEPENDENCIES
77  * - 3.29.0 - Add AMDGPU_IB_FLAG_RESET_GDS_MAX_WAVE_ID
78  * - 3.30.0 - Add AMDGPU_SCHED_OP_CONTEXT_PRIORITY_OVERRIDE.
79  * - 3.31.0 - Add support for per-flip tiling attribute changes with DC
80  * - 3.32.0 - Add syncobj timeline support to AMDGPU_CS.
81  */
82 #define KMS_DRIVER_MAJOR        3
83 #define KMS_DRIVER_MINOR        32
84 #define KMS_DRIVER_PATCHLEVEL   0
85
86 #define AMDGPU_MAX_TIMEOUT_PARAM_LENTH  256
87
88 int amdgpu_vram_limit = 0;
89 int amdgpu_vis_vram_limit = 0;
90 int amdgpu_gart_size = -1; /* auto */
91 int amdgpu_gtt_size = -1; /* auto */
92 int amdgpu_moverate = -1; /* auto */
93 int amdgpu_benchmarking = 0;
94 int amdgpu_testing = 0;
95 int amdgpu_audio = -1;
96 int amdgpu_disp_priority = 0;
97 int amdgpu_hw_i2c = 0;
98 int amdgpu_pcie_gen2 = -1;
99 int amdgpu_msi = -1;
100 char amdgpu_lockup_timeout[AMDGPU_MAX_TIMEOUT_PARAM_LENTH];
101 int amdgpu_dpm = -1;
102 int amdgpu_fw_load_type = -1;
103 int amdgpu_aspm = -1;
104 int amdgpu_runtime_pm = -1;
105 uint amdgpu_ip_block_mask = 0xffffffff;
106 int amdgpu_bapm = -1;
107 int amdgpu_deep_color = 0;
108 int amdgpu_vm_size = -1;
109 int amdgpu_vm_fragment_size = -1;
110 int amdgpu_vm_block_size = -1;
111 int amdgpu_vm_fault_stop = 0;
112 int amdgpu_vm_debug = 0;
113 int amdgpu_vram_page_split = 512;
114 int amdgpu_vm_update_mode = -1;
115 int amdgpu_exp_hw_support = 0;
116 int amdgpu_dc = -1;
117 int amdgpu_sched_jobs = 32;
118 int amdgpu_sched_hw_submission = 2;
119 uint amdgpu_pcie_gen_cap = 0;
120 uint amdgpu_pcie_lane_cap = 0;
121 uint amdgpu_cg_mask = 0xffffffff;
122 uint amdgpu_pg_mask = 0xffffffff;
123 uint amdgpu_sdma_phase_quantum = 32;
124 char *amdgpu_disable_cu = NULL;
125 char *amdgpu_virtual_display = NULL;
126 /* OverDrive(bit 14) disabled by default*/
127 uint amdgpu_pp_feature_mask = 0xffffbfff;
128 int amdgpu_ngg = 0;
129 int amdgpu_prim_buf_per_se = 0;
130 int amdgpu_pos_buf_per_se = 0;
131 int amdgpu_cntl_sb_buf_per_se = 0;
132 int amdgpu_param_buf_per_se = 0;
133 int amdgpu_job_hang_limit = 0;
134 int amdgpu_lbpw = -1;
135 int amdgpu_compute_multipipe = -1;
136 int amdgpu_gpu_recovery = -1; /* auto */
137 int amdgpu_emu_mode = 0;
138 uint amdgpu_smu_memory_pool_size = 0;
139 /* FBC (bit 0) disabled by default*/
140 uint amdgpu_dc_feature_mask = 0;
141
142 struct amdgpu_mgpu_info mgpu_info = {
143         .mutex = __MUTEX_INITIALIZER(mgpu_info.mutex),
144 };
145 int amdgpu_ras_enable = -1;
146 uint amdgpu_ras_mask = 0xffffffff;
147
148 /**
149  * DOC: vramlimit (int)
150  * Restrict the total amount of VRAM in MiB for testing.  The default is 0 (Use full VRAM).
151  */
152 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
153 module_param_named(vramlimit, amdgpu_vram_limit, int, 0600);
154
155 /**
156  * DOC: vis_vramlimit (int)
157  * Restrict the amount of CPU visible VRAM in MiB for testing.  The default is 0 (Use full CPU visible VRAM).
158  */
159 MODULE_PARM_DESC(vis_vramlimit, "Restrict visible VRAM for testing, in megabytes");
160 module_param_named(vis_vramlimit, amdgpu_vis_vram_limit, int, 0444);
161
162 /**
163  * DOC: gartsize (uint)
164  * Restrict the size of GART in Mib (32, 64, etc.) for testing. The default is -1 (The size depends on asic).
165  */
166 MODULE_PARM_DESC(gartsize, "Size of GART to setup in megabytes (32, 64, etc., -1=auto)");
167 module_param_named(gartsize, amdgpu_gart_size, uint, 0600);
168
169 /**
170  * DOC: gttsize (int)
171  * Restrict the size of GTT domain in MiB for testing. The default is -1 (It's VRAM size if 3GB < VRAM < 3/4 RAM,
172  * otherwise 3/4 RAM size).
173  */
174 MODULE_PARM_DESC(gttsize, "Size of the GTT domain in megabytes (-1 = auto)");
175 module_param_named(gttsize, amdgpu_gtt_size, int, 0600);
176
177 /**
178  * DOC: moverate (int)
179  * Set maximum buffer migration rate in MB/s. The default is -1 (8 MB/s).
180  */
181 MODULE_PARM_DESC(moverate, "Maximum buffer migration rate in MB/s. (32, 64, etc., -1=auto, 0=1=disabled)");
182 module_param_named(moverate, amdgpu_moverate, int, 0600);
183
184 /**
185  * DOC: benchmark (int)
186  * Run benchmarks. The default is 0 (Skip benchmarks).
187  */
188 MODULE_PARM_DESC(benchmark, "Run benchmark");
189 module_param_named(benchmark, amdgpu_benchmarking, int, 0444);
190
191 /**
192  * DOC: test (int)
193  * Test BO GTT->VRAM and VRAM->GTT GPU copies. The default is 0 (Skip test, only set 1 to run test).
194  */
195 MODULE_PARM_DESC(test, "Run tests");
196 module_param_named(test, amdgpu_testing, int, 0444);
197
198 /**
199  * DOC: audio (int)
200  * Set HDMI/DPAudio. Only affects non-DC display handling. The default is -1 (Enabled), set 0 to disabled it.
201  */
202 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
203 module_param_named(audio, amdgpu_audio, int, 0444);
204
205 /**
206  * DOC: disp_priority (int)
207  * Set display Priority (1 = normal, 2 = high). Only affects non-DC display handling. The default is 0 (auto).
208  */
209 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
210 module_param_named(disp_priority, amdgpu_disp_priority, int, 0444);
211
212 /**
213  * DOC: hw_i2c (int)
214  * To enable hw i2c engine. Only affects non-DC display handling. The default is 0 (Disabled).
215  */
216 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
217 module_param_named(hw_i2c, amdgpu_hw_i2c, int, 0444);
218
219 /**
220  * DOC: pcie_gen2 (int)
221  * To disable PCIE Gen2/3 mode (0 = disable, 1 = enable). The default is -1 (auto, enabled).
222  */
223 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
224 module_param_named(pcie_gen2, amdgpu_pcie_gen2, int, 0444);
225
226 /**
227  * DOC: msi (int)
228  * To disable Message Signaled Interrupts (MSI) functionality (1 = enable, 0 = disable). The default is -1 (auto, enabled).
229  */
230 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
231 module_param_named(msi, amdgpu_msi, int, 0444);
232
233 /**
234  * DOC: lockup_timeout (string)
235  * Set GPU scheduler timeout value in ms.
236  *
237  * The format can be [Non-Compute] or [GFX,Compute,SDMA,Video]. That is there can be one or
238  * multiple values specified. 0 and negative values are invalidated. They will be adjusted
239  * to default timeout.
240  *  - With one value specified, the setting will apply to all non-compute jobs.
241  *  - With multiple values specified, the first one will be for GFX. The second one is for Compute.
242  *    And the third and fourth ones are for SDMA and Video.
243  * By default(with no lockup_timeout settings), the timeout for all non-compute(GFX, SDMA and Video)
244  * jobs is 10000. And there is no timeout enforced on compute jobs.
245  */
246 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (default: 10000 for non-compute jobs and no timeout for compute jobs), "
247                 "format is [Non-Compute] or [GFX,Compute,SDMA,Video]");
248 module_param_string(lockup_timeout, amdgpu_lockup_timeout, sizeof(amdgpu_lockup_timeout), 0444);
249
250 /**
251  * DOC: dpm (int)
252  * Override for dynamic power management setting (1 = enable, 0 = disable). The default is -1 (auto).
253  */
254 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
255 module_param_named(dpm, amdgpu_dpm, int, 0444);
256
257 /**
258  * DOC: fw_load_type (int)
259  * Set different firmware loading type for debugging (0 = direct, 1 = SMU, 2 = PSP). The default is -1 (auto).
260  */
261 MODULE_PARM_DESC(fw_load_type, "firmware loading type (0 = direct, 1 = SMU, 2 = PSP, -1 = auto)");
262 module_param_named(fw_load_type, amdgpu_fw_load_type, int, 0444);
263
264 /**
265  * DOC: aspm (int)
266  * To disable ASPM (1 = enable, 0 = disable). The default is -1 (auto, enabled).
267  */
268 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
269 module_param_named(aspm, amdgpu_aspm, int, 0444);
270
271 /**
272  * DOC: runpm (int)
273  * Override for runtime power management control for dGPUs in PX/HG laptops. The amdgpu driver can dynamically power down
274  * the dGPU on PX/HG laptops when it is idle. The default is -1 (auto enable). Setting the value to 0 disables this functionality.
275  */
276 MODULE_PARM_DESC(runpm, "PX runtime pm (1 = force enable, 0 = disable, -1 = PX only default)");
277 module_param_named(runpm, amdgpu_runtime_pm, int, 0444);
278
279 /**
280  * DOC: ip_block_mask (uint)
281  * Override what IP blocks are enabled on the GPU. Each GPU is a collection of IP blocks (gfx, display, video, etc.).
282  * Use this parameter to disable specific blocks. Note that the IP blocks do not have a fixed index. Some asics may not have
283  * some IPs or may include multiple instances of an IP so the ordering various from asic to asic. See the driver output in
284  * the kernel log for the list of IPs on the asic. The default is 0xffffffff (enable all blocks on a device).
285  */
286 MODULE_PARM_DESC(ip_block_mask, "IP Block Mask (all blocks enabled (default))");
287 module_param_named(ip_block_mask, amdgpu_ip_block_mask, uint, 0444);
288
289 /**
290  * DOC: bapm (int)
291  * Bidirectional Application Power Management (BAPM) used to dynamically share TDP between CPU and GPU. Set value 0 to disable it.
292  * The default -1 (auto, enabled)
293  */
294 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
295 module_param_named(bapm, amdgpu_bapm, int, 0444);
296
297 /**
298  * DOC: deep_color (int)
299  * Set 1 to enable Deep Color support. Only affects non-DC display handling. The default is 0 (disabled).
300  */
301 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
302 module_param_named(deep_color, amdgpu_deep_color, int, 0444);
303
304 /**
305  * DOC: vm_size (int)
306  * Override the size of the GPU's per client virtual address space in GiB.  The default is -1 (automatic for each asic).
307  */
308 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 64GB)");
309 module_param_named(vm_size, amdgpu_vm_size, int, 0444);
310
311 /**
312  * DOC: vm_fragment_size (int)
313  * Override VM fragment size in bits (4, 5, etc. 4 = 64K, 9 = 2M). The default is -1 (automatic for each asic).
314  */
315 MODULE_PARM_DESC(vm_fragment_size, "VM fragment size in bits (4, 5, etc. 4 = 64K (default), Max 9 = 2M)");
316 module_param_named(vm_fragment_size, amdgpu_vm_fragment_size, int, 0444);
317
318 /**
319  * DOC: vm_block_size (int)
320  * Override VM page table size in bits (default depending on vm_size and hw setup). The default is -1 (automatic for each asic).
321  */
322 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
323 module_param_named(vm_block_size, amdgpu_vm_block_size, int, 0444);
324
325 /**
326  * DOC: vm_fault_stop (int)
327  * Stop on VM fault for debugging (0 = never, 1 = print first, 2 = always). The default is 0 (No stop).
328  */
329 MODULE_PARM_DESC(vm_fault_stop, "Stop on VM fault (0 = never (default), 1 = print first, 2 = always)");
330 module_param_named(vm_fault_stop, amdgpu_vm_fault_stop, int, 0444);
331
332 /**
333  * DOC: vm_debug (int)
334  * Debug VM handling (0 = disabled, 1 = enabled). The default is 0 (Disabled).
335  */
336 MODULE_PARM_DESC(vm_debug, "Debug VM handling (0 = disabled (default), 1 = enabled)");
337 module_param_named(vm_debug, amdgpu_vm_debug, int, 0644);
338
339 /**
340  * DOC: vm_update_mode (int)
341  * Override VM update mode. VM updated by using CPU (0 = never, 1 = Graphics only, 2 = Compute only, 3 = Both). The default
342  * is -1 (Only in large BAR(LB) systems Compute VM tables will be updated by CPU, otherwise 0, never).
343  */
344 MODULE_PARM_DESC(vm_update_mode, "VM update using CPU (0 = never (default except for large BAR(LB)), 1 = Graphics only, 2 = Compute only (default for LB), 3 = Both");
345 module_param_named(vm_update_mode, amdgpu_vm_update_mode, int, 0444);
346
347 /**
348  * DOC: vram_page_split (int)
349  * Override the number of pages after we split VRAM allocations (default 512, -1 = disable). The default is 512.
350  */
351 MODULE_PARM_DESC(vram_page_split, "Number of pages after we split VRAM allocations (default 512, -1 = disable)");
352 module_param_named(vram_page_split, amdgpu_vram_page_split, int, 0444);
353
354 /**
355  * DOC: exp_hw_support (int)
356  * Enable experimental hw support (1 = enable). The default is 0 (disabled).
357  */
358 MODULE_PARM_DESC(exp_hw_support, "experimental hw support (1 = enable, 0 = disable (default))");
359 module_param_named(exp_hw_support, amdgpu_exp_hw_support, int, 0444);
360
361 /**
362  * DOC: dc (int)
363  * Disable/Enable Display Core driver for debugging (1 = enable, 0 = disable). The default is -1 (automatic for each asic).
364  */
365 MODULE_PARM_DESC(dc, "Display Core driver (1 = enable, 0 = disable, -1 = auto (default))");
366 module_param_named(dc, amdgpu_dc, int, 0444);
367
368 /**
369  * DOC: sched_jobs (int)
370  * Override the max number of jobs supported in the sw queue. The default is 32.
371  */
372 MODULE_PARM_DESC(sched_jobs, "the max number of jobs supported in the sw queue (default 32)");
373 module_param_named(sched_jobs, amdgpu_sched_jobs, int, 0444);
374
375 /**
376  * DOC: sched_hw_submission (int)
377  * Override the max number of HW submissions. The default is 2.
378  */
379 MODULE_PARM_DESC(sched_hw_submission, "the max number of HW submissions (default 2)");
380 module_param_named(sched_hw_submission, amdgpu_sched_hw_submission, int, 0444);
381
382 /**
383  * DOC: ppfeaturemask (uint)
384  * Override power features enabled. See enum PP_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
385  * The default is the current set of stable power features.
386  */
387 MODULE_PARM_DESC(ppfeaturemask, "all power features enabled (default))");
388 module_param_named(ppfeaturemask, amdgpu_pp_feature_mask, uint, 0444);
389
390 /**
391  * DOC: pcie_gen_cap (uint)
392  * Override PCIE gen speed capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
393  * The default is 0 (automatic for each asic).
394  */
395 MODULE_PARM_DESC(pcie_gen_cap, "PCIE Gen Caps (0: autodetect (default))");
396 module_param_named(pcie_gen_cap, amdgpu_pcie_gen_cap, uint, 0444);
397
398 /**
399  * DOC: pcie_lane_cap (uint)
400  * Override PCIE lanes capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
401  * The default is 0 (automatic for each asic).
402  */
403 MODULE_PARM_DESC(pcie_lane_cap, "PCIE Lane Caps (0: autodetect (default))");
404 module_param_named(pcie_lane_cap, amdgpu_pcie_lane_cap, uint, 0444);
405
406 /**
407  * DOC: cg_mask (uint)
408  * Override Clockgating features enabled on GPU (0 = disable clock gating). See the AMD_CG_SUPPORT flags in
409  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
410  */
411 MODULE_PARM_DESC(cg_mask, "Clockgating flags mask (0 = disable clock gating)");
412 module_param_named(cg_mask, amdgpu_cg_mask, uint, 0444);
413
414 /**
415  * DOC: pg_mask (uint)
416  * Override Powergating features enabled on GPU (0 = disable power gating). See the AMD_PG_SUPPORT flags in
417  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
418  */
419 MODULE_PARM_DESC(pg_mask, "Powergating flags mask (0 = disable power gating)");
420 module_param_named(pg_mask, amdgpu_pg_mask, uint, 0444);
421
422 /**
423  * DOC: sdma_phase_quantum (uint)
424  * Override SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change). The default is 32.
425  */
426 MODULE_PARM_DESC(sdma_phase_quantum, "SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change (default 32))");
427 module_param_named(sdma_phase_quantum, amdgpu_sdma_phase_quantum, uint, 0444);
428
429 /**
430  * DOC: disable_cu (charp)
431  * Set to disable CUs (It's set like se.sh.cu,...). The default is NULL.
432  */
433 MODULE_PARM_DESC(disable_cu, "Disable CUs (se.sh.cu,...)");
434 module_param_named(disable_cu, amdgpu_disable_cu, charp, 0444);
435
436 /**
437  * DOC: virtual_display (charp)
438  * Set to enable virtual display feature. This feature provides a virtual display hardware on headless boards
439  * or in virtualized environments. It will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x. It's the pci address of
440  * the device, plus the number of crtcs to expose. E.g., 0000:26:00.0,4 would enable 4 virtual crtcs on the pci
441  * device at 26:00.0. The default is NULL.
442  */
443 MODULE_PARM_DESC(virtual_display,
444                  "Enable virtual display feature (the virtual_display will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x)");
445 module_param_named(virtual_display, amdgpu_virtual_display, charp, 0444);
446
447 /**
448  * DOC: ngg (int)
449  * Set to enable Next Generation Graphics (1 = enable). The default is 0 (disabled).
450  */
451 MODULE_PARM_DESC(ngg, "Next Generation Graphics (1 = enable, 0 = disable(default depending on gfx))");
452 module_param_named(ngg, amdgpu_ngg, int, 0444);
453
454 /**
455  * DOC: prim_buf_per_se (int)
456  * Override the size of Primitive Buffer per Shader Engine in Byte. The default is 0 (depending on gfx).
457  */
458 MODULE_PARM_DESC(prim_buf_per_se, "the size of Primitive Buffer per Shader Engine (default depending on gfx)");
459 module_param_named(prim_buf_per_se, amdgpu_prim_buf_per_se, int, 0444);
460
461 /**
462  * DOC: pos_buf_per_se (int)
463  * Override the size of Position Buffer per Shader Engine in Byte. The default is 0 (depending on gfx).
464  */
465 MODULE_PARM_DESC(pos_buf_per_se, "the size of Position Buffer per Shader Engine (default depending on gfx)");
466 module_param_named(pos_buf_per_se, amdgpu_pos_buf_per_se, int, 0444);
467
468 /**
469  * DOC: cntl_sb_buf_per_se (int)
470  * Override the size of Control Sideband per Shader Engine in Byte. The default is 0 (depending on gfx).
471  */
472 MODULE_PARM_DESC(cntl_sb_buf_per_se, "the size of Control Sideband per Shader Engine (default depending on gfx)");
473 module_param_named(cntl_sb_buf_per_se, amdgpu_cntl_sb_buf_per_se, int, 0444);
474
475 /**
476  * DOC: param_buf_per_se (int)
477  * Override the size of Off-Chip Parameter Cache per Shader Engine in Byte.
478  * The default is 0 (depending on gfx).
479  */
480 MODULE_PARM_DESC(param_buf_per_se, "the size of Off-Chip Parameter Cache per Shader Engine (default depending on gfx)");
481 module_param_named(param_buf_per_se, amdgpu_param_buf_per_se, int, 0444);
482
483 /**
484  * DOC: job_hang_limit (int)
485  * Set how much time allow a job hang and not drop it. The default is 0.
486  */
487 MODULE_PARM_DESC(job_hang_limit, "how much time allow a job hang and not drop it (default 0)");
488 module_param_named(job_hang_limit, amdgpu_job_hang_limit, int ,0444);
489
490 /**
491  * DOC: lbpw (int)
492  * Override Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable). The default is -1 (auto, enabled).
493  */
494 MODULE_PARM_DESC(lbpw, "Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable, -1 = auto)");
495 module_param_named(lbpw, amdgpu_lbpw, int, 0444);
496
497 MODULE_PARM_DESC(compute_multipipe, "Force compute queues to be spread across pipes (1 = enable, 0 = disable, -1 = auto)");
498 module_param_named(compute_multipipe, amdgpu_compute_multipipe, int, 0444);
499
500 /**
501  * DOC: gpu_recovery (int)
502  * Set to enable GPU recovery mechanism (1 = enable, 0 = disable). The default is -1 (auto, disabled except SRIOV).
503  */
504 MODULE_PARM_DESC(gpu_recovery, "Enable GPU recovery mechanism, (1 = enable, 0 = disable, -1 = auto)");
505 module_param_named(gpu_recovery, amdgpu_gpu_recovery, int, 0444);
506
507 /**
508  * DOC: emu_mode (int)
509  * Set value 1 to enable emulation mode. This is only needed when running on an emulator. The default is 0 (disabled).
510  */
511 MODULE_PARM_DESC(emu_mode, "Emulation mode, (1 = enable, 0 = disable)");
512 module_param_named(emu_mode, amdgpu_emu_mode, int, 0444);
513
514 /**
515  * DOC: ras_enable (int)
516  * Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))
517  */
518 MODULE_PARM_DESC(ras_enable, "Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))");
519 module_param_named(ras_enable, amdgpu_ras_enable, int, 0444);
520
521 /**
522  * DOC: ras_mask (uint)
523  * Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1
524  * See the flags in drivers/gpu/drm/amd/amdgpu/amdgpu_ras.h
525  */
526 MODULE_PARM_DESC(ras_mask, "Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1");
527 module_param_named(ras_mask, amdgpu_ras_mask, uint, 0444);
528
529 /**
530  * DOC: si_support (int)
531  * Set SI support driver. This parameter works after set config CONFIG_DRM_AMDGPU_SI. For SI asic, when radeon driver is enabled,
532  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
533  * otherwise using amdgpu driver.
534  */
535 #ifdef CONFIG_DRM_AMDGPU_SI
536
537 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
538 int amdgpu_si_support = 0;
539 MODULE_PARM_DESC(si_support, "SI support (1 = enabled, 0 = disabled (default))");
540 #else
541 int amdgpu_si_support = 1;
542 MODULE_PARM_DESC(si_support, "SI support (1 = enabled (default), 0 = disabled)");
543 #endif
544
545 module_param_named(si_support, amdgpu_si_support, int, 0444);
546 #endif
547
548 /**
549  * DOC: cik_support (int)
550  * Set CIK support driver. This parameter works after set config CONFIG_DRM_AMDGPU_CIK. For CIK asic, when radeon driver is enabled,
551  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
552  * otherwise using amdgpu driver.
553  */
554 #ifdef CONFIG_DRM_AMDGPU_CIK
555
556 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
557 int amdgpu_cik_support = 0;
558 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled, 0 = disabled (default))");
559 #else
560 int amdgpu_cik_support = 1;
561 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled (default), 0 = disabled)");
562 #endif
563
564 module_param_named(cik_support, amdgpu_cik_support, int, 0444);
565 #endif
566
567 /**
568  * DOC: smu_memory_pool_size (uint)
569  * It is used to reserve gtt for smu debug usage, setting value 0 to disable it. The actual size is value * 256MiB.
570  * E.g. 0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte. The default is 0 (disabled).
571  */
572 MODULE_PARM_DESC(smu_memory_pool_size,
573         "reserve gtt for smu debug usage, 0 = disable,"
574                 "0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte");
575 module_param_named(smu_memory_pool_size, amdgpu_smu_memory_pool_size, uint, 0444);
576
577 #ifdef CONFIG_HSA_AMD
578 /**
579  * DOC: sched_policy (int)
580  * Set scheduling policy. Default is HWS(hardware scheduling) with over-subscription.
581  * Setting 1 disables over-subscription. Setting 2 disables HWS and statically
582  * assigns queues to HQDs.
583  */
584 int sched_policy = KFD_SCHED_POLICY_HWS;
585 module_param(sched_policy, int, 0444);
586 MODULE_PARM_DESC(sched_policy,
587         "Scheduling policy (0 = HWS (Default), 1 = HWS without over-subscription, 2 = Non-HWS (Used for debugging only)");
588
589 /**
590  * DOC: hws_max_conc_proc (int)
591  * Maximum number of processes that HWS can schedule concurrently. The maximum is the
592  * number of VMIDs assigned to the HWS, which is also the default.
593  */
594 int hws_max_conc_proc = 8;
595 module_param(hws_max_conc_proc, int, 0444);
596 MODULE_PARM_DESC(hws_max_conc_proc,
597         "Max # processes HWS can execute concurrently when sched_policy=0 (0 = no concurrency, #VMIDs for KFD = Maximum(default))");
598
599 /**
600  * DOC: cwsr_enable (int)
601  * CWSR(compute wave store and resume) allows the GPU to preempt shader execution in
602  * the middle of a compute wave. Default is 1 to enable this feature. Setting 0
603  * disables it.
604  */
605 int cwsr_enable = 1;
606 module_param(cwsr_enable, int, 0444);
607 MODULE_PARM_DESC(cwsr_enable, "CWSR enable (0 = Off, 1 = On (Default))");
608
609 /**
610  * DOC: max_num_of_queues_per_device (int)
611  * Maximum number of queues per device. Valid setting is between 1 and 4096. Default
612  * is 4096.
613  */
614 int max_num_of_queues_per_device = KFD_MAX_NUM_OF_QUEUES_PER_DEVICE_DEFAULT;
615 module_param(max_num_of_queues_per_device, int, 0444);
616 MODULE_PARM_DESC(max_num_of_queues_per_device,
617         "Maximum number of supported queues per device (1 = Minimum, 4096 = default)");
618
619 /**
620  * DOC: send_sigterm (int)
621  * Send sigterm to HSA process on unhandled exceptions. Default is not to send sigterm
622  * but just print errors on dmesg. Setting 1 enables sending sigterm.
623  */
624 int send_sigterm;
625 module_param(send_sigterm, int, 0444);
626 MODULE_PARM_DESC(send_sigterm,
627         "Send sigterm to HSA process on unhandled exception (0 = disable, 1 = enable)");
628
629 /**
630  * DOC: debug_largebar (int)
631  * Set debug_largebar as 1 to enable simulating large-bar capability on non-large bar
632  * system. This limits the VRAM size reported to ROCm applications to the visible
633  * size, usually 256MB.
634  * Default value is 0, diabled.
635  */
636 int debug_largebar;
637 module_param(debug_largebar, int, 0444);
638 MODULE_PARM_DESC(debug_largebar,
639         "Debug large-bar flag used to simulate large-bar capability on non-large bar machine (0 = disable, 1 = enable)");
640
641 /**
642  * DOC: ignore_crat (int)
643  * Ignore CRAT table during KFD initialization. By default, KFD uses the ACPI CRAT
644  * table to get information about AMD APUs. This option can serve as a workaround on
645  * systems with a broken CRAT table.
646  */
647 int ignore_crat;
648 module_param(ignore_crat, int, 0444);
649 MODULE_PARM_DESC(ignore_crat,
650         "Ignore CRAT table during KFD initialization (0 = use CRAT (default), 1 = ignore CRAT)");
651
652 /**
653  * DOC: noretry (int)
654  * This parameter sets sh_mem_config.retry_disable. Default value, 0, enables retry.
655  * Setting 1 disables retry.
656  * Retry is needed for recoverable page faults.
657  */
658 int noretry;
659 module_param(noretry, int, 0644);
660 MODULE_PARM_DESC(noretry,
661         "Set sh_mem_config.retry_disable on Vega10 (0 = retry enabled (default), 1 = retry disabled)");
662
663 /**
664  * DOC: halt_if_hws_hang (int)
665  * Halt if HWS hang is detected. Default value, 0, disables the halt on hang.
666  * Setting 1 enables halt on hang.
667  */
668 int halt_if_hws_hang;
669 module_param(halt_if_hws_hang, int, 0644);
670 MODULE_PARM_DESC(halt_if_hws_hang, "Halt if HWS hang is detected (0 = off (default), 1 = on)");
671
672 /**
673  * DOC: hws_gws_support(bool)
674  * Whether HWS support gws barriers. Default value: false (not supported)
675  * This will be replaced with a MEC firmware version check once firmware
676  * is ready
677  */
678 bool hws_gws_support;
679 module_param(hws_gws_support, bool, 0444);
680 MODULE_PARM_DESC(hws_gws_support, "MEC FW support gws barriers (false = not supported (Default), true = supported)");
681 #endif
682
683 /**
684  * DOC: dcfeaturemask (uint)
685  * Override display features enabled. See enum DC_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
686  * The default is the current set of stable display features.
687  */
688 MODULE_PARM_DESC(dcfeaturemask, "all stable DC features enabled (default))");
689 module_param_named(dcfeaturemask, amdgpu_dc_feature_mask, uint, 0444);
690
691 static const struct pci_device_id pciidlist[] = {
692 #ifdef  CONFIG_DRM_AMDGPU_SI
693         {0x1002, 0x6780, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
694         {0x1002, 0x6784, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
695         {0x1002, 0x6788, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
696         {0x1002, 0x678A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
697         {0x1002, 0x6790, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
698         {0x1002, 0x6791, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
699         {0x1002, 0x6792, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
700         {0x1002, 0x6798, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
701         {0x1002, 0x6799, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
702         {0x1002, 0x679A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
703         {0x1002, 0x679B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
704         {0x1002, 0x679E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
705         {0x1002, 0x679F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
706         {0x1002, 0x6800, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
707         {0x1002, 0x6801, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
708         {0x1002, 0x6802, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
709         {0x1002, 0x6806, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
710         {0x1002, 0x6808, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
711         {0x1002, 0x6809, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
712         {0x1002, 0x6810, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
713         {0x1002, 0x6811, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
714         {0x1002, 0x6816, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
715         {0x1002, 0x6817, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
716         {0x1002, 0x6818, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
717         {0x1002, 0x6819, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
718         {0x1002, 0x6600, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
719         {0x1002, 0x6601, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
720         {0x1002, 0x6602, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
721         {0x1002, 0x6603, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
722         {0x1002, 0x6604, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
723         {0x1002, 0x6605, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
724         {0x1002, 0x6606, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
725         {0x1002, 0x6607, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
726         {0x1002, 0x6608, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
727         {0x1002, 0x6610, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
728         {0x1002, 0x6611, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
729         {0x1002, 0x6613, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
730         {0x1002, 0x6617, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
731         {0x1002, 0x6620, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
732         {0x1002, 0x6621, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
733         {0x1002, 0x6623, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
734         {0x1002, 0x6631, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
735         {0x1002, 0x6820, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
736         {0x1002, 0x6821, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
737         {0x1002, 0x6822, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
738         {0x1002, 0x6823, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
739         {0x1002, 0x6824, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
740         {0x1002, 0x6825, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
741         {0x1002, 0x6826, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
742         {0x1002, 0x6827, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
743         {0x1002, 0x6828, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
744         {0x1002, 0x6829, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
745         {0x1002, 0x682A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
746         {0x1002, 0x682B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
747         {0x1002, 0x682C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
748         {0x1002, 0x682D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
749         {0x1002, 0x682F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
750         {0x1002, 0x6830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
751         {0x1002, 0x6831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
752         {0x1002, 0x6835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
753         {0x1002, 0x6837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
754         {0x1002, 0x6838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
755         {0x1002, 0x6839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
756         {0x1002, 0x683B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
757         {0x1002, 0x683D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
758         {0x1002, 0x683F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
759         {0x1002, 0x6660, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
760         {0x1002, 0x6663, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
761         {0x1002, 0x6664, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
762         {0x1002, 0x6665, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
763         {0x1002, 0x6667, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
764         {0x1002, 0x666F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
765 #endif
766 #ifdef CONFIG_DRM_AMDGPU_CIK
767         /* Kaveri */
768         {0x1002, 0x1304, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
769         {0x1002, 0x1305, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
770         {0x1002, 0x1306, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
771         {0x1002, 0x1307, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
772         {0x1002, 0x1309, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
773         {0x1002, 0x130A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
774         {0x1002, 0x130B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
775         {0x1002, 0x130C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
776         {0x1002, 0x130D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
777         {0x1002, 0x130E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
778         {0x1002, 0x130F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
779         {0x1002, 0x1310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
780         {0x1002, 0x1311, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
781         {0x1002, 0x1312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
782         {0x1002, 0x1313, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
783         {0x1002, 0x1315, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
784         {0x1002, 0x1316, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
785         {0x1002, 0x1317, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
786         {0x1002, 0x1318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
787         {0x1002, 0x131B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
788         {0x1002, 0x131C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
789         {0x1002, 0x131D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
790         /* Bonaire */
791         {0x1002, 0x6640, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
792         {0x1002, 0x6641, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
793         {0x1002, 0x6646, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
794         {0x1002, 0x6647, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
795         {0x1002, 0x6649, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
796         {0x1002, 0x6650, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
797         {0x1002, 0x6651, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
798         {0x1002, 0x6658, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
799         {0x1002, 0x665c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
800         {0x1002, 0x665d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
801         {0x1002, 0x665f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
802         /* Hawaii */
803         {0x1002, 0x67A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
804         {0x1002, 0x67A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
805         {0x1002, 0x67A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
806         {0x1002, 0x67A8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
807         {0x1002, 0x67A9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
808         {0x1002, 0x67AA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
809         {0x1002, 0x67B0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
810         {0x1002, 0x67B1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
811         {0x1002, 0x67B8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
812         {0x1002, 0x67B9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
813         {0x1002, 0x67BA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
814         {0x1002, 0x67BE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
815         /* Kabini */
816         {0x1002, 0x9830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
817         {0x1002, 0x9831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
818         {0x1002, 0x9832, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
819         {0x1002, 0x9833, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
820         {0x1002, 0x9834, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
821         {0x1002, 0x9835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
822         {0x1002, 0x9836, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
823         {0x1002, 0x9837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
824         {0x1002, 0x9838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
825         {0x1002, 0x9839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
826         {0x1002, 0x983a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
827         {0x1002, 0x983b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
828         {0x1002, 0x983c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
829         {0x1002, 0x983d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
830         {0x1002, 0x983e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
831         {0x1002, 0x983f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
832         /* mullins */
833         {0x1002, 0x9850, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
834         {0x1002, 0x9851, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
835         {0x1002, 0x9852, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
836         {0x1002, 0x9853, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
837         {0x1002, 0x9854, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
838         {0x1002, 0x9855, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
839         {0x1002, 0x9856, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
840         {0x1002, 0x9857, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
841         {0x1002, 0x9858, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
842         {0x1002, 0x9859, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
843         {0x1002, 0x985A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
844         {0x1002, 0x985B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
845         {0x1002, 0x985C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
846         {0x1002, 0x985D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
847         {0x1002, 0x985E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
848         {0x1002, 0x985F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
849 #endif
850         /* topaz */
851         {0x1002, 0x6900, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
852         {0x1002, 0x6901, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
853         {0x1002, 0x6902, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
854         {0x1002, 0x6903, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
855         {0x1002, 0x6907, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
856         /* tonga */
857         {0x1002, 0x6920, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
858         {0x1002, 0x6921, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
859         {0x1002, 0x6928, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
860         {0x1002, 0x6929, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
861         {0x1002, 0x692B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
862         {0x1002, 0x692F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
863         {0x1002, 0x6930, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
864         {0x1002, 0x6938, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
865         {0x1002, 0x6939, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
866         /* fiji */
867         {0x1002, 0x7300, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
868         {0x1002, 0x730F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
869         /* carrizo */
870         {0x1002, 0x9870, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
871         {0x1002, 0x9874, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
872         {0x1002, 0x9875, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
873         {0x1002, 0x9876, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
874         {0x1002, 0x9877, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
875         /* stoney */
876         {0x1002, 0x98E4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_STONEY|AMD_IS_APU},
877         /* Polaris11 */
878         {0x1002, 0x67E0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
879         {0x1002, 0x67E3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
880         {0x1002, 0x67E8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
881         {0x1002, 0x67EB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
882         {0x1002, 0x67EF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
883         {0x1002, 0x67FF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
884         {0x1002, 0x67E1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
885         {0x1002, 0x67E7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
886         {0x1002, 0x67E9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
887         /* Polaris10 */
888         {0x1002, 0x67C0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
889         {0x1002, 0x67C1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
890         {0x1002, 0x67C2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
891         {0x1002, 0x67C4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
892         {0x1002, 0x67C7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
893         {0x1002, 0x67D0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
894         {0x1002, 0x67DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
895         {0x1002, 0x67C8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
896         {0x1002, 0x67C9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
897         {0x1002, 0x67CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
898         {0x1002, 0x67CC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
899         {0x1002, 0x67CF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
900         {0x1002, 0x6FDF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
901         /* Polaris12 */
902         {0x1002, 0x6980, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
903         {0x1002, 0x6981, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
904         {0x1002, 0x6985, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
905         {0x1002, 0x6986, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
906         {0x1002, 0x6987, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
907         {0x1002, 0x6995, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
908         {0x1002, 0x6997, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
909         {0x1002, 0x699F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
910         /* VEGAM */
911         {0x1002, 0x694C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
912         {0x1002, 0x694E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
913         {0x1002, 0x694F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
914         /* Vega 10 */
915         {0x1002, 0x6860, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
916         {0x1002, 0x6861, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
917         {0x1002, 0x6862, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
918         {0x1002, 0x6863, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
919         {0x1002, 0x6864, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
920         {0x1002, 0x6867, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
921         {0x1002, 0x6868, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
922         {0x1002, 0x6869, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
923         {0x1002, 0x686a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
924         {0x1002, 0x686b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
925         {0x1002, 0x686c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
926         {0x1002, 0x686d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
927         {0x1002, 0x686e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
928         {0x1002, 0x686f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
929         {0x1002, 0x687f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
930         /* Vega 12 */
931         {0x1002, 0x69A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
932         {0x1002, 0x69A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
933         {0x1002, 0x69A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
934         {0x1002, 0x69A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
935         {0x1002, 0x69AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
936         /* Vega 20 */
937         {0x1002, 0x66A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
938         {0x1002, 0x66A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
939         {0x1002, 0x66A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
940         {0x1002, 0x66A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
941         {0x1002, 0x66A4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
942         {0x1002, 0x66A7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
943         {0x1002, 0x66AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
944         /* Raven */
945         {0x1002, 0x15dd, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
946         {0x1002, 0x15d8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
947
948         {0, 0, 0}
949 };
950
951 MODULE_DEVICE_TABLE(pci, pciidlist);
952
953 static struct drm_driver kms_driver;
954
955 static int amdgpu_pci_probe(struct pci_dev *pdev,
956                             const struct pci_device_id *ent)
957 {
958         struct drm_device *dev;
959         unsigned long flags = ent->driver_data;
960         int ret, retry = 0;
961         bool supports_atomic = false;
962
963         if (!amdgpu_virtual_display &&
964             amdgpu_device_asic_has_dc_support(flags & AMD_ASIC_MASK))
965                 supports_atomic = true;
966
967         if ((flags & AMD_EXP_HW_SUPPORT) && !amdgpu_exp_hw_support) {
968                 DRM_INFO("This hardware requires experimental hardware support.\n"
969                          "See modparam exp_hw_support\n");
970                 return -ENODEV;
971         }
972
973         /* Get rid of things like offb */
974         ret = drm_fb_helper_remove_conflicting_pci_framebuffers(pdev, 0, "amdgpudrmfb");
975         if (ret)
976                 return ret;
977
978         dev = drm_dev_alloc(&kms_driver, &pdev->dev);
979         if (IS_ERR(dev))
980                 return PTR_ERR(dev);
981
982         if (!supports_atomic)
983                 dev->driver_features &= ~DRIVER_ATOMIC;
984
985         ret = pci_enable_device(pdev);
986         if (ret)
987                 goto err_free;
988
989         dev->pdev = pdev;
990
991         pci_set_drvdata(pdev, dev);
992
993 retry_init:
994         ret = drm_dev_register(dev, ent->driver_data);
995         if (ret == -EAGAIN && ++retry <= 3) {
996                 DRM_INFO("retry init %d\n", retry);
997                 /* Don't request EX mode too frequently which is attacking */
998                 msleep(5000);
999                 goto retry_init;
1000         } else if (ret)
1001                 goto err_pci;
1002
1003         return 0;
1004
1005 err_pci:
1006         pci_disable_device(pdev);
1007 err_free:
1008         drm_dev_put(dev);
1009         return ret;
1010 }
1011
1012 static void
1013 amdgpu_pci_remove(struct pci_dev *pdev)
1014 {
1015         struct drm_device *dev = pci_get_drvdata(pdev);
1016
1017         DRM_ERROR("Device removal is currently not supported outside of fbcon\n");
1018         drm_dev_unplug(dev);
1019         drm_dev_put(dev);
1020         pci_disable_device(pdev);
1021         pci_set_drvdata(pdev, NULL);
1022 }
1023
1024 static void
1025 amdgpu_pci_shutdown(struct pci_dev *pdev)
1026 {
1027         struct drm_device *dev = pci_get_drvdata(pdev);
1028         struct amdgpu_device *adev = dev->dev_private;
1029
1030         /* if we are running in a VM, make sure the device
1031          * torn down properly on reboot/shutdown.
1032          * unfortunately we can't detect certain
1033          * hypervisors so just do this all the time.
1034          */
1035         amdgpu_device_ip_suspend(adev);
1036 }
1037
1038 static int amdgpu_pmops_suspend(struct device *dev)
1039 {
1040         struct pci_dev *pdev = to_pci_dev(dev);
1041
1042         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1043         return amdgpu_device_suspend(drm_dev, true, true);
1044 }
1045
1046 static int amdgpu_pmops_resume(struct device *dev)
1047 {
1048         struct pci_dev *pdev = to_pci_dev(dev);
1049         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1050
1051         /* GPU comes up enabled by the bios on resume */
1052         if (amdgpu_device_is_px(drm_dev)) {
1053                 pm_runtime_disable(dev);
1054                 pm_runtime_set_active(dev);
1055                 pm_runtime_enable(dev);
1056         }
1057
1058         return amdgpu_device_resume(drm_dev, true, true);
1059 }
1060
1061 static int amdgpu_pmops_freeze(struct device *dev)
1062 {
1063         struct pci_dev *pdev = to_pci_dev(dev);
1064
1065         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1066         return amdgpu_device_suspend(drm_dev, false, true);
1067 }
1068
1069 static int amdgpu_pmops_thaw(struct device *dev)
1070 {
1071         struct pci_dev *pdev = to_pci_dev(dev);
1072
1073         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1074         return amdgpu_device_resume(drm_dev, false, true);
1075 }
1076
1077 static int amdgpu_pmops_poweroff(struct device *dev)
1078 {
1079         struct pci_dev *pdev = to_pci_dev(dev);
1080
1081         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1082         return amdgpu_device_suspend(drm_dev, true, true);
1083 }
1084
1085 static int amdgpu_pmops_restore(struct device *dev)
1086 {
1087         struct pci_dev *pdev = to_pci_dev(dev);
1088
1089         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1090         return amdgpu_device_resume(drm_dev, false, true);
1091 }
1092
1093 static int amdgpu_pmops_runtime_suspend(struct device *dev)
1094 {
1095         struct pci_dev *pdev = to_pci_dev(dev);
1096         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1097         int ret;
1098
1099         if (!amdgpu_device_is_px(drm_dev)) {
1100                 pm_runtime_forbid(dev);
1101                 return -EBUSY;
1102         }
1103
1104         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
1105         drm_kms_helper_poll_disable(drm_dev);
1106
1107         ret = amdgpu_device_suspend(drm_dev, false, false);
1108         pci_save_state(pdev);
1109         pci_disable_device(pdev);
1110         pci_ignore_hotplug(pdev);
1111         if (amdgpu_is_atpx_hybrid())
1112                 pci_set_power_state(pdev, PCI_D3cold);
1113         else if (!amdgpu_has_atpx_dgpu_power_cntl())
1114                 pci_set_power_state(pdev, PCI_D3hot);
1115         drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
1116
1117         return 0;
1118 }
1119
1120 static int amdgpu_pmops_runtime_resume(struct device *dev)
1121 {
1122         struct pci_dev *pdev = to_pci_dev(dev);
1123         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1124         int ret;
1125
1126         if (!amdgpu_device_is_px(drm_dev))
1127                 return -EINVAL;
1128
1129         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
1130
1131         if (amdgpu_is_atpx_hybrid() ||
1132             !amdgpu_has_atpx_dgpu_power_cntl())
1133                 pci_set_power_state(pdev, PCI_D0);
1134         pci_restore_state(pdev);
1135         ret = pci_enable_device(pdev);
1136         if (ret)
1137                 return ret;
1138         pci_set_master(pdev);
1139
1140         ret = amdgpu_device_resume(drm_dev, false, false);
1141         drm_kms_helper_poll_enable(drm_dev);
1142         drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
1143         return 0;
1144 }
1145
1146 static int amdgpu_pmops_runtime_idle(struct device *dev)
1147 {
1148         struct pci_dev *pdev = to_pci_dev(dev);
1149         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1150         struct drm_crtc *crtc;
1151
1152         if (!amdgpu_device_is_px(drm_dev)) {
1153                 pm_runtime_forbid(dev);
1154                 return -EBUSY;
1155         }
1156
1157         list_for_each_entry(crtc, &drm_dev->mode_config.crtc_list, head) {
1158                 if (crtc->enabled) {
1159                         DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
1160                         return -EBUSY;
1161                 }
1162         }
1163
1164         pm_runtime_mark_last_busy(dev);
1165         pm_runtime_autosuspend(dev);
1166         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
1167         return 1;
1168 }
1169
1170 long amdgpu_drm_ioctl(struct file *filp,
1171                       unsigned int cmd, unsigned long arg)
1172 {
1173         struct drm_file *file_priv = filp->private_data;
1174         struct drm_device *dev;
1175         long ret;
1176         dev = file_priv->minor->dev;
1177         ret = pm_runtime_get_sync(dev->dev);
1178         if (ret < 0)
1179                 return ret;
1180
1181         ret = drm_ioctl(filp, cmd, arg);
1182
1183         pm_runtime_mark_last_busy(dev->dev);
1184         pm_runtime_put_autosuspend(dev->dev);
1185         return ret;
1186 }
1187
1188 static const struct dev_pm_ops amdgpu_pm_ops = {
1189         .suspend = amdgpu_pmops_suspend,
1190         .resume = amdgpu_pmops_resume,
1191         .freeze = amdgpu_pmops_freeze,
1192         .thaw = amdgpu_pmops_thaw,
1193         .poweroff = amdgpu_pmops_poweroff,
1194         .restore = amdgpu_pmops_restore,
1195         .runtime_suspend = amdgpu_pmops_runtime_suspend,
1196         .runtime_resume = amdgpu_pmops_runtime_resume,
1197         .runtime_idle = amdgpu_pmops_runtime_idle,
1198 };
1199
1200 static int amdgpu_flush(struct file *f, fl_owner_t id)
1201 {
1202         struct drm_file *file_priv = f->private_data;
1203         struct amdgpu_fpriv *fpriv = file_priv->driver_priv;
1204         long timeout = MAX_WAIT_SCHED_ENTITY_Q_EMPTY;
1205
1206         timeout = amdgpu_ctx_mgr_entity_flush(&fpriv->ctx_mgr, timeout);
1207         timeout = amdgpu_vm_wait_idle(&fpriv->vm, timeout);
1208
1209         return timeout >= 0 ? 0 : timeout;
1210 }
1211
1212 static const struct file_operations amdgpu_driver_kms_fops = {
1213         .owner = THIS_MODULE,
1214         .open = drm_open,
1215         .flush = amdgpu_flush,
1216         .release = drm_release,
1217         .unlocked_ioctl = amdgpu_drm_ioctl,
1218         .mmap = amdgpu_mmap,
1219         .poll = drm_poll,
1220         .read = drm_read,
1221 #ifdef CONFIG_COMPAT
1222         .compat_ioctl = amdgpu_kms_compat_ioctl,
1223 #endif
1224 };
1225
1226 int amdgpu_file_to_fpriv(struct file *filp, struct amdgpu_fpriv **fpriv)
1227 {
1228         struct drm_file *file;
1229
1230         if (!filp)
1231                 return -EINVAL;
1232
1233         if (filp->f_op != &amdgpu_driver_kms_fops) {
1234                 return -EINVAL;
1235         }
1236
1237         file = filp->private_data;
1238         *fpriv = file->driver_priv;
1239         return 0;
1240 }
1241
1242 int amdgpu_device_get_job_timeout_settings(struct amdgpu_device *adev)
1243 {
1244         char *input = amdgpu_lockup_timeout;
1245         char *timeout_setting = NULL;
1246         int index = 0;
1247         long timeout;
1248         int ret = 0;
1249
1250         /*
1251          * By default timeout for non compute jobs is 10000.
1252          * And there is no timeout enforced on compute jobs.
1253          */
1254         adev->gfx_timeout = adev->sdma_timeout = adev->video_timeout = 10000;
1255         adev->compute_timeout = MAX_SCHEDULE_TIMEOUT;
1256
1257         if (strnlen(input, AMDGPU_MAX_TIMEOUT_PARAM_LENTH)) {
1258                 while ((timeout_setting = strsep(&input, ",")) &&
1259                                 strnlen(timeout_setting, AMDGPU_MAX_TIMEOUT_PARAM_LENTH)) {
1260                         ret = kstrtol(timeout_setting, 0, &timeout);
1261                         if (ret)
1262                                 return ret;
1263
1264                         /* Invalidate 0 and negative values */
1265                         if (timeout <= 0) {
1266                                 index++;
1267                                 continue;
1268                         }
1269
1270                         switch (index++) {
1271                         case 0:
1272                                 adev->gfx_timeout = timeout;
1273                                 break;
1274                         case 1:
1275                                 adev->compute_timeout = timeout;
1276                                 break;
1277                         case 2:
1278                                 adev->sdma_timeout = timeout;
1279                                 break;
1280                         case 3:
1281                                 adev->video_timeout = timeout;
1282                                 break;
1283                         default:
1284                                 break;
1285                         }
1286                 }
1287                 /*
1288                  * There is only one value specified and
1289                  * it should apply to all non-compute jobs.
1290                  */
1291                 if (index == 1)
1292                         adev->sdma_timeout = adev->video_timeout = adev->gfx_timeout;
1293         }
1294
1295         return ret;
1296 }
1297
1298 static bool
1299 amdgpu_get_crtc_scanout_position(struct drm_device *dev, unsigned int pipe,
1300                                  bool in_vblank_irq, int *vpos, int *hpos,
1301                                  ktime_t *stime, ktime_t *etime,
1302                                  const struct drm_display_mode *mode)
1303 {
1304         return amdgpu_display_get_crtc_scanoutpos(dev, pipe, 0, vpos, hpos,
1305                                                   stime, etime, mode);
1306 }
1307
1308 static struct drm_driver kms_driver = {
1309         .driver_features =
1310             DRIVER_USE_AGP | DRIVER_ATOMIC |
1311             DRIVER_GEM |
1312             DRIVER_PRIME | DRIVER_RENDER | DRIVER_MODESET | DRIVER_SYNCOBJ,
1313         .load = amdgpu_driver_load_kms,
1314         .open = amdgpu_driver_open_kms,
1315         .postclose = amdgpu_driver_postclose_kms,
1316         .lastclose = amdgpu_driver_lastclose_kms,
1317         .unload = amdgpu_driver_unload_kms,
1318         .get_vblank_counter = amdgpu_get_vblank_counter_kms,
1319         .enable_vblank = amdgpu_enable_vblank_kms,
1320         .disable_vblank = amdgpu_disable_vblank_kms,
1321         .get_vblank_timestamp = drm_calc_vbltimestamp_from_scanoutpos,
1322         .get_scanout_position = amdgpu_get_crtc_scanout_position,
1323         .irq_handler = amdgpu_irq_handler,
1324         .ioctls = amdgpu_ioctls_kms,
1325         .gem_free_object_unlocked = amdgpu_gem_object_free,
1326         .gem_open_object = amdgpu_gem_object_open,
1327         .gem_close_object = amdgpu_gem_object_close,
1328         .dumb_create = amdgpu_mode_dumb_create,
1329         .dumb_map_offset = amdgpu_mode_dumb_mmap,
1330         .fops = &amdgpu_driver_kms_fops,
1331
1332         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
1333         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
1334         .gem_prime_export = amdgpu_gem_prime_export,
1335         .gem_prime_import = amdgpu_gem_prime_import,
1336         .gem_prime_res_obj = amdgpu_gem_prime_res_obj,
1337         .gem_prime_get_sg_table = amdgpu_gem_prime_get_sg_table,
1338         .gem_prime_import_sg_table = amdgpu_gem_prime_import_sg_table,
1339         .gem_prime_vmap = amdgpu_gem_prime_vmap,
1340         .gem_prime_vunmap = amdgpu_gem_prime_vunmap,
1341         .gem_prime_mmap = amdgpu_gem_prime_mmap,
1342
1343         .name = DRIVER_NAME,
1344         .desc = DRIVER_DESC,
1345         .date = DRIVER_DATE,
1346         .major = KMS_DRIVER_MAJOR,
1347         .minor = KMS_DRIVER_MINOR,
1348         .patchlevel = KMS_DRIVER_PATCHLEVEL,
1349 };
1350
1351 static struct pci_driver amdgpu_kms_pci_driver = {
1352         .name = DRIVER_NAME,
1353         .id_table = pciidlist,
1354         .probe = amdgpu_pci_probe,
1355         .remove = amdgpu_pci_remove,
1356         .shutdown = amdgpu_pci_shutdown,
1357         .driver.pm = &amdgpu_pm_ops,
1358 };
1359
1360
1361
1362 static int __init amdgpu_init(void)
1363 {
1364         int r;
1365
1366         if (vgacon_text_force()) {
1367                 DRM_ERROR("VGACON disables amdgpu kernel modesetting.\n");
1368                 return -EINVAL;
1369         }
1370
1371         r = amdgpu_sync_init();
1372         if (r)
1373                 goto error_sync;
1374
1375         r = amdgpu_fence_slab_init();
1376         if (r)
1377                 goto error_fence;
1378
1379         DRM_INFO("amdgpu kernel modesetting enabled.\n");
1380         kms_driver.num_ioctls = amdgpu_max_kms_ioctl;
1381         amdgpu_register_atpx_handler();
1382
1383         /* Ignore KFD init failures. Normal when CONFIG_HSA_AMD is not set. */
1384         amdgpu_amdkfd_init();
1385
1386         /* let modprobe override vga console setting */
1387         return pci_register_driver(&amdgpu_kms_pci_driver);
1388
1389 error_fence:
1390         amdgpu_sync_fini();
1391
1392 error_sync:
1393         return r;
1394 }
1395
1396 static void __exit amdgpu_exit(void)
1397 {
1398         amdgpu_amdkfd_fini();
1399         pci_unregister_driver(&amdgpu_kms_pci_driver);
1400         amdgpu_unregister_atpx_handler();
1401         amdgpu_sync_fini();
1402         amdgpu_fence_slab_fini();
1403 }
1404
1405 module_init(amdgpu_init);
1406 module_exit(amdgpu_exit);
1407
1408 MODULE_AUTHOR(DRIVER_AUTHOR);
1409 MODULE_DESCRIPTION(DRIVER_DESC);
1410 MODULE_LICENSE("GPL and additional rights");
This page took 0.118524 seconds and 4 git commands to generate.