]> Git Repo - linux.git/blob - drivers/net/dsa/mt7530.h
drm/i915/tgl/dsi: Gate the ddi clocks after pll mapping
[linux.git] / drivers / net / dsa / mt7530.h
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 /*
3  * Copyright (C) 2017 Sean Wang <[email protected]>
4  */
5
6 #ifndef __MT7530_H
7 #define __MT7530_H
8
9 #define MT7530_NUM_PORTS                7
10 #define MT7530_CPU_PORT                 6
11 #define MT7530_NUM_FDB_RECORDS          2048
12 #define MT7530_ALL_MEMBERS              0xff
13
14 enum {
15         ID_MT7530 = 0,
16         ID_MT7621 = 1,
17 };
18
19 #define NUM_TRGMII_CTRL                 5
20
21 #define TRGMII_BASE(x)                  (0x10000 + (x))
22
23 /* Registers to ethsys access */
24 #define ETHSYS_CLKCFG0                  0x2c
25 #define  ETHSYS_TRGMII_CLK_SEL362_5     BIT(11)
26
27 #define SYSC_REG_RSTCTRL                0x34
28 #define  RESET_MCM                      BIT(2)
29
30 /* Registers to mac forward control for unknown frames */
31 #define MT7530_MFC                      0x10
32 #define  BC_FFP(x)                      (((x) & 0xff) << 24)
33 #define  UNM_FFP(x)                     (((x) & 0xff) << 16)
34 #define  UNU_FFP(x)                     (((x) & 0xff) << 8)
35 #define  UNU_FFP_MASK                   UNU_FFP(~0)
36 #define  CPU_EN                         BIT(7)
37 #define  CPU_PORT(x)                    ((x) << 4)
38 #define  CPU_MASK                       (0xf << 4)
39
40 /* Registers for address table access */
41 #define MT7530_ATA1                     0x74
42 #define  STATIC_EMP                     0
43 #define  STATIC_ENT                     3
44 #define MT7530_ATA2                     0x78
45
46 /* Register for address table write data */
47 #define MT7530_ATWD                     0x7c
48
49 /* Register for address table control */
50 #define MT7530_ATC                      0x80
51 #define  ATC_HASH                       (((x) & 0xfff) << 16)
52 #define  ATC_BUSY                       BIT(15)
53 #define  ATC_SRCH_END                   BIT(14)
54 #define  ATC_SRCH_HIT                   BIT(13)
55 #define  ATC_INVALID                    BIT(12)
56 #define  ATC_MAT(x)                     (((x) & 0xf) << 8)
57 #define  ATC_MAT_MACTAB                 ATC_MAT(0)
58
59 enum mt7530_fdb_cmd {
60         MT7530_FDB_READ = 0,
61         MT7530_FDB_WRITE = 1,
62         MT7530_FDB_FLUSH = 2,
63         MT7530_FDB_START = 4,
64         MT7530_FDB_NEXT = 5,
65 };
66
67 /* Registers for table search read address */
68 #define MT7530_TSRA1                    0x84
69 #define  MAC_BYTE_0                     24
70 #define  MAC_BYTE_1                     16
71 #define  MAC_BYTE_2                     8
72 #define  MAC_BYTE_3                     0
73 #define  MAC_BYTE_MASK                  0xff
74
75 #define MT7530_TSRA2                    0x88
76 #define  MAC_BYTE_4                     24
77 #define  MAC_BYTE_5                     16
78 #define  CVID                           0
79 #define  CVID_MASK                      0xfff
80
81 #define MT7530_ATRD                     0x8C
82 #define  AGE_TIMER                      24
83 #define  AGE_TIMER_MASK                 0xff
84 #define  PORT_MAP                       4
85 #define  PORT_MAP_MASK                  0xff
86 #define  ENT_STATUS                     2
87 #define  ENT_STATUS_MASK                0x3
88
89 /* Register for vlan table control */
90 #define MT7530_VTCR                     0x90
91 #define  VTCR_BUSY                      BIT(31)
92 #define  VTCR_INVALID                   BIT(16)
93 #define  VTCR_FUNC(x)                   (((x) & 0xf) << 12)
94 #define  VTCR_VID                       ((x) & 0xfff)
95
96 enum mt7530_vlan_cmd {
97         /* Read/Write the specified VID entry from VAWD register based
98          * on VID.
99          */
100         MT7530_VTCR_RD_VID = 0,
101         MT7530_VTCR_WR_VID = 1,
102 };
103
104 /* Register for setup vlan and acl write data */
105 #define MT7530_VAWD1                    0x94
106 #define  PORT_STAG                      BIT(31)
107 /* Independent VLAN Learning */
108 #define  IVL_MAC                        BIT(30)
109 /* Per VLAN Egress Tag Control */
110 #define  VTAG_EN                        BIT(28)
111 /* VLAN Member Control */
112 #define  PORT_MEM(x)                    (((x) & 0xff) << 16)
113 /* VLAN Entry Valid */
114 #define  VLAN_VALID                     BIT(0)
115 #define  PORT_MEM_SHFT                  16
116 #define  PORT_MEM_MASK                  0xff
117
118 #define MT7530_VAWD2                    0x98
119 /* Egress Tag Control */
120 #define  ETAG_CTRL_P(p, x)              (((x) & 0x3) << ((p) << 1))
121 #define  ETAG_CTRL_P_MASK(p)            ETAG_CTRL_P(p, 3)
122
123 enum mt7530_vlan_egress_attr {
124         MT7530_VLAN_EGRESS_UNTAG = 0,
125         MT7530_VLAN_EGRESS_TAG = 2,
126         MT7530_VLAN_EGRESS_STACK = 3,
127 };
128
129 /* Register for port STP state control */
130 #define MT7530_SSP_P(x)                 (0x2000 + ((x) * 0x100))
131 #define  FID_PST(x)                     ((x) & 0x3)
132 #define  FID_PST_MASK                   FID_PST(0x3)
133
134 enum mt7530_stp_state {
135         MT7530_STP_DISABLED = 0,
136         MT7530_STP_BLOCKING = 1,
137         MT7530_STP_LISTENING = 1,
138         MT7530_STP_LEARNING = 2,
139         MT7530_STP_FORWARDING  = 3
140 };
141
142 /* Register for port control */
143 #define MT7530_PCR_P(x)                 (0x2004 + ((x) * 0x100))
144 #define  PORT_VLAN(x)                   ((x) & 0x3)
145
146 enum mt7530_port_mode {
147         /* Port Matrix Mode: Frames are forwarded by the PCR_MATRIX members. */
148         MT7530_PORT_MATRIX_MODE = PORT_VLAN(0),
149
150         /* Security Mode: Discard any frame due to ingress membership
151          * violation or VID missed on the VLAN table.
152          */
153         MT7530_PORT_SECURITY_MODE = PORT_VLAN(3),
154 };
155
156 #define  PCR_MATRIX(x)                  (((x) & 0xff) << 16)
157 #define  PORT_PRI(x)                    (((x) & 0x7) << 24)
158 #define  EG_TAG(x)                      (((x) & 0x3) << 28)
159 #define  PCR_MATRIX_MASK                PCR_MATRIX(0xff)
160 #define  PCR_MATRIX_CLR                 PCR_MATRIX(0)
161 #define  PCR_PORT_VLAN_MASK             PORT_VLAN(3)
162
163 /* Register for port security control */
164 #define MT7530_PSC_P(x)                 (0x200c + ((x) * 0x100))
165 #define  SA_DIS                         BIT(4)
166
167 /* Register for port vlan control */
168 #define MT7530_PVC_P(x)                 (0x2010 + ((x) * 0x100))
169 #define  PORT_SPEC_TAG                  BIT(5)
170 #define  VLAN_ATTR(x)                   (((x) & 0x3) << 6)
171 #define  VLAN_ATTR_MASK                 VLAN_ATTR(3)
172
173 enum mt7530_vlan_port_attr {
174         MT7530_VLAN_USER = 0,
175         MT7530_VLAN_TRANSPARENT = 3,
176 };
177
178 #define  STAG_VPID                      (((x) & 0xffff) << 16)
179
180 /* Register for port port-and-protocol based vlan 1 control */
181 #define MT7530_PPBV1_P(x)               (0x2014 + ((x) * 0x100))
182 #define  G0_PORT_VID(x)                 (((x) & 0xfff) << 0)
183 #define  G0_PORT_VID_MASK               G0_PORT_VID(0xfff)
184 #define  G0_PORT_VID_DEF                G0_PORT_VID(1)
185
186 /* Register for port MAC control register */
187 #define MT7530_PMCR_P(x)                (0x3000 + ((x) * 0x100))
188 #define  PMCR_IFG_XMIT(x)               (((x) & 0x3) << 18)
189 #define  PMCR_MAC_MODE                  BIT(16)
190 #define  PMCR_FORCE_MODE                BIT(15)
191 #define  PMCR_TX_EN                     BIT(14)
192 #define  PMCR_RX_EN                     BIT(13)
193 #define  PMCR_BACKOFF_EN                BIT(9)
194 #define  PMCR_BACKPR_EN                 BIT(8)
195 #define  PMCR_TX_FC_EN                  BIT(5)
196 #define  PMCR_RX_FC_EN                  BIT(4)
197 #define  PMCR_FORCE_SPEED_1000          BIT(3)
198 #define  PMCR_FORCE_SPEED_100           BIT(2)
199 #define  PMCR_FORCE_FDX                 BIT(1)
200 #define  PMCR_FORCE_LNK                 BIT(0)
201 #define  PMCR_COMMON_LINK               (PMCR_IFG_XMIT(1) | PMCR_MAC_MODE | \
202                                          PMCR_BACKOFF_EN | PMCR_BACKPR_EN | \
203                                          PMCR_TX_EN | PMCR_RX_EN | \
204                                          PMCR_TX_FC_EN | PMCR_RX_FC_EN)
205 #define  PMCR_CPUP_LINK                 (PMCR_COMMON_LINK | PMCR_FORCE_MODE | \
206                                          PMCR_FORCE_SPEED_1000 | \
207                                          PMCR_FORCE_FDX | \
208                                          PMCR_FORCE_LNK)
209 #define  PMCR_USERP_LINK                PMCR_COMMON_LINK
210 #define  PMCR_FIXED_LINK                (PMCR_IFG_XMIT(1) | PMCR_MAC_MODE | \
211                                          PMCR_FORCE_MODE | PMCR_TX_EN | \
212                                          PMCR_RX_EN | PMCR_BACKPR_EN | \
213                                          PMCR_BACKOFF_EN | \
214                                          PMCR_FORCE_SPEED_1000 | \
215                                          PMCR_FORCE_FDX | \
216                                          PMCR_FORCE_LNK)
217 #define PMCR_FIXED_LINK_FC              (PMCR_FIXED_LINK | \
218                                          PMCR_TX_FC_EN | PMCR_RX_FC_EN)
219
220 #define MT7530_PMSR_P(x)                (0x3008 + (x) * 0x100)
221
222 /* Register for MIB */
223 #define MT7530_PORT_MIB_COUNTER(x)      (0x4000 + (x) * 0x100)
224 #define MT7530_MIB_CCR                  0x4fe0
225 #define  CCR_MIB_ENABLE                 BIT(31)
226 #define  CCR_RX_OCT_CNT_GOOD            BIT(7)
227 #define  CCR_RX_OCT_CNT_BAD             BIT(6)
228 #define  CCR_TX_OCT_CNT_GOOD            BIT(5)
229 #define  CCR_TX_OCT_CNT_BAD             BIT(4)
230 #define  CCR_MIB_FLUSH                  (CCR_RX_OCT_CNT_GOOD | \
231                                          CCR_RX_OCT_CNT_BAD | \
232                                          CCR_TX_OCT_CNT_GOOD | \
233                                          CCR_TX_OCT_CNT_BAD)
234 #define  CCR_MIB_ACTIVATE               (CCR_MIB_ENABLE | \
235                                          CCR_RX_OCT_CNT_GOOD | \
236                                          CCR_RX_OCT_CNT_BAD | \
237                                          CCR_TX_OCT_CNT_GOOD | \
238                                          CCR_TX_OCT_CNT_BAD)
239 /* Register for system reset */
240 #define MT7530_SYS_CTRL                 0x7000
241 #define  SYS_CTRL_PHY_RST               BIT(2)
242 #define  SYS_CTRL_SW_RST                BIT(1)
243 #define  SYS_CTRL_REG_RST               BIT(0)
244
245 /* Register for hw trap status */
246 #define MT7530_HWTRAP                   0x7800
247 #define  HWTRAP_XTAL_MASK               (BIT(10) | BIT(9))
248 #define  HWTRAP_XTAL_25MHZ              (BIT(10) | BIT(9))
249 #define  HWTRAP_XTAL_40MHZ              (BIT(10))
250 #define  HWTRAP_XTAL_20MHZ              (BIT(9))
251
252 /* Register for hw trap modification */
253 #define MT7530_MHWTRAP                  0x7804
254 #define  MHWTRAP_MANUAL                 BIT(16)
255 #define  MHWTRAP_P5_MAC_SEL             BIT(13)
256 #define  MHWTRAP_P6_DIS                 BIT(8)
257 #define  MHWTRAP_P5_RGMII_MODE          BIT(7)
258 #define  MHWTRAP_P5_DIS                 BIT(6)
259 #define  MHWTRAP_PHY_ACCESS             BIT(5)
260
261 /* Register for TOP signal control */
262 #define MT7530_TOP_SIG_CTRL             0x7808
263 #define  TOP_SIG_CTRL_NORMAL            (BIT(17) | BIT(16))
264
265 #define MT7530_IO_DRV_CR                0x7810
266 #define  P5_IO_CLK_DRV(x)               ((x) & 0x3)
267 #define  P5_IO_DATA_DRV(x)              (((x) & 0x3) << 4)
268
269 #define MT7530_P6ECR                    0x7830
270 #define  P6_INTF_MODE_MASK              0x3
271 #define  P6_INTF_MODE(x)                ((x) & 0x3)
272
273 /* Registers for TRGMII on the both side */
274 #define MT7530_TRGMII_RCK_CTRL          0x7a00
275 #define GSW_TRGMII_RCK_CTRL             0x300
276 #define  RX_RST                         BIT(31)
277 #define  RXC_DQSISEL                    BIT(30)
278 #define  DQSI1_TAP_MASK                 (0x7f << 8)
279 #define  DQSI0_TAP_MASK                 0x7f
280 #define  DQSI1_TAP(x)                   (((x) & 0x7f) << 8)
281 #define  DQSI0_TAP(x)                   ((x) & 0x7f)
282
283 #define MT7530_TRGMII_RCK_RTT           0x7a04
284 #define GSW_TRGMII_RCK_RTT              0x304
285 #define  DQS1_GATE                      BIT(31)
286 #define  DQS0_GATE                      BIT(30)
287
288 #define MT7530_TRGMII_RD(x)             (0x7a10 + (x) * 8)
289 #define GSW_TRGMII_RD(x)                (0x310 + (x) * 8)
290 #define  BSLIP_EN                       BIT(31)
291 #define  EDGE_CHK                       BIT(30)
292 #define  RD_TAP_MASK                    0x7f
293 #define  RD_TAP(x)                      ((x) & 0x7f)
294
295 #define GSW_TRGMII_TXCTRL               0x340
296 #define MT7530_TRGMII_TXCTRL            0x7a40
297 #define  TRAIN_TXEN                     BIT(31)
298 #define  TXC_INV                        BIT(30)
299 #define  TX_RST                         BIT(28)
300
301 #define MT7530_TRGMII_TD_ODT(i)         (0x7a54 + 8 * (i))
302 #define GSW_TRGMII_TD_ODT(i)            (0x354 + 8 * (i))
303 #define  TD_DM_DRVP(x)                  ((x) & 0xf)
304 #define  TD_DM_DRVN(x)                  (((x) & 0xf) << 4)
305
306 #define GSW_INTF_MODE                   0x390
307 #define  INTF_MODE_TRGMII               BIT(1)
308
309 #define MT7530_TRGMII_TCK_CTRL          0x7a78
310 #define  TCK_TAP(x)                     (((x) & 0xf) << 8)
311
312 #define MT7530_P5RGMIIRXCR              0x7b00
313 #define  CSR_RGMII_EDGE_ALIGN           BIT(8)
314 #define  CSR_RGMII_RXC_0DEG_CFG(x)      ((x) & 0xf)
315
316 #define MT7530_P5RGMIITXCR              0x7b04
317 #define  CSR_RGMII_TXC_CFG(x)           ((x) & 0x1f)
318
319 #define MT7530_CREV                     0x7ffc
320 #define  CHIP_NAME_SHIFT                16
321 #define  MT7530_ID                      0x7530
322
323 /* Registers for core PLL access through mmd indirect */
324 #define CORE_PLL_GROUP2                 0x401
325 #define  RG_SYSPLL_EN_NORMAL            BIT(15)
326 #define  RG_SYSPLL_VODEN                BIT(14)
327 #define  RG_SYSPLL_LF                   BIT(13)
328 #define  RG_SYSPLL_RST_DLY(x)           (((x) & 0x3) << 12)
329 #define  RG_SYSPLL_LVROD_EN             BIT(10)
330 #define  RG_SYSPLL_PREDIV(x)            (((x) & 0x3) << 8)
331 #define  RG_SYSPLL_POSDIV(x)            (((x) & 0x3) << 5)
332 #define  RG_SYSPLL_FBKSEL               BIT(4)
333 #define  RT_SYSPLL_EN_AFE_OLT           BIT(0)
334
335 #define CORE_PLL_GROUP4                 0x403
336 #define  RG_SYSPLL_DDSFBK_EN            BIT(12)
337 #define  RG_SYSPLL_BIAS_EN              BIT(11)
338 #define  RG_SYSPLL_BIAS_LPF_EN          BIT(10)
339
340 #define CORE_PLL_GROUP5                 0x404
341 #define  RG_LCDDS_PCW_NCPO1(x)          ((x) & 0xffff)
342
343 #define CORE_PLL_GROUP6                 0x405
344 #define  RG_LCDDS_PCW_NCPO0(x)          ((x) & 0xffff)
345
346 #define CORE_PLL_GROUP7                 0x406
347 #define  RG_LCDDS_PWDB                  BIT(15)
348 #define  RG_LCDDS_ISO_EN                BIT(13)
349 #define  RG_LCCDS_C(x)                  (((x) & 0x7) << 4)
350 #define  RG_LCDDS_PCW_NCPO_CHG          BIT(3)
351
352 #define CORE_PLL_GROUP10                0x409
353 #define  RG_LCDDS_SSC_DELTA(x)          ((x) & 0xfff)
354
355 #define CORE_PLL_GROUP11                0x40a
356 #define  RG_LCDDS_SSC_DELTA1(x)         ((x) & 0xfff)
357
358 #define CORE_GSWPLL_GRP1                0x40d
359 #define  RG_GSWPLL_PREDIV(x)            (((x) & 0x3) << 14)
360 #define  RG_GSWPLL_POSDIV_200M(x)       (((x) & 0x3) << 12)
361 #define  RG_GSWPLL_EN_PRE               BIT(11)
362 #define  RG_GSWPLL_FBKSEL               BIT(10)
363 #define  RG_GSWPLL_BP                   BIT(9)
364 #define  RG_GSWPLL_BR                   BIT(8)
365 #define  RG_GSWPLL_FBKDIV_200M(x)       ((x) & 0xff)
366
367 #define CORE_GSWPLL_GRP2                0x40e
368 #define  RG_GSWPLL_POSDIV_500M(x)       (((x) & 0x3) << 8)
369 #define  RG_GSWPLL_FBKDIV_500M(x)       ((x) & 0xff)
370
371 #define CORE_TRGMII_GSW_CLK_CG          0x410
372 #define  REG_GSWCK_EN                   BIT(0)
373 #define  REG_TRGMIICK_EN                BIT(1)
374
375 #define MIB_DESC(_s, _o, _n)    \
376         {                       \
377                 .size = (_s),   \
378                 .offset = (_o), \
379                 .name = (_n),   \
380         }
381
382 struct mt7530_mib_desc {
383         unsigned int size;
384         unsigned int offset;
385         const char *name;
386 };
387
388 struct mt7530_fdb {
389         u16 vid;
390         u8 port_mask;
391         u8 aging;
392         u8 mac[6];
393         bool noarp;
394 };
395
396 /* struct mt7530_port - This is the main data structure for holding the state
397  *                      of the port.
398  * @enable:     The status used for show port is enabled or not.
399  * @pm:         The matrix used to show all connections with the port.
400  * @pvid:       The VLAN specified is to be considered a PVID at ingress.  Any
401  *              untagged frames will be assigned to the related VLAN.
402  * @vlan_filtering: The flags indicating whether the port that can recognize
403  *                  VLAN-tagged frames.
404  */
405 struct mt7530_port {
406         bool enable;
407         u32 pm;
408         u16 pvid;
409 };
410
411 /* struct mt7530_priv - This is the main data structure for holding the state
412  *                      of the driver
413  * @dev:                The device pointer
414  * @ds:                 The pointer to the dsa core structure
415  * @bus:                The bus used for the device and built-in PHY
416  * @rstc:               The pointer to reset control used by MCM
417  * @ethernet:           The regmap used for access TRGMII-based registers
418  * @core_pwr:           The power supplied into the core
419  * @io_pwr:             The power supplied into the I/O
420  * @reset:              The descriptor for GPIO line tied to its reset pin
421  * @mcm:                Flag for distinguishing if standalone IC or module
422  *                      coupling
423  * @ports:              Holding the state among ports
424  * @reg_mutex:          The lock for protecting among process accessing
425  *                      registers
426  */
427 struct mt7530_priv {
428         struct device           *dev;
429         struct dsa_switch       *ds;
430         struct mii_bus          *bus;
431         struct reset_control    *rstc;
432         struct regmap           *ethernet;
433         struct regulator        *core_pwr;
434         struct regulator        *io_pwr;
435         struct gpio_desc        *reset;
436         unsigned int            id;
437         bool                    mcm;
438
439         struct mt7530_port      ports[MT7530_NUM_PORTS];
440         /* protect among processes for registers access*/
441         struct mutex reg_mutex;
442 };
443
444 struct mt7530_hw_vlan_entry {
445         int port;
446         u8  old_members;
447         bool untagged;
448 };
449
450 static inline void mt7530_hw_vlan_entry_init(struct mt7530_hw_vlan_entry *e,
451                                              int port, bool untagged)
452 {
453         e->port = port;
454         e->untagged = untagged;
455 }
456
457 typedef void (*mt7530_vlan_op)(struct mt7530_priv *,
458                                struct mt7530_hw_vlan_entry *);
459
460 struct mt7530_hw_stats {
461         const char      *string;
462         u16             reg;
463         u8              sizeof_stat;
464 };
465
466 struct mt7530_dummy_poll {
467         struct mt7530_priv *priv;
468         u32 reg;
469 };
470
471 static inline void INIT_MT7530_DUMMY_POLL(struct mt7530_dummy_poll *p,
472                                           struct mt7530_priv *priv, u32 reg)
473 {
474         p->priv = priv;
475         p->reg = reg;
476 }
477
478 #endif /* __MT7530_H */
This page took 0.061881 seconds and 4 git commands to generate.