]> Git Repo - linux.git/blob - drivers/infiniband/hw/mlx5/mlx5_ib.h
net: dsa: sja1105: Implement state machine for TAS with PTP clock source
[linux.git] / drivers / infiniband / hw / mlx5 / mlx5_ib.h
1 /*
2  * Copyright (c) 2013-2015, Mellanox Technologies. All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #ifndef MLX5_IB_H
34 #define MLX5_IB_H
35
36 #include <linux/kernel.h>
37 #include <linux/sched.h>
38 #include <rdma/ib_verbs.h>
39 #include <rdma/ib_umem.h>
40 #include <rdma/ib_smi.h>
41 #include <linux/mlx5/driver.h>
42 #include <linux/mlx5/cq.h>
43 #include <linux/mlx5/fs.h>
44 #include <linux/mlx5/qp.h>
45 #include <linux/types.h>
46 #include <linux/mlx5/transobj.h>
47 #include <rdma/ib_user_verbs.h>
48 #include <rdma/mlx5-abi.h>
49 #include <rdma/uverbs_ioctl.h>
50 #include <rdma/mlx5_user_ioctl_cmds.h>
51 #include <rdma/mlx5_user_ioctl_verbs.h>
52
53 #include "srq.h"
54
55 #define mlx5_ib_dbg(_dev, format, arg...)                                      \
56         dev_dbg(&(_dev)->ib_dev.dev, "%s:%d:(pid %d): " format, __func__,      \
57                 __LINE__, current->pid, ##arg)
58
59 #define mlx5_ib_err(_dev, format, arg...)                                      \
60         dev_err(&(_dev)->ib_dev.dev, "%s:%d:(pid %d): " format, __func__,      \
61                 __LINE__, current->pid, ##arg)
62
63 #define mlx5_ib_warn(_dev, format, arg...)                                     \
64         dev_warn(&(_dev)->ib_dev.dev, "%s:%d:(pid %d): " format, __func__,     \
65                  __LINE__, current->pid, ##arg)
66
67 #define field_avail(type, fld, sz) (offsetof(type, fld) +               \
68                                     sizeof(((type *)0)->fld) <= (sz))
69 #define MLX5_IB_DEFAULT_UIDX 0xffffff
70 #define MLX5_USER_ASSIGNED_UIDX_MASK __mlx5_mask(qpc, user_index)
71
72 #define MLX5_MKEY_PAGE_SHIFT_MASK __mlx5_mask(mkc, log_page_size)
73
74 enum {
75         MLX5_IB_MMAP_CMD_SHIFT  = 8,
76         MLX5_IB_MMAP_CMD_MASK   = 0xff,
77 };
78
79 enum {
80         MLX5_RES_SCAT_DATA32_CQE        = 0x1,
81         MLX5_RES_SCAT_DATA64_CQE        = 0x2,
82         MLX5_REQ_SCAT_DATA32_CQE        = 0x11,
83         MLX5_REQ_SCAT_DATA64_CQE        = 0x22,
84 };
85
86 enum mlx5_ib_mad_ifc_flags {
87         MLX5_MAD_IFC_IGNORE_MKEY        = 1,
88         MLX5_MAD_IFC_IGNORE_BKEY        = 2,
89         MLX5_MAD_IFC_NET_VIEW           = 4,
90 };
91
92 enum {
93         MLX5_CROSS_CHANNEL_BFREG         = 0,
94 };
95
96 enum {
97         MLX5_CQE_VERSION_V0,
98         MLX5_CQE_VERSION_V1,
99 };
100
101 enum {
102         MLX5_TM_MAX_RNDV_MSG_SIZE       = 64,
103         MLX5_TM_MAX_SGE                 = 1,
104 };
105
106 enum {
107         MLX5_IB_INVALID_UAR_INDEX       = BIT(31),
108         MLX5_IB_INVALID_BFREG           = BIT(31),
109 };
110
111 enum {
112         MLX5_MAX_MEMIC_PAGES = 0x100,
113         MLX5_MEMIC_ALLOC_SIZE_MASK = 0x3f,
114 };
115
116 enum {
117         MLX5_MEMIC_BASE_ALIGN   = 6,
118         MLX5_MEMIC_BASE_SIZE    = 1 << MLX5_MEMIC_BASE_ALIGN,
119 };
120
121 #define MLX5_LOG_SW_ICM_BLOCK_SIZE(dev)                                        \
122         (MLX5_CAP_DEV_MEM(dev, log_sw_icm_alloc_granularity))
123 #define MLX5_SW_ICM_BLOCK_SIZE(dev) (1 << MLX5_LOG_SW_ICM_BLOCK_SIZE(dev))
124
125 struct mlx5_ib_ucontext {
126         struct ib_ucontext      ibucontext;
127         struct list_head        db_page_list;
128
129         /* protect doorbell record alloc/free
130          */
131         struct mutex            db_page_mutex;
132         struct mlx5_bfreg_info  bfregi;
133         u8                      cqe_version;
134         /* Transport Domain number */
135         u32                     tdn;
136
137         u64                     lib_caps;
138         DECLARE_BITMAP(dm_pages, MLX5_MAX_MEMIC_PAGES);
139         u16                     devx_uid;
140         /* For RoCE LAG TX affinity */
141         atomic_t                tx_port_affinity;
142 };
143
144 static inline struct mlx5_ib_ucontext *to_mucontext(struct ib_ucontext *ibucontext)
145 {
146         return container_of(ibucontext, struct mlx5_ib_ucontext, ibucontext);
147 }
148
149 struct mlx5_ib_pd {
150         struct ib_pd            ibpd;
151         u32                     pdn;
152         u16                     uid;
153 };
154
155 enum {
156         MLX5_IB_FLOW_ACTION_MODIFY_HEADER,
157         MLX5_IB_FLOW_ACTION_PACKET_REFORMAT,
158         MLX5_IB_FLOW_ACTION_DECAP,
159 };
160
161 #define MLX5_IB_FLOW_MCAST_PRIO         (MLX5_BY_PASS_NUM_PRIOS - 1)
162 #define MLX5_IB_FLOW_LAST_PRIO          (MLX5_BY_PASS_NUM_REGULAR_PRIOS - 1)
163 #if (MLX5_IB_FLOW_LAST_PRIO <= 0)
164 #error "Invalid number of bypass priorities"
165 #endif
166 #define MLX5_IB_FLOW_LEFTOVERS_PRIO     (MLX5_IB_FLOW_MCAST_PRIO + 1)
167
168 #define MLX5_IB_NUM_FLOW_FT             (MLX5_IB_FLOW_LEFTOVERS_PRIO + 1)
169 #define MLX5_IB_NUM_SNIFFER_FTS         2
170 #define MLX5_IB_NUM_EGRESS_FTS          1
171 struct mlx5_ib_flow_prio {
172         struct mlx5_flow_table          *flow_table;
173         unsigned int                    refcount;
174 };
175
176 struct mlx5_ib_flow_handler {
177         struct list_head                list;
178         struct ib_flow                  ibflow;
179         struct mlx5_ib_flow_prio        *prio;
180         struct mlx5_flow_handle         *rule;
181         struct ib_counters              *ibcounters;
182         struct mlx5_ib_dev              *dev;
183         struct mlx5_ib_flow_matcher     *flow_matcher;
184 };
185
186 struct mlx5_ib_flow_matcher {
187         struct mlx5_ib_match_params matcher_mask;
188         int                     mask_len;
189         enum mlx5_ib_flow_type  flow_type;
190         enum mlx5_flow_namespace_type ns_type;
191         u16                     priority;
192         struct mlx5_core_dev    *mdev;
193         atomic_t                usecnt;
194         u8                      match_criteria_enable;
195 };
196
197 struct mlx5_ib_flow_db {
198         struct mlx5_ib_flow_prio        prios[MLX5_IB_NUM_FLOW_FT];
199         struct mlx5_ib_flow_prio        egress_prios[MLX5_IB_NUM_FLOW_FT];
200         struct mlx5_ib_flow_prio        sniffer[MLX5_IB_NUM_SNIFFER_FTS];
201         struct mlx5_ib_flow_prio        egress[MLX5_IB_NUM_EGRESS_FTS];
202         struct mlx5_ib_flow_prio        fdb;
203         struct mlx5_ib_flow_prio        rdma_rx[MLX5_IB_NUM_FLOW_FT];
204         struct mlx5_flow_table          *lag_demux_ft;
205         /* Protect flow steering bypass flow tables
206          * when add/del flow rules.
207          * only single add/removal of flow steering rule could be done
208          * simultaneously.
209          */
210         struct mutex                    lock;
211 };
212
213 /* Use macros here so that don't have to duplicate
214  * enum ib_send_flags and enum ib_qp_type for low-level driver
215  */
216
217 #define MLX5_IB_SEND_UMR_ENABLE_MR             (IB_SEND_RESERVED_START << 0)
218 #define MLX5_IB_SEND_UMR_DISABLE_MR            (IB_SEND_RESERVED_START << 1)
219 #define MLX5_IB_SEND_UMR_FAIL_IF_FREE          (IB_SEND_RESERVED_START << 2)
220 #define MLX5_IB_SEND_UMR_UPDATE_XLT            (IB_SEND_RESERVED_START << 3)
221 #define MLX5_IB_SEND_UMR_UPDATE_TRANSLATION    (IB_SEND_RESERVED_START << 4)
222 #define MLX5_IB_SEND_UMR_UPDATE_PD_ACCESS       IB_SEND_RESERVED_END
223
224 #define MLX5_IB_QPT_REG_UMR     IB_QPT_RESERVED1
225 /*
226  * IB_QPT_GSI creates the software wrapper around GSI, and MLX5_IB_QPT_HW_GSI
227  * creates the actual hardware QP.
228  */
229 #define MLX5_IB_QPT_HW_GSI      IB_QPT_RESERVED2
230 #define MLX5_IB_QPT_DCI         IB_QPT_RESERVED3
231 #define MLX5_IB_QPT_DCT         IB_QPT_RESERVED4
232 #define MLX5_IB_WR_UMR          IB_WR_RESERVED1
233
234 #define MLX5_IB_UMR_OCTOWORD           16
235 #define MLX5_IB_UMR_XLT_ALIGNMENT      64
236
237 #define MLX5_IB_UPD_XLT_ZAP           BIT(0)
238 #define MLX5_IB_UPD_XLT_ENABLE        BIT(1)
239 #define MLX5_IB_UPD_XLT_ATOMIC        BIT(2)
240 #define MLX5_IB_UPD_XLT_ADDR          BIT(3)
241 #define MLX5_IB_UPD_XLT_PD            BIT(4)
242 #define MLX5_IB_UPD_XLT_ACCESS        BIT(5)
243 #define MLX5_IB_UPD_XLT_INDIRECT      BIT(6)
244
245 /* Private QP creation flags to be passed in ib_qp_init_attr.create_flags.
246  *
247  * These flags are intended for internal use by the mlx5_ib driver, and they
248  * rely on the range reserved for that use in the ib_qp_create_flags enum.
249  */
250
251 /* Create a UD QP whose source QP number is 1 */
252 static inline enum ib_qp_create_flags mlx5_ib_create_qp_sqpn_qp1(void)
253 {
254         return IB_QP_CREATE_RESERVED_START;
255 }
256
257 struct wr_list {
258         u16     opcode;
259         u16     next;
260 };
261
262 enum mlx5_ib_rq_flags {
263         MLX5_IB_RQ_CVLAN_STRIPPING      = 1 << 0,
264         MLX5_IB_RQ_PCI_WRITE_END_PADDING        = 1 << 1,
265 };
266
267 struct mlx5_ib_wq {
268         struct mlx5_frag_buf_ctrl fbc;
269         u64                    *wrid;
270         u32                    *wr_data;
271         struct wr_list         *w_list;
272         unsigned               *wqe_head;
273         u16                     unsig_count;
274
275         /* serialize post to the work queue
276          */
277         spinlock_t              lock;
278         int                     wqe_cnt;
279         int                     max_post;
280         int                     max_gs;
281         int                     offset;
282         int                     wqe_shift;
283         unsigned                head;
284         unsigned                tail;
285         u16                     cur_post;
286         void                    *cur_edge;
287 };
288
289 enum mlx5_ib_wq_flags {
290         MLX5_IB_WQ_FLAGS_DELAY_DROP = 0x1,
291         MLX5_IB_WQ_FLAGS_STRIDING_RQ = 0x2,
292 };
293
294 #define MLX5_MIN_SINGLE_WQE_LOG_NUM_STRIDES 9
295 #define MLX5_MAX_SINGLE_WQE_LOG_NUM_STRIDES 16
296 #define MLX5_MIN_SINGLE_STRIDE_LOG_NUM_BYTES 6
297 #define MLX5_MAX_SINGLE_STRIDE_LOG_NUM_BYTES 13
298
299 struct mlx5_ib_rwq {
300         struct ib_wq            ibwq;
301         struct mlx5_core_qp     core_qp;
302         u32                     rq_num_pas;
303         u32                     log_rq_stride;
304         u32                     log_rq_size;
305         u32                     rq_page_offset;
306         u32                     log_page_size;
307         u32                     log_num_strides;
308         u32                     two_byte_shift_en;
309         u32                     single_stride_log_num_of_bytes;
310         struct ib_umem          *umem;
311         size_t                  buf_size;
312         unsigned int            page_shift;
313         int                     create_type;
314         struct mlx5_db          db;
315         u32                     user_index;
316         u32                     wqe_count;
317         u32                     wqe_shift;
318         int                     wq_sig;
319         u32                     create_flags; /* Use enum mlx5_ib_wq_flags */
320 };
321
322 enum {
323         MLX5_QP_USER,
324         MLX5_QP_KERNEL,
325         MLX5_QP_EMPTY
326 };
327
328 enum {
329         MLX5_WQ_USER,
330         MLX5_WQ_KERNEL
331 };
332
333 struct mlx5_ib_rwq_ind_table {
334         struct ib_rwq_ind_table ib_rwq_ind_tbl;
335         u32                     rqtn;
336         u16                     uid;
337 };
338
339 struct mlx5_ib_ubuffer {
340         struct ib_umem         *umem;
341         int                     buf_size;
342         u64                     buf_addr;
343 };
344
345 struct mlx5_ib_qp_base {
346         struct mlx5_ib_qp       *container_mibqp;
347         struct mlx5_core_qp     mqp;
348         struct mlx5_ib_ubuffer  ubuffer;
349 };
350
351 struct mlx5_ib_qp_trans {
352         struct mlx5_ib_qp_base  base;
353         u16                     xrcdn;
354         u8                      alt_port;
355         u8                      atomic_rd_en;
356         u8                      resp_depth;
357 };
358
359 struct mlx5_ib_rss_qp {
360         u32     tirn;
361 };
362
363 struct mlx5_ib_rq {
364         struct mlx5_ib_qp_base base;
365         struct mlx5_ib_wq       *rq;
366         struct mlx5_ib_ubuffer  ubuffer;
367         struct mlx5_db          *doorbell;
368         u32                     tirn;
369         u8                      state;
370         u32                     flags;
371 };
372
373 struct mlx5_ib_sq {
374         struct mlx5_ib_qp_base base;
375         struct mlx5_ib_wq       *sq;
376         struct mlx5_ib_ubuffer  ubuffer;
377         struct mlx5_db          *doorbell;
378         struct mlx5_flow_handle *flow_rule;
379         u32                     tisn;
380         u8                      state;
381 };
382
383 struct mlx5_ib_raw_packet_qp {
384         struct mlx5_ib_sq sq;
385         struct mlx5_ib_rq rq;
386 };
387
388 struct mlx5_bf {
389         int                     buf_size;
390         unsigned long           offset;
391         struct mlx5_sq_bfreg   *bfreg;
392 };
393
394 struct mlx5_ib_dct {
395         struct mlx5_core_dct    mdct;
396         u32                     *in;
397 };
398
399 struct mlx5_ib_qp {
400         struct ib_qp            ibqp;
401         union {
402                 struct mlx5_ib_qp_trans trans_qp;
403                 struct mlx5_ib_raw_packet_qp raw_packet_qp;
404                 struct mlx5_ib_rss_qp rss_qp;
405                 struct mlx5_ib_dct dct;
406         };
407         struct mlx5_frag_buf    buf;
408
409         struct mlx5_db          db;
410         struct mlx5_ib_wq       rq;
411
412         u8                      sq_signal_bits;
413         u8                      next_fence;
414         struct mlx5_ib_wq       sq;
415
416         /* serialize qp state modifications
417          */
418         struct mutex            mutex;
419         u32                     flags;
420         u8                      port;
421         u8                      state;
422         int                     wq_sig;
423         int                     scat_cqe;
424         int                     max_inline_data;
425         struct mlx5_bf          bf;
426         int                     has_rq;
427
428         /* only for user space QPs. For kernel
429          * we have it from the bf object
430          */
431         int                     bfregn;
432
433         int                     create_type;
434
435         struct list_head        qps_list;
436         struct list_head        cq_recv_list;
437         struct list_head        cq_send_list;
438         struct mlx5_rate_limit  rl;
439         u32                     underlay_qpn;
440         u32                     flags_en;
441         /* storage for qp sub type when core qp type is IB_QPT_DRIVER */
442         enum ib_qp_type         qp_sub_type;
443         /* A flag to indicate if there's a new counter is configured
444          * but not take effective
445          */
446         u32                     counter_pending;
447 };
448
449 struct mlx5_ib_cq_buf {
450         struct mlx5_frag_buf_ctrl fbc;
451         struct mlx5_frag_buf    frag_buf;
452         struct ib_umem          *umem;
453         int                     cqe_size;
454         int                     nent;
455 };
456
457 enum mlx5_ib_qp_flags {
458         MLX5_IB_QP_LSO                          = IB_QP_CREATE_IPOIB_UD_LSO,
459         MLX5_IB_QP_BLOCK_MULTICAST_LOOPBACK     = IB_QP_CREATE_BLOCK_MULTICAST_LOOPBACK,
460         MLX5_IB_QP_CROSS_CHANNEL            = IB_QP_CREATE_CROSS_CHANNEL,
461         MLX5_IB_QP_MANAGED_SEND             = IB_QP_CREATE_MANAGED_SEND,
462         MLX5_IB_QP_MANAGED_RECV             = IB_QP_CREATE_MANAGED_RECV,
463         MLX5_IB_QP_SIGNATURE_HANDLING           = 1 << 5,
464         /* QP uses 1 as its source QP number */
465         MLX5_IB_QP_SQPN_QP1                     = 1 << 6,
466         MLX5_IB_QP_CAP_SCATTER_FCS              = 1 << 7,
467         MLX5_IB_QP_RSS                          = 1 << 8,
468         MLX5_IB_QP_CVLAN_STRIPPING              = 1 << 9,
469         MLX5_IB_QP_UNDERLAY                     = 1 << 10,
470         MLX5_IB_QP_PCI_WRITE_END_PADDING        = 1 << 11,
471         MLX5_IB_QP_TUNNEL_OFFLOAD               = 1 << 12,
472         MLX5_IB_QP_PACKET_BASED_CREDIT          = 1 << 13,
473 };
474
475 struct mlx5_umr_wr {
476         struct ib_send_wr               wr;
477         u64                             virt_addr;
478         u64                             offset;
479         struct ib_pd                   *pd;
480         unsigned int                    page_shift;
481         unsigned int                    xlt_size;
482         u64                             length;
483         int                             access_flags;
484         u32                             mkey;
485         u8                              ignore_free_state:1;
486 };
487
488 static inline const struct mlx5_umr_wr *umr_wr(const struct ib_send_wr *wr)
489 {
490         return container_of(wr, struct mlx5_umr_wr, wr);
491 }
492
493 struct mlx5_shared_mr_info {
494         int mr_id;
495         struct ib_umem          *umem;
496 };
497
498 enum mlx5_ib_cq_pr_flags {
499         MLX5_IB_CQ_PR_FLAGS_CQE_128_PAD = 1 << 0,
500 };
501
502 struct mlx5_ib_cq {
503         struct ib_cq            ibcq;
504         struct mlx5_core_cq     mcq;
505         struct mlx5_ib_cq_buf   buf;
506         struct mlx5_db          db;
507
508         /* serialize access to the CQ
509          */
510         spinlock_t              lock;
511
512         /* protect resize cq
513          */
514         struct mutex            resize_mutex;
515         struct mlx5_ib_cq_buf  *resize_buf;
516         struct ib_umem         *resize_umem;
517         int                     cqe_size;
518         struct list_head        list_send_qp;
519         struct list_head        list_recv_qp;
520         u32                     create_flags;
521         struct list_head        wc_list;
522         enum ib_cq_notify_flags notify_flags;
523         struct work_struct      notify_work;
524         u16                     private_flags; /* Use mlx5_ib_cq_pr_flags */
525 };
526
527 struct mlx5_ib_wc {
528         struct ib_wc wc;
529         struct list_head list;
530 };
531
532 struct mlx5_ib_srq {
533         struct ib_srq           ibsrq;
534         struct mlx5_core_srq    msrq;
535         struct mlx5_frag_buf    buf;
536         struct mlx5_db          db;
537         struct mlx5_frag_buf_ctrl fbc;
538         u64                    *wrid;
539         /* protect SRQ hanlding
540          */
541         spinlock_t              lock;
542         int                     head;
543         int                     tail;
544         u16                     wqe_ctr;
545         struct ib_umem         *umem;
546         /* serialize arming a SRQ
547          */
548         struct mutex            mutex;
549         int                     wq_sig;
550 };
551
552 struct mlx5_ib_xrcd {
553         struct ib_xrcd          ibxrcd;
554         u32                     xrcdn;
555 };
556
557 enum mlx5_ib_mtt_access_flags {
558         MLX5_IB_MTT_READ  = (1 << 0),
559         MLX5_IB_MTT_WRITE = (1 << 1),
560 };
561
562 struct mlx5_ib_dm {
563         struct ib_dm            ibdm;
564         phys_addr_t             dev_addr;
565         u32                     type;
566         size_t                  size;
567         union {
568                 struct {
569                         u32     obj_id;
570                 } icm_dm;
571                 /* other dm types specific params should be added here */
572         };
573 };
574
575 #define MLX5_IB_MTT_PRESENT (MLX5_IB_MTT_READ | MLX5_IB_MTT_WRITE)
576
577 #define MLX5_IB_DM_MEMIC_ALLOWED_ACCESS (IB_ACCESS_LOCAL_WRITE   |\
578                                          IB_ACCESS_REMOTE_WRITE  |\
579                                          IB_ACCESS_REMOTE_READ   |\
580                                          IB_ACCESS_REMOTE_ATOMIC |\
581                                          IB_ZERO_BASED)
582
583 #define MLX5_IB_DM_SW_ICM_ALLOWED_ACCESS (IB_ACCESS_LOCAL_WRITE   |\
584                                           IB_ACCESS_REMOTE_WRITE  |\
585                                           IB_ACCESS_REMOTE_READ   |\
586                                           IB_ZERO_BASED)
587
588 struct mlx5_ib_mr {
589         struct ib_mr            ibmr;
590         void                    *descs;
591         dma_addr_t              desc_map;
592         int                     ndescs;
593         int                     data_length;
594         int                     meta_ndescs;
595         int                     meta_length;
596         int                     max_descs;
597         int                     desc_size;
598         int                     access_mode;
599         struct mlx5_core_mkey   mmkey;
600         struct ib_umem         *umem;
601         struct mlx5_shared_mr_info      *smr_info;
602         struct list_head        list;
603         int                     order;
604         bool                    allocated_from_cache;
605         int                     npages;
606         struct mlx5_ib_dev     *dev;
607         u32 out[MLX5_ST_SZ_DW(create_mkey_out)];
608         struct mlx5_core_sig_ctx    *sig;
609         unsigned int            live;
610         void                    *descs_alloc;
611         int                     access_flags; /* Needed for rereg MR */
612
613         struct mlx5_ib_mr      *parent;
614         /* Needed for IB_MR_TYPE_INTEGRITY */
615         struct mlx5_ib_mr      *pi_mr;
616         struct mlx5_ib_mr      *klm_mr;
617         struct mlx5_ib_mr      *mtt_mr;
618         u64                     data_iova;
619         u64                     pi_iova;
620
621         atomic_t                num_leaf_free;
622         wait_queue_head_t       q_leaf_free;
623         struct mlx5_async_work  cb_work;
624         atomic_t                num_pending_prefetch;
625 };
626
627 static inline bool is_odp_mr(struct mlx5_ib_mr *mr)
628 {
629         return IS_ENABLED(CONFIG_INFINIBAND_ON_DEMAND_PAGING) && mr->umem &&
630                mr->umem->is_odp;
631 }
632
633 struct mlx5_ib_mw {
634         struct ib_mw            ibmw;
635         struct mlx5_core_mkey   mmkey;
636         int                     ndescs;
637 };
638
639 struct mlx5_ib_devx_mr {
640         struct mlx5_core_mkey   mmkey;
641         int                     ndescs;
642 };
643
644 struct mlx5_ib_umr_context {
645         struct ib_cqe           cqe;
646         enum ib_wc_status       status;
647         struct completion       done;
648 };
649
650 struct umr_common {
651         struct ib_pd    *pd;
652         struct ib_cq    *cq;
653         struct ib_qp    *qp;
654         /* control access to UMR QP
655          */
656         struct semaphore        sem;
657 };
658
659 enum {
660         MLX5_FMR_INVALID,
661         MLX5_FMR_VALID,
662         MLX5_FMR_BUSY,
663 };
664
665 struct mlx5_cache_ent {
666         struct list_head        head;
667         /* sync access to the cahce entry
668          */
669         spinlock_t              lock;
670
671
672         char                    name[4];
673         u32                     order;
674         u32                     xlt;
675         u32                     access_mode;
676         u32                     page;
677
678         u32                     size;
679         u32                     cur;
680         u32                     miss;
681         u32                     limit;
682
683         struct mlx5_ib_dev     *dev;
684         struct work_struct      work;
685         struct delayed_work     dwork;
686         int                     pending;
687         struct completion       compl;
688 };
689
690 struct mlx5_mr_cache {
691         struct workqueue_struct *wq;
692         struct mlx5_cache_ent   ent[MAX_MR_CACHE_ENTRIES];
693         int                     stopped;
694         struct dentry           *root;
695         unsigned long           last_add;
696 };
697
698 struct mlx5_ib_gsi_qp;
699
700 struct mlx5_ib_port_resources {
701         struct mlx5_ib_resources *devr;
702         struct mlx5_ib_gsi_qp *gsi;
703         struct work_struct pkey_change_work;
704 };
705
706 struct mlx5_ib_resources {
707         struct ib_cq    *c0;
708         struct ib_xrcd  *x0;
709         struct ib_xrcd  *x1;
710         struct ib_pd    *p0;
711         struct ib_srq   *s0;
712         struct ib_srq   *s1;
713         struct mlx5_ib_port_resources ports[2];
714         /* Protects changes to the port resources */
715         struct mutex    mutex;
716 };
717
718 struct mlx5_ib_counters {
719         const char **names;
720         size_t *offsets;
721         u32 num_q_counters;
722         u32 num_cong_counters;
723         u32 num_ext_ppcnt_counters;
724         u16 set_id;
725         bool set_id_valid;
726 };
727
728 struct mlx5_ib_multiport_info;
729
730 struct mlx5_ib_multiport {
731         struct mlx5_ib_multiport_info *mpi;
732         /* To be held when accessing the multiport info */
733         spinlock_t mpi_lock;
734 };
735
736 struct mlx5_roce {
737         /* Protect mlx5_ib_get_netdev from invoking dev_hold() with a NULL
738          * netdev pointer
739          */
740         rwlock_t                netdev_lock;
741         struct net_device       *netdev;
742         struct notifier_block   nb;
743         atomic_t                tx_port_affinity;
744         enum ib_port_state last_port_state;
745         struct mlx5_ib_dev      *dev;
746         u8                      native_port_num;
747 };
748
749 struct mlx5_ib_port {
750         struct mlx5_ib_counters cnts;
751         struct mlx5_ib_multiport mp;
752         struct mlx5_ib_dbg_cc_params *dbg_cc_params;
753         struct mlx5_roce roce;
754         struct mlx5_eswitch_rep         *rep;
755 };
756
757 struct mlx5_ib_dbg_param {
758         int                     offset;
759         struct mlx5_ib_dev      *dev;
760         struct dentry           *dentry;
761         u8                      port_num;
762 };
763
764 enum mlx5_ib_dbg_cc_types {
765         MLX5_IB_DBG_CC_RP_CLAMP_TGT_RATE,
766         MLX5_IB_DBG_CC_RP_CLAMP_TGT_RATE_ATI,
767         MLX5_IB_DBG_CC_RP_TIME_RESET,
768         MLX5_IB_DBG_CC_RP_BYTE_RESET,
769         MLX5_IB_DBG_CC_RP_THRESHOLD,
770         MLX5_IB_DBG_CC_RP_AI_RATE,
771         MLX5_IB_DBG_CC_RP_HAI_RATE,
772         MLX5_IB_DBG_CC_RP_MIN_DEC_FAC,
773         MLX5_IB_DBG_CC_RP_MIN_RATE,
774         MLX5_IB_DBG_CC_RP_RATE_TO_SET_ON_FIRST_CNP,
775         MLX5_IB_DBG_CC_RP_DCE_TCP_G,
776         MLX5_IB_DBG_CC_RP_DCE_TCP_RTT,
777         MLX5_IB_DBG_CC_RP_RATE_REDUCE_MONITOR_PERIOD,
778         MLX5_IB_DBG_CC_RP_INITIAL_ALPHA_VALUE,
779         MLX5_IB_DBG_CC_RP_GD,
780         MLX5_IB_DBG_CC_NP_CNP_DSCP,
781         MLX5_IB_DBG_CC_NP_CNP_PRIO_MODE,
782         MLX5_IB_DBG_CC_NP_CNP_PRIO,
783         MLX5_IB_DBG_CC_MAX,
784 };
785
786 struct mlx5_ib_dbg_cc_params {
787         struct dentry                   *root;
788         struct mlx5_ib_dbg_param        params[MLX5_IB_DBG_CC_MAX];
789 };
790
791 enum {
792         MLX5_MAX_DELAY_DROP_TIMEOUT_MS = 100,
793 };
794
795 struct mlx5_ib_dbg_delay_drop {
796         struct dentry           *dir_debugfs;
797         struct dentry           *rqs_cnt_debugfs;
798         struct dentry           *events_cnt_debugfs;
799         struct dentry           *timeout_debugfs;
800 };
801
802 struct mlx5_ib_delay_drop {
803         struct mlx5_ib_dev     *dev;
804         struct work_struct      delay_drop_work;
805         /* serialize setting of delay drop */
806         struct mutex            lock;
807         u32                     timeout;
808         bool                    activate;
809         atomic_t                events_cnt;
810         atomic_t                rqs_cnt;
811         struct mlx5_ib_dbg_delay_drop *dbg;
812 };
813
814 enum mlx5_ib_stages {
815         MLX5_IB_STAGE_INIT,
816         MLX5_IB_STAGE_FLOW_DB,
817         MLX5_IB_STAGE_CAPS,
818         MLX5_IB_STAGE_NON_DEFAULT_CB,
819         MLX5_IB_STAGE_ROCE,
820         MLX5_IB_STAGE_SRQ,
821         MLX5_IB_STAGE_DEVICE_RESOURCES,
822         MLX5_IB_STAGE_DEVICE_NOTIFIER,
823         MLX5_IB_STAGE_ODP,
824         MLX5_IB_STAGE_COUNTERS,
825         MLX5_IB_STAGE_CONG_DEBUGFS,
826         MLX5_IB_STAGE_UAR,
827         MLX5_IB_STAGE_BFREG,
828         MLX5_IB_STAGE_PRE_IB_REG_UMR,
829         MLX5_IB_STAGE_WHITELIST_UID,
830         MLX5_IB_STAGE_IB_REG,
831         MLX5_IB_STAGE_POST_IB_REG_UMR,
832         MLX5_IB_STAGE_DELAY_DROP,
833         MLX5_IB_STAGE_CLASS_ATTR,
834         MLX5_IB_STAGE_MAX,
835 };
836
837 struct mlx5_ib_stage {
838         int (*init)(struct mlx5_ib_dev *dev);
839         void (*cleanup)(struct mlx5_ib_dev *dev);
840 };
841
842 #define STAGE_CREATE(_stage, _init, _cleanup) \
843         .stage[_stage] = {.init = _init, .cleanup = _cleanup}
844
845 struct mlx5_ib_profile {
846         struct mlx5_ib_stage stage[MLX5_IB_STAGE_MAX];
847 };
848
849 struct mlx5_ib_multiport_info {
850         struct list_head list;
851         struct mlx5_ib_dev *ibdev;
852         struct mlx5_core_dev *mdev;
853         struct notifier_block mdev_events;
854         struct completion unref_comp;
855         u64 sys_image_guid;
856         u32 mdev_refcnt;
857         bool is_master;
858         bool unaffiliate;
859 };
860
861 struct mlx5_ib_flow_action {
862         struct ib_flow_action           ib_action;
863         union {
864                 struct {
865                         u64                         ib_flags;
866                         struct mlx5_accel_esp_xfrm *ctx;
867                 } esp_aes_gcm;
868                 struct {
869                         struct mlx5_ib_dev *dev;
870                         u32 sub_type;
871                         union {
872                                 struct mlx5_modify_hdr *modify_hdr;
873                                 struct mlx5_pkt_reformat *pkt_reformat;
874                         };
875                 } flow_action_raw;
876         };
877 };
878
879 struct mlx5_dm {
880         struct mlx5_core_dev *dev;
881         /* This lock is used to protect the access to the shared
882          * allocation map when concurrent requests by different
883          * processes are handled.
884          */
885         spinlock_t lock;
886         DECLARE_BITMAP(memic_alloc_pages, MLX5_MAX_MEMIC_PAGES);
887 };
888
889 struct mlx5_read_counters_attr {
890         struct mlx5_fc *hw_cntrs_hndl;
891         u64 *out;
892         u32 flags;
893 };
894
895 enum mlx5_ib_counters_type {
896         MLX5_IB_COUNTERS_FLOW,
897 };
898
899 struct mlx5_ib_mcounters {
900         struct ib_counters ibcntrs;
901         enum mlx5_ib_counters_type type;
902         /* number of counters supported for this counters type */
903         u32 counters_num;
904         struct mlx5_fc *hw_cntrs_hndl;
905         /* read function for this counters type */
906         int (*read_counters)(struct ib_device *ibdev,
907                              struct mlx5_read_counters_attr *read_attr);
908         /* max index set as part of create_flow */
909         u32 cntrs_max_index;
910         /* number of counters data entries (<description,index> pair) */
911         u32 ncounters;
912         /* counters data array for descriptions and indexes */
913         struct mlx5_ib_flow_counters_desc *counters_data;
914         /* protects access to mcounters internal data */
915         struct mutex mcntrs_mutex;
916 };
917
918 static inline struct mlx5_ib_mcounters *
919 to_mcounters(struct ib_counters *ibcntrs)
920 {
921         return container_of(ibcntrs, struct mlx5_ib_mcounters, ibcntrs);
922 }
923
924 int parse_flow_flow_action(struct mlx5_ib_flow_action *maction,
925                            bool is_egress,
926                            struct mlx5_flow_act *action);
927 struct mlx5_ib_lb_state {
928         /* protect the user_td */
929         struct mutex            mutex;
930         u32                     user_td;
931         int                     qps;
932         bool                    enabled;
933 };
934
935 struct mlx5_ib_pf_eq {
936         struct notifier_block irq_nb;
937         struct mlx5_ib_dev *dev;
938         struct mlx5_eq *core;
939         struct work_struct work;
940         spinlock_t lock; /* Pagefaults spinlock */
941         struct workqueue_struct *wq;
942         mempool_t *pool;
943 };
944
945 struct mlx5_devx_event_table {
946         struct mlx5_nb devx_nb;
947         /* serialize updating the event_xa */
948         struct mutex event_xa_lock;
949         struct xarray event_xa;
950 };
951
952 struct mlx5_ib_dev {
953         struct ib_device                ib_dev;
954         struct mlx5_core_dev            *mdev;
955         struct notifier_block           mdev_events;
956         int                             num_ports;
957         /* serialize update of capability mask
958          */
959         struct mutex                    cap_mask_mutex;
960         bool                            ib_active;
961         struct umr_common               umrc;
962         /* sync used page count stats
963          */
964         struct mlx5_ib_resources        devr;
965         struct mlx5_mr_cache            cache;
966         struct timer_list               delay_timer;
967         /* Prevents soft lock on massive reg MRs */
968         struct mutex                    slow_path_mutex;
969         int                             fill_delay;
970         struct ib_odp_caps      odp_caps;
971         u64                     odp_max_size;
972         struct mlx5_ib_pf_eq    odp_pf_eq;
973
974         /*
975          * Sleepable RCU that prevents destruction of MRs while they are still
976          * being used by a page fault handler.
977          */
978         struct srcu_struct      mr_srcu;
979         u32                     null_mkey;
980         struct mlx5_ib_flow_db  *flow_db;
981         /* protect resources needed as part of reset flow */
982         spinlock_t              reset_flow_resource_lock;
983         struct list_head        qp_list;
984         /* Array with num_ports elements */
985         struct mlx5_ib_port     *port;
986         struct mlx5_sq_bfreg    bfreg;
987         struct mlx5_sq_bfreg    fp_bfreg;
988         struct mlx5_ib_delay_drop       delay_drop;
989         const struct mlx5_ib_profile    *profile;
990         bool                    is_rep;
991         int                             lag_active;
992
993         struct mlx5_ib_lb_state         lb;
994         u8                      umr_fence;
995         struct list_head        ib_dev_list;
996         u64                     sys_image_guid;
997         struct mlx5_dm          dm;
998         u16                     devx_whitelist_uid;
999         struct mlx5_srq_table   srq_table;
1000         struct mlx5_async_ctx   async_ctx;
1001         struct mlx5_devx_event_table devx_event_table;
1002 };
1003
1004 static inline struct mlx5_ib_cq *to_mibcq(struct mlx5_core_cq *mcq)
1005 {
1006         return container_of(mcq, struct mlx5_ib_cq, mcq);
1007 }
1008
1009 static inline struct mlx5_ib_xrcd *to_mxrcd(struct ib_xrcd *ibxrcd)
1010 {
1011         return container_of(ibxrcd, struct mlx5_ib_xrcd, ibxrcd);
1012 }
1013
1014 static inline struct mlx5_ib_dev *to_mdev(struct ib_device *ibdev)
1015 {
1016         return container_of(ibdev, struct mlx5_ib_dev, ib_dev);
1017 }
1018
1019 static inline struct mlx5_ib_dev *mlx5_udata_to_mdev(struct ib_udata *udata)
1020 {
1021         struct mlx5_ib_ucontext *context = rdma_udata_to_drv_context(
1022                 udata, struct mlx5_ib_ucontext, ibucontext);
1023
1024         return to_mdev(context->ibucontext.device);
1025 }
1026
1027 static inline struct mlx5_ib_cq *to_mcq(struct ib_cq *ibcq)
1028 {
1029         return container_of(ibcq, struct mlx5_ib_cq, ibcq);
1030 }
1031
1032 static inline struct mlx5_ib_qp *to_mibqp(struct mlx5_core_qp *mqp)
1033 {
1034         return container_of(mqp, struct mlx5_ib_qp_base, mqp)->container_mibqp;
1035 }
1036
1037 static inline struct mlx5_ib_rwq *to_mibrwq(struct mlx5_core_qp *core_qp)
1038 {
1039         return container_of(core_qp, struct mlx5_ib_rwq, core_qp);
1040 }
1041
1042 static inline struct mlx5_ib_mr *to_mibmr(struct mlx5_core_mkey *mmkey)
1043 {
1044         return container_of(mmkey, struct mlx5_ib_mr, mmkey);
1045 }
1046
1047 static inline struct mlx5_ib_pd *to_mpd(struct ib_pd *ibpd)
1048 {
1049         return container_of(ibpd, struct mlx5_ib_pd, ibpd);
1050 }
1051
1052 static inline struct mlx5_ib_srq *to_msrq(struct ib_srq *ibsrq)
1053 {
1054         return container_of(ibsrq, struct mlx5_ib_srq, ibsrq);
1055 }
1056
1057 static inline struct mlx5_ib_qp *to_mqp(struct ib_qp *ibqp)
1058 {
1059         return container_of(ibqp, struct mlx5_ib_qp, ibqp);
1060 }
1061
1062 static inline struct mlx5_ib_rwq *to_mrwq(struct ib_wq *ibwq)
1063 {
1064         return container_of(ibwq, struct mlx5_ib_rwq, ibwq);
1065 }
1066
1067 static inline struct mlx5_ib_rwq_ind_table *to_mrwq_ind_table(struct ib_rwq_ind_table *ib_rwq_ind_tbl)
1068 {
1069         return container_of(ib_rwq_ind_tbl, struct mlx5_ib_rwq_ind_table, ib_rwq_ind_tbl);
1070 }
1071
1072 static inline struct mlx5_ib_srq *to_mibsrq(struct mlx5_core_srq *msrq)
1073 {
1074         return container_of(msrq, struct mlx5_ib_srq, msrq);
1075 }
1076
1077 static inline struct mlx5_ib_dm *to_mdm(struct ib_dm *ibdm)
1078 {
1079         return container_of(ibdm, struct mlx5_ib_dm, ibdm);
1080 }
1081
1082 static inline struct mlx5_ib_mr *to_mmr(struct ib_mr *ibmr)
1083 {
1084         return container_of(ibmr, struct mlx5_ib_mr, ibmr);
1085 }
1086
1087 static inline struct mlx5_ib_mw *to_mmw(struct ib_mw *ibmw)
1088 {
1089         return container_of(ibmw, struct mlx5_ib_mw, ibmw);
1090 }
1091
1092 static inline struct mlx5_ib_flow_action *
1093 to_mflow_act(struct ib_flow_action *ibact)
1094 {
1095         return container_of(ibact, struct mlx5_ib_flow_action, ib_action);
1096 }
1097
1098 int mlx5_ib_db_map_user(struct mlx5_ib_ucontext *context,
1099                         struct ib_udata *udata, unsigned long virt,
1100                         struct mlx5_db *db);
1101 void mlx5_ib_db_unmap_user(struct mlx5_ib_ucontext *context, struct mlx5_db *db);
1102 void __mlx5_ib_cq_clean(struct mlx5_ib_cq *cq, u32 qpn, struct mlx5_ib_srq *srq);
1103 void mlx5_ib_cq_clean(struct mlx5_ib_cq *cq, u32 qpn, struct mlx5_ib_srq *srq);
1104 void mlx5_ib_free_srq_wqe(struct mlx5_ib_srq *srq, int wqe_index);
1105 int mlx5_ib_create_ah(struct ib_ah *ah, struct rdma_ah_attr *ah_attr, u32 flags,
1106                       struct ib_udata *udata);
1107 int mlx5_ib_query_ah(struct ib_ah *ibah, struct rdma_ah_attr *ah_attr);
1108 void mlx5_ib_destroy_ah(struct ib_ah *ah, u32 flags);
1109 int mlx5_ib_create_srq(struct ib_srq *srq, struct ib_srq_init_attr *init_attr,
1110                        struct ib_udata *udata);
1111 int mlx5_ib_modify_srq(struct ib_srq *ibsrq, struct ib_srq_attr *attr,
1112                        enum ib_srq_attr_mask attr_mask, struct ib_udata *udata);
1113 int mlx5_ib_query_srq(struct ib_srq *ibsrq, struct ib_srq_attr *srq_attr);
1114 void mlx5_ib_destroy_srq(struct ib_srq *srq, struct ib_udata *udata);
1115 int mlx5_ib_post_srq_recv(struct ib_srq *ibsrq, const struct ib_recv_wr *wr,
1116                           const struct ib_recv_wr **bad_wr);
1117 int mlx5_ib_enable_lb(struct mlx5_ib_dev *dev, bool td, bool qp);
1118 void mlx5_ib_disable_lb(struct mlx5_ib_dev *dev, bool td, bool qp);
1119 struct ib_qp *mlx5_ib_create_qp(struct ib_pd *pd,
1120                                 struct ib_qp_init_attr *init_attr,
1121                                 struct ib_udata *udata);
1122 int mlx5_ib_modify_qp(struct ib_qp *ibqp, struct ib_qp_attr *attr,
1123                       int attr_mask, struct ib_udata *udata);
1124 int mlx5_ib_query_qp(struct ib_qp *ibqp, struct ib_qp_attr *qp_attr, int qp_attr_mask,
1125                      struct ib_qp_init_attr *qp_init_attr);
1126 int mlx5_ib_destroy_qp(struct ib_qp *qp, struct ib_udata *udata);
1127 void mlx5_ib_drain_sq(struct ib_qp *qp);
1128 void mlx5_ib_drain_rq(struct ib_qp *qp);
1129 int mlx5_ib_post_send(struct ib_qp *ibqp, const struct ib_send_wr *wr,
1130                       const struct ib_send_wr **bad_wr);
1131 int mlx5_ib_post_recv(struct ib_qp *ibqp, const struct ib_recv_wr *wr,
1132                       const struct ib_recv_wr **bad_wr);
1133 int mlx5_ib_read_user_wqe_sq(struct mlx5_ib_qp *qp, int wqe_index, void *buffer,
1134                              int buflen, size_t *bc);
1135 int mlx5_ib_read_user_wqe_rq(struct mlx5_ib_qp *qp, int wqe_index, void *buffer,
1136                              int buflen, size_t *bc);
1137 int mlx5_ib_read_user_wqe_srq(struct mlx5_ib_srq *srq, int wqe_index,
1138                               void *buffer, int buflen, size_t *bc);
1139 int mlx5_ib_create_cq(struct ib_cq *ibcq, const struct ib_cq_init_attr *attr,
1140                       struct ib_udata *udata);
1141 void mlx5_ib_destroy_cq(struct ib_cq *cq, struct ib_udata *udata);
1142 int mlx5_ib_poll_cq(struct ib_cq *ibcq, int num_entries, struct ib_wc *wc);
1143 int mlx5_ib_arm_cq(struct ib_cq *ibcq, enum ib_cq_notify_flags flags);
1144 int mlx5_ib_modify_cq(struct ib_cq *cq, u16 cq_count, u16 cq_period);
1145 int mlx5_ib_resize_cq(struct ib_cq *ibcq, int entries, struct ib_udata *udata);
1146 struct ib_mr *mlx5_ib_get_dma_mr(struct ib_pd *pd, int acc);
1147 struct ib_mr *mlx5_ib_reg_user_mr(struct ib_pd *pd, u64 start, u64 length,
1148                                   u64 virt_addr, int access_flags,
1149                                   struct ib_udata *udata);
1150 int mlx5_ib_advise_mr(struct ib_pd *pd,
1151                       enum ib_uverbs_advise_mr_advice advice,
1152                       u32 flags,
1153                       struct ib_sge *sg_list,
1154                       u32 num_sge,
1155                       struct uverbs_attr_bundle *attrs);
1156 struct ib_mw *mlx5_ib_alloc_mw(struct ib_pd *pd, enum ib_mw_type type,
1157                                struct ib_udata *udata);
1158 int mlx5_ib_dealloc_mw(struct ib_mw *mw);
1159 int mlx5_ib_update_xlt(struct mlx5_ib_mr *mr, u64 idx, int npages,
1160                        int page_shift, int flags);
1161 struct mlx5_ib_mr *mlx5_ib_alloc_implicit_mr(struct mlx5_ib_pd *pd,
1162                                              struct ib_udata *udata,
1163                                              int access_flags);
1164 void mlx5_ib_free_implicit_mr(struct mlx5_ib_mr *mr);
1165 int mlx5_ib_rereg_user_mr(struct ib_mr *ib_mr, int flags, u64 start,
1166                           u64 length, u64 virt_addr, int access_flags,
1167                           struct ib_pd *pd, struct ib_udata *udata);
1168 int mlx5_ib_dereg_mr(struct ib_mr *ibmr, struct ib_udata *udata);
1169 struct ib_mr *mlx5_ib_alloc_mr(struct ib_pd *pd, enum ib_mr_type mr_type,
1170                                u32 max_num_sg, struct ib_udata *udata);
1171 struct ib_mr *mlx5_ib_alloc_mr_integrity(struct ib_pd *pd,
1172                                          u32 max_num_sg,
1173                                          u32 max_num_meta_sg);
1174 int mlx5_ib_map_mr_sg(struct ib_mr *ibmr, struct scatterlist *sg, int sg_nents,
1175                       unsigned int *sg_offset);
1176 int mlx5_ib_map_mr_sg_pi(struct ib_mr *ibmr, struct scatterlist *data_sg,
1177                          int data_sg_nents, unsigned int *data_sg_offset,
1178                          struct scatterlist *meta_sg, int meta_sg_nents,
1179                          unsigned int *meta_sg_offset);
1180 int mlx5_ib_process_mad(struct ib_device *ibdev, int mad_flags, u8 port_num,
1181                         const struct ib_wc *in_wc, const struct ib_grh *in_grh,
1182                         const struct ib_mad_hdr *in, size_t in_mad_size,
1183                         struct ib_mad_hdr *out, size_t *out_mad_size,
1184                         u16 *out_mad_pkey_index);
1185 struct ib_xrcd *mlx5_ib_alloc_xrcd(struct ib_device *ibdev,
1186                                    struct ib_udata *udata);
1187 int mlx5_ib_dealloc_xrcd(struct ib_xrcd *xrcd, struct ib_udata *udata);
1188 int mlx5_ib_get_buf_offset(u64 addr, int page_shift, u32 *offset);
1189 int mlx5_query_ext_port_caps(struct mlx5_ib_dev *dev, u8 port);
1190 int mlx5_query_mad_ifc_smp_attr_node_info(struct ib_device *ibdev,
1191                                           struct ib_smp *out_mad);
1192 int mlx5_query_mad_ifc_system_image_guid(struct ib_device *ibdev,
1193                                          __be64 *sys_image_guid);
1194 int mlx5_query_mad_ifc_max_pkeys(struct ib_device *ibdev,
1195                                  u16 *max_pkeys);
1196 int mlx5_query_mad_ifc_vendor_id(struct ib_device *ibdev,
1197                                  u32 *vendor_id);
1198 int mlx5_query_mad_ifc_node_desc(struct mlx5_ib_dev *dev, char *node_desc);
1199 int mlx5_query_mad_ifc_node_guid(struct mlx5_ib_dev *dev, __be64 *node_guid);
1200 int mlx5_query_mad_ifc_pkey(struct ib_device *ibdev, u8 port, u16 index,
1201                             u16 *pkey);
1202 int mlx5_query_mad_ifc_gids(struct ib_device *ibdev, u8 port, int index,
1203                             union ib_gid *gid);
1204 int mlx5_query_mad_ifc_port(struct ib_device *ibdev, u8 port,
1205                             struct ib_port_attr *props);
1206 int mlx5_ib_query_port(struct ib_device *ibdev, u8 port,
1207                        struct ib_port_attr *props);
1208 int mlx5_ib_init_fmr(struct mlx5_ib_dev *dev);
1209 void mlx5_ib_cleanup_fmr(struct mlx5_ib_dev *dev);
1210 void mlx5_ib_cont_pages(struct ib_umem *umem, u64 addr,
1211                         unsigned long max_page_shift,
1212                         int *count, int *shift,
1213                         int *ncont, int *order);
1214 void __mlx5_ib_populate_pas(struct mlx5_ib_dev *dev, struct ib_umem *umem,
1215                             int page_shift, size_t offset, size_t num_pages,
1216                             __be64 *pas, int access_flags);
1217 void mlx5_ib_populate_pas(struct mlx5_ib_dev *dev, struct ib_umem *umem,
1218                           int page_shift, __be64 *pas, int access_flags);
1219 void mlx5_ib_copy_pas(u64 *old, u64 *new, int step, int num);
1220 int mlx5_ib_get_cqe_size(struct ib_cq *ibcq);
1221 int mlx5_mr_cache_init(struct mlx5_ib_dev *dev);
1222 int mlx5_mr_cache_cleanup(struct mlx5_ib_dev *dev);
1223
1224 struct mlx5_ib_mr *mlx5_mr_cache_alloc(struct mlx5_ib_dev *dev, int entry);
1225 void mlx5_mr_cache_free(struct mlx5_ib_dev *dev, struct mlx5_ib_mr *mr);
1226 int mlx5_ib_check_mr_status(struct ib_mr *ibmr, u32 check_mask,
1227                             struct ib_mr_status *mr_status);
1228 struct ib_wq *mlx5_ib_create_wq(struct ib_pd *pd,
1229                                 struct ib_wq_init_attr *init_attr,
1230                                 struct ib_udata *udata);
1231 void mlx5_ib_destroy_wq(struct ib_wq *wq, struct ib_udata *udata);
1232 int mlx5_ib_modify_wq(struct ib_wq *wq, struct ib_wq_attr *wq_attr,
1233                       u32 wq_attr_mask, struct ib_udata *udata);
1234 struct ib_rwq_ind_table *mlx5_ib_create_rwq_ind_table(struct ib_device *device,
1235                                                       struct ib_rwq_ind_table_init_attr *init_attr,
1236                                                       struct ib_udata *udata);
1237 int mlx5_ib_destroy_rwq_ind_table(struct ib_rwq_ind_table *wq_ind_table);
1238 bool mlx5_ib_dc_atomic_is_supported(struct mlx5_ib_dev *dev);
1239 struct ib_dm *mlx5_ib_alloc_dm(struct ib_device *ibdev,
1240                                struct ib_ucontext *context,
1241                                struct ib_dm_alloc_attr *attr,
1242                                struct uverbs_attr_bundle *attrs);
1243 int mlx5_ib_dealloc_dm(struct ib_dm *ibdm, struct uverbs_attr_bundle *attrs);
1244 struct ib_mr *mlx5_ib_reg_dm_mr(struct ib_pd *pd, struct ib_dm *dm,
1245                                 struct ib_dm_mr_attr *attr,
1246                                 struct uverbs_attr_bundle *attrs);
1247
1248 #ifdef CONFIG_INFINIBAND_ON_DEMAND_PAGING
1249 void mlx5_ib_internal_fill_odp_caps(struct mlx5_ib_dev *dev);
1250 int mlx5_ib_odp_init_one(struct mlx5_ib_dev *ibdev);
1251 void mlx5_ib_odp_cleanup_one(struct mlx5_ib_dev *ibdev);
1252 int __init mlx5_ib_odp_init(void);
1253 void mlx5_ib_odp_cleanup(void);
1254 void mlx5_ib_invalidate_range(struct ib_umem_odp *umem_odp, unsigned long start,
1255                               unsigned long end);
1256 void mlx5_odp_init_mr_cache_entry(struct mlx5_cache_ent *ent);
1257 void mlx5_odp_populate_klm(struct mlx5_klm *pklm, size_t offset,
1258                            size_t nentries, struct mlx5_ib_mr *mr, int flags);
1259
1260 int mlx5_ib_advise_mr_prefetch(struct ib_pd *pd,
1261                                enum ib_uverbs_advise_mr_advice advice,
1262                                u32 flags, struct ib_sge *sg_list, u32 num_sge);
1263 #else /* CONFIG_INFINIBAND_ON_DEMAND_PAGING */
1264 static inline void mlx5_ib_internal_fill_odp_caps(struct mlx5_ib_dev *dev)
1265 {
1266         return;
1267 }
1268
1269 static inline int mlx5_ib_odp_init_one(struct mlx5_ib_dev *ibdev) { return 0; }
1270 static inline void mlx5_ib_odp_cleanup_one(struct mlx5_ib_dev *ibdev) {}
1271 static inline int mlx5_ib_odp_init(void) { return 0; }
1272 static inline void mlx5_ib_odp_cleanup(void)                                {}
1273 static inline void mlx5_odp_init_mr_cache_entry(struct mlx5_cache_ent *ent) {}
1274 static inline void mlx5_odp_populate_klm(struct mlx5_klm *pklm, size_t offset,
1275                                          size_t nentries, struct mlx5_ib_mr *mr,
1276                                          int flags) {}
1277
1278 static inline int
1279 mlx5_ib_advise_mr_prefetch(struct ib_pd *pd,
1280                            enum ib_uverbs_advise_mr_advice advice, u32 flags,
1281                            struct ib_sge *sg_list, u32 num_sge)
1282 {
1283         return -EOPNOTSUPP;
1284 }
1285 static inline void mlx5_ib_invalidate_range(struct ib_umem_odp *umem_odp,
1286                                             unsigned long start,
1287                                             unsigned long end){};
1288 #endif /* CONFIG_INFINIBAND_ON_DEMAND_PAGING */
1289
1290 /* Needed for rep profile */
1291 void __mlx5_ib_remove(struct mlx5_ib_dev *dev,
1292                       const struct mlx5_ib_profile *profile,
1293                       int stage);
1294 void *__mlx5_ib_add(struct mlx5_ib_dev *dev,
1295                     const struct mlx5_ib_profile *profile);
1296
1297 int mlx5_ib_get_vf_config(struct ib_device *device, int vf,
1298                           u8 port, struct ifla_vf_info *info);
1299 int mlx5_ib_set_vf_link_state(struct ib_device *device, int vf,
1300                               u8 port, int state);
1301 int mlx5_ib_get_vf_stats(struct ib_device *device, int vf,
1302                          u8 port, struct ifla_vf_stats *stats);
1303 int mlx5_ib_set_vf_guid(struct ib_device *device, int vf, u8 port,
1304                         u64 guid, int type);
1305
1306 __be16 mlx5_get_roce_udp_sport(struct mlx5_ib_dev *dev,
1307                                const struct ib_gid_attr *attr);
1308
1309 void mlx5_ib_cleanup_cong_debugfs(struct mlx5_ib_dev *dev, u8 port_num);
1310 void mlx5_ib_init_cong_debugfs(struct mlx5_ib_dev *dev, u8 port_num);
1311
1312 /* GSI QP helper functions */
1313 struct ib_qp *mlx5_ib_gsi_create_qp(struct ib_pd *pd,
1314                                     struct ib_qp_init_attr *init_attr);
1315 int mlx5_ib_gsi_destroy_qp(struct ib_qp *qp);
1316 int mlx5_ib_gsi_modify_qp(struct ib_qp *qp, struct ib_qp_attr *attr,
1317                           int attr_mask);
1318 int mlx5_ib_gsi_query_qp(struct ib_qp *qp, struct ib_qp_attr *qp_attr,
1319                          int qp_attr_mask,
1320                          struct ib_qp_init_attr *qp_init_attr);
1321 int mlx5_ib_gsi_post_send(struct ib_qp *qp, const struct ib_send_wr *wr,
1322                           const struct ib_send_wr **bad_wr);
1323 int mlx5_ib_gsi_post_recv(struct ib_qp *qp, const struct ib_recv_wr *wr,
1324                           const struct ib_recv_wr **bad_wr);
1325 void mlx5_ib_gsi_pkey_change(struct mlx5_ib_gsi_qp *gsi);
1326
1327 int mlx5_ib_generate_wc(struct ib_cq *ibcq, struct ib_wc *wc);
1328
1329 void mlx5_ib_free_bfreg(struct mlx5_ib_dev *dev, struct mlx5_bfreg_info *bfregi,
1330                         int bfregn);
1331 struct mlx5_ib_dev *mlx5_ib_get_ibdev_from_mpi(struct mlx5_ib_multiport_info *mpi);
1332 struct mlx5_core_dev *mlx5_ib_get_native_port_mdev(struct mlx5_ib_dev *dev,
1333                                                    u8 ib_port_num,
1334                                                    u8 *native_port_num);
1335 void mlx5_ib_put_native_port_mdev(struct mlx5_ib_dev *dev,
1336                                   u8 port_num);
1337
1338 #if IS_ENABLED(CONFIG_INFINIBAND_USER_ACCESS)
1339 int mlx5_ib_devx_create(struct mlx5_ib_dev *dev, bool is_user);
1340 void mlx5_ib_devx_destroy(struct mlx5_ib_dev *dev, u16 uid);
1341 void mlx5_ib_devx_init_event_table(struct mlx5_ib_dev *dev);
1342 void mlx5_ib_devx_cleanup_event_table(struct mlx5_ib_dev *dev);
1343 const struct uverbs_object_tree_def *mlx5_ib_get_devx_tree(void);
1344 extern const struct uapi_definition mlx5_ib_devx_defs[];
1345 extern const struct uapi_definition mlx5_ib_flow_defs[];
1346 struct mlx5_ib_flow_handler *mlx5_ib_raw_fs_rule_add(
1347         struct mlx5_ib_dev *dev, struct mlx5_ib_flow_matcher *fs_matcher,
1348         struct mlx5_flow_context *flow_context,
1349         struct mlx5_flow_act *flow_act, u32 counter_id,
1350         void *cmd_in, int inlen, int dest_id, int dest_type);
1351 bool mlx5_ib_devx_is_flow_dest(void *obj, int *dest_id, int *dest_type);
1352 bool mlx5_ib_devx_is_flow_counter(void *obj, u32 *counter_id);
1353 int mlx5_ib_get_flow_trees(const struct uverbs_object_tree_def **root);
1354 void mlx5_ib_destroy_flow_action_raw(struct mlx5_ib_flow_action *maction);
1355 #else
1356 static inline int
1357 mlx5_ib_devx_create(struct mlx5_ib_dev *dev,
1358                            bool is_user) { return -EOPNOTSUPP; }
1359 static inline void mlx5_ib_devx_destroy(struct mlx5_ib_dev *dev, u16 uid) {}
1360 static inline void mlx5_ib_devx_init_event_table(struct mlx5_ib_dev *dev) {}
1361 static inline void mlx5_ib_devx_cleanup_event_table(struct mlx5_ib_dev *dev) {}
1362 static inline bool mlx5_ib_devx_is_flow_dest(void *obj, int *dest_id,
1363                                              int *dest_type)
1364 {
1365         return false;
1366 }
1367 static inline void
1368 mlx5_ib_destroy_flow_action_raw(struct mlx5_ib_flow_action *maction)
1369 {
1370         return;
1371 };
1372 #endif
1373 static inline void init_query_mad(struct ib_smp *mad)
1374 {
1375         mad->base_version  = 1;
1376         mad->mgmt_class    = IB_MGMT_CLASS_SUBN_LID_ROUTED;
1377         mad->class_version = 1;
1378         mad->method        = IB_MGMT_METHOD_GET;
1379 }
1380
1381 static inline u8 convert_access(int acc)
1382 {
1383         return (acc & IB_ACCESS_REMOTE_ATOMIC ? MLX5_PERM_ATOMIC       : 0) |
1384                (acc & IB_ACCESS_REMOTE_WRITE  ? MLX5_PERM_REMOTE_WRITE : 0) |
1385                (acc & IB_ACCESS_REMOTE_READ   ? MLX5_PERM_REMOTE_READ  : 0) |
1386                (acc & IB_ACCESS_LOCAL_WRITE   ? MLX5_PERM_LOCAL_WRITE  : 0) |
1387                MLX5_PERM_LOCAL_READ;
1388 }
1389
1390 static inline int is_qp1(enum ib_qp_type qp_type)
1391 {
1392         return qp_type == MLX5_IB_QPT_HW_GSI;
1393 }
1394
1395 #define MLX5_MAX_UMR_SHIFT 16
1396 #define MLX5_MAX_UMR_PAGES (1 << MLX5_MAX_UMR_SHIFT)
1397
1398 static inline u32 check_cq_create_flags(u32 flags)
1399 {
1400         /*
1401          * It returns non-zero value for unsupported CQ
1402          * create flags, otherwise it returns zero.
1403          */
1404         return (flags & ~(IB_UVERBS_CQ_FLAGS_IGNORE_OVERRUN |
1405                           IB_UVERBS_CQ_FLAGS_TIMESTAMP_COMPLETION));
1406 }
1407
1408 static inline int verify_assign_uidx(u8 cqe_version, u32 cmd_uidx,
1409                                      u32 *user_index)
1410 {
1411         if (cqe_version) {
1412                 if ((cmd_uidx == MLX5_IB_DEFAULT_UIDX) ||
1413                     (cmd_uidx & ~MLX5_USER_ASSIGNED_UIDX_MASK))
1414                         return -EINVAL;
1415                 *user_index = cmd_uidx;
1416         } else {
1417                 *user_index = MLX5_IB_DEFAULT_UIDX;
1418         }
1419
1420         return 0;
1421 }
1422
1423 static inline int get_qp_user_index(struct mlx5_ib_ucontext *ucontext,
1424                                     struct mlx5_ib_create_qp *ucmd,
1425                                     int inlen,
1426                                     u32 *user_index)
1427 {
1428         u8 cqe_version = ucontext->cqe_version;
1429
1430         if (field_avail(struct mlx5_ib_create_qp, uidx, inlen) &&
1431             !cqe_version && (ucmd->uidx == MLX5_IB_DEFAULT_UIDX))
1432                 return 0;
1433
1434         if (!!(field_avail(struct mlx5_ib_create_qp, uidx, inlen) !=
1435                !!cqe_version))
1436                 return -EINVAL;
1437
1438         return verify_assign_uidx(cqe_version, ucmd->uidx, user_index);
1439 }
1440
1441 static inline int get_srq_user_index(struct mlx5_ib_ucontext *ucontext,
1442                                      struct mlx5_ib_create_srq *ucmd,
1443                                      int inlen,
1444                                      u32 *user_index)
1445 {
1446         u8 cqe_version = ucontext->cqe_version;
1447
1448         if (field_avail(struct mlx5_ib_create_srq, uidx, inlen) &&
1449             !cqe_version && (ucmd->uidx == MLX5_IB_DEFAULT_UIDX))
1450                 return 0;
1451
1452         if (!!(field_avail(struct mlx5_ib_create_srq, uidx, inlen) !=
1453                !!cqe_version))
1454                 return -EINVAL;
1455
1456         return verify_assign_uidx(cqe_version, ucmd->uidx, user_index);
1457 }
1458
1459 static inline int get_uars_per_sys_page(struct mlx5_ib_dev *dev, bool lib_support)
1460 {
1461         return lib_support && MLX5_CAP_GEN(dev->mdev, uar_4k) ?
1462                                 MLX5_UARS_IN_PAGE : 1;
1463 }
1464
1465 static inline int get_num_static_uars(struct mlx5_ib_dev *dev,
1466                                       struct mlx5_bfreg_info *bfregi)
1467 {
1468         return get_uars_per_sys_page(dev, bfregi->lib_uar_4k) * bfregi->num_static_sys_pages;
1469 }
1470
1471 unsigned long mlx5_ib_get_xlt_emergency_page(void);
1472 void mlx5_ib_put_xlt_emergency_page(void);
1473
1474 int bfregn_to_uar_index(struct mlx5_ib_dev *dev,
1475                         struct mlx5_bfreg_info *bfregi, u32 bfregn,
1476                         bool dyn_bfreg);
1477
1478 int mlx5_ib_qp_set_counter(struct ib_qp *qp, struct rdma_counter *counter);
1479 u16 mlx5_ib_get_counters_id(struct mlx5_ib_dev *dev, u8 port_num);
1480
1481 static inline bool mlx5_ib_can_use_umr(struct mlx5_ib_dev *dev,
1482                                        bool do_modify_atomic)
1483 {
1484         if (MLX5_CAP_GEN(dev->mdev, umr_modify_entity_size_disabled))
1485                 return false;
1486
1487         if (do_modify_atomic &&
1488             MLX5_CAP_GEN(dev->mdev, atomic) &&
1489             MLX5_CAP_GEN(dev->mdev, umr_modify_atomic_disabled))
1490                 return false;
1491
1492         return true;
1493 }
1494 #endif /* MLX5_IB_H */
This page took 0.127174 seconds and 4 git commands to generate.