]> Git Repo - linux.git/blob - drivers/pci/controller/dwc/pci-exynos.c
Merge branch 'pci/doc'
[linux.git] / drivers / pci / controller / dwc / pci-exynos.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * PCIe host controller driver for Samsung Exynos SoCs
4  *
5  * Copyright (C) 2013 Samsung Electronics Co., Ltd.
6  *              https://www.samsung.com
7  *
8  * Author: Jingoo Han <[email protected]>
9  */
10
11 #include <linux/clk.h>
12 #include <linux/delay.h>
13 #include <linux/gpio.h>
14 #include <linux/interrupt.h>
15 #include <linux/kernel.h>
16 #include <linux/init.h>
17 #include <linux/of_device.h>
18 #include <linux/of_gpio.h>
19 #include <linux/pci.h>
20 #include <linux/platform_device.h>
21 #include <linux/phy/phy.h>
22 #include <linux/resource.h>
23 #include <linux/signal.h>
24 #include <linux/types.h>
25
26 #include "pcie-designware.h"
27
28 #define to_exynos_pcie(x)       dev_get_drvdata((x)->dev)
29
30 /* PCIe ELBI registers */
31 #define PCIE_IRQ_PULSE                  0x000
32 #define IRQ_INTA_ASSERT                 BIT(0)
33 #define IRQ_INTB_ASSERT                 BIT(2)
34 #define IRQ_INTC_ASSERT                 BIT(4)
35 #define IRQ_INTD_ASSERT                 BIT(6)
36 #define PCIE_IRQ_LEVEL                  0x004
37 #define PCIE_IRQ_SPECIAL                0x008
38 #define PCIE_IRQ_EN_PULSE               0x00c
39 #define PCIE_IRQ_EN_LEVEL               0x010
40 #define IRQ_MSI_ENABLE                  BIT(2)
41 #define PCIE_IRQ_EN_SPECIAL             0x014
42 #define PCIE_PWR_RESET                  0x018
43 #define PCIE_CORE_RESET                 0x01c
44 #define PCIE_CORE_RESET_ENABLE          BIT(0)
45 #define PCIE_STICKY_RESET               0x020
46 #define PCIE_NONSTICKY_RESET            0x024
47 #define PCIE_APP_INIT_RESET             0x028
48 #define PCIE_APP_LTSSM_ENABLE           0x02c
49 #define PCIE_ELBI_RDLH_LINKUP           0x064
50 #define PCIE_ELBI_LTSSM_ENABLE          0x1
51 #define PCIE_ELBI_SLV_AWMISC            0x11c
52 #define PCIE_ELBI_SLV_ARMISC            0x120
53 #define PCIE_ELBI_SLV_DBI_ENABLE        BIT(21)
54
55 struct exynos_pcie_mem_res {
56         void __iomem *elbi_base;   /* DT 0th resource: PCIe CTRL */
57 };
58
59 struct exynos_pcie_clk_res {
60         struct clk *clk;
61         struct clk *bus_clk;
62 };
63
64 struct exynos_pcie {
65         struct dw_pcie                  *pci;
66         struct exynos_pcie_mem_res      *mem_res;
67         struct exynos_pcie_clk_res      *clk_res;
68         const struct exynos_pcie_ops    *ops;
69         int                             reset_gpio;
70
71         struct phy                      *phy;
72 };
73
74 struct exynos_pcie_ops {
75         int (*get_mem_resources)(struct platform_device *pdev,
76                         struct exynos_pcie *ep);
77         int (*get_clk_resources)(struct exynos_pcie *ep);
78         int (*init_clk_resources)(struct exynos_pcie *ep);
79         void (*deinit_clk_resources)(struct exynos_pcie *ep);
80 };
81
82 static int exynos5440_pcie_get_mem_resources(struct platform_device *pdev,
83                                              struct exynos_pcie *ep)
84 {
85         struct dw_pcie *pci = ep->pci;
86         struct device *dev = pci->dev;
87
88         ep->mem_res = devm_kzalloc(dev, sizeof(*ep->mem_res), GFP_KERNEL);
89         if (!ep->mem_res)
90                 return -ENOMEM;
91
92         ep->mem_res->elbi_base = devm_platform_ioremap_resource(pdev, 0);
93         if (IS_ERR(ep->mem_res->elbi_base))
94                 return PTR_ERR(ep->mem_res->elbi_base);
95
96         return 0;
97 }
98
99 static int exynos5440_pcie_get_clk_resources(struct exynos_pcie *ep)
100 {
101         struct dw_pcie *pci = ep->pci;
102         struct device *dev = pci->dev;
103
104         ep->clk_res = devm_kzalloc(dev, sizeof(*ep->clk_res), GFP_KERNEL);
105         if (!ep->clk_res)
106                 return -ENOMEM;
107
108         ep->clk_res->clk = devm_clk_get(dev, "pcie");
109         if (IS_ERR(ep->clk_res->clk)) {
110                 dev_err(dev, "Failed to get pcie rc clock\n");
111                 return PTR_ERR(ep->clk_res->clk);
112         }
113
114         ep->clk_res->bus_clk = devm_clk_get(dev, "pcie_bus");
115         if (IS_ERR(ep->clk_res->bus_clk)) {
116                 dev_err(dev, "Failed to get pcie bus clock\n");
117                 return PTR_ERR(ep->clk_res->bus_clk);
118         }
119
120         return 0;
121 }
122
123 static int exynos5440_pcie_init_clk_resources(struct exynos_pcie *ep)
124 {
125         struct dw_pcie *pci = ep->pci;
126         struct device *dev = pci->dev;
127         int ret;
128
129         ret = clk_prepare_enable(ep->clk_res->clk);
130         if (ret) {
131                 dev_err(dev, "cannot enable pcie rc clock");
132                 return ret;
133         }
134
135         ret = clk_prepare_enable(ep->clk_res->bus_clk);
136         if (ret) {
137                 dev_err(dev, "cannot enable pcie bus clock");
138                 goto err_bus_clk;
139         }
140
141         return 0;
142
143 err_bus_clk:
144         clk_disable_unprepare(ep->clk_res->clk);
145
146         return ret;
147 }
148
149 static void exynos5440_pcie_deinit_clk_resources(struct exynos_pcie *ep)
150 {
151         clk_disable_unprepare(ep->clk_res->bus_clk);
152         clk_disable_unprepare(ep->clk_res->clk);
153 }
154
155 static const struct exynos_pcie_ops exynos5440_pcie_ops = {
156         .get_mem_resources      = exynos5440_pcie_get_mem_resources,
157         .get_clk_resources      = exynos5440_pcie_get_clk_resources,
158         .init_clk_resources     = exynos5440_pcie_init_clk_resources,
159         .deinit_clk_resources   = exynos5440_pcie_deinit_clk_resources,
160 };
161
162 static void exynos_pcie_writel(void __iomem *base, u32 val, u32 reg)
163 {
164         writel(val, base + reg);
165 }
166
167 static u32 exynos_pcie_readl(void __iomem *base, u32 reg)
168 {
169         return readl(base + reg);
170 }
171
172 static void exynos_pcie_sideband_dbi_w_mode(struct exynos_pcie *ep, bool on)
173 {
174         u32 val;
175
176         val = exynos_pcie_readl(ep->mem_res->elbi_base, PCIE_ELBI_SLV_AWMISC);
177         if (on)
178                 val |= PCIE_ELBI_SLV_DBI_ENABLE;
179         else
180                 val &= ~PCIE_ELBI_SLV_DBI_ENABLE;
181         exynos_pcie_writel(ep->mem_res->elbi_base, val, PCIE_ELBI_SLV_AWMISC);
182 }
183
184 static void exynos_pcie_sideband_dbi_r_mode(struct exynos_pcie *ep, bool on)
185 {
186         u32 val;
187
188         val = exynos_pcie_readl(ep->mem_res->elbi_base, PCIE_ELBI_SLV_ARMISC);
189         if (on)
190                 val |= PCIE_ELBI_SLV_DBI_ENABLE;
191         else
192                 val &= ~PCIE_ELBI_SLV_DBI_ENABLE;
193         exynos_pcie_writel(ep->mem_res->elbi_base, val, PCIE_ELBI_SLV_ARMISC);
194 }
195
196 static void exynos_pcie_assert_core_reset(struct exynos_pcie *ep)
197 {
198         u32 val;
199
200         val = exynos_pcie_readl(ep->mem_res->elbi_base, PCIE_CORE_RESET);
201         val &= ~PCIE_CORE_RESET_ENABLE;
202         exynos_pcie_writel(ep->mem_res->elbi_base, val, PCIE_CORE_RESET);
203         exynos_pcie_writel(ep->mem_res->elbi_base, 0, PCIE_PWR_RESET);
204         exynos_pcie_writel(ep->mem_res->elbi_base, 0, PCIE_STICKY_RESET);
205         exynos_pcie_writel(ep->mem_res->elbi_base, 0, PCIE_NONSTICKY_RESET);
206 }
207
208 static void exynos_pcie_deassert_core_reset(struct exynos_pcie *ep)
209 {
210         u32 val;
211
212         val = exynos_pcie_readl(ep->mem_res->elbi_base, PCIE_CORE_RESET);
213         val |= PCIE_CORE_RESET_ENABLE;
214
215         exynos_pcie_writel(ep->mem_res->elbi_base, val, PCIE_CORE_RESET);
216         exynos_pcie_writel(ep->mem_res->elbi_base, 1, PCIE_STICKY_RESET);
217         exynos_pcie_writel(ep->mem_res->elbi_base, 1, PCIE_NONSTICKY_RESET);
218         exynos_pcie_writel(ep->mem_res->elbi_base, 1, PCIE_APP_INIT_RESET);
219         exynos_pcie_writel(ep->mem_res->elbi_base, 0, PCIE_APP_INIT_RESET);
220 }
221
222 static void exynos_pcie_assert_reset(struct exynos_pcie *ep)
223 {
224         struct dw_pcie *pci = ep->pci;
225         struct device *dev = pci->dev;
226
227         if (ep->reset_gpio >= 0)
228                 devm_gpio_request_one(dev, ep->reset_gpio,
229                                 GPIOF_OUT_INIT_HIGH, "RESET");
230 }
231
232 static int exynos_pcie_establish_link(struct exynos_pcie *ep)
233 {
234         struct dw_pcie *pci = ep->pci;
235         struct pcie_port *pp = &pci->pp;
236         struct device *dev = pci->dev;
237
238         if (dw_pcie_link_up(pci)) {
239                 dev_err(dev, "Link already up\n");
240                 return 0;
241         }
242
243         exynos_pcie_assert_core_reset(ep);
244
245         phy_reset(ep->phy);
246
247         exynos_pcie_writel(ep->mem_res->elbi_base, 1,
248                         PCIE_PWR_RESET);
249
250         phy_power_on(ep->phy);
251         phy_init(ep->phy);
252
253         exynos_pcie_deassert_core_reset(ep);
254         dw_pcie_setup_rc(pp);
255         exynos_pcie_assert_reset(ep);
256
257         /* assert LTSSM enable */
258         exynos_pcie_writel(ep->mem_res->elbi_base, PCIE_ELBI_LTSSM_ENABLE,
259                           PCIE_APP_LTSSM_ENABLE);
260
261         /* check if the link is up or not */
262         if (!dw_pcie_wait_for_link(pci))
263                 return 0;
264
265         phy_power_off(ep->phy);
266         return -ETIMEDOUT;
267 }
268
269 static void exynos_pcie_clear_irq_pulse(struct exynos_pcie *ep)
270 {
271         u32 val;
272
273         val = exynos_pcie_readl(ep->mem_res->elbi_base, PCIE_IRQ_PULSE);
274         exynos_pcie_writel(ep->mem_res->elbi_base, val, PCIE_IRQ_PULSE);
275 }
276
277 static void exynos_pcie_enable_irq_pulse(struct exynos_pcie *ep)
278 {
279         u32 val;
280
281         /* enable INTX interrupt */
282         val = IRQ_INTA_ASSERT | IRQ_INTB_ASSERT |
283                 IRQ_INTC_ASSERT | IRQ_INTD_ASSERT;
284         exynos_pcie_writel(ep->mem_res->elbi_base, val, PCIE_IRQ_EN_PULSE);
285 }
286
287 static irqreturn_t exynos_pcie_irq_handler(int irq, void *arg)
288 {
289         struct exynos_pcie *ep = arg;
290
291         exynos_pcie_clear_irq_pulse(ep);
292         return IRQ_HANDLED;
293 }
294
295 static void exynos_pcie_msi_init(struct exynos_pcie *ep)
296 {
297         struct dw_pcie *pci = ep->pci;
298         struct pcie_port *pp = &pci->pp;
299         u32 val;
300
301         dw_pcie_msi_init(pp);
302
303         /* enable MSI interrupt */
304         val = exynos_pcie_readl(ep->mem_res->elbi_base, PCIE_IRQ_EN_LEVEL);
305         val |= IRQ_MSI_ENABLE;
306         exynos_pcie_writel(ep->mem_res->elbi_base, val, PCIE_IRQ_EN_LEVEL);
307 }
308
309 static void exynos_pcie_enable_interrupts(struct exynos_pcie *ep)
310 {
311         exynos_pcie_enable_irq_pulse(ep);
312
313         if (IS_ENABLED(CONFIG_PCI_MSI))
314                 exynos_pcie_msi_init(ep);
315 }
316
317 static u32 exynos_pcie_read_dbi(struct dw_pcie *pci, void __iomem *base,
318                                 u32 reg, size_t size)
319 {
320         struct exynos_pcie *ep = to_exynos_pcie(pci);
321         u32 val;
322
323         exynos_pcie_sideband_dbi_r_mode(ep, true);
324         dw_pcie_read(base + reg, size, &val);
325         exynos_pcie_sideband_dbi_r_mode(ep, false);
326         return val;
327 }
328
329 static void exynos_pcie_write_dbi(struct dw_pcie *pci, void __iomem *base,
330                                   u32 reg, size_t size, u32 val)
331 {
332         struct exynos_pcie *ep = to_exynos_pcie(pci);
333
334         exynos_pcie_sideband_dbi_w_mode(ep, true);
335         dw_pcie_write(base + reg, size, val);
336         exynos_pcie_sideband_dbi_w_mode(ep, false);
337 }
338
339 static int exynos_pcie_rd_own_conf(struct pcie_port *pp, int where, int size,
340                                 u32 *val)
341 {
342         struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
343         struct exynos_pcie *ep = to_exynos_pcie(pci);
344         int ret;
345
346         exynos_pcie_sideband_dbi_r_mode(ep, true);
347         ret = dw_pcie_read(pci->dbi_base + where, size, val);
348         exynos_pcie_sideband_dbi_r_mode(ep, false);
349         return ret;
350 }
351
352 static int exynos_pcie_wr_own_conf(struct pcie_port *pp, int where, int size,
353                                 u32 val)
354 {
355         struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
356         struct exynos_pcie *ep = to_exynos_pcie(pci);
357         int ret;
358
359         exynos_pcie_sideband_dbi_w_mode(ep, true);
360         ret = dw_pcie_write(pci->dbi_base + where, size, val);
361         exynos_pcie_sideband_dbi_w_mode(ep, false);
362         return ret;
363 }
364
365 static int exynos_pcie_link_up(struct dw_pcie *pci)
366 {
367         struct exynos_pcie *ep = to_exynos_pcie(pci);
368         u32 val;
369
370         val = exynos_pcie_readl(ep->mem_res->elbi_base, PCIE_ELBI_RDLH_LINKUP);
371         if (val == PCIE_ELBI_LTSSM_ENABLE)
372                 return 1;
373
374         return 0;
375 }
376
377 static int exynos_pcie_host_init(struct pcie_port *pp)
378 {
379         struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
380         struct exynos_pcie *ep = to_exynos_pcie(pci);
381
382         exynos_pcie_establish_link(ep);
383         exynos_pcie_enable_interrupts(ep);
384
385         return 0;
386 }
387
388 static const struct dw_pcie_host_ops exynos_pcie_host_ops = {
389         .rd_own_conf = exynos_pcie_rd_own_conf,
390         .wr_own_conf = exynos_pcie_wr_own_conf,
391         .host_init = exynos_pcie_host_init,
392 };
393
394 static int __init exynos_add_pcie_port(struct exynos_pcie *ep,
395                                        struct platform_device *pdev)
396 {
397         struct dw_pcie *pci = ep->pci;
398         struct pcie_port *pp = &pci->pp;
399         struct device *dev = &pdev->dev;
400         int ret;
401
402         pp->irq = platform_get_irq(pdev, 1);
403         if (pp->irq < 0) {
404                 dev_err(dev, "failed to get irq\n");
405                 return pp->irq;
406         }
407         ret = devm_request_irq(dev, pp->irq, exynos_pcie_irq_handler,
408                                 IRQF_SHARED, "exynos-pcie", ep);
409         if (ret) {
410                 dev_err(dev, "failed to request irq\n");
411                 return ret;
412         }
413
414         if (IS_ENABLED(CONFIG_PCI_MSI)) {
415                 pp->msi_irq = platform_get_irq(pdev, 0);
416                 if (pp->msi_irq < 0) {
417                         dev_err(dev, "failed to get msi irq\n");
418                         return pp->msi_irq;
419                 }
420         }
421
422         pp->ops = &exynos_pcie_host_ops;
423
424         ret = dw_pcie_host_init(pp);
425         if (ret) {
426                 dev_err(dev, "failed to initialize host\n");
427                 return ret;
428         }
429
430         return 0;
431 }
432
433 static const struct dw_pcie_ops dw_pcie_ops = {
434         .read_dbi = exynos_pcie_read_dbi,
435         .write_dbi = exynos_pcie_write_dbi,
436         .link_up = exynos_pcie_link_up,
437 };
438
439 static int __init exynos_pcie_probe(struct platform_device *pdev)
440 {
441         struct device *dev = &pdev->dev;
442         struct dw_pcie *pci;
443         struct exynos_pcie *ep;
444         struct device_node *np = dev->of_node;
445         int ret;
446
447         ep = devm_kzalloc(dev, sizeof(*ep), GFP_KERNEL);
448         if (!ep)
449                 return -ENOMEM;
450
451         pci = devm_kzalloc(dev, sizeof(*pci), GFP_KERNEL);
452         if (!pci)
453                 return -ENOMEM;
454
455         pci->dev = dev;
456         pci->ops = &dw_pcie_ops;
457
458         ep->pci = pci;
459         ep->ops = (const struct exynos_pcie_ops *)
460                 of_device_get_match_data(dev);
461
462         ep->reset_gpio = of_get_named_gpio(np, "reset-gpio", 0);
463
464         ep->phy = devm_of_phy_get(dev, np, NULL);
465         if (IS_ERR(ep->phy)) {
466                 if (PTR_ERR(ep->phy) != -ENODEV)
467                         return PTR_ERR(ep->phy);
468
469                 ep->phy = NULL;
470         }
471
472         if (ep->ops && ep->ops->get_mem_resources) {
473                 ret = ep->ops->get_mem_resources(pdev, ep);
474                 if (ret)
475                         return ret;
476         }
477
478         if (ep->ops && ep->ops->get_clk_resources &&
479                         ep->ops->init_clk_resources) {
480                 ret = ep->ops->get_clk_resources(ep);
481                 if (ret)
482                         return ret;
483                 ret = ep->ops->init_clk_resources(ep);
484                 if (ret)
485                         return ret;
486         }
487
488         platform_set_drvdata(pdev, ep);
489
490         ret = exynos_add_pcie_port(ep, pdev);
491         if (ret < 0)
492                 goto fail_probe;
493
494         return 0;
495
496 fail_probe:
497         phy_exit(ep->phy);
498
499         if (ep->ops && ep->ops->deinit_clk_resources)
500                 ep->ops->deinit_clk_resources(ep);
501         return ret;
502 }
503
504 static int __exit exynos_pcie_remove(struct platform_device *pdev)
505 {
506         struct exynos_pcie *ep = platform_get_drvdata(pdev);
507
508         if (ep->ops && ep->ops->deinit_clk_resources)
509                 ep->ops->deinit_clk_resources(ep);
510
511         return 0;
512 }
513
514 static const struct of_device_id exynos_pcie_of_match[] = {
515         {
516                 .compatible = "samsung,exynos5440-pcie",
517                 .data = &exynos5440_pcie_ops
518         },
519         {},
520 };
521
522 static struct platform_driver exynos_pcie_driver = {
523         .remove         = __exit_p(exynos_pcie_remove),
524         .driver = {
525                 .name   = "exynos-pcie",
526                 .of_match_table = exynos_pcie_of_match,
527         },
528 };
529
530 /* Exynos PCIe driver does not allow module unload */
531
532 static int __init exynos_pcie_init(void)
533 {
534         return platform_driver_probe(&exynos_pcie_driver, exynos_pcie_probe);
535 }
536 subsys_initcall(exynos_pcie_init);
This page took 0.064285 seconds and 4 git commands to generate.