]> Git Repo - linux.git/blob - drivers/gpu/drm/amd/amdgpu/amdgpu_mode.h
Merge tag 'platform-drivers-x86-amd-wbrf-v6.8-1' into amd-drm-next
[linux.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_mode.h
1 /*
2  * Copyright 2000 ATI Technologies Inc., Markham, Ontario, and
3  *                VA Linux Systems Inc., Fremont, California.
4  * Copyright 2008 Red Hat Inc.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Original Authors:
25  *   Kevin E. Martin, Rickard E. Faith, Alan Hourihane
26  *
27  * Kernel port Author: Dave Airlie
28  */
29
30 #ifndef AMDGPU_MODE_H
31 #define AMDGPU_MODE_H
32
33 #include <drm/display/drm_dp_helper.h>
34 #include <drm/drm_crtc.h>
35 #include <drm/drm_edid.h>
36 #include <drm/drm_encoder.h>
37 #include <drm/drm_fixed.h>
38 #include <drm/drm_framebuffer.h>
39 #include <drm/drm_probe_helper.h>
40 #include <linux/i2c.h>
41 #include <linux/i2c-algo-bit.h>
42 #include <linux/hrtimer.h>
43 #include "amdgpu_irq.h"
44
45 #include <drm/display/drm_dp_mst_helper.h>
46 #include "modules/inc/mod_freesync.h"
47 #include "amdgpu_dm_irq_params.h"
48
49 struct amdgpu_bo;
50 struct amdgpu_device;
51 struct amdgpu_encoder;
52 struct amdgpu_router;
53 struct amdgpu_hpd;
54
55 #define to_amdgpu_crtc(x) container_of(x, struct amdgpu_crtc, base)
56 #define to_amdgpu_connector(x) container_of(x, struct amdgpu_connector, base)
57 #define to_amdgpu_encoder(x) container_of(x, struct amdgpu_encoder, base)
58 #define to_amdgpu_framebuffer(x) container_of(x, struct amdgpu_framebuffer, base)
59
60 #define to_dm_plane_state(x)    container_of(x, struct dm_plane_state, base)
61
62 #define AMDGPU_MAX_HPD_PINS 6
63 #define AMDGPU_MAX_CRTCS 6
64 #define AMDGPU_MAX_PLANES 6
65 #define AMDGPU_MAX_AFMT_BLOCKS 9
66
67 enum amdgpu_rmx_type {
68         RMX_OFF,
69         RMX_FULL,
70         RMX_CENTER,
71         RMX_ASPECT
72 };
73
74 enum amdgpu_underscan_type {
75         UNDERSCAN_OFF,
76         UNDERSCAN_ON,
77         UNDERSCAN_AUTO,
78 };
79
80 #define AMDGPU_HPD_CONNECT_INT_DELAY_IN_MS 50
81 #define AMDGPU_HPD_DISCONNECT_INT_DELAY_IN_MS 10
82
83 enum amdgpu_hpd_id {
84         AMDGPU_HPD_1 = 0,
85         AMDGPU_HPD_2,
86         AMDGPU_HPD_3,
87         AMDGPU_HPD_4,
88         AMDGPU_HPD_5,
89         AMDGPU_HPD_6,
90         AMDGPU_HPD_NONE = 0xff,
91 };
92
93 enum amdgpu_crtc_irq {
94         AMDGPU_CRTC_IRQ_VBLANK1 = 0,
95         AMDGPU_CRTC_IRQ_VBLANK2,
96         AMDGPU_CRTC_IRQ_VBLANK3,
97         AMDGPU_CRTC_IRQ_VBLANK4,
98         AMDGPU_CRTC_IRQ_VBLANK5,
99         AMDGPU_CRTC_IRQ_VBLANK6,
100         AMDGPU_CRTC_IRQ_VLINE1,
101         AMDGPU_CRTC_IRQ_VLINE2,
102         AMDGPU_CRTC_IRQ_VLINE3,
103         AMDGPU_CRTC_IRQ_VLINE4,
104         AMDGPU_CRTC_IRQ_VLINE5,
105         AMDGPU_CRTC_IRQ_VLINE6,
106         AMDGPU_CRTC_IRQ_NONE = 0xff
107 };
108
109 enum amdgpu_pageflip_irq {
110         AMDGPU_PAGEFLIP_IRQ_D1 = 0,
111         AMDGPU_PAGEFLIP_IRQ_D2,
112         AMDGPU_PAGEFLIP_IRQ_D3,
113         AMDGPU_PAGEFLIP_IRQ_D4,
114         AMDGPU_PAGEFLIP_IRQ_D5,
115         AMDGPU_PAGEFLIP_IRQ_D6,
116         AMDGPU_PAGEFLIP_IRQ_NONE = 0xff
117 };
118
119 enum amdgpu_flip_status {
120         AMDGPU_FLIP_NONE,
121         AMDGPU_FLIP_PENDING,
122         AMDGPU_FLIP_SUBMITTED
123 };
124
125 #define AMDGPU_MAX_I2C_BUS 16
126
127 /* amdgpu gpio-based i2c
128  * 1. "mask" reg and bits
129  *    grabs the gpio pins for software use
130  *    0=not held  1=held
131  * 2. "a" reg and bits
132  *    output pin value
133  *    0=low 1=high
134  * 3. "en" reg and bits
135  *    sets the pin direction
136  *    0=input 1=output
137  * 4. "y" reg and bits
138  *    input pin value
139  *    0=low 1=high
140  */
141 struct amdgpu_i2c_bus_rec {
142         bool valid;
143         /* id used by atom */
144         uint8_t i2c_id;
145         /* id used by atom */
146         enum amdgpu_hpd_id hpd;
147         /* can be used with hw i2c engine */
148         bool hw_capable;
149         /* uses multi-media i2c engine */
150         bool mm_i2c;
151         /* regs and bits */
152         uint32_t mask_clk_reg;
153         uint32_t mask_data_reg;
154         uint32_t a_clk_reg;
155         uint32_t a_data_reg;
156         uint32_t en_clk_reg;
157         uint32_t en_data_reg;
158         uint32_t y_clk_reg;
159         uint32_t y_data_reg;
160         uint32_t mask_clk_mask;
161         uint32_t mask_data_mask;
162         uint32_t a_clk_mask;
163         uint32_t a_data_mask;
164         uint32_t en_clk_mask;
165         uint32_t en_data_mask;
166         uint32_t y_clk_mask;
167         uint32_t y_data_mask;
168 };
169
170 #define AMDGPU_MAX_BIOS_CONNECTOR 16
171
172 /* pll flags */
173 #define AMDGPU_PLL_USE_BIOS_DIVS        (1 << 0)
174 #define AMDGPU_PLL_NO_ODD_POST_DIV      (1 << 1)
175 #define AMDGPU_PLL_USE_REF_DIV          (1 << 2)
176 #define AMDGPU_PLL_LEGACY               (1 << 3)
177 #define AMDGPU_PLL_PREFER_LOW_REF_DIV   (1 << 4)
178 #define AMDGPU_PLL_PREFER_HIGH_REF_DIV  (1 << 5)
179 #define AMDGPU_PLL_PREFER_LOW_FB_DIV    (1 << 6)
180 #define AMDGPU_PLL_PREFER_HIGH_FB_DIV   (1 << 7)
181 #define AMDGPU_PLL_PREFER_LOW_POST_DIV  (1 << 8)
182 #define AMDGPU_PLL_PREFER_HIGH_POST_DIV (1 << 9)
183 #define AMDGPU_PLL_USE_FRAC_FB_DIV      (1 << 10)
184 #define AMDGPU_PLL_PREFER_CLOSEST_LOWER (1 << 11)
185 #define AMDGPU_PLL_USE_POST_DIV         (1 << 12)
186 #define AMDGPU_PLL_IS_LCD               (1 << 13)
187 #define AMDGPU_PLL_PREFER_MINM_OVER_MAXP (1 << 14)
188
189 struct amdgpu_pll {
190         /* reference frequency */
191         uint32_t reference_freq;
192
193         /* fixed dividers */
194         uint32_t reference_div;
195         uint32_t post_div;
196
197         /* pll in/out limits */
198         uint32_t pll_in_min;
199         uint32_t pll_in_max;
200         uint32_t pll_out_min;
201         uint32_t pll_out_max;
202         uint32_t lcd_pll_out_min;
203         uint32_t lcd_pll_out_max;
204         uint32_t best_vco;
205
206         /* divider limits */
207         uint32_t min_ref_div;
208         uint32_t max_ref_div;
209         uint32_t min_post_div;
210         uint32_t max_post_div;
211         uint32_t min_feedback_div;
212         uint32_t max_feedback_div;
213         uint32_t min_frac_feedback_div;
214         uint32_t max_frac_feedback_div;
215
216         /* flags for the current clock */
217         uint32_t flags;
218
219         /* pll id */
220         uint32_t id;
221 };
222
223 struct amdgpu_i2c_chan {
224         struct i2c_adapter adapter;
225         struct drm_device *dev;
226         struct i2c_algo_bit_data bit;
227         struct amdgpu_i2c_bus_rec rec;
228         struct drm_dp_aux aux;
229         bool has_aux;
230         struct mutex mutex;
231 };
232
233 struct amdgpu_afmt {
234         bool enabled;
235         int offset;
236         bool last_buffer_filled_status;
237         int id;
238         struct amdgpu_audio_pin *pin;
239 };
240
241 /*
242  * Audio
243  */
244 struct amdgpu_audio_pin {
245         int                     channels;
246         int                     rate;
247         int                     bits_per_sample;
248         u8                      status_bits;
249         u8                      category_code;
250         u32                     offset;
251         bool                    connected;
252         u32                     id;
253 };
254
255 struct amdgpu_audio {
256         bool enabled;
257         struct amdgpu_audio_pin pin[AMDGPU_MAX_AFMT_BLOCKS];
258         int num_pins;
259 };
260
261 struct amdgpu_display_funcs {
262         /* display watermarks */
263         void (*bandwidth_update)(struct amdgpu_device *adev);
264         /* get frame count */
265         u32 (*vblank_get_counter)(struct amdgpu_device *adev, int crtc);
266         /* set backlight level */
267         void (*backlight_set_level)(struct amdgpu_encoder *amdgpu_encoder,
268                                     u8 level);
269         /* get backlight level */
270         u8 (*backlight_get_level)(struct amdgpu_encoder *amdgpu_encoder);
271         /* hotplug detect */
272         bool (*hpd_sense)(struct amdgpu_device *adev, enum amdgpu_hpd_id hpd);
273         void (*hpd_set_polarity)(struct amdgpu_device *adev,
274                                  enum amdgpu_hpd_id hpd);
275         u32 (*hpd_get_gpio_reg)(struct amdgpu_device *adev);
276         /* pageflipping */
277         void (*page_flip)(struct amdgpu_device *adev,
278                           int crtc_id, u64 crtc_base, bool async);
279         int (*page_flip_get_scanoutpos)(struct amdgpu_device *adev, int crtc,
280                                         u32 *vbl, u32 *position);
281         /* display topology setup */
282         void (*add_encoder)(struct amdgpu_device *adev,
283                             uint32_t encoder_enum,
284                             uint32_t supported_device,
285                             u16 caps);
286         void (*add_connector)(struct amdgpu_device *adev,
287                               uint32_t connector_id,
288                               uint32_t supported_device,
289                               int connector_type,
290                               struct amdgpu_i2c_bus_rec *i2c_bus,
291                               uint16_t connector_object_id,
292                               struct amdgpu_hpd *hpd,
293                               struct amdgpu_router *router);
294
295
296 };
297
298 struct amdgpu_framebuffer {
299         struct drm_framebuffer base;
300
301         uint64_t tiling_flags;
302         bool tmz_surface;
303
304         /* caching for later use */
305         uint64_t address;
306 };
307
308 struct amdgpu_mode_info {
309         struct atom_context *atom_context;
310         struct card_info *atom_card_info;
311         bool mode_config_initialized;
312         struct amdgpu_crtc *crtcs[AMDGPU_MAX_CRTCS];
313         struct drm_plane *planes[AMDGPU_MAX_PLANES];
314         struct amdgpu_afmt *afmt[AMDGPU_MAX_AFMT_BLOCKS];
315         /* DVI-I properties */
316         struct drm_property *coherent_mode_property;
317         /* DAC enable load detect */
318         struct drm_property *load_detect_property;
319         /* underscan */
320         struct drm_property *underscan_property;
321         struct drm_property *underscan_hborder_property;
322         struct drm_property *underscan_vborder_property;
323         /* audio */
324         struct drm_property *audio_property;
325         /* FMT dithering */
326         struct drm_property *dither_property;
327         /* Adaptive Backlight Modulation (power feature) */
328         struct drm_property *abm_level_property;
329         /* hardcoded DFP edid from BIOS */
330         struct edid *bios_hardcoded_edid;
331         int bios_hardcoded_edid_size;
332
333         /* firmware flags */
334         u32 firmware_flags;
335         /* pointer to backlight encoder */
336         struct amdgpu_encoder *bl_encoder;
337         u8 bl_level; /* saved backlight level */
338         struct amdgpu_audio     audio; /* audio stuff */
339         int                     num_crtc; /* number of crtcs */
340         int                     num_hpd; /* number of hpd pins */
341         int                     num_dig; /* number of dig blocks */
342         bool                    gpu_vm_support; /* supports display from GTT */
343         int                     disp_priority;
344         const struct amdgpu_display_funcs *funcs;
345         const enum drm_plane_type *plane_type;
346
347         /* Driver-private color mgmt props */
348
349         /* @plane_degamma_lut_property: Plane property to set a degamma LUT to
350          * convert encoded values to light linear values before sampling or
351          * blending.
352          */
353         struct drm_property *plane_degamma_lut_property;
354         /* @plane_degamma_lut_size_property: Plane property to define the max
355          * size of degamma LUT as supported by the driver (read-only).
356          */
357         struct drm_property *plane_degamma_lut_size_property;
358         /**
359          * @plane_degamma_tf_property: Plane pre-defined transfer function to
360          * to go from scanout/encoded values to linear values.
361          */
362         struct drm_property *plane_degamma_tf_property;
363         /**
364          * @plane_hdr_mult_property:
365          */
366         struct drm_property *plane_hdr_mult_property;
367 };
368
369 #define AMDGPU_MAX_BL_LEVEL 0xFF
370
371 struct amdgpu_backlight_privdata {
372         struct amdgpu_encoder *encoder;
373         uint8_t negative;
374 };
375
376 struct amdgpu_atom_ss {
377         uint16_t percentage;
378         uint16_t percentage_divider;
379         uint8_t type;
380         uint16_t step;
381         uint8_t delay;
382         uint8_t range;
383         uint8_t refdiv;
384         /* asic_ss */
385         uint16_t rate;
386         uint16_t amount;
387 };
388
389 struct amdgpu_crtc {
390         struct drm_crtc base;
391         int crtc_id;
392         bool enabled;
393         bool can_tile;
394         uint32_t crtc_offset;
395         struct drm_gem_object *cursor_bo;
396         uint64_t cursor_addr;
397         int cursor_x;
398         int cursor_y;
399         int cursor_hot_x;
400         int cursor_hot_y;
401         int cursor_width;
402         int cursor_height;
403         int max_cursor_width;
404         int max_cursor_height;
405         enum amdgpu_rmx_type rmx_type;
406         u8 h_border;
407         u8 v_border;
408         fixed20_12 vsc;
409         fixed20_12 hsc;
410         struct drm_display_mode native_mode;
411         u32 pll_id;
412         /* page flipping */
413         struct amdgpu_flip_work *pflip_works;
414         enum amdgpu_flip_status pflip_status;
415         int deferred_flip_completion;
416         /* parameters access from DM IRQ handler */
417         struct dm_irq_params dm_irq_params;
418         /* pll sharing */
419         struct amdgpu_atom_ss ss;
420         bool ss_enabled;
421         u32 adjusted_clock;
422         int bpc;
423         u32 pll_reference_div;
424         u32 pll_post_div;
425         u32 pll_flags;
426         struct drm_encoder *encoder;
427         struct drm_connector *connector;
428         /* for dpm */
429         u32 line_time;
430         u32 wm_low;
431         u32 wm_high;
432         u32 lb_vblank_lead_lines;
433         struct drm_display_mode hw_mode;
434         /* for virtual dce */
435         struct hrtimer vblank_timer;
436         enum amdgpu_interrupt_state vsync_timer_enabled;
437
438         int otg_inst;
439         struct drm_pending_vblank_event *event;
440
441         bool wb_pending;
442         bool wb_enabled;
443         struct drm_writeback_connector *wb_conn;
444 };
445
446 struct amdgpu_encoder_atom_dig {
447         bool linkb;
448         /* atom dig */
449         bool coherent_mode;
450         int dig_encoder; /* -1 disabled, 0 DIGA, 1 DIGB, etc. */
451         /* atom lvds/edp */
452         uint32_t lcd_misc;
453         uint16_t panel_pwr_delay;
454         uint32_t lcd_ss_id;
455         /* panel mode */
456         struct drm_display_mode native_mode;
457         struct backlight_device *bl_dev;
458         int dpms_mode;
459         uint8_t backlight_level;
460         int panel_mode;
461         struct amdgpu_afmt *afmt;
462 };
463
464 struct amdgpu_encoder {
465         struct drm_encoder base;
466         uint32_t encoder_enum;
467         uint32_t encoder_id;
468         uint32_t devices;
469         uint32_t active_device;
470         uint32_t flags;
471         uint32_t pixel_clock;
472         enum amdgpu_rmx_type rmx_type;
473         enum amdgpu_underscan_type underscan_type;
474         uint32_t underscan_hborder;
475         uint32_t underscan_vborder;
476         struct drm_display_mode native_mode;
477         void *enc_priv;
478         int audio_polling_active;
479         bool is_ext_encoder;
480         u16 caps;
481 };
482
483 struct amdgpu_connector_atom_dig {
484         /* displayport */
485         u8 dpcd[DP_RECEIVER_CAP_SIZE];
486         u8 downstream_ports[DP_MAX_DOWNSTREAM_PORTS];
487         u8 dp_sink_type;
488         int dp_clock;
489         int dp_lane_count;
490         bool edp_on;
491 };
492
493 struct amdgpu_gpio_rec {
494         bool valid;
495         u8 id;
496         u32 reg;
497         u32 mask;
498         u32 shift;
499 };
500
501 struct amdgpu_hpd {
502         enum amdgpu_hpd_id hpd;
503         u8 plugged_state;
504         struct amdgpu_gpio_rec gpio;
505 };
506
507 struct amdgpu_router {
508         u32 router_id;
509         struct amdgpu_i2c_bus_rec i2c_info;
510         u8 i2c_addr;
511         /* i2c mux */
512         bool ddc_valid;
513         u8 ddc_mux_type;
514         u8 ddc_mux_control_pin;
515         u8 ddc_mux_state;
516         /* clock/data mux */
517         bool cd_valid;
518         u8 cd_mux_type;
519         u8 cd_mux_control_pin;
520         u8 cd_mux_state;
521 };
522
523 enum amdgpu_connector_audio {
524         AMDGPU_AUDIO_DISABLE = 0,
525         AMDGPU_AUDIO_ENABLE = 1,
526         AMDGPU_AUDIO_AUTO = 2
527 };
528
529 enum amdgpu_connector_dither {
530         AMDGPU_FMT_DITHER_DISABLE = 0,
531         AMDGPU_FMT_DITHER_ENABLE = 1,
532 };
533
534 struct amdgpu_dm_dp_aux {
535         struct drm_dp_aux aux;
536         struct ddc_service *ddc_service;
537 };
538
539 struct amdgpu_i2c_adapter {
540         struct i2c_adapter base;
541
542         struct ddc_service *ddc_service;
543 };
544
545 #define TO_DM_AUX(x) container_of((x), struct amdgpu_dm_dp_aux, aux)
546
547 struct amdgpu_connector {
548         struct drm_connector base;
549         uint32_t connector_id;
550         uint32_t devices;
551         struct amdgpu_i2c_chan *ddc_bus;
552         /* some systems have an hdmi and vga port with a shared ddc line */
553         bool shared_ddc;
554         bool use_digital;
555         /* we need to mind the EDID between detect
556            and get modes due to analog/digital/tvencoder */
557         struct edid *edid;
558         void *con_priv;
559         bool dac_load_detect;
560         bool detected_by_load; /* if the connection status was determined by load */
561         bool detected_hpd_without_ddc; /* if an HPD signal was detected on DVI, but ddc probing failed */
562         uint16_t connector_object_id;
563         struct amdgpu_hpd hpd;
564         struct amdgpu_router router;
565         struct amdgpu_i2c_chan *router_bus;
566         enum amdgpu_connector_audio audio;
567         enum amdgpu_connector_dither dither;
568         unsigned pixelclock_for_modeset;
569 };
570
571 /* TODO: start to use this struct and remove same field from base one */
572 struct amdgpu_mst_connector {
573         struct amdgpu_connector base;
574
575         struct drm_dp_mst_topology_mgr mst_mgr;
576         struct amdgpu_dm_dp_aux dm_dp_aux;
577         struct drm_dp_mst_port *mst_output_port;
578         struct amdgpu_connector *mst_root;
579         bool is_mst_connector;
580         struct amdgpu_encoder *mst_encoder;
581 };
582
583 #define ENCODER_MODE_IS_DP(em) (((em) == ATOM_ENCODER_MODE_DP) || \
584                                 ((em) == ATOM_ENCODER_MODE_DP_MST))
585
586 /* Driver internal use only flags of amdgpu_display_get_crtc_scanoutpos() */
587 #define DRM_SCANOUTPOS_VALID        (1 << 0)
588 #define DRM_SCANOUTPOS_IN_VBLANK    (1 << 1)
589 #define DRM_SCANOUTPOS_ACCURATE     (1 << 2)
590 #define USE_REAL_VBLANKSTART            (1 << 30)
591 #define GET_DISTANCE_TO_VBLANKSTART     (1 << 31)
592
593 void amdgpu_link_encoder_connector(struct drm_device *dev);
594
595 struct drm_connector *
596 amdgpu_get_connector_for_encoder(struct drm_encoder *encoder);
597 struct drm_connector *
598 amdgpu_get_connector_for_encoder_init(struct drm_encoder *encoder);
599 bool amdgpu_dig_monitor_is_duallink(struct drm_encoder *encoder,
600                                     u32 pixel_clock);
601
602 u16 amdgpu_encoder_get_dp_bridge_encoder_id(struct drm_encoder *encoder);
603 struct drm_encoder *amdgpu_get_external_encoder(struct drm_encoder *encoder);
604
605 bool amdgpu_display_ddc_probe(struct amdgpu_connector *amdgpu_connector,
606                               bool use_aux);
607
608 void amdgpu_encoder_set_active_device(struct drm_encoder *encoder);
609
610 int amdgpu_display_get_crtc_scanoutpos(struct drm_device *dev,
611                         unsigned int pipe, unsigned int flags, int *vpos,
612                         int *hpos, ktime_t *stime, ktime_t *etime,
613                         const struct drm_display_mode *mode);
614
615 int amdgpufb_remove(struct drm_device *dev, struct drm_framebuffer *fb);
616
617 void amdgpu_enc_destroy(struct drm_encoder *encoder);
618 void amdgpu_copy_fb(struct drm_device *dev, struct drm_gem_object *dst_obj);
619 bool amdgpu_display_crtc_scaling_mode_fixup(struct drm_crtc *crtc,
620                                 const struct drm_display_mode *mode,
621                                 struct drm_display_mode *adjusted_mode);
622 void amdgpu_panel_mode_fixup(struct drm_encoder *encoder,
623                              struct drm_display_mode *adjusted_mode);
624 int amdgpu_display_crtc_idx_to_irq_type(struct amdgpu_device *adev, int crtc);
625
626 bool amdgpu_crtc_get_scanout_position(struct drm_crtc *crtc,
627                         bool in_vblank_irq, int *vpos,
628                         int *hpos, ktime_t *stime, ktime_t *etime,
629                         const struct drm_display_mode *mode);
630
631 /* amdgpu_display.c */
632 void amdgpu_display_print_display_setup(struct drm_device *dev);
633 int amdgpu_display_modeset_create_props(struct amdgpu_device *adev);
634 int amdgpu_display_crtc_set_config(struct drm_mode_set *set,
635                                    struct drm_modeset_acquire_ctx *ctx);
636 int amdgpu_display_crtc_page_flip_target(struct drm_crtc *crtc,
637                                 struct drm_framebuffer *fb,
638                                 struct drm_pending_vblank_event *event,
639                                 uint32_t page_flip_flags, uint32_t target,
640                                 struct drm_modeset_acquire_ctx *ctx);
641 extern const struct drm_mode_config_funcs amdgpu_mode_funcs;
642
643 #endif
This page took 0.071043 seconds and 4 git commands to generate.