]> Git Repo - linux.git/blob - include/linux/pci.h
BackMerge v4.18-rc7 into drm-next
[linux.git] / include / linux / pci.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /*
3  *      pci.h
4  *
5  *      PCI defines and function prototypes
6  *      Copyright 1994, Drew Eckhardt
7  *      Copyright 1997--1999 Martin Mares <[email protected]>
8  *
9  *      For more information, please consult the following manuals (look at
10  *      http://www.pcisig.com/ for how to get them):
11  *
12  *      PCI BIOS Specification
13  *      PCI Local Bus Specification
14  *      PCI to PCI Bridge Specification
15  *      PCI System Design Guide
16  */
17 #ifndef LINUX_PCI_H
18 #define LINUX_PCI_H
19
20
21 #include <linux/mod_devicetable.h>
22
23 #include <linux/types.h>
24 #include <linux/init.h>
25 #include <linux/ioport.h>
26 #include <linux/list.h>
27 #include <linux/compiler.h>
28 #include <linux/errno.h>
29 #include <linux/kobject.h>
30 #include <linux/atomic.h>
31 #include <linux/device.h>
32 #include <linux/interrupt.h>
33 #include <linux/io.h>
34 #include <linux/resource_ext.h>
35 #include <uapi/linux/pci.h>
36
37 #include <linux/pci_ids.h>
38
39 /*
40  * The PCI interface treats multi-function devices as independent
41  * devices.  The slot/function address of each device is encoded
42  * in a single byte as follows:
43  *
44  *      7:3 = slot
45  *      2:0 = function
46  *
47  * PCI_DEVFN(), PCI_SLOT(), and PCI_FUNC() are defined in uapi/linux/pci.h.
48  * In the interest of not exposing interfaces to user-space unnecessarily,
49  * the following kernel-only defines are being added here.
50  */
51 #define PCI_DEVID(bus, devfn)   ((((u16)(bus)) << 8) | (devfn))
52 /* return bus from PCI devid = ((u16)bus_number) << 8) | devfn */
53 #define PCI_BUS_NUM(x) (((x) >> 8) & 0xff)
54
55 /* pci_slot represents a physical slot */
56 struct pci_slot {
57         struct pci_bus          *bus;           /* Bus this slot is on */
58         struct list_head        list;           /* Node in list of slots */
59         struct hotplug_slot     *hotplug;       /* Hotplug info (move here) */
60         unsigned char           number;         /* PCI_SLOT(pci_dev->devfn) */
61         struct kobject          kobj;
62 };
63
64 static inline const char *pci_slot_name(const struct pci_slot *slot)
65 {
66         return kobject_name(&slot->kobj);
67 }
68
69 /* File state for mmap()s on /proc/bus/pci/X/Y */
70 enum pci_mmap_state {
71         pci_mmap_io,
72         pci_mmap_mem
73 };
74
75 /* For PCI devices, the region numbers are assigned this way: */
76 enum {
77         /* #0-5: standard PCI resources */
78         PCI_STD_RESOURCES,
79         PCI_STD_RESOURCE_END = 5,
80
81         /* #6: expansion ROM resource */
82         PCI_ROM_RESOURCE,
83
84         /* Device-specific resources */
85 #ifdef CONFIG_PCI_IOV
86         PCI_IOV_RESOURCES,
87         PCI_IOV_RESOURCE_END = PCI_IOV_RESOURCES + PCI_SRIOV_NUM_BARS - 1,
88 #endif
89
90         /* Resources assigned to buses behind the bridge */
91 #define PCI_BRIDGE_RESOURCE_NUM 4
92
93         PCI_BRIDGE_RESOURCES,
94         PCI_BRIDGE_RESOURCE_END = PCI_BRIDGE_RESOURCES +
95                                   PCI_BRIDGE_RESOURCE_NUM - 1,
96
97         /* Total resources associated with a PCI device */
98         PCI_NUM_RESOURCES,
99
100         /* Preserve this for compatibility */
101         DEVICE_COUNT_RESOURCE = PCI_NUM_RESOURCES,
102 };
103
104 /**
105  * enum pci_interrupt_pin - PCI INTx interrupt values
106  * @PCI_INTERRUPT_UNKNOWN: Unknown or unassigned interrupt
107  * @PCI_INTERRUPT_INTA: PCI INTA pin
108  * @PCI_INTERRUPT_INTB: PCI INTB pin
109  * @PCI_INTERRUPT_INTC: PCI INTC pin
110  * @PCI_INTERRUPT_INTD: PCI INTD pin
111  *
112  * Corresponds to values for legacy PCI INTx interrupts, as can be found in the
113  * PCI_INTERRUPT_PIN register.
114  */
115 enum pci_interrupt_pin {
116         PCI_INTERRUPT_UNKNOWN,
117         PCI_INTERRUPT_INTA,
118         PCI_INTERRUPT_INTB,
119         PCI_INTERRUPT_INTC,
120         PCI_INTERRUPT_INTD,
121 };
122
123 /* The number of legacy PCI INTx interrupts */
124 #define PCI_NUM_INTX    4
125
126 /*
127  * pci_power_t values must match the bits in the Capabilities PME_Support
128  * and Control/Status PowerState fields in the Power Management capability.
129  */
130 typedef int __bitwise pci_power_t;
131
132 #define PCI_D0          ((pci_power_t __force) 0)
133 #define PCI_D1          ((pci_power_t __force) 1)
134 #define PCI_D2          ((pci_power_t __force) 2)
135 #define PCI_D3hot       ((pci_power_t __force) 3)
136 #define PCI_D3cold      ((pci_power_t __force) 4)
137 #define PCI_UNKNOWN     ((pci_power_t __force) 5)
138 #define PCI_POWER_ERROR ((pci_power_t __force) -1)
139
140 /* Remember to update this when the list above changes! */
141 extern const char *pci_power_names[];
142
143 static inline const char *pci_power_name(pci_power_t state)
144 {
145         return pci_power_names[1 + (__force int) state];
146 }
147
148 #define PCI_PM_D2_DELAY         200
149 #define PCI_PM_D3_WAIT          10
150 #define PCI_PM_D3COLD_WAIT      100
151 #define PCI_PM_BUS_WAIT         50
152
153 /**
154  * The pci_channel state describes connectivity between the CPU and
155  * the PCI device.  If some PCI bus between here and the PCI device
156  * has crashed or locked up, this info is reflected here.
157  */
158 typedef unsigned int __bitwise pci_channel_state_t;
159
160 enum pci_channel_state {
161         /* I/O channel is in normal state */
162         pci_channel_io_normal = (__force pci_channel_state_t) 1,
163
164         /* I/O to channel is blocked */
165         pci_channel_io_frozen = (__force pci_channel_state_t) 2,
166
167         /* PCI card is dead */
168         pci_channel_io_perm_failure = (__force pci_channel_state_t) 3,
169 };
170
171 typedef unsigned int __bitwise pcie_reset_state_t;
172
173 enum pcie_reset_state {
174         /* Reset is NOT asserted (Use to deassert reset) */
175         pcie_deassert_reset = (__force pcie_reset_state_t) 1,
176
177         /* Use #PERST to reset PCIe device */
178         pcie_warm_reset = (__force pcie_reset_state_t) 2,
179
180         /* Use PCIe Hot Reset to reset device */
181         pcie_hot_reset = (__force pcie_reset_state_t) 3
182 };
183
184 typedef unsigned short __bitwise pci_dev_flags_t;
185 enum pci_dev_flags {
186         /* INTX_DISABLE in PCI_COMMAND register disables MSI too */
187         PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG = (__force pci_dev_flags_t) (1 << 0),
188         /* Device configuration is irrevocably lost if disabled into D3 */
189         PCI_DEV_FLAGS_NO_D3 = (__force pci_dev_flags_t) (1 << 1),
190         /* Provide indication device is assigned by a Virtual Machine Manager */
191         PCI_DEV_FLAGS_ASSIGNED = (__force pci_dev_flags_t) (1 << 2),
192         /* Flag for quirk use to store if quirk-specific ACS is enabled */
193         PCI_DEV_FLAGS_ACS_ENABLED_QUIRK = (__force pci_dev_flags_t) (1 << 3),
194         /* Use a PCIe-to-PCI bridge alias even if !pci_is_pcie */
195         PCI_DEV_FLAG_PCIE_BRIDGE_ALIAS = (__force pci_dev_flags_t) (1 << 5),
196         /* Do not use bus resets for device */
197         PCI_DEV_FLAGS_NO_BUS_RESET = (__force pci_dev_flags_t) (1 << 6),
198         /* Do not use PM reset even if device advertises NoSoftRst- */
199         PCI_DEV_FLAGS_NO_PM_RESET = (__force pci_dev_flags_t) (1 << 7),
200         /* Get VPD from function 0 VPD */
201         PCI_DEV_FLAGS_VPD_REF_F0 = (__force pci_dev_flags_t) (1 << 8),
202         /* A non-root bridge where translation occurs, stop alias search here */
203         PCI_DEV_FLAGS_BRIDGE_XLATE_ROOT = (__force pci_dev_flags_t) (1 << 9),
204         /* Do not use FLR even if device advertises PCI_AF_CAP */
205         PCI_DEV_FLAGS_NO_FLR_RESET = (__force pci_dev_flags_t) (1 << 10),
206         /* Don't use Relaxed Ordering for TLPs directed at this device */
207         PCI_DEV_FLAGS_NO_RELAXED_ORDERING = (__force pci_dev_flags_t) (1 << 11),
208 };
209
210 enum pci_irq_reroute_variant {
211         INTEL_IRQ_REROUTE_VARIANT = 1,
212         MAX_IRQ_REROUTE_VARIANTS = 3
213 };
214
215 typedef unsigned short __bitwise pci_bus_flags_t;
216 enum pci_bus_flags {
217         PCI_BUS_FLAGS_NO_MSI    = (__force pci_bus_flags_t) 1,
218         PCI_BUS_FLAGS_NO_MMRBC  = (__force pci_bus_flags_t) 2,
219         PCI_BUS_FLAGS_NO_AERSID = (__force pci_bus_flags_t) 4,
220         PCI_BUS_FLAGS_NO_EXTCFG = (__force pci_bus_flags_t) 8,
221 };
222
223 /* Values from Link Status register, PCIe r3.1, sec 7.8.8 */
224 enum pcie_link_width {
225         PCIE_LNK_WIDTH_RESRV    = 0x00,
226         PCIE_LNK_X1             = 0x01,
227         PCIE_LNK_X2             = 0x02,
228         PCIE_LNK_X4             = 0x04,
229         PCIE_LNK_X8             = 0x08,
230         PCIE_LNK_X12            = 0x0c,
231         PCIE_LNK_X16            = 0x10,
232         PCIE_LNK_X32            = 0x20,
233         PCIE_LNK_WIDTH_UNKNOWN  = 0xff,
234 };
235
236 /* Based on the PCI Hotplug Spec, but some values are made up by us */
237 enum pci_bus_speed {
238         PCI_SPEED_33MHz                 = 0x00,
239         PCI_SPEED_66MHz                 = 0x01,
240         PCI_SPEED_66MHz_PCIX            = 0x02,
241         PCI_SPEED_100MHz_PCIX           = 0x03,
242         PCI_SPEED_133MHz_PCIX           = 0x04,
243         PCI_SPEED_66MHz_PCIX_ECC        = 0x05,
244         PCI_SPEED_100MHz_PCIX_ECC       = 0x06,
245         PCI_SPEED_133MHz_PCIX_ECC       = 0x07,
246         PCI_SPEED_66MHz_PCIX_266        = 0x09,
247         PCI_SPEED_100MHz_PCIX_266       = 0x0a,
248         PCI_SPEED_133MHz_PCIX_266       = 0x0b,
249         AGP_UNKNOWN                     = 0x0c,
250         AGP_1X                          = 0x0d,
251         AGP_2X                          = 0x0e,
252         AGP_4X                          = 0x0f,
253         AGP_8X                          = 0x10,
254         PCI_SPEED_66MHz_PCIX_533        = 0x11,
255         PCI_SPEED_100MHz_PCIX_533       = 0x12,
256         PCI_SPEED_133MHz_PCIX_533       = 0x13,
257         PCIE_SPEED_2_5GT                = 0x14,
258         PCIE_SPEED_5_0GT                = 0x15,
259         PCIE_SPEED_8_0GT                = 0x16,
260         PCIE_SPEED_16_0GT               = 0x17,
261         PCI_SPEED_UNKNOWN               = 0xff,
262 };
263
264 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev);
265 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev);
266
267 struct pci_cap_saved_data {
268         u16             cap_nr;
269         bool            cap_extended;
270         unsigned int    size;
271         u32             data[0];
272 };
273
274 struct pci_cap_saved_state {
275         struct hlist_node               next;
276         struct pci_cap_saved_data       cap;
277 };
278
279 struct irq_affinity;
280 struct pcie_link_state;
281 struct pci_vpd;
282 struct pci_sriov;
283 struct pci_ats;
284
285 /* The pci_dev structure describes PCI devices */
286 struct pci_dev {
287         struct list_head bus_list;      /* Node in per-bus list */
288         struct pci_bus  *bus;           /* Bus this device is on */
289         struct pci_bus  *subordinate;   /* Bus this device bridges to */
290
291         void            *sysdata;       /* Hook for sys-specific extension */
292         struct proc_dir_entry *procent; /* Device entry in /proc/bus/pci */
293         struct pci_slot *slot;          /* Physical slot this device is in */
294
295         unsigned int    devfn;          /* Encoded device & function index */
296         unsigned short  vendor;
297         unsigned short  device;
298         unsigned short  subsystem_vendor;
299         unsigned short  subsystem_device;
300         unsigned int    class;          /* 3 bytes: (base,sub,prog-if) */
301         u8              revision;       /* PCI revision, low byte of class word */
302         u8              hdr_type;       /* PCI header type (`multi' flag masked out) */
303 #ifdef CONFIG_PCIEAER
304         u16             aer_cap;        /* AER capability offset */
305 #endif
306         u8              pcie_cap;       /* PCIe capability offset */
307         u8              msi_cap;        /* MSI capability offset */
308         u8              msix_cap;       /* MSI-X capability offset */
309         u8              pcie_mpss:3;    /* PCIe Max Payload Size Supported */
310         u8              rom_base_reg;   /* Config register controlling ROM */
311         u8              pin;            /* Interrupt pin this device uses */
312         u16             pcie_flags_reg; /* Cached PCIe Capabilities Register */
313         unsigned long   *dma_alias_mask;/* Mask of enabled devfn aliases */
314
315         struct pci_driver *driver;      /* Driver bound to this device */
316         u64             dma_mask;       /* Mask of the bits of bus address this
317                                            device implements.  Normally this is
318                                            0xffffffff.  You only need to change
319                                            this if your device has broken DMA
320                                            or supports 64-bit transfers.  */
321
322         struct device_dma_parameters dma_parms;
323
324         pci_power_t     current_state;  /* Current operating state. In ACPI,
325                                            this is D0-D3, D0 being fully
326                                            functional, and D3 being off. */
327         u8              pm_cap;         /* PM capability offset */
328         unsigned int    pme_support:5;  /* Bitmask of states from which PME#
329                                            can be generated */
330         unsigned int    pme_poll:1;     /* Poll device's PME status bit */
331         unsigned int    d1_support:1;   /* Low power state D1 is supported */
332         unsigned int    d2_support:1;   /* Low power state D2 is supported */
333         unsigned int    no_d1d2:1;      /* D1 and D2 are forbidden */
334         unsigned int    no_d3cold:1;    /* D3cold is forbidden */
335         unsigned int    bridge_d3:1;    /* Allow D3 for bridge */
336         unsigned int    d3cold_allowed:1;       /* D3cold is allowed by user */
337         unsigned int    mmio_always_on:1;       /* Disallow turning off io/mem
338                                                    decoding during BAR sizing */
339         unsigned int    wakeup_prepared:1;
340         unsigned int    runtime_d3cold:1;       /* Whether go through runtime
341                                                    D3cold, not set for devices
342                                                    powered on/off by the
343                                                    corresponding bridge */
344         unsigned int    ignore_hotplug:1;       /* Ignore hotplug events */
345         unsigned int    hotplug_user_indicators:1; /* SlotCtl indicators
346                                                       controlled exclusively by
347                                                       user sysfs */
348         unsigned int    d3_delay;       /* D3->D0 transition time in ms */
349         unsigned int    d3cold_delay;   /* D3cold->D0 transition time in ms */
350
351 #ifdef CONFIG_PCIEASPM
352         struct pcie_link_state  *link_state;    /* ASPM link state */
353         unsigned int    ltr_path:1;     /* Latency Tolerance Reporting
354                                            supported from root to here */
355 #endif
356
357         pci_channel_state_t error_state;        /* Current connectivity state */
358         struct device   dev;                    /* Generic device interface */
359
360         int             cfg_size;               /* Size of config space */
361
362         /*
363          * Instead of touching interrupt line and base address registers
364          * directly, use the values stored here. They might be different!
365          */
366         unsigned int    irq;
367         struct resource resource[DEVICE_COUNT_RESOURCE]; /* I/O and memory regions + expansion ROMs */
368
369         bool            match_driver;           /* Skip attaching driver */
370
371         unsigned int    transparent:1;          /* Subtractive decode bridge */
372         unsigned int    multifunction:1;        /* Multi-function device */
373
374         unsigned int    is_added:1;
375         unsigned int    is_busmaster:1;         /* Is busmaster */
376         unsigned int    no_msi:1;               /* May not use MSI */
377         unsigned int    no_64bit_msi:1;         /* May only use 32-bit MSIs */
378         unsigned int    block_cfg_access:1;     /* Config space access blocked */
379         unsigned int    broken_parity_status:1; /* Generates false positive parity */
380         unsigned int    irq_reroute_variant:2;  /* Needs IRQ rerouting variant */
381         unsigned int    msi_enabled:1;
382         unsigned int    msix_enabled:1;
383         unsigned int    ari_enabled:1;          /* ARI forwarding */
384         unsigned int    ats_enabled:1;          /* Address Translation Svc */
385         unsigned int    pasid_enabled:1;        /* Process Address Space ID */
386         unsigned int    pri_enabled:1;          /* Page Request Interface */
387         unsigned int    is_managed:1;
388         unsigned int    needs_freset:1;         /* Requires fundamental reset */
389         unsigned int    state_saved:1;
390         unsigned int    is_physfn:1;
391         unsigned int    is_virtfn:1;
392         unsigned int    reset_fn:1;
393         unsigned int    is_hotplug_bridge:1;
394         unsigned int    is_thunderbolt:1;       /* Thunderbolt controller */
395         unsigned int    __aer_firmware_first_valid:1;
396         unsigned int    __aer_firmware_first:1;
397         unsigned int    broken_intx_masking:1;  /* INTx masking can't be used */
398         unsigned int    io_window_1k:1;         /* Intel bridge 1K I/O windows */
399         unsigned int    irq_managed:1;
400         unsigned int    has_secondary_link:1;
401         unsigned int    non_compliant_bars:1;   /* Broken BARs; ignore them */
402         unsigned int    is_probed:1;            /* Device probing in progress */
403         pci_dev_flags_t dev_flags;
404         atomic_t        enable_cnt;     /* pci_enable_device has been called */
405
406         u32             saved_config_space[16]; /* Config space saved at suspend time */
407         struct hlist_head saved_cap_space;
408         struct bin_attribute *rom_attr;         /* Attribute descriptor for sysfs ROM entry */
409         int             rom_attr_enabled;       /* Display of ROM attribute enabled? */
410         struct bin_attribute *res_attr[DEVICE_COUNT_RESOURCE]; /* sysfs file for resources */
411         struct bin_attribute *res_attr_wc[DEVICE_COUNT_RESOURCE]; /* sysfs file for WC mapping of resources */
412
413 #ifdef CONFIG_HOTPLUG_PCI_PCIE
414         unsigned int    broken_cmd_compl:1;     /* No compl for some cmds */
415 #endif
416 #ifdef CONFIG_PCIE_PTM
417         unsigned int    ptm_root:1;
418         unsigned int    ptm_enabled:1;
419         u8              ptm_granularity;
420 #endif
421 #ifdef CONFIG_PCI_MSI
422         const struct attribute_group **msi_irq_groups;
423 #endif
424         struct pci_vpd *vpd;
425 #ifdef CONFIG_PCI_ATS
426         union {
427                 struct pci_sriov        *sriov;         /* PF: SR-IOV info */
428                 struct pci_dev          *physfn;        /* VF: related PF */
429         };
430         u16             ats_cap;        /* ATS Capability offset */
431         u8              ats_stu;        /* ATS Smallest Translation Unit */
432         atomic_t        ats_ref_cnt;    /* Number of VFs with ATS enabled */
433 #endif
434 #ifdef CONFIG_PCI_PRI
435         u32             pri_reqs_alloc; /* Number of PRI requests allocated */
436 #endif
437 #ifdef CONFIG_PCI_PASID
438         u16             pasid_features;
439 #endif
440         phys_addr_t     rom;            /* Physical address if not from BAR */
441         size_t          romlen;         /* Length if not from BAR */
442         char            *driver_override; /* Driver name to force a match */
443
444         unsigned long   priv_flags;     /* Private flags for the PCI driver */
445 };
446
447 static inline struct pci_dev *pci_physfn(struct pci_dev *dev)
448 {
449 #ifdef CONFIG_PCI_IOV
450         if (dev->is_virtfn)
451                 dev = dev->physfn;
452 #endif
453         return dev;
454 }
455
456 struct pci_dev *pci_alloc_dev(struct pci_bus *bus);
457
458 #define to_pci_dev(n) container_of(n, struct pci_dev, dev)
459 #define for_each_pci_dev(d) while ((d = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, d)) != NULL)
460
461 static inline int pci_channel_offline(struct pci_dev *pdev)
462 {
463         return (pdev->error_state != pci_channel_io_normal);
464 }
465
466 struct pci_host_bridge {
467         struct device   dev;
468         struct pci_bus  *bus;           /* Root bus */
469         struct pci_ops  *ops;
470         void            *sysdata;
471         int             busnr;
472         struct list_head windows;       /* resource_entry */
473         u8 (*swizzle_irq)(struct pci_dev *, u8 *); /* Platform IRQ swizzler */
474         int (*map_irq)(const struct pci_dev *, u8, u8);
475         void (*release_fn)(struct pci_host_bridge *);
476         void            *release_data;
477         struct msi_controller *msi;
478         unsigned int    ignore_reset_delay:1;   /* For entire hierarchy */
479         unsigned int    no_ext_tags:1;          /* No Extended Tags */
480         unsigned int    native_aer:1;           /* OS may use PCIe AER */
481         unsigned int    native_pcie_hotplug:1;  /* OS may use PCIe hotplug */
482         unsigned int    native_shpc_hotplug:1;  /* OS may use SHPC hotplug */
483         unsigned int    native_pme:1;           /* OS may use PCIe PME */
484         unsigned int    native_ltr:1;           /* OS may use PCIe LTR */
485         /* Resource alignment requirements */
486         resource_size_t (*align_resource)(struct pci_dev *dev,
487                         const struct resource *res,
488                         resource_size_t start,
489                         resource_size_t size,
490                         resource_size_t align);
491         unsigned long   private[0] ____cacheline_aligned;
492 };
493
494 #define to_pci_host_bridge(n) container_of(n, struct pci_host_bridge, dev)
495
496 static inline void *pci_host_bridge_priv(struct pci_host_bridge *bridge)
497 {
498         return (void *)bridge->private;
499 }
500
501 static inline struct pci_host_bridge *pci_host_bridge_from_priv(void *priv)
502 {
503         return container_of(priv, struct pci_host_bridge, private);
504 }
505
506 struct pci_host_bridge *pci_alloc_host_bridge(size_t priv);
507 struct pci_host_bridge *devm_pci_alloc_host_bridge(struct device *dev,
508                                                    size_t priv);
509 void pci_free_host_bridge(struct pci_host_bridge *bridge);
510 struct pci_host_bridge *pci_find_host_bridge(struct pci_bus *bus);
511
512 void pci_set_host_bridge_release(struct pci_host_bridge *bridge,
513                                  void (*release_fn)(struct pci_host_bridge *),
514                                  void *release_data);
515
516 int pcibios_root_bridge_prepare(struct pci_host_bridge *bridge);
517
518 /*
519  * The first PCI_BRIDGE_RESOURCE_NUM PCI bus resources (those that correspond
520  * to P2P or CardBus bridge windows) go in a table.  Additional ones (for
521  * buses below host bridges or subtractive decode bridges) go in the list.
522  * Use pci_bus_for_each_resource() to iterate through all the resources.
523  */
524
525 /*
526  * PCI_SUBTRACTIVE_DECODE means the bridge forwards the window implicitly
527  * and there's no way to program the bridge with the details of the window.
528  * This does not apply to ACPI _CRS windows, even with the _DEC subtractive-
529  * decode bit set, because they are explicit and can be programmed with _SRS.
530  */
531 #define PCI_SUBTRACTIVE_DECODE  0x1
532
533 struct pci_bus_resource {
534         struct list_head        list;
535         struct resource         *res;
536         unsigned int            flags;
537 };
538
539 #define PCI_REGION_FLAG_MASK    0x0fU   /* These bits of resource flags tell us the PCI region flags */
540
541 struct pci_bus {
542         struct list_head node;          /* Node in list of buses */
543         struct pci_bus  *parent;        /* Parent bus this bridge is on */
544         struct list_head children;      /* List of child buses */
545         struct list_head devices;       /* List of devices on this bus */
546         struct pci_dev  *self;          /* Bridge device as seen by parent */
547         struct list_head slots;         /* List of slots on this bus;
548                                            protected by pci_slot_mutex */
549         struct resource *resource[PCI_BRIDGE_RESOURCE_NUM];
550         struct list_head resources;     /* Address space routed to this bus */
551         struct resource busn_res;       /* Bus numbers routed to this bus */
552
553         struct pci_ops  *ops;           /* Configuration access functions */
554         struct msi_controller *msi;     /* MSI controller */
555         void            *sysdata;       /* Hook for sys-specific extension */
556         struct proc_dir_entry *procdir; /* Directory entry in /proc/bus/pci */
557
558         unsigned char   number;         /* Bus number */
559         unsigned char   primary;        /* Number of primary bridge */
560         unsigned char   max_bus_speed;  /* enum pci_bus_speed */
561         unsigned char   cur_bus_speed;  /* enum pci_bus_speed */
562 #ifdef CONFIG_PCI_DOMAINS_GENERIC
563         int             domain_nr;
564 #endif
565
566         char            name[48];
567
568         unsigned short  bridge_ctl;     /* Manage NO_ISA/FBB/et al behaviors */
569         pci_bus_flags_t bus_flags;      /* Inherited by child buses */
570         struct device           *bridge;
571         struct device           dev;
572         struct bin_attribute    *legacy_io;     /* Legacy I/O for this bus */
573         struct bin_attribute    *legacy_mem;    /* Legacy mem */
574         unsigned int            is_added:1;
575 };
576
577 #define to_pci_bus(n)   container_of(n, struct pci_bus, dev)
578
579 /*
580  * Returns true if the PCI bus is root (behind host-PCI bridge),
581  * false otherwise
582  *
583  * Some code assumes that "bus->self == NULL" means that bus is a root bus.
584  * This is incorrect because "virtual" buses added for SR-IOV (via
585  * virtfn_add_bus()) have "bus->self == NULL" but are not root buses.
586  */
587 static inline bool pci_is_root_bus(struct pci_bus *pbus)
588 {
589         return !(pbus->parent);
590 }
591
592 /**
593  * pci_is_bridge - check if the PCI device is a bridge
594  * @dev: PCI device
595  *
596  * Return true if the PCI device is bridge whether it has subordinate
597  * or not.
598  */
599 static inline bool pci_is_bridge(struct pci_dev *dev)
600 {
601         return dev->hdr_type == PCI_HEADER_TYPE_BRIDGE ||
602                 dev->hdr_type == PCI_HEADER_TYPE_CARDBUS;
603 }
604
605 #define for_each_pci_bridge(dev, bus)                           \
606         list_for_each_entry(dev, &bus->devices, bus_list)       \
607                 if (!pci_is_bridge(dev)) {} else
608
609 static inline struct pci_dev *pci_upstream_bridge(struct pci_dev *dev)
610 {
611         dev = pci_physfn(dev);
612         if (pci_is_root_bus(dev->bus))
613                 return NULL;
614
615         return dev->bus->self;
616 }
617
618 struct device *pci_get_host_bridge_device(struct pci_dev *dev);
619 void pci_put_host_bridge_device(struct device *dev);
620
621 #ifdef CONFIG_PCI_MSI
622 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev)
623 {
624         return pci_dev->msi_enabled || pci_dev->msix_enabled;
625 }
626 #else
627 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev) { return false; }
628 #endif
629
630 /* Error values that may be returned by PCI functions */
631 #define PCIBIOS_SUCCESSFUL              0x00
632 #define PCIBIOS_FUNC_NOT_SUPPORTED      0x81
633 #define PCIBIOS_BAD_VENDOR_ID           0x83
634 #define PCIBIOS_DEVICE_NOT_FOUND        0x86
635 #define PCIBIOS_BAD_REGISTER_NUMBER     0x87
636 #define PCIBIOS_SET_FAILED              0x88
637 #define PCIBIOS_BUFFER_TOO_SMALL        0x89
638
639 /* Translate above to generic errno for passing back through non-PCI code */
640 static inline int pcibios_err_to_errno(int err)
641 {
642         if (err <= PCIBIOS_SUCCESSFUL)
643                 return err; /* Assume already errno */
644
645         switch (err) {
646         case PCIBIOS_FUNC_NOT_SUPPORTED:
647                 return -ENOENT;
648         case PCIBIOS_BAD_VENDOR_ID:
649                 return -ENOTTY;
650         case PCIBIOS_DEVICE_NOT_FOUND:
651                 return -ENODEV;
652         case PCIBIOS_BAD_REGISTER_NUMBER:
653                 return -EFAULT;
654         case PCIBIOS_SET_FAILED:
655                 return -EIO;
656         case PCIBIOS_BUFFER_TOO_SMALL:
657                 return -ENOSPC;
658         }
659
660         return -ERANGE;
661 }
662
663 /* Low-level architecture-dependent routines */
664
665 struct pci_ops {
666         int (*add_bus)(struct pci_bus *bus);
667         void (*remove_bus)(struct pci_bus *bus);
668         void __iomem *(*map_bus)(struct pci_bus *bus, unsigned int devfn, int where);
669         int (*read)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 *val);
670         int (*write)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 val);
671 };
672
673 /*
674  * ACPI needs to be able to access PCI config space before we've done a
675  * PCI bus scan and created pci_bus structures.
676  */
677 int raw_pci_read(unsigned int domain, unsigned int bus, unsigned int devfn,
678                  int reg, int len, u32 *val);
679 int raw_pci_write(unsigned int domain, unsigned int bus, unsigned int devfn,
680                   int reg, int len, u32 val);
681
682 #ifdef CONFIG_ARCH_DMA_ADDR_T_64BIT
683 typedef u64 pci_bus_addr_t;
684 #else
685 typedef u32 pci_bus_addr_t;
686 #endif
687
688 struct pci_bus_region {
689         pci_bus_addr_t  start;
690         pci_bus_addr_t  end;
691 };
692
693 struct pci_dynids {
694         spinlock_t              lock;   /* Protects list, index */
695         struct list_head        list;   /* For IDs added at runtime */
696 };
697
698
699 /*
700  * PCI Error Recovery System (PCI-ERS).  If a PCI device driver provides
701  * a set of callbacks in struct pci_error_handlers, that device driver
702  * will be notified of PCI bus errors, and will be driven to recovery
703  * when an error occurs.
704  */
705
706 typedef unsigned int __bitwise pci_ers_result_t;
707
708 enum pci_ers_result {
709         /* No result/none/not supported in device driver */
710         PCI_ERS_RESULT_NONE = (__force pci_ers_result_t) 1,
711
712         /* Device driver can recover without slot reset */
713         PCI_ERS_RESULT_CAN_RECOVER = (__force pci_ers_result_t) 2,
714
715         /* Device driver wants slot to be reset */
716         PCI_ERS_RESULT_NEED_RESET = (__force pci_ers_result_t) 3,
717
718         /* Device has completely failed, is unrecoverable */
719         PCI_ERS_RESULT_DISCONNECT = (__force pci_ers_result_t) 4,
720
721         /* Device driver is fully recovered and operational */
722         PCI_ERS_RESULT_RECOVERED = (__force pci_ers_result_t) 5,
723
724         /* No AER capabilities registered for the driver */
725         PCI_ERS_RESULT_NO_AER_DRIVER = (__force pci_ers_result_t) 6,
726 };
727
728 /* PCI bus error event callbacks */
729 struct pci_error_handlers {
730         /* PCI bus error detected on this device */
731         pci_ers_result_t (*error_detected)(struct pci_dev *dev,
732                                            enum pci_channel_state error);
733
734         /* MMIO has been re-enabled, but not DMA */
735         pci_ers_result_t (*mmio_enabled)(struct pci_dev *dev);
736
737         /* PCI slot has been reset */
738         pci_ers_result_t (*slot_reset)(struct pci_dev *dev);
739
740         /* PCI function reset prepare or completed */
741         void (*reset_prepare)(struct pci_dev *dev);
742         void (*reset_done)(struct pci_dev *dev);
743
744         /* Device driver may resume normal operations */
745         void (*resume)(struct pci_dev *dev);
746 };
747
748
749 struct module;
750 struct pci_driver {
751         struct list_head        node;
752         const char              *name;
753         const struct pci_device_id *id_table;   /* Must be non-NULL for probe to be called */
754         int  (*probe)(struct pci_dev *dev, const struct pci_device_id *id);     /* New device inserted */
755         void (*remove)(struct pci_dev *dev);    /* Device removed (NULL if not a hot-plug capable driver) */
756         int  (*suspend)(struct pci_dev *dev, pm_message_t state);       /* Device suspended */
757         int  (*suspend_late)(struct pci_dev *dev, pm_message_t state);
758         int  (*resume_early)(struct pci_dev *dev);
759         int  (*resume) (struct pci_dev *dev);   /* Device woken up */
760         void (*shutdown) (struct pci_dev *dev);
761         int  (*sriov_configure) (struct pci_dev *dev, int num_vfs); /* On PF */
762         const struct pci_error_handlers *err_handler;
763         const struct attribute_group **groups;
764         struct device_driver    driver;
765         struct pci_dynids       dynids;
766 };
767
768 #define to_pci_driver(drv) container_of(drv, struct pci_driver, driver)
769
770 /**
771  * PCI_DEVICE - macro used to describe a specific PCI device
772  * @vend: the 16 bit PCI Vendor ID
773  * @dev: the 16 bit PCI Device ID
774  *
775  * This macro is used to create a struct pci_device_id that matches a
776  * specific device.  The subvendor and subdevice fields will be set to
777  * PCI_ANY_ID.
778  */
779 #define PCI_DEVICE(vend,dev) \
780         .vendor = (vend), .device = (dev), \
781         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
782
783 /**
784  * PCI_DEVICE_SUB - macro used to describe a specific PCI device with subsystem
785  * @vend: the 16 bit PCI Vendor ID
786  * @dev: the 16 bit PCI Device ID
787  * @subvend: the 16 bit PCI Subvendor ID
788  * @subdev: the 16 bit PCI Subdevice ID
789  *
790  * This macro is used to create a struct pci_device_id that matches a
791  * specific device with subsystem information.
792  */
793 #define PCI_DEVICE_SUB(vend, dev, subvend, subdev) \
794         .vendor = (vend), .device = (dev), \
795         .subvendor = (subvend), .subdevice = (subdev)
796
797 /**
798  * PCI_DEVICE_CLASS - macro used to describe a specific PCI device class
799  * @dev_class: the class, subclass, prog-if triple for this device
800  * @dev_class_mask: the class mask for this device
801  *
802  * This macro is used to create a struct pci_device_id that matches a
803  * specific PCI class.  The vendor, device, subvendor, and subdevice
804  * fields will be set to PCI_ANY_ID.
805  */
806 #define PCI_DEVICE_CLASS(dev_class,dev_class_mask) \
807         .class = (dev_class), .class_mask = (dev_class_mask), \
808         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
809         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
810
811 /**
812  * PCI_VDEVICE - macro used to describe a specific PCI device in short form
813  * @vend: the vendor name
814  * @dev: the 16 bit PCI Device ID
815  *
816  * This macro is used to create a struct pci_device_id that matches a
817  * specific PCI device.  The subvendor, and subdevice fields will be set
818  * to PCI_ANY_ID. The macro allows the next field to follow as the device
819  * private data.
820  */
821 #define PCI_VDEVICE(vend, dev) \
822         .vendor = PCI_VENDOR_ID_##vend, .device = (dev), \
823         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID, 0, 0
824
825 enum {
826         PCI_REASSIGN_ALL_RSRC   = 0x00000001,   /* Ignore firmware setup */
827         PCI_REASSIGN_ALL_BUS    = 0x00000002,   /* Reassign all bus numbers */
828         PCI_PROBE_ONLY          = 0x00000004,   /* Use existing setup */
829         PCI_CAN_SKIP_ISA_ALIGN  = 0x00000008,   /* Don't do ISA alignment */
830         PCI_ENABLE_PROC_DOMAINS = 0x00000010,   /* Enable domains in /proc */
831         PCI_COMPAT_DOMAIN_0     = 0x00000020,   /* ... except domain 0 */
832         PCI_SCAN_ALL_PCIE_DEVS  = 0x00000040,   /* Scan all, not just dev 0 */
833 };
834
835 /* These external functions are only available when PCI support is enabled */
836 #ifdef CONFIG_PCI
837
838 extern unsigned int pci_flags;
839
840 static inline void pci_set_flags(int flags) { pci_flags = flags; }
841 static inline void pci_add_flags(int flags) { pci_flags |= flags; }
842 static inline void pci_clear_flags(int flags) { pci_flags &= ~flags; }
843 static inline int pci_has_flag(int flag) { return pci_flags & flag; }
844
845 void pcie_bus_configure_settings(struct pci_bus *bus);
846
847 enum pcie_bus_config_types {
848         PCIE_BUS_TUNE_OFF,      /* Don't touch MPS at all */
849         PCIE_BUS_DEFAULT,       /* Ensure MPS matches upstream bridge */
850         PCIE_BUS_SAFE,          /* Use largest MPS boot-time devices support */
851         PCIE_BUS_PERFORMANCE,   /* Use MPS and MRRS for best performance */
852         PCIE_BUS_PEER2PEER,     /* Set MPS = 128 for all devices */
853 };
854
855 extern enum pcie_bus_config_types pcie_bus_config;
856
857 extern struct bus_type pci_bus_type;
858
859 /* Do NOT directly access these two variables, unless you are arch-specific PCI
860  * code, or PCI core code. */
861 extern struct list_head pci_root_buses; /* List of all known PCI buses */
862 /* Some device drivers need know if PCI is initiated */
863 int no_pci_devices(void);
864
865 void pcibios_resource_survey_bus(struct pci_bus *bus);
866 void pcibios_bus_add_device(struct pci_dev *pdev);
867 void pcibios_add_bus(struct pci_bus *bus);
868 void pcibios_remove_bus(struct pci_bus *bus);
869 void pcibios_fixup_bus(struct pci_bus *);
870 int __must_check pcibios_enable_device(struct pci_dev *, int mask);
871 /* Architecture-specific versions may override this (weak) */
872 char *pcibios_setup(char *str);
873
874 /* Used only when drivers/pci/setup.c is used */
875 resource_size_t pcibios_align_resource(void *, const struct resource *,
876                                 resource_size_t,
877                                 resource_size_t);
878
879 /* Weak but can be overriden by arch */
880 void pci_fixup_cardbus(struct pci_bus *);
881
882 /* Generic PCI functions used internally */
883
884 void pcibios_resource_to_bus(struct pci_bus *bus, struct pci_bus_region *region,
885                              struct resource *res);
886 void pcibios_bus_to_resource(struct pci_bus *bus, struct resource *res,
887                              struct pci_bus_region *region);
888 void pcibios_scan_specific_bus(int busn);
889 struct pci_bus *pci_find_bus(int domain, int busnr);
890 void pci_bus_add_devices(const struct pci_bus *bus);
891 struct pci_bus *pci_scan_bus(int bus, struct pci_ops *ops, void *sysdata);
892 struct pci_bus *pci_create_root_bus(struct device *parent, int bus,
893                                     struct pci_ops *ops, void *sysdata,
894                                     struct list_head *resources);
895 int pci_host_probe(struct pci_host_bridge *bridge);
896 int pci_bus_insert_busn_res(struct pci_bus *b, int bus, int busmax);
897 int pci_bus_update_busn_res_end(struct pci_bus *b, int busmax);
898 void pci_bus_release_busn_res(struct pci_bus *b);
899 struct pci_bus *pci_scan_root_bus(struct device *parent, int bus,
900                                   struct pci_ops *ops, void *sysdata,
901                                   struct list_head *resources);
902 int pci_scan_root_bus_bridge(struct pci_host_bridge *bridge);
903 struct pci_bus *pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev,
904                                 int busnr);
905 void pcie_update_link_speed(struct pci_bus *bus, u16 link_status);
906 struct pci_slot *pci_create_slot(struct pci_bus *parent, int slot_nr,
907                                  const char *name,
908                                  struct hotplug_slot *hotplug);
909 void pci_destroy_slot(struct pci_slot *slot);
910 #ifdef CONFIG_SYSFS
911 void pci_dev_assign_slot(struct pci_dev *dev);
912 #else
913 static inline void pci_dev_assign_slot(struct pci_dev *dev) { }
914 #endif
915 int pci_scan_slot(struct pci_bus *bus, int devfn);
916 struct pci_dev *pci_scan_single_device(struct pci_bus *bus, int devfn);
917 void pci_device_add(struct pci_dev *dev, struct pci_bus *bus);
918 unsigned int pci_scan_child_bus(struct pci_bus *bus);
919 void pci_bus_add_device(struct pci_dev *dev);
920 void pci_read_bridge_bases(struct pci_bus *child);
921 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
922                                           struct resource *res);
923 struct pci_dev *pci_find_pcie_root_port(struct pci_dev *dev);
924 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin);
925 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge);
926 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp);
927 struct pci_dev *pci_dev_get(struct pci_dev *dev);
928 void pci_dev_put(struct pci_dev *dev);
929 void pci_remove_bus(struct pci_bus *b);
930 void pci_stop_and_remove_bus_device(struct pci_dev *dev);
931 void pci_stop_and_remove_bus_device_locked(struct pci_dev *dev);
932 void pci_stop_root_bus(struct pci_bus *bus);
933 void pci_remove_root_bus(struct pci_bus *bus);
934 void pci_setup_cardbus(struct pci_bus *bus);
935 void pcibios_setup_bridge(struct pci_bus *bus, unsigned long type);
936 void pci_sort_breadthfirst(void);
937 #define dev_is_pci(d) ((d)->bus == &pci_bus_type)
938 #define dev_is_pf(d) ((dev_is_pci(d) ? to_pci_dev(d)->is_physfn : false))
939
940 /* Generic PCI functions exported to card drivers */
941
942 enum pci_lost_interrupt_reason {
943         PCI_LOST_IRQ_NO_INFORMATION = 0,
944         PCI_LOST_IRQ_DISABLE_MSI,
945         PCI_LOST_IRQ_DISABLE_MSIX,
946         PCI_LOST_IRQ_DISABLE_ACPI,
947 };
948 enum pci_lost_interrupt_reason pci_lost_interrupt(struct pci_dev *dev);
949 int pci_find_capability(struct pci_dev *dev, int cap);
950 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap);
951 int pci_find_ext_capability(struct pci_dev *dev, int cap);
952 int pci_find_next_ext_capability(struct pci_dev *dev, int pos, int cap);
953 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap);
954 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap);
955 struct pci_bus *pci_find_next_bus(const struct pci_bus *from);
956
957 struct pci_dev *pci_get_device(unsigned int vendor, unsigned int device,
958                                struct pci_dev *from);
959 struct pci_dev *pci_get_subsys(unsigned int vendor, unsigned int device,
960                                unsigned int ss_vendor, unsigned int ss_device,
961                                struct pci_dev *from);
962 struct pci_dev *pci_get_slot(struct pci_bus *bus, unsigned int devfn);
963 struct pci_dev *pci_get_domain_bus_and_slot(int domain, unsigned int bus,
964                                             unsigned int devfn);
965 struct pci_dev *pci_get_class(unsigned int class, struct pci_dev *from);
966 int pci_dev_present(const struct pci_device_id *ids);
967
968 int pci_bus_read_config_byte(struct pci_bus *bus, unsigned int devfn,
969                              int where, u8 *val);
970 int pci_bus_read_config_word(struct pci_bus *bus, unsigned int devfn,
971                              int where, u16 *val);
972 int pci_bus_read_config_dword(struct pci_bus *bus, unsigned int devfn,
973                               int where, u32 *val);
974 int pci_bus_write_config_byte(struct pci_bus *bus, unsigned int devfn,
975                               int where, u8 val);
976 int pci_bus_write_config_word(struct pci_bus *bus, unsigned int devfn,
977                               int where, u16 val);
978 int pci_bus_write_config_dword(struct pci_bus *bus, unsigned int devfn,
979                                int where, u32 val);
980
981 int pci_generic_config_read(struct pci_bus *bus, unsigned int devfn,
982                             int where, int size, u32 *val);
983 int pci_generic_config_write(struct pci_bus *bus, unsigned int devfn,
984                             int where, int size, u32 val);
985 int pci_generic_config_read32(struct pci_bus *bus, unsigned int devfn,
986                               int where, int size, u32 *val);
987 int pci_generic_config_write32(struct pci_bus *bus, unsigned int devfn,
988                                int where, int size, u32 val);
989
990 struct pci_ops *pci_bus_set_ops(struct pci_bus *bus, struct pci_ops *ops);
991
992 int pci_read_config_byte(const struct pci_dev *dev, int where, u8 *val);
993 int pci_read_config_word(const struct pci_dev *dev, int where, u16 *val);
994 int pci_read_config_dword(const struct pci_dev *dev, int where, u32 *val);
995 int pci_write_config_byte(const struct pci_dev *dev, int where, u8 val);
996 int pci_write_config_word(const struct pci_dev *dev, int where, u16 val);
997 int pci_write_config_dword(const struct pci_dev *dev, int where, u32 val);
998
999 int pcie_capability_read_word(struct pci_dev *dev, int pos, u16 *val);
1000 int pcie_capability_read_dword(struct pci_dev *dev, int pos, u32 *val);
1001 int pcie_capability_write_word(struct pci_dev *dev, int pos, u16 val);
1002 int pcie_capability_write_dword(struct pci_dev *dev, int pos, u32 val);
1003 int pcie_capability_clear_and_set_word(struct pci_dev *dev, int pos,
1004                                        u16 clear, u16 set);
1005 int pcie_capability_clear_and_set_dword(struct pci_dev *dev, int pos,
1006                                         u32 clear, u32 set);
1007
1008 static inline int pcie_capability_set_word(struct pci_dev *dev, int pos,
1009                                            u16 set)
1010 {
1011         return pcie_capability_clear_and_set_word(dev, pos, 0, set);
1012 }
1013
1014 static inline int pcie_capability_set_dword(struct pci_dev *dev, int pos,
1015                                             u32 set)
1016 {
1017         return pcie_capability_clear_and_set_dword(dev, pos, 0, set);
1018 }
1019
1020 static inline int pcie_capability_clear_word(struct pci_dev *dev, int pos,
1021                                              u16 clear)
1022 {
1023         return pcie_capability_clear_and_set_word(dev, pos, clear, 0);
1024 }
1025
1026 static inline int pcie_capability_clear_dword(struct pci_dev *dev, int pos,
1027                                               u32 clear)
1028 {
1029         return pcie_capability_clear_and_set_dword(dev, pos, clear, 0);
1030 }
1031
1032 /* User-space driven config access */
1033 int pci_user_read_config_byte(struct pci_dev *dev, int where, u8 *val);
1034 int pci_user_read_config_word(struct pci_dev *dev, int where, u16 *val);
1035 int pci_user_read_config_dword(struct pci_dev *dev, int where, u32 *val);
1036 int pci_user_write_config_byte(struct pci_dev *dev, int where, u8 val);
1037 int pci_user_write_config_word(struct pci_dev *dev, int where, u16 val);
1038 int pci_user_write_config_dword(struct pci_dev *dev, int where, u32 val);
1039
1040 int __must_check pci_enable_device(struct pci_dev *dev);
1041 int __must_check pci_enable_device_io(struct pci_dev *dev);
1042 int __must_check pci_enable_device_mem(struct pci_dev *dev);
1043 int __must_check pci_reenable_device(struct pci_dev *);
1044 int __must_check pcim_enable_device(struct pci_dev *pdev);
1045 void pcim_pin_device(struct pci_dev *pdev);
1046
1047 static inline bool pci_intx_mask_supported(struct pci_dev *pdev)
1048 {
1049         /*
1050          * INTx masking is supported if PCI_COMMAND_INTX_DISABLE is
1051          * writable and no quirk has marked the feature broken.
1052          */
1053         return !pdev->broken_intx_masking;
1054 }
1055
1056 static inline int pci_is_enabled(struct pci_dev *pdev)
1057 {
1058         return (atomic_read(&pdev->enable_cnt) > 0);
1059 }
1060
1061 static inline int pci_is_managed(struct pci_dev *pdev)
1062 {
1063         return pdev->is_managed;
1064 }
1065
1066 void pci_disable_device(struct pci_dev *dev);
1067
1068 extern unsigned int pcibios_max_latency;
1069 void pci_set_master(struct pci_dev *dev);
1070 void pci_clear_master(struct pci_dev *dev);
1071
1072 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state);
1073 int pci_set_cacheline_size(struct pci_dev *dev);
1074 #define HAVE_PCI_SET_MWI
1075 int __must_check pci_set_mwi(struct pci_dev *dev);
1076 int __must_check pcim_set_mwi(struct pci_dev *dev);
1077 int pci_try_set_mwi(struct pci_dev *dev);
1078 void pci_clear_mwi(struct pci_dev *dev);
1079 void pci_intx(struct pci_dev *dev, int enable);
1080 bool pci_check_and_mask_intx(struct pci_dev *dev);
1081 bool pci_check_and_unmask_intx(struct pci_dev *dev);
1082 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask);
1083 int pci_wait_for_pending_transaction(struct pci_dev *dev);
1084 int pcix_get_max_mmrbc(struct pci_dev *dev);
1085 int pcix_get_mmrbc(struct pci_dev *dev);
1086 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc);
1087 int pcie_get_readrq(struct pci_dev *dev);
1088 int pcie_set_readrq(struct pci_dev *dev, int rq);
1089 int pcie_get_mps(struct pci_dev *dev);
1090 int pcie_set_mps(struct pci_dev *dev, int mps);
1091 u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
1092                              enum pci_bus_speed *speed,
1093                              enum pcie_link_width *width);
1094 void pcie_print_link_status(struct pci_dev *dev);
1095 int pcie_flr(struct pci_dev *dev);
1096 int __pci_reset_function_locked(struct pci_dev *dev);
1097 int pci_reset_function(struct pci_dev *dev);
1098 int pci_reset_function_locked(struct pci_dev *dev);
1099 int pci_try_reset_function(struct pci_dev *dev);
1100 int pci_probe_reset_slot(struct pci_slot *slot);
1101 int pci_reset_slot(struct pci_slot *slot);
1102 int pci_try_reset_slot(struct pci_slot *slot);
1103 int pci_probe_reset_bus(struct pci_bus *bus);
1104 int pci_reset_bus(struct pci_bus *bus);
1105 int pci_try_reset_bus(struct pci_bus *bus);
1106 void pci_reset_secondary_bus(struct pci_dev *dev);
1107 void pcibios_reset_secondary_bus(struct pci_dev *dev);
1108 int pci_reset_bridge_secondary_bus(struct pci_dev *dev);
1109 void pci_update_resource(struct pci_dev *dev, int resno);
1110 int __must_check pci_assign_resource(struct pci_dev *dev, int i);
1111 int __must_check pci_reassign_resource(struct pci_dev *dev, int i, resource_size_t add_size, resource_size_t align);
1112 void pci_release_resource(struct pci_dev *dev, int resno);
1113 int __must_check pci_resize_resource(struct pci_dev *dev, int i, int size);
1114 int pci_select_bars(struct pci_dev *dev, unsigned long flags);
1115 bool pci_device_is_present(struct pci_dev *pdev);
1116 void pci_ignore_hotplug(struct pci_dev *dev);
1117
1118 int __printf(6, 7) pci_request_irq(struct pci_dev *dev, unsigned int nr,
1119                 irq_handler_t handler, irq_handler_t thread_fn, void *dev_id,
1120                 const char *fmt, ...);
1121 void pci_free_irq(struct pci_dev *dev, unsigned int nr, void *dev_id);
1122
1123 /* ROM control related routines */
1124 int pci_enable_rom(struct pci_dev *pdev);
1125 void pci_disable_rom(struct pci_dev *pdev);
1126 void __iomem __must_check *pci_map_rom(struct pci_dev *pdev, size_t *size);
1127 void pci_unmap_rom(struct pci_dev *pdev, void __iomem *rom);
1128 size_t pci_get_rom_size(struct pci_dev *pdev, void __iomem *rom, size_t size);
1129 void __iomem __must_check *pci_platform_rom(struct pci_dev *pdev, size_t *size);
1130
1131 /* Power management related routines */
1132 int pci_save_state(struct pci_dev *dev);
1133 void pci_restore_state(struct pci_dev *dev);
1134 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev);
1135 int pci_load_saved_state(struct pci_dev *dev,
1136                          struct pci_saved_state *state);
1137 int pci_load_and_free_saved_state(struct pci_dev *dev,
1138                                   struct pci_saved_state **state);
1139 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap);
1140 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev,
1141                                                    u16 cap);
1142 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size);
1143 int pci_add_ext_cap_save_buffer(struct pci_dev *dev,
1144                                 u16 cap, unsigned int size);
1145 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state);
1146 int pci_set_power_state(struct pci_dev *dev, pci_power_t state);
1147 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state);
1148 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state);
1149 void pci_pme_active(struct pci_dev *dev, bool enable);
1150 int pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable);
1151 int pci_wake_from_d3(struct pci_dev *dev, bool enable);
1152 int pci_prepare_to_sleep(struct pci_dev *dev);
1153 int pci_back_from_sleep(struct pci_dev *dev);
1154 bool pci_dev_run_wake(struct pci_dev *dev);
1155 bool pci_check_pme_status(struct pci_dev *dev);
1156 void pci_pme_wakeup_bus(struct pci_bus *bus);
1157 void pci_d3cold_enable(struct pci_dev *dev);
1158 void pci_d3cold_disable(struct pci_dev *dev);
1159 bool pcie_relaxed_ordering_enabled(struct pci_dev *dev);
1160 void pci_wakeup_bus(struct pci_bus *bus);
1161 void pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state);
1162
1163 /* PCI Virtual Channel */
1164 int pci_save_vc_state(struct pci_dev *dev);
1165 void pci_restore_vc_state(struct pci_dev *dev);
1166 void pci_allocate_vc_save_buffers(struct pci_dev *dev);
1167
1168 /* For use by arch with custom probe code */
1169 void set_pcie_port_type(struct pci_dev *pdev);
1170 void set_pcie_hotplug_bridge(struct pci_dev *pdev);
1171
1172 /* Functions for PCI Hotplug drivers to use */
1173 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap);
1174 unsigned int pci_rescan_bus_bridge_resize(struct pci_dev *bridge);
1175 unsigned int pci_rescan_bus(struct pci_bus *bus);
1176 void pci_lock_rescan_remove(void);
1177 void pci_unlock_rescan_remove(void);
1178
1179 /* Vital Product Data routines */
1180 ssize_t pci_read_vpd(struct pci_dev *dev, loff_t pos, size_t count, void *buf);
1181 ssize_t pci_write_vpd(struct pci_dev *dev, loff_t pos, size_t count, const void *buf);
1182 int pci_set_vpd_size(struct pci_dev *dev, size_t len);
1183
1184 /* Helper functions for low-level code (drivers/pci/setup-[bus,res].c) */
1185 resource_size_t pcibios_retrieve_fw_addr(struct pci_dev *dev, int idx);
1186 void pci_bus_assign_resources(const struct pci_bus *bus);
1187 void pci_bus_claim_resources(struct pci_bus *bus);
1188 void pci_bus_size_bridges(struct pci_bus *bus);
1189 int pci_claim_resource(struct pci_dev *, int);
1190 int pci_claim_bridge_resource(struct pci_dev *bridge, int i);
1191 void pci_assign_unassigned_resources(void);
1192 void pci_assign_unassigned_bridge_resources(struct pci_dev *bridge);
1193 void pci_assign_unassigned_bus_resources(struct pci_bus *bus);
1194 void pci_assign_unassigned_root_bus_resources(struct pci_bus *bus);
1195 int pci_reassign_bridge_resources(struct pci_dev *bridge, unsigned long type);
1196 void pdev_enable_device(struct pci_dev *);
1197 int pci_enable_resources(struct pci_dev *, int mask);
1198 void pci_assign_irq(struct pci_dev *dev);
1199 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res);
1200 #define HAVE_PCI_REQ_REGIONS    2
1201 int __must_check pci_request_regions(struct pci_dev *, const char *);
1202 int __must_check pci_request_regions_exclusive(struct pci_dev *, const char *);
1203 void pci_release_regions(struct pci_dev *);
1204 int __must_check pci_request_region(struct pci_dev *, int, const char *);
1205 int __must_check pci_request_region_exclusive(struct pci_dev *, int, const char *);
1206 void pci_release_region(struct pci_dev *, int);
1207 int pci_request_selected_regions(struct pci_dev *, int, const char *);
1208 int pci_request_selected_regions_exclusive(struct pci_dev *, int, const char *);
1209 void pci_release_selected_regions(struct pci_dev *, int);
1210
1211 /* drivers/pci/bus.c */
1212 struct pci_bus *pci_bus_get(struct pci_bus *bus);
1213 void pci_bus_put(struct pci_bus *bus);
1214 void pci_add_resource(struct list_head *resources, struct resource *res);
1215 void pci_add_resource_offset(struct list_head *resources, struct resource *res,
1216                              resource_size_t offset);
1217 void pci_free_resource_list(struct list_head *resources);
1218 void pci_bus_add_resource(struct pci_bus *bus, struct resource *res,
1219                           unsigned int flags);
1220 struct resource *pci_bus_resource_n(const struct pci_bus *bus, int n);
1221 void pci_bus_remove_resources(struct pci_bus *bus);
1222 int devm_request_pci_bus_resources(struct device *dev,
1223                                    struct list_head *resources);
1224
1225 #define pci_bus_for_each_resource(bus, res, i)                          \
1226         for (i = 0;                                                     \
1227             (res = pci_bus_resource_n(bus, i)) || i < PCI_BRIDGE_RESOURCE_NUM; \
1228              i++)
1229
1230 int __must_check pci_bus_alloc_resource(struct pci_bus *bus,
1231                         struct resource *res, resource_size_t size,
1232                         resource_size_t align, resource_size_t min,
1233                         unsigned long type_mask,
1234                         resource_size_t (*alignf)(void *,
1235                                                   const struct resource *,
1236                                                   resource_size_t,
1237                                                   resource_size_t),
1238                         void *alignf_data);
1239
1240
1241 int pci_register_io_range(struct fwnode_handle *fwnode, phys_addr_t addr,
1242                         resource_size_t size);
1243 unsigned long pci_address_to_pio(phys_addr_t addr);
1244 phys_addr_t pci_pio_to_address(unsigned long pio);
1245 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr);
1246 int devm_pci_remap_iospace(struct device *dev, const struct resource *res,
1247                            phys_addr_t phys_addr);
1248 void pci_unmap_iospace(struct resource *res);
1249 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
1250                                       resource_size_t offset,
1251                                       resource_size_t size);
1252 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
1253                                           struct resource *res);
1254
1255 static inline pci_bus_addr_t pci_bus_address(struct pci_dev *pdev, int bar)
1256 {
1257         struct pci_bus_region region;
1258
1259         pcibios_resource_to_bus(pdev->bus, &region, &pdev->resource[bar]);
1260         return region.start;
1261 }
1262
1263 /* Proper probing supporting hot-pluggable devices */
1264 int __must_check __pci_register_driver(struct pci_driver *, struct module *,
1265                                        const char *mod_name);
1266
1267 /* pci_register_driver() must be a macro so KBUILD_MODNAME can be expanded */
1268 #define pci_register_driver(driver)             \
1269         __pci_register_driver(driver, THIS_MODULE, KBUILD_MODNAME)
1270
1271 void pci_unregister_driver(struct pci_driver *dev);
1272
1273 /**
1274  * module_pci_driver() - Helper macro for registering a PCI driver
1275  * @__pci_driver: pci_driver struct
1276  *
1277  * Helper macro for PCI drivers which do not do anything special in module
1278  * init/exit. This eliminates a lot of boilerplate. Each module may only
1279  * use this macro once, and calling it replaces module_init() and module_exit()
1280  */
1281 #define module_pci_driver(__pci_driver) \
1282         module_driver(__pci_driver, pci_register_driver, pci_unregister_driver)
1283
1284 /**
1285  * builtin_pci_driver() - Helper macro for registering a PCI driver
1286  * @__pci_driver: pci_driver struct
1287  *
1288  * Helper macro for PCI drivers which do not do anything special in their
1289  * init code. This eliminates a lot of boilerplate. Each driver may only
1290  * use this macro once, and calling it replaces device_initcall(...)
1291  */
1292 #define builtin_pci_driver(__pci_driver) \
1293         builtin_driver(__pci_driver, pci_register_driver)
1294
1295 struct pci_driver *pci_dev_driver(const struct pci_dev *dev);
1296 int pci_add_dynid(struct pci_driver *drv,
1297                   unsigned int vendor, unsigned int device,
1298                   unsigned int subvendor, unsigned int subdevice,
1299                   unsigned int class, unsigned int class_mask,
1300                   unsigned long driver_data);
1301 const struct pci_device_id *pci_match_id(const struct pci_device_id *ids,
1302                                          struct pci_dev *dev);
1303 int pci_scan_bridge(struct pci_bus *bus, struct pci_dev *dev, int max,
1304                     int pass);
1305
1306 void pci_walk_bus(struct pci_bus *top, int (*cb)(struct pci_dev *, void *),
1307                   void *userdata);
1308 int pci_cfg_space_size(struct pci_dev *dev);
1309 unsigned char pci_bus_max_busnr(struct pci_bus *bus);
1310 void pci_setup_bridge(struct pci_bus *bus);
1311 resource_size_t pcibios_window_alignment(struct pci_bus *bus,
1312                                          unsigned long type);
1313
1314 #define PCI_VGA_STATE_CHANGE_BRIDGE (1 << 0)
1315 #define PCI_VGA_STATE_CHANGE_DECODES (1 << 1)
1316
1317 int pci_set_vga_state(struct pci_dev *pdev, bool decode,
1318                       unsigned int command_bits, u32 flags);
1319
1320 #define PCI_IRQ_LEGACY          (1 << 0) /* Allow legacy interrupts */
1321 #define PCI_IRQ_MSI             (1 << 1) /* Allow MSI interrupts */
1322 #define PCI_IRQ_MSIX            (1 << 2) /* Allow MSI-X interrupts */
1323 #define PCI_IRQ_AFFINITY        (1 << 3) /* Auto-assign affinity */
1324 #define PCI_IRQ_ALL_TYPES \
1325         (PCI_IRQ_LEGACY | PCI_IRQ_MSI | PCI_IRQ_MSIX)
1326
1327 /* kmem_cache style wrapper around pci_alloc_consistent() */
1328
1329 #include <linux/pci-dma.h>
1330 #include <linux/dmapool.h>
1331
1332 #define pci_pool dma_pool
1333 #define pci_pool_create(name, pdev, size, align, allocation) \
1334                 dma_pool_create(name, &pdev->dev, size, align, allocation)
1335 #define pci_pool_destroy(pool) dma_pool_destroy(pool)
1336 #define pci_pool_alloc(pool, flags, handle) dma_pool_alloc(pool, flags, handle)
1337 #define pci_pool_zalloc(pool, flags, handle) \
1338                 dma_pool_zalloc(pool, flags, handle)
1339 #define pci_pool_free(pool, vaddr, addr) dma_pool_free(pool, vaddr, addr)
1340
1341 struct msix_entry {
1342         u32     vector; /* Kernel uses to write allocated vector */
1343         u16     entry;  /* Driver uses to specify entry, OS writes */
1344 };
1345
1346 #ifdef CONFIG_PCI_MSI
1347 int pci_msi_vec_count(struct pci_dev *dev);
1348 void pci_disable_msi(struct pci_dev *dev);
1349 int pci_msix_vec_count(struct pci_dev *dev);
1350 void pci_disable_msix(struct pci_dev *dev);
1351 void pci_restore_msi_state(struct pci_dev *dev);
1352 int pci_msi_enabled(void);
1353 int pci_enable_msi(struct pci_dev *dev);
1354 int pci_enable_msix_range(struct pci_dev *dev, struct msix_entry *entries,
1355                           int minvec, int maxvec);
1356 static inline int pci_enable_msix_exact(struct pci_dev *dev,
1357                                         struct msix_entry *entries, int nvec)
1358 {
1359         int rc = pci_enable_msix_range(dev, entries, nvec, nvec);
1360         if (rc < 0)
1361                 return rc;
1362         return 0;
1363 }
1364 int pci_alloc_irq_vectors_affinity(struct pci_dev *dev, unsigned int min_vecs,
1365                                    unsigned int max_vecs, unsigned int flags,
1366                                    const struct irq_affinity *affd);
1367
1368 void pci_free_irq_vectors(struct pci_dev *dev);
1369 int pci_irq_vector(struct pci_dev *dev, unsigned int nr);
1370 const struct cpumask *pci_irq_get_affinity(struct pci_dev *pdev, int vec);
1371 int pci_irq_get_node(struct pci_dev *pdev, int vec);
1372
1373 #else
1374 static inline int pci_msi_vec_count(struct pci_dev *dev) { return -ENOSYS; }
1375 static inline void pci_disable_msi(struct pci_dev *dev) { }
1376 static inline int pci_msix_vec_count(struct pci_dev *dev) { return -ENOSYS; }
1377 static inline void pci_disable_msix(struct pci_dev *dev) { }
1378 static inline void pci_restore_msi_state(struct pci_dev *dev) { }
1379 static inline int pci_msi_enabled(void) { return 0; }
1380 static inline int pci_enable_msi(struct pci_dev *dev)
1381 { return -ENOSYS; }
1382 static inline int pci_enable_msix_range(struct pci_dev *dev,
1383                         struct msix_entry *entries, int minvec, int maxvec)
1384 { return -ENOSYS; }
1385 static inline int pci_enable_msix_exact(struct pci_dev *dev,
1386                         struct msix_entry *entries, int nvec)
1387 { return -ENOSYS; }
1388
1389 static inline int
1390 pci_alloc_irq_vectors_affinity(struct pci_dev *dev, unsigned int min_vecs,
1391                                unsigned int max_vecs, unsigned int flags,
1392                                const struct irq_affinity *aff_desc)
1393 {
1394         if ((flags & PCI_IRQ_LEGACY) && min_vecs == 1 && dev->irq)
1395                 return 1;
1396         return -ENOSPC;
1397 }
1398
1399 static inline void pci_free_irq_vectors(struct pci_dev *dev)
1400 {
1401 }
1402
1403 static inline int pci_irq_vector(struct pci_dev *dev, unsigned int nr)
1404 {
1405         if (WARN_ON_ONCE(nr > 0))
1406                 return -EINVAL;
1407         return dev->irq;
1408 }
1409 static inline const struct cpumask *pci_irq_get_affinity(struct pci_dev *pdev,
1410                 int vec)
1411 {
1412         return cpu_possible_mask;
1413 }
1414
1415 static inline int pci_irq_get_node(struct pci_dev *pdev, int vec)
1416 {
1417         return first_online_node;
1418 }
1419 #endif
1420
1421 static inline int
1422 pci_alloc_irq_vectors(struct pci_dev *dev, unsigned int min_vecs,
1423                       unsigned int max_vecs, unsigned int flags)
1424 {
1425         return pci_alloc_irq_vectors_affinity(dev, min_vecs, max_vecs, flags,
1426                                               NULL);
1427 }
1428
1429 /**
1430  * pci_irqd_intx_xlate() - Translate PCI INTx value to an IRQ domain hwirq
1431  * @d: the INTx IRQ domain
1432  * @node: the DT node for the device whose interrupt we're translating
1433  * @intspec: the interrupt specifier data from the DT
1434  * @intsize: the number of entries in @intspec
1435  * @out_hwirq: pointer at which to write the hwirq number
1436  * @out_type: pointer at which to write the interrupt type
1437  *
1438  * Translate a PCI INTx interrupt number from device tree in the range 1-4, as
1439  * stored in the standard PCI_INTERRUPT_PIN register, to a value in the range
1440  * 0-3 suitable for use in a 4 entry IRQ domain. That is, subtract one from the
1441  * INTx value to obtain the hwirq number.
1442  *
1443  * Returns 0 on success, or -EINVAL if the interrupt specifier is out of range.
1444  */
1445 static inline int pci_irqd_intx_xlate(struct irq_domain *d,
1446                                       struct device_node *node,
1447                                       const u32 *intspec,
1448                                       unsigned int intsize,
1449                                       unsigned long *out_hwirq,
1450                                       unsigned int *out_type)
1451 {
1452         const u32 intx = intspec[0];
1453
1454         if (intx < PCI_INTERRUPT_INTA || intx > PCI_INTERRUPT_INTD)
1455                 return -EINVAL;
1456
1457         *out_hwirq = intx - PCI_INTERRUPT_INTA;
1458         return 0;
1459 }
1460
1461 #ifdef CONFIG_PCIEPORTBUS
1462 extern bool pcie_ports_disabled;
1463 extern bool pcie_ports_native;
1464 #else
1465 #define pcie_ports_disabled     true
1466 #define pcie_ports_native       false
1467 #endif
1468
1469 #ifdef CONFIG_PCIEASPM
1470 bool pcie_aspm_support_enabled(void);
1471 #else
1472 static inline bool pcie_aspm_support_enabled(void) { return false; }
1473 #endif
1474
1475 #ifdef CONFIG_PCIEAER
1476 void pci_no_aer(void);
1477 bool pci_aer_available(void);
1478 int pci_aer_init(struct pci_dev *dev);
1479 #else
1480 static inline void pci_no_aer(void) { }
1481 static inline bool pci_aer_available(void) { return false; }
1482 static inline int pci_aer_init(struct pci_dev *d) { return -ENODEV; }
1483 #endif
1484
1485 #ifdef CONFIG_PCIE_ECRC
1486 void pcie_set_ecrc_checking(struct pci_dev *dev);
1487 void pcie_ecrc_get_policy(char *str);
1488 #else
1489 static inline void pcie_set_ecrc_checking(struct pci_dev *dev) { }
1490 static inline void pcie_ecrc_get_policy(char *str) { }
1491 #endif
1492
1493 bool pci_ats_disabled(void);
1494
1495 #ifdef CONFIG_PCI_ATS
1496 /* Address Translation Service */
1497 void pci_ats_init(struct pci_dev *dev);
1498 int pci_enable_ats(struct pci_dev *dev, int ps);
1499 void pci_disable_ats(struct pci_dev *dev);
1500 int pci_ats_queue_depth(struct pci_dev *dev);
1501 #else
1502 static inline void pci_ats_init(struct pci_dev *d) { }
1503 static inline int pci_enable_ats(struct pci_dev *d, int ps) { return -ENODEV; }
1504 static inline void pci_disable_ats(struct pci_dev *d) { }
1505 static inline int pci_ats_queue_depth(struct pci_dev *d) { return -ENODEV; }
1506 #endif
1507
1508 #ifdef CONFIG_PCIE_PTM
1509 int pci_enable_ptm(struct pci_dev *dev, u8 *granularity);
1510 #else
1511 static inline int pci_enable_ptm(struct pci_dev *dev, u8 *granularity)
1512 { return -EINVAL; }
1513 #endif
1514
1515 void pci_cfg_access_lock(struct pci_dev *dev);
1516 bool pci_cfg_access_trylock(struct pci_dev *dev);
1517 void pci_cfg_access_unlock(struct pci_dev *dev);
1518
1519 /*
1520  * PCI domain support.  Sometimes called PCI segment (eg by ACPI),
1521  * a PCI domain is defined to be a set of PCI buses which share
1522  * configuration space.
1523  */
1524 #ifdef CONFIG_PCI_DOMAINS
1525 extern int pci_domains_supported;
1526 #else
1527 enum { pci_domains_supported = 0 };
1528 static inline int pci_domain_nr(struct pci_bus *bus) { return 0; }
1529 static inline int pci_proc_domain(struct pci_bus *bus) { return 0; }
1530 #endif /* CONFIG_PCI_DOMAINS */
1531
1532 /*
1533  * Generic implementation for PCI domain support. If your
1534  * architecture does not need custom management of PCI
1535  * domains then this implementation will be used
1536  */
1537 #ifdef CONFIG_PCI_DOMAINS_GENERIC
1538 static inline int pci_domain_nr(struct pci_bus *bus)
1539 {
1540         return bus->domain_nr;
1541 }
1542 #ifdef CONFIG_ACPI
1543 int acpi_pci_bus_find_domain_nr(struct pci_bus *bus);
1544 #else
1545 static inline int acpi_pci_bus_find_domain_nr(struct pci_bus *bus)
1546 { return 0; }
1547 #endif
1548 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent);
1549 #endif
1550
1551 /* Some architectures require additional setup to direct VGA traffic */
1552 typedef int (*arch_set_vga_state_t)(struct pci_dev *pdev, bool decode,
1553                                     unsigned int command_bits, u32 flags);
1554 void pci_register_set_vga_state(arch_set_vga_state_t func);
1555
1556 static inline int
1557 pci_request_io_regions(struct pci_dev *pdev, const char *name)
1558 {
1559         return pci_request_selected_regions(pdev,
1560                             pci_select_bars(pdev, IORESOURCE_IO), name);
1561 }
1562
1563 static inline void
1564 pci_release_io_regions(struct pci_dev *pdev)
1565 {
1566         return pci_release_selected_regions(pdev,
1567                             pci_select_bars(pdev, IORESOURCE_IO));
1568 }
1569
1570 static inline int
1571 pci_request_mem_regions(struct pci_dev *pdev, const char *name)
1572 {
1573         return pci_request_selected_regions(pdev,
1574                             pci_select_bars(pdev, IORESOURCE_MEM), name);
1575 }
1576
1577 static inline void
1578 pci_release_mem_regions(struct pci_dev *pdev)
1579 {
1580         return pci_release_selected_regions(pdev,
1581                             pci_select_bars(pdev, IORESOURCE_MEM));
1582 }
1583
1584 #else /* CONFIG_PCI is not enabled */
1585
1586 static inline void pci_set_flags(int flags) { }
1587 static inline void pci_add_flags(int flags) { }
1588 static inline void pci_clear_flags(int flags) { }
1589 static inline int pci_has_flag(int flag) { return 0; }
1590
1591 /*
1592  * If the system does not have PCI, clearly these return errors.  Define
1593  * these as simple inline functions to avoid hair in drivers.
1594  */
1595 #define _PCI_NOP(o, s, t) \
1596         static inline int pci_##o##_config_##s(struct pci_dev *dev, \
1597                                                 int where, t val) \
1598                 { return PCIBIOS_FUNC_NOT_SUPPORTED; }
1599
1600 #define _PCI_NOP_ALL(o, x)      _PCI_NOP(o, byte, u8 x) \
1601                                 _PCI_NOP(o, word, u16 x) \
1602                                 _PCI_NOP(o, dword, u32 x)
1603 _PCI_NOP_ALL(read, *)
1604 _PCI_NOP_ALL(write,)
1605
1606 static inline struct pci_dev *pci_get_device(unsigned int vendor,
1607                                              unsigned int device,
1608                                              struct pci_dev *from)
1609 { return NULL; }
1610
1611 static inline struct pci_dev *pci_get_subsys(unsigned int vendor,
1612                                              unsigned int device,
1613                                              unsigned int ss_vendor,
1614                                              unsigned int ss_device,
1615                                              struct pci_dev *from)
1616 { return NULL; }
1617
1618 static inline struct pci_dev *pci_get_class(unsigned int class,
1619                                             struct pci_dev *from)
1620 { return NULL; }
1621
1622 #define pci_dev_present(ids)    (0)
1623 #define no_pci_devices()        (1)
1624 #define pci_dev_put(dev)        do { } while (0)
1625
1626 static inline void pci_set_master(struct pci_dev *dev) { }
1627 static inline int pci_enable_device(struct pci_dev *dev) { return -EIO; }
1628 static inline void pci_disable_device(struct pci_dev *dev) { }
1629 static inline int pci_assign_resource(struct pci_dev *dev, int i)
1630 { return -EBUSY; }
1631 static inline int __pci_register_driver(struct pci_driver *drv,
1632                                         struct module *owner)
1633 { return 0; }
1634 static inline int pci_register_driver(struct pci_driver *drv)
1635 { return 0; }
1636 static inline void pci_unregister_driver(struct pci_driver *drv) { }
1637 static inline int pci_find_capability(struct pci_dev *dev, int cap)
1638 { return 0; }
1639 static inline int pci_find_next_capability(struct pci_dev *dev, u8 post,
1640                                            int cap)
1641 { return 0; }
1642 static inline int pci_find_ext_capability(struct pci_dev *dev, int cap)
1643 { return 0; }
1644
1645 /* Power management related routines */
1646 static inline int pci_save_state(struct pci_dev *dev) { return 0; }
1647 static inline void pci_restore_state(struct pci_dev *dev) { }
1648 static inline int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1649 { return 0; }
1650 static inline int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1651 { return 0; }
1652 static inline pci_power_t pci_choose_state(struct pci_dev *dev,
1653                                            pm_message_t state)
1654 { return PCI_D0; }
1655 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1656                                   int enable)
1657 { return 0; }
1658
1659 static inline struct resource *pci_find_resource(struct pci_dev *dev,
1660                                                  struct resource *res)
1661 { return NULL; }
1662 static inline int pci_request_regions(struct pci_dev *dev, const char *res_name)
1663 { return -EIO; }
1664 static inline void pci_release_regions(struct pci_dev *dev) { }
1665
1666 static inline unsigned long pci_address_to_pio(phys_addr_t addr) { return -1; }
1667
1668 static inline void pci_block_cfg_access(struct pci_dev *dev) { }
1669 static inline int pci_block_cfg_access_in_atomic(struct pci_dev *dev)
1670 { return 0; }
1671 static inline void pci_unblock_cfg_access(struct pci_dev *dev) { }
1672
1673 static inline struct pci_bus *pci_find_next_bus(const struct pci_bus *from)
1674 { return NULL; }
1675 static inline struct pci_dev *pci_get_slot(struct pci_bus *bus,
1676                                                 unsigned int devfn)
1677 { return NULL; }
1678 static inline struct pci_dev *pci_get_domain_bus_and_slot(int domain,
1679                                         unsigned int bus, unsigned int devfn)
1680 { return NULL; }
1681
1682 static inline int pci_domain_nr(struct pci_bus *bus) { return 0; }
1683 static inline struct pci_dev *pci_dev_get(struct pci_dev *dev) { return NULL; }
1684
1685 #define dev_is_pci(d) (false)
1686 #define dev_is_pf(d) (false)
1687 static inline bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
1688 { return false; }
1689 static inline int pci_irqd_intx_xlate(struct irq_domain *d,
1690                                       struct device_node *node,
1691                                       const u32 *intspec,
1692                                       unsigned int intsize,
1693                                       unsigned long *out_hwirq,
1694                                       unsigned int *out_type)
1695 { return -EINVAL; }
1696 #endif /* CONFIG_PCI */
1697
1698 /* Include architecture-dependent settings and functions */
1699
1700 #include <asm/pci.h>
1701
1702 /* These two functions provide almost identical functionality. Depennding
1703  * on the architecture, one will be implemented as a wrapper around the
1704  * other (in drivers/pci/mmap.c).
1705  *
1706  * pci_mmap_resource_range() maps a specific BAR, and vm->vm_pgoff
1707  * is expected to be an offset within that region.
1708  *
1709  * pci_mmap_page_range() is the legacy architecture-specific interface,
1710  * which accepts a "user visible" resource address converted by
1711  * pci_resource_to_user(), as used in the legacy mmap() interface in
1712  * /proc/bus/pci/.
1713  */
1714 int pci_mmap_resource_range(struct pci_dev *dev, int bar,
1715                             struct vm_area_struct *vma,
1716                             enum pci_mmap_state mmap_state, int write_combine);
1717 int pci_mmap_page_range(struct pci_dev *pdev, int bar,
1718                         struct vm_area_struct *vma,
1719                         enum pci_mmap_state mmap_state, int write_combine);
1720
1721 #ifndef arch_can_pci_mmap_wc
1722 #define arch_can_pci_mmap_wc()          0
1723 #endif
1724
1725 #ifndef arch_can_pci_mmap_io
1726 #define arch_can_pci_mmap_io()          0
1727 #define pci_iobar_pfn(pdev, bar, vma) (-EINVAL)
1728 #else
1729 int pci_iobar_pfn(struct pci_dev *pdev, int bar, struct vm_area_struct *vma);
1730 #endif
1731
1732 #ifndef pci_root_bus_fwnode
1733 #define pci_root_bus_fwnode(bus)        NULL
1734 #endif
1735
1736 /*
1737  * These helpers provide future and backwards compatibility
1738  * for accessing popular PCI BAR info
1739  */
1740 #define pci_resource_start(dev, bar)    ((dev)->resource[(bar)].start)
1741 #define pci_resource_end(dev, bar)      ((dev)->resource[(bar)].end)
1742 #define pci_resource_flags(dev, bar)    ((dev)->resource[(bar)].flags)
1743 #define pci_resource_len(dev,bar) \
1744         ((pci_resource_start((dev), (bar)) == 0 &&      \
1745           pci_resource_end((dev), (bar)) ==             \
1746           pci_resource_start((dev), (bar))) ? 0 :       \
1747                                                         \
1748          (pci_resource_end((dev), (bar)) -              \
1749           pci_resource_start((dev), (bar)) + 1))
1750
1751 /*
1752  * Similar to the helpers above, these manipulate per-pci_dev
1753  * driver-specific data.  They are really just a wrapper around
1754  * the generic device structure functions of these calls.
1755  */
1756 static inline void *pci_get_drvdata(struct pci_dev *pdev)
1757 {
1758         return dev_get_drvdata(&pdev->dev);
1759 }
1760
1761 static inline void pci_set_drvdata(struct pci_dev *pdev, void *data)
1762 {
1763         dev_set_drvdata(&pdev->dev, data);
1764 }
1765
1766 static inline const char *pci_name(const struct pci_dev *pdev)
1767 {
1768         return dev_name(&pdev->dev);
1769 }
1770
1771
1772 /*
1773  * Some archs don't want to expose struct resource to userland as-is
1774  * in sysfs and /proc
1775  */
1776 #ifdef HAVE_ARCH_PCI_RESOURCE_TO_USER
1777 void pci_resource_to_user(const struct pci_dev *dev, int bar,
1778                           const struct resource *rsrc,
1779                           resource_size_t *start, resource_size_t *end);
1780 #else
1781 static inline void pci_resource_to_user(const struct pci_dev *dev, int bar,
1782                 const struct resource *rsrc, resource_size_t *start,
1783                 resource_size_t *end)
1784 {
1785         *start = rsrc->start;
1786         *end = rsrc->end;
1787 }
1788 #endif /* HAVE_ARCH_PCI_RESOURCE_TO_USER */
1789
1790
1791 /*
1792  * The world is not perfect and supplies us with broken PCI devices.
1793  * For at least a part of these bugs we need a work-around, so both
1794  * generic (drivers/pci/quirks.c) and per-architecture code can define
1795  * fixup hooks to be called for particular buggy devices.
1796  */
1797
1798 struct pci_fixup {
1799         u16 vendor;                     /* Or PCI_ANY_ID */
1800         u16 device;                     /* Or PCI_ANY_ID */
1801         u32 class;                      /* Or PCI_ANY_ID */
1802         unsigned int class_shift;       /* should be 0, 8, 16 */
1803         void (*hook)(struct pci_dev *dev);
1804 };
1805
1806 enum pci_fixup_pass {
1807         pci_fixup_early,        /* Before probing BARs */
1808         pci_fixup_header,       /* After reading configuration header */
1809         pci_fixup_final,        /* Final phase of device fixups */
1810         pci_fixup_enable,       /* pci_enable_device() time */
1811         pci_fixup_resume,       /* pci_device_resume() */
1812         pci_fixup_suspend,      /* pci_device_suspend() */
1813         pci_fixup_resume_early, /* pci_device_resume_early() */
1814         pci_fixup_suspend_late, /* pci_device_suspend_late() */
1815 };
1816
1817 /* Anonymous variables would be nice... */
1818 #define DECLARE_PCI_FIXUP_SECTION(section, name, vendor, device, class, \
1819                                   class_shift, hook)                    \
1820         static const struct pci_fixup __PASTE(__pci_fixup_##name,__LINE__) __used       \
1821         __attribute__((__section__(#section), aligned((sizeof(void *)))))    \
1822                 = { vendor, device, class, class_shift, hook };
1823
1824 #define DECLARE_PCI_FIXUP_CLASS_EARLY(vendor, device, class,            \
1825                                          class_shift, hook)             \
1826         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
1827                 hook, vendor, device, class, class_shift, hook)
1828 #define DECLARE_PCI_FIXUP_CLASS_HEADER(vendor, device, class,           \
1829                                          class_shift, hook)             \
1830         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
1831                 hook, vendor, device, class, class_shift, hook)
1832 #define DECLARE_PCI_FIXUP_CLASS_FINAL(vendor, device, class,            \
1833                                          class_shift, hook)             \
1834         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
1835                 hook, vendor, device, class, class_shift, hook)
1836 #define DECLARE_PCI_FIXUP_CLASS_ENABLE(vendor, device, class,           \
1837                                          class_shift, hook)             \
1838         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
1839                 hook, vendor, device, class, class_shift, hook)
1840 #define DECLARE_PCI_FIXUP_CLASS_RESUME(vendor, device, class,           \
1841                                          class_shift, hook)             \
1842         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
1843                 resume##hook, vendor, device, class, class_shift, hook)
1844 #define DECLARE_PCI_FIXUP_CLASS_RESUME_EARLY(vendor, device, class,     \
1845                                          class_shift, hook)             \
1846         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
1847                 resume_early##hook, vendor, device, class, class_shift, hook)
1848 #define DECLARE_PCI_FIXUP_CLASS_SUSPEND(vendor, device, class,          \
1849                                          class_shift, hook)             \
1850         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
1851                 suspend##hook, vendor, device, class, class_shift, hook)
1852 #define DECLARE_PCI_FIXUP_CLASS_SUSPEND_LATE(vendor, device, class,     \
1853                                          class_shift, hook)             \
1854         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend_late,              \
1855                 suspend_late##hook, vendor, device, class, class_shift, hook)
1856
1857 #define DECLARE_PCI_FIXUP_EARLY(vendor, device, hook)                   \
1858         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
1859                 hook, vendor, device, PCI_ANY_ID, 0, hook)
1860 #define DECLARE_PCI_FIXUP_HEADER(vendor, device, hook)                  \
1861         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
1862                 hook, vendor, device, PCI_ANY_ID, 0, hook)
1863 #define DECLARE_PCI_FIXUP_FINAL(vendor, device, hook)                   \
1864         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
1865                 hook, vendor, device, PCI_ANY_ID, 0, hook)
1866 #define DECLARE_PCI_FIXUP_ENABLE(vendor, device, hook)                  \
1867         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
1868                 hook, vendor, device, PCI_ANY_ID, 0, hook)
1869 #define DECLARE_PCI_FIXUP_RESUME(vendor, device, hook)                  \
1870         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
1871                 resume##hook, vendor, device, PCI_ANY_ID, 0, hook)
1872 #define DECLARE_PCI_FIXUP_RESUME_EARLY(vendor, device, hook)            \
1873         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
1874                 resume_early##hook, vendor, device, PCI_ANY_ID, 0, hook)
1875 #define DECLARE_PCI_FIXUP_SUSPEND(vendor, device, hook)                 \
1876         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
1877                 suspend##hook, vendor, device, PCI_ANY_ID, 0, hook)
1878 #define DECLARE_PCI_FIXUP_SUSPEND_LATE(vendor, device, hook)            \
1879         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend_late,              \
1880                 suspend_late##hook, vendor, device, PCI_ANY_ID, 0, hook)
1881
1882 #ifdef CONFIG_PCI_QUIRKS
1883 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev);
1884 int pci_dev_specific_acs_enabled(struct pci_dev *dev, u16 acs_flags);
1885 int pci_dev_specific_enable_acs(struct pci_dev *dev);
1886 #else
1887 static inline void pci_fixup_device(enum pci_fixup_pass pass,
1888                                     struct pci_dev *dev) { }
1889 static inline int pci_dev_specific_acs_enabled(struct pci_dev *dev,
1890                                                u16 acs_flags)
1891 {
1892         return -ENOTTY;
1893 }
1894 static inline int pci_dev_specific_enable_acs(struct pci_dev *dev)
1895 {
1896         return -ENOTTY;
1897 }
1898 #endif
1899
1900 void __iomem *pcim_iomap(struct pci_dev *pdev, int bar, unsigned long maxlen);
1901 void pcim_iounmap(struct pci_dev *pdev, void __iomem *addr);
1902 void __iomem * const *pcim_iomap_table(struct pci_dev *pdev);
1903 int pcim_iomap_regions(struct pci_dev *pdev, int mask, const char *name);
1904 int pcim_iomap_regions_request_all(struct pci_dev *pdev, int mask,
1905                                    const char *name);
1906 void pcim_iounmap_regions(struct pci_dev *pdev, int mask);
1907
1908 extern int pci_pci_problems;
1909 #define PCIPCI_FAIL             1       /* No PCI PCI DMA */
1910 #define PCIPCI_TRITON           2
1911 #define PCIPCI_NATOMA           4
1912 #define PCIPCI_VIAETBF          8
1913 #define PCIPCI_VSFX             16
1914 #define PCIPCI_ALIMAGIK         32      /* Need low latency setting */
1915 #define PCIAGP_FAIL             64      /* No PCI to AGP DMA */
1916
1917 extern unsigned long pci_cardbus_io_size;
1918 extern unsigned long pci_cardbus_mem_size;
1919 extern u8 pci_dfl_cache_line_size;
1920 extern u8 pci_cache_line_size;
1921
1922 extern unsigned long pci_hotplug_io_size;
1923 extern unsigned long pci_hotplug_mem_size;
1924 extern unsigned long pci_hotplug_bus_size;
1925
1926 /* Architecture-specific versions may override these (weak) */
1927 void pcibios_disable_device(struct pci_dev *dev);
1928 void pcibios_set_master(struct pci_dev *dev);
1929 int pcibios_set_pcie_reset_state(struct pci_dev *dev,
1930                                  enum pcie_reset_state state);
1931 int pcibios_add_device(struct pci_dev *dev);
1932 void pcibios_release_device(struct pci_dev *dev);
1933 void pcibios_penalize_isa_irq(int irq, int active);
1934 int pcibios_alloc_irq(struct pci_dev *dev);
1935 void pcibios_free_irq(struct pci_dev *dev);
1936 resource_size_t pcibios_default_alignment(void);
1937
1938 #ifdef CONFIG_HIBERNATE_CALLBACKS
1939 extern struct dev_pm_ops pcibios_pm_ops;
1940 #endif
1941
1942 #if defined(CONFIG_PCI_MMCONFIG) || defined(CONFIG_ACPI_MCFG)
1943 void __init pci_mmcfg_early_init(void);
1944 void __init pci_mmcfg_late_init(void);
1945 #else
1946 static inline void pci_mmcfg_early_init(void) { }
1947 static inline void pci_mmcfg_late_init(void) { }
1948 #endif
1949
1950 int pci_ext_cfg_avail(void);
1951
1952 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar);
1953 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar);
1954
1955 #ifdef CONFIG_PCI_IOV
1956 int pci_iov_virtfn_bus(struct pci_dev *dev, int id);
1957 int pci_iov_virtfn_devfn(struct pci_dev *dev, int id);
1958
1959 int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn);
1960 void pci_disable_sriov(struct pci_dev *dev);
1961 int pci_iov_add_virtfn(struct pci_dev *dev, int id);
1962 void pci_iov_remove_virtfn(struct pci_dev *dev, int id);
1963 int pci_num_vf(struct pci_dev *dev);
1964 int pci_vfs_assigned(struct pci_dev *dev);
1965 int pci_sriov_set_totalvfs(struct pci_dev *dev, u16 numvfs);
1966 int pci_sriov_get_totalvfs(struct pci_dev *dev);
1967 int pci_sriov_configure_simple(struct pci_dev *dev, int nr_virtfn);
1968 resource_size_t pci_iov_resource_size(struct pci_dev *dev, int resno);
1969 void pci_vf_drivers_autoprobe(struct pci_dev *dev, bool probe);
1970
1971 /* Arch may override these (weak) */
1972 int pcibios_sriov_enable(struct pci_dev *pdev, u16 num_vfs);
1973 int pcibios_sriov_disable(struct pci_dev *pdev);
1974 resource_size_t pcibios_iov_resource_alignment(struct pci_dev *dev, int resno);
1975 #else
1976 static inline int pci_iov_virtfn_bus(struct pci_dev *dev, int id)
1977 {
1978         return -ENOSYS;
1979 }
1980 static inline int pci_iov_virtfn_devfn(struct pci_dev *dev, int id)
1981 {
1982         return -ENOSYS;
1983 }
1984 static inline int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn)
1985 { return -ENODEV; }
1986 static inline int pci_iov_add_virtfn(struct pci_dev *dev, int id)
1987 {
1988         return -ENOSYS;
1989 }
1990 static inline void pci_iov_remove_virtfn(struct pci_dev *dev,
1991                                          int id) { }
1992 static inline void pci_disable_sriov(struct pci_dev *dev) { }
1993 static inline int pci_num_vf(struct pci_dev *dev) { return 0; }
1994 static inline int pci_vfs_assigned(struct pci_dev *dev)
1995 { return 0; }
1996 static inline int pci_sriov_set_totalvfs(struct pci_dev *dev, u16 numvfs)
1997 { return 0; }
1998 static inline int pci_sriov_get_totalvfs(struct pci_dev *dev)
1999 { return 0; }
2000 #define pci_sriov_configure_simple      NULL
2001 static inline resource_size_t pci_iov_resource_size(struct pci_dev *dev, int resno)
2002 { return 0; }
2003 static inline void pci_vf_drivers_autoprobe(struct pci_dev *dev, bool probe) { }
2004 #endif
2005
2006 #if defined(CONFIG_HOTPLUG_PCI) || defined(CONFIG_HOTPLUG_PCI_MODULE)
2007 void pci_hp_create_module_link(struct pci_slot *pci_slot);
2008 void pci_hp_remove_module_link(struct pci_slot *pci_slot);
2009 #endif
2010
2011 /**
2012  * pci_pcie_cap - get the saved PCIe capability offset
2013  * @dev: PCI device
2014  *
2015  * PCIe capability offset is calculated at PCI device initialization
2016  * time and saved in the data structure. This function returns saved
2017  * PCIe capability offset. Using this instead of pci_find_capability()
2018  * reduces unnecessary search in the PCI configuration space. If you
2019  * need to calculate PCIe capability offset from raw device for some
2020  * reasons, please use pci_find_capability() instead.
2021  */
2022 static inline int pci_pcie_cap(struct pci_dev *dev)
2023 {
2024         return dev->pcie_cap;
2025 }
2026
2027 /**
2028  * pci_is_pcie - check if the PCI device is PCI Express capable
2029  * @dev: PCI device
2030  *
2031  * Returns: true if the PCI device is PCI Express capable, false otherwise.
2032  */
2033 static inline bool pci_is_pcie(struct pci_dev *dev)
2034 {
2035         return pci_pcie_cap(dev);
2036 }
2037
2038 /**
2039  * pcie_caps_reg - get the PCIe Capabilities Register
2040  * @dev: PCI device
2041  */
2042 static inline u16 pcie_caps_reg(const struct pci_dev *dev)
2043 {
2044         return dev->pcie_flags_reg;
2045 }
2046
2047 /**
2048  * pci_pcie_type - get the PCIe device/port type
2049  * @dev: PCI device
2050  */
2051 static inline int pci_pcie_type(const struct pci_dev *dev)
2052 {
2053         return (pcie_caps_reg(dev) & PCI_EXP_FLAGS_TYPE) >> 4;
2054 }
2055
2056 static inline struct pci_dev *pcie_find_root_port(struct pci_dev *dev)
2057 {
2058         while (1) {
2059                 if (!pci_is_pcie(dev))
2060                         break;
2061                 if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2062                         return dev;
2063                 if (!dev->bus->self)
2064                         break;
2065                 dev = dev->bus->self;
2066         }
2067         return NULL;
2068 }
2069
2070 void pci_request_acs(void);
2071 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags);
2072 bool pci_acs_path_enabled(struct pci_dev *start,
2073                           struct pci_dev *end, u16 acs_flags);
2074 int pci_enable_atomic_ops_to_root(struct pci_dev *dev, u32 cap_mask);
2075
2076 #define PCI_VPD_LRDT                    0x80    /* Large Resource Data Type */
2077 #define PCI_VPD_LRDT_ID(x)              ((x) | PCI_VPD_LRDT)
2078
2079 /* Large Resource Data Type Tag Item Names */
2080 #define PCI_VPD_LTIN_ID_STRING          0x02    /* Identifier String */
2081 #define PCI_VPD_LTIN_RO_DATA            0x10    /* Read-Only Data */
2082 #define PCI_VPD_LTIN_RW_DATA            0x11    /* Read-Write Data */
2083
2084 #define PCI_VPD_LRDT_ID_STRING          PCI_VPD_LRDT_ID(PCI_VPD_LTIN_ID_STRING)
2085 #define PCI_VPD_LRDT_RO_DATA            PCI_VPD_LRDT_ID(PCI_VPD_LTIN_RO_DATA)
2086 #define PCI_VPD_LRDT_RW_DATA            PCI_VPD_LRDT_ID(PCI_VPD_LTIN_RW_DATA)
2087
2088 /* Small Resource Data Type Tag Item Names */
2089 #define PCI_VPD_STIN_END                0x0f    /* End */
2090
2091 #define PCI_VPD_SRDT_END                (PCI_VPD_STIN_END << 3)
2092
2093 #define PCI_VPD_SRDT_TIN_MASK           0x78
2094 #define PCI_VPD_SRDT_LEN_MASK           0x07
2095 #define PCI_VPD_LRDT_TIN_MASK           0x7f
2096
2097 #define PCI_VPD_LRDT_TAG_SIZE           3
2098 #define PCI_VPD_SRDT_TAG_SIZE           1
2099
2100 #define PCI_VPD_INFO_FLD_HDR_SIZE       3
2101
2102 #define PCI_VPD_RO_KEYWORD_PARTNO       "PN"
2103 #define PCI_VPD_RO_KEYWORD_MFR_ID       "MN"
2104 #define PCI_VPD_RO_KEYWORD_VENDOR0      "V0"
2105 #define PCI_VPD_RO_KEYWORD_CHKSUM       "RV"
2106
2107 /**
2108  * pci_vpd_lrdt_size - Extracts the Large Resource Data Type length
2109  * @lrdt: Pointer to the beginning of the Large Resource Data Type tag
2110  *
2111  * Returns the extracted Large Resource Data Type length.
2112  */
2113 static inline u16 pci_vpd_lrdt_size(const u8 *lrdt)
2114 {
2115         return (u16)lrdt[1] + ((u16)lrdt[2] << 8);
2116 }
2117
2118 /**
2119  * pci_vpd_lrdt_tag - Extracts the Large Resource Data Type Tag Item
2120  * @lrdt: Pointer to the beginning of the Large Resource Data Type tag
2121  *
2122  * Returns the extracted Large Resource Data Type Tag item.
2123  */
2124 static inline u16 pci_vpd_lrdt_tag(const u8 *lrdt)
2125 {
2126         return (u16)(lrdt[0] & PCI_VPD_LRDT_TIN_MASK);
2127 }
2128
2129 /**
2130  * pci_vpd_srdt_size - Extracts the Small Resource Data Type length
2131  * @srdt: Pointer to the beginning of the Small Resource Data Type tag
2132  *
2133  * Returns the extracted Small Resource Data Type length.
2134  */
2135 static inline u8 pci_vpd_srdt_size(const u8 *srdt)
2136 {
2137         return (*srdt) & PCI_VPD_SRDT_LEN_MASK;
2138 }
2139
2140 /**
2141  * pci_vpd_srdt_tag - Extracts the Small Resource Data Type Tag Item
2142  * @srdt: Pointer to the beginning of the Small Resource Data Type tag
2143  *
2144  * Returns the extracted Small Resource Data Type Tag Item.
2145  */
2146 static inline u8 pci_vpd_srdt_tag(const u8 *srdt)
2147 {
2148         return ((*srdt) & PCI_VPD_SRDT_TIN_MASK) >> 3;
2149 }
2150
2151 /**
2152  * pci_vpd_info_field_size - Extracts the information field length
2153  * @lrdt: Pointer to the beginning of an information field header
2154  *
2155  * Returns the extracted information field length.
2156  */
2157 static inline u8 pci_vpd_info_field_size(const u8 *info_field)
2158 {
2159         return info_field[2];
2160 }
2161
2162 /**
2163  * pci_vpd_find_tag - Locates the Resource Data Type tag provided
2164  * @buf: Pointer to buffered vpd data
2165  * @off: The offset into the buffer at which to begin the search
2166  * @len: The length of the vpd buffer
2167  * @rdt: The Resource Data Type to search for
2168  *
2169  * Returns the index where the Resource Data Type was found or
2170  * -ENOENT otherwise.
2171  */
2172 int pci_vpd_find_tag(const u8 *buf, unsigned int off, unsigned int len, u8 rdt);
2173
2174 /**
2175  * pci_vpd_find_info_keyword - Locates an information field keyword in the VPD
2176  * @buf: Pointer to buffered vpd data
2177  * @off: The offset into the buffer at which to begin the search
2178  * @len: The length of the buffer area, relative to off, in which to search
2179  * @kw: The keyword to search for
2180  *
2181  * Returns the index where the information field keyword was found or
2182  * -ENOENT otherwise.
2183  */
2184 int pci_vpd_find_info_keyword(const u8 *buf, unsigned int off,
2185                               unsigned int len, const char *kw);
2186
2187 /* PCI <-> OF binding helpers */
2188 #ifdef CONFIG_OF
2189 struct device_node;
2190 struct irq_domain;
2191 void pci_set_of_node(struct pci_dev *dev);
2192 void pci_release_of_node(struct pci_dev *dev);
2193 void pci_set_bus_of_node(struct pci_bus *bus);
2194 void pci_release_bus_of_node(struct pci_bus *bus);
2195 struct irq_domain *pci_host_bridge_of_msi_domain(struct pci_bus *bus);
2196 int pci_parse_request_of_pci_ranges(struct device *dev,
2197                                     struct list_head *resources,
2198                                     struct resource **bus_range);
2199
2200 /* Arch may override this (weak) */
2201 struct device_node *pcibios_get_phb_of_node(struct pci_bus *bus);
2202
2203 #else   /* CONFIG_OF */
2204 static inline void pci_set_of_node(struct pci_dev *dev) { }
2205 static inline void pci_release_of_node(struct pci_dev *dev) { }
2206 static inline void pci_set_bus_of_node(struct pci_bus *bus) { }
2207 static inline void pci_release_bus_of_node(struct pci_bus *bus) { }
2208 static inline struct irq_domain *
2209 pci_host_bridge_of_msi_domain(struct pci_bus *bus) { return NULL; }
2210 static inline int pci_parse_request_of_pci_ranges(struct device *dev,
2211                                                   struct list_head *resources,
2212                                                   struct resource **bus_range)
2213 {
2214         return -EINVAL;
2215 }
2216 #endif  /* CONFIG_OF */
2217
2218 static inline struct device_node *
2219 pci_device_to_OF_node(const struct pci_dev *pdev)
2220 {
2221         return pdev ? pdev->dev.of_node : NULL;
2222 }
2223
2224 static inline struct device_node *pci_bus_to_OF_node(struct pci_bus *bus)
2225 {
2226         return bus ? bus->dev.of_node : NULL;
2227 }
2228
2229 #ifdef CONFIG_ACPI
2230 struct irq_domain *pci_host_bridge_acpi_msi_domain(struct pci_bus *bus);
2231
2232 void
2233 pci_msi_register_fwnode_provider(struct fwnode_handle *(*fn)(struct device *));
2234 #else
2235 static inline struct irq_domain *
2236 pci_host_bridge_acpi_msi_domain(struct pci_bus *bus) { return NULL; }
2237 #endif
2238
2239 #ifdef CONFIG_EEH
2240 static inline struct eeh_dev *pci_dev_to_eeh_dev(struct pci_dev *pdev)
2241 {
2242         return pdev->dev.archdata.edev;
2243 }
2244 #endif
2245
2246 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn);
2247 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2);
2248 int pci_for_each_dma_alias(struct pci_dev *pdev,
2249                            int (*fn)(struct pci_dev *pdev,
2250                                      u16 alias, void *data), void *data);
2251
2252 /* Helper functions for operation of device flag */
2253 static inline void pci_set_dev_assigned(struct pci_dev *pdev)
2254 {
2255         pdev->dev_flags |= PCI_DEV_FLAGS_ASSIGNED;
2256 }
2257 static inline void pci_clear_dev_assigned(struct pci_dev *pdev)
2258 {
2259         pdev->dev_flags &= ~PCI_DEV_FLAGS_ASSIGNED;
2260 }
2261 static inline bool pci_is_dev_assigned(struct pci_dev *pdev)
2262 {
2263         return (pdev->dev_flags & PCI_DEV_FLAGS_ASSIGNED) == PCI_DEV_FLAGS_ASSIGNED;
2264 }
2265
2266 /**
2267  * pci_ari_enabled - query ARI forwarding status
2268  * @bus: the PCI bus
2269  *
2270  * Returns true if ARI forwarding is enabled.
2271  */
2272 static inline bool pci_ari_enabled(struct pci_bus *bus)
2273 {
2274         return bus->self && bus->self->ari_enabled;
2275 }
2276
2277 /**
2278  * pci_is_thunderbolt_attached - whether device is on a Thunderbolt daisy chain
2279  * @pdev: PCI device to check
2280  *
2281  * Walk upwards from @pdev and check for each encountered bridge if it's part
2282  * of a Thunderbolt controller.  Reaching the host bridge means @pdev is not
2283  * Thunderbolt-attached.  (But rather soldered to the mainboard usually.)
2284  */
2285 static inline bool pci_is_thunderbolt_attached(struct pci_dev *pdev)
2286 {
2287         struct pci_dev *parent = pdev;
2288
2289         if (pdev->is_thunderbolt)
2290                 return true;
2291
2292         while ((parent = pci_upstream_bridge(parent)))
2293                 if (parent->is_thunderbolt)
2294                         return true;
2295
2296         return false;
2297 }
2298
2299 #if defined(CONFIG_PCIEPORTBUS) || defined(CONFIG_EEH)
2300 void pci_uevent_ers(struct pci_dev *pdev, enum  pci_ers_result err_type);
2301 #endif
2302
2303 /* Provide the legacy pci_dma_* API */
2304 #include <linux/pci-dma-compat.h>
2305
2306 #define pci_printk(level, pdev, fmt, arg...) \
2307         dev_printk(level, &(pdev)->dev, fmt, ##arg)
2308
2309 #define pci_emerg(pdev, fmt, arg...)    dev_emerg(&(pdev)->dev, fmt, ##arg)
2310 #define pci_alert(pdev, fmt, arg...)    dev_alert(&(pdev)->dev, fmt, ##arg)
2311 #define pci_crit(pdev, fmt, arg...)     dev_crit(&(pdev)->dev, fmt, ##arg)
2312 #define pci_err(pdev, fmt, arg...)      dev_err(&(pdev)->dev, fmt, ##arg)
2313 #define pci_warn(pdev, fmt, arg...)     dev_warn(&(pdev)->dev, fmt, ##arg)
2314 #define pci_notice(pdev, fmt, arg...)   dev_notice(&(pdev)->dev, fmt, ##arg)
2315 #define pci_info(pdev, fmt, arg...)     dev_info(&(pdev)->dev, fmt, ##arg)
2316 #define pci_dbg(pdev, fmt, arg...)      dev_dbg(&(pdev)->dev, fmt, ##arg)
2317
2318 #endif /* LINUX_PCI_H */
This page took 0.18065 seconds and 4 git commands to generate.