]> Git Repo - linux.git/blob - drivers/gpu/drm/amd/amdgpu/amdgpu.h
drm/amdgpu: add helpers to access registers on different AIDs
[linux.git] / drivers / gpu / drm / amd / amdgpu / amdgpu.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #ifndef __AMDGPU_H__
29 #define __AMDGPU_H__
30
31 #ifdef pr_fmt
32 #undef pr_fmt
33 #endif
34
35 #define pr_fmt(fmt) "amdgpu: " fmt
36
37 #ifdef dev_fmt
38 #undef dev_fmt
39 #endif
40
41 #define dev_fmt(fmt) "amdgpu: " fmt
42
43 #include "amdgpu_ctx.h"
44
45 #include <linux/atomic.h>
46 #include <linux/wait.h>
47 #include <linux/list.h>
48 #include <linux/kref.h>
49 #include <linux/rbtree.h>
50 #include <linux/hashtable.h>
51 #include <linux/dma-fence.h>
52 #include <linux/pci.h>
53
54 #include <drm/ttm/ttm_bo.h>
55 #include <drm/ttm/ttm_placement.h>
56 #include <drm/ttm/ttm_execbuf_util.h>
57
58 #include <drm/amdgpu_drm.h>
59 #include <drm/drm_gem.h>
60 #include <drm/drm_ioctl.h>
61
62 #include <kgd_kfd_interface.h>
63 #include "dm_pp_interface.h"
64 #include "kgd_pp_interface.h"
65
66 #include "amd_shared.h"
67 #include "amdgpu_mode.h"
68 #include "amdgpu_ih.h"
69 #include "amdgpu_irq.h"
70 #include "amdgpu_ucode.h"
71 #include "amdgpu_ttm.h"
72 #include "amdgpu_psp.h"
73 #include "amdgpu_gds.h"
74 #include "amdgpu_sync.h"
75 #include "amdgpu_ring.h"
76 #include "amdgpu_vm.h"
77 #include "amdgpu_dpm.h"
78 #include "amdgpu_acp.h"
79 #include "amdgpu_uvd.h"
80 #include "amdgpu_vce.h"
81 #include "amdgpu_vcn.h"
82 #include "amdgpu_jpeg.h"
83 #include "amdgpu_gmc.h"
84 #include "amdgpu_gfx.h"
85 #include "amdgpu_sdma.h"
86 #include "amdgpu_lsdma.h"
87 #include "amdgpu_nbio.h"
88 #include "amdgpu_hdp.h"
89 #include "amdgpu_dm.h"
90 #include "amdgpu_virt.h"
91 #include "amdgpu_csa.h"
92 #include "amdgpu_mes_ctx.h"
93 #include "amdgpu_gart.h"
94 #include "amdgpu_debugfs.h"
95 #include "amdgpu_job.h"
96 #include "amdgpu_bo_list.h"
97 #include "amdgpu_gem.h"
98 #include "amdgpu_doorbell.h"
99 #include "amdgpu_amdkfd.h"
100 #include "amdgpu_discovery.h"
101 #include "amdgpu_mes.h"
102 #include "amdgpu_umc.h"
103 #include "amdgpu_mmhub.h"
104 #include "amdgpu_gfxhub.h"
105 #include "amdgpu_df.h"
106 #include "amdgpu_smuio.h"
107 #include "amdgpu_fdinfo.h"
108 #include "amdgpu_mca.h"
109 #include "amdgpu_ras.h"
110
111 #define MAX_GPU_INSTANCE                16
112
113 struct amdgpu_gpu_instance
114 {
115         struct amdgpu_device            *adev;
116         int                             mgpu_fan_enabled;
117 };
118
119 struct amdgpu_mgpu_info
120 {
121         struct amdgpu_gpu_instance      gpu_ins[MAX_GPU_INSTANCE];
122         struct mutex                    mutex;
123         uint32_t                        num_gpu;
124         uint32_t                        num_dgpu;
125         uint32_t                        num_apu;
126
127         /* delayed reset_func for XGMI configuration if necessary */
128         struct delayed_work             delayed_reset_work;
129         bool                            pending_reset;
130 };
131
132 enum amdgpu_ss {
133         AMDGPU_SS_DRV_LOAD,
134         AMDGPU_SS_DEV_D0,
135         AMDGPU_SS_DEV_D3,
136         AMDGPU_SS_DRV_UNLOAD
137 };
138
139 struct amdgpu_watchdog_timer
140 {
141         bool timeout_fatal_disable;
142         uint32_t period; /* maxCycles = (1 << period), the number of cycles before a timeout */
143 };
144
145 #define AMDGPU_MAX_TIMEOUT_PARAM_LENGTH 256
146
147 /*
148  * Modules parameters.
149  */
150 extern int amdgpu_modeset;
151 extern unsigned int amdgpu_vram_limit;
152 extern int amdgpu_vis_vram_limit;
153 extern int amdgpu_gart_size;
154 extern int amdgpu_gtt_size;
155 extern int amdgpu_moverate;
156 extern int amdgpu_audio;
157 extern int amdgpu_disp_priority;
158 extern int amdgpu_hw_i2c;
159 extern int amdgpu_pcie_gen2;
160 extern int amdgpu_msi;
161 extern char amdgpu_lockup_timeout[AMDGPU_MAX_TIMEOUT_PARAM_LENGTH];
162 extern int amdgpu_dpm;
163 extern int amdgpu_fw_load_type;
164 extern int amdgpu_aspm;
165 extern int amdgpu_runtime_pm;
166 extern uint amdgpu_ip_block_mask;
167 extern int amdgpu_bapm;
168 extern int amdgpu_deep_color;
169 extern int amdgpu_vm_size;
170 extern int amdgpu_vm_block_size;
171 extern int amdgpu_vm_fragment_size;
172 extern int amdgpu_vm_fault_stop;
173 extern int amdgpu_vm_debug;
174 extern int amdgpu_vm_update_mode;
175 extern int amdgpu_exp_hw_support;
176 extern int amdgpu_dc;
177 extern int amdgpu_sched_jobs;
178 extern int amdgpu_sched_hw_submission;
179 extern uint amdgpu_pcie_gen_cap;
180 extern uint amdgpu_pcie_lane_cap;
181 extern u64 amdgpu_cg_mask;
182 extern uint amdgpu_pg_mask;
183 extern uint amdgpu_sdma_phase_quantum;
184 extern char *amdgpu_disable_cu;
185 extern char *amdgpu_virtual_display;
186 extern uint amdgpu_pp_feature_mask;
187 extern uint amdgpu_force_long_training;
188 extern int amdgpu_lbpw;
189 extern int amdgpu_compute_multipipe;
190 extern int amdgpu_gpu_recovery;
191 extern int amdgpu_emu_mode;
192 extern uint amdgpu_smu_memory_pool_size;
193 extern int amdgpu_smu_pptable_id;
194 extern uint amdgpu_dc_feature_mask;
195 extern uint amdgpu_freesync_vid_mode;
196 extern uint amdgpu_dc_debug_mask;
197 extern uint amdgpu_dc_visual_confirm;
198 extern uint amdgpu_dm_abm_level;
199 extern int amdgpu_backlight;
200 extern struct amdgpu_mgpu_info mgpu_info;
201 extern int amdgpu_ras_enable;
202 extern uint amdgpu_ras_mask;
203 extern int amdgpu_bad_page_threshold;
204 extern bool amdgpu_ignore_bad_page_threshold;
205 extern struct amdgpu_watchdog_timer amdgpu_watchdog_timer;
206 extern int amdgpu_async_gfx_ring;
207 extern int amdgpu_mcbp;
208 extern int amdgpu_discovery;
209 extern int amdgpu_mes;
210 extern int amdgpu_mes_kiq;
211 extern int amdgpu_noretry;
212 extern int amdgpu_force_asic_type;
213 extern int amdgpu_smartshift_bias;
214 extern int amdgpu_use_xgmi_p2p;
215 #ifdef CONFIG_HSA_AMD
216 extern int sched_policy;
217 extern bool debug_evictions;
218 extern bool no_system_mem_limit;
219 extern int halt_if_hws_hang;
220 #else
221 static const int __maybe_unused sched_policy = KFD_SCHED_POLICY_HWS;
222 static const bool __maybe_unused debug_evictions; /* = false */
223 static const bool __maybe_unused no_system_mem_limit;
224 static const int __maybe_unused halt_if_hws_hang;
225 #endif
226 #ifdef CONFIG_HSA_AMD_P2P
227 extern bool pcie_p2p;
228 #endif
229
230 extern int amdgpu_tmz;
231 extern int amdgpu_reset_method;
232
233 #ifdef CONFIG_DRM_AMDGPU_SI
234 extern int amdgpu_si_support;
235 #endif
236 #ifdef CONFIG_DRM_AMDGPU_CIK
237 extern int amdgpu_cik_support;
238 #endif
239 extern int amdgpu_num_kcq;
240
241 #define AMDGPU_VCNFW_LOG_SIZE (32 * 1024)
242 extern int amdgpu_vcnfw_log;
243 extern int amdgpu_sg_display;
244
245 extern uint amdgpu_user_partt_mode;
246
247 #define AMDGPU_VM_MAX_NUM_CTX                   4096
248 #define AMDGPU_SG_THRESHOLD                     (256*1024*1024)
249 #define AMDGPU_WAIT_IDLE_TIMEOUT_IN_MS          3000
250 #define AMDGPU_MAX_USEC_TIMEOUT                 100000  /* 100 ms */
251 #define AMDGPU_FENCE_JIFFIES_TIMEOUT            (HZ / 2)
252 #define AMDGPU_DEBUGFS_MAX_COMPONENTS           32
253 #define AMDGPUFB_CONN_LIMIT                     4
254 #define AMDGPU_BIOS_NUM_SCRATCH                 16
255
256 #define AMDGPU_VBIOS_VGA_ALLOCATION             (9 * 1024 * 1024) /* reserve 8MB for vga emulator and 1 MB for FB */
257
258 /* hard reset data */
259 #define AMDGPU_ASIC_RESET_DATA                  0x39d5e86b
260
261 /* reset flags */
262 #define AMDGPU_RESET_GFX                        (1 << 0)
263 #define AMDGPU_RESET_COMPUTE                    (1 << 1)
264 #define AMDGPU_RESET_DMA                        (1 << 2)
265 #define AMDGPU_RESET_CP                         (1 << 3)
266 #define AMDGPU_RESET_GRBM                       (1 << 4)
267 #define AMDGPU_RESET_DMA1                       (1 << 5)
268 #define AMDGPU_RESET_RLC                        (1 << 6)
269 #define AMDGPU_RESET_SEM                        (1 << 7)
270 #define AMDGPU_RESET_IH                         (1 << 8)
271 #define AMDGPU_RESET_VMC                        (1 << 9)
272 #define AMDGPU_RESET_MC                         (1 << 10)
273 #define AMDGPU_RESET_DISPLAY                    (1 << 11)
274 #define AMDGPU_RESET_UVD                        (1 << 12)
275 #define AMDGPU_RESET_VCE                        (1 << 13)
276 #define AMDGPU_RESET_VCE1                       (1 << 14)
277
278 /* max cursor sizes (in pixels) */
279 #define CIK_CURSOR_WIDTH 128
280 #define CIK_CURSOR_HEIGHT 128
281
282 /* smart shift bias level limits */
283 #define AMDGPU_SMARTSHIFT_MAX_BIAS (100)
284 #define AMDGPU_SMARTSHIFT_MIN_BIAS (-100)
285
286 struct amdgpu_device;
287 struct amdgpu_irq_src;
288 struct amdgpu_fpriv;
289 struct amdgpu_bo_va_mapping;
290 struct kfd_vm_fault_info;
291 struct amdgpu_hive_info;
292 struct amdgpu_reset_context;
293 struct amdgpu_reset_control;
294
295 enum amdgpu_cp_irq {
296         AMDGPU_CP_IRQ_GFX_ME0_PIPE0_EOP = 0,
297         AMDGPU_CP_IRQ_GFX_ME0_PIPE1_EOP,
298         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE0_EOP,
299         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE1_EOP,
300         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE2_EOP,
301         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE3_EOP,
302         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE0_EOP,
303         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE1_EOP,
304         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE2_EOP,
305         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE3_EOP,
306
307         AMDGPU_CP_IRQ_LAST
308 };
309
310 enum amdgpu_thermal_irq {
311         AMDGPU_THERMAL_IRQ_LOW_TO_HIGH = 0,
312         AMDGPU_THERMAL_IRQ_HIGH_TO_LOW,
313
314         AMDGPU_THERMAL_IRQ_LAST
315 };
316
317 enum amdgpu_kiq_irq {
318         AMDGPU_CP_KIQ_IRQ_DRIVER0 = 0,
319         AMDGPU_CP_KIQ_IRQ_LAST
320 };
321 #define SRIOV_USEC_TIMEOUT  1200000 /* wait 12 * 100ms for SRIOV */
322 #define MAX_KIQ_REG_WAIT       5000 /* in usecs, 5ms */
323 #define MAX_KIQ_REG_BAILOUT_INTERVAL   5 /* in msecs, 5ms */
324 #define MAX_KIQ_REG_TRY 1000
325
326 int amdgpu_device_ip_set_clockgating_state(void *dev,
327                                            enum amd_ip_block_type block_type,
328                                            enum amd_clockgating_state state);
329 int amdgpu_device_ip_set_powergating_state(void *dev,
330                                            enum amd_ip_block_type block_type,
331                                            enum amd_powergating_state state);
332 void amdgpu_device_ip_get_clockgating_state(struct amdgpu_device *adev,
333                                             u64 *flags);
334 int amdgpu_device_ip_wait_for_idle(struct amdgpu_device *adev,
335                                    enum amd_ip_block_type block_type);
336 bool amdgpu_device_ip_is_idle(struct amdgpu_device *adev,
337                               enum amd_ip_block_type block_type);
338
339 #define AMDGPU_MAX_IP_NUM 16
340
341 struct amdgpu_ip_block_status {
342         bool valid;
343         bool sw;
344         bool hw;
345         bool late_initialized;
346         bool hang;
347 };
348
349 struct amdgpu_ip_block_version {
350         const enum amd_ip_block_type type;
351         const u32 major;
352         const u32 minor;
353         const u32 rev;
354         const struct amd_ip_funcs *funcs;
355 };
356
357 #define HW_REV(_Major, _Minor, _Rev) \
358         ((((uint32_t) (_Major)) << 16) | ((uint32_t) (_Minor) << 8) | ((uint32_t) (_Rev)))
359
360 struct amdgpu_ip_block {
361         struct amdgpu_ip_block_status status;
362         const struct amdgpu_ip_block_version *version;
363 };
364
365 int amdgpu_device_ip_block_version_cmp(struct amdgpu_device *adev,
366                                        enum amd_ip_block_type type,
367                                        u32 major, u32 minor);
368
369 struct amdgpu_ip_block *
370 amdgpu_device_ip_get_ip_block(struct amdgpu_device *adev,
371                               enum amd_ip_block_type type);
372
373 int amdgpu_device_ip_block_add(struct amdgpu_device *adev,
374                                const struct amdgpu_ip_block_version *ip_block_version);
375
376 /*
377  * BIOS.
378  */
379 bool amdgpu_get_bios(struct amdgpu_device *adev);
380 bool amdgpu_read_bios(struct amdgpu_device *adev);
381 bool amdgpu_soc15_read_bios_from_rom(struct amdgpu_device *adev,
382                                      u8 *bios, u32 length_bytes);
383 /*
384  * Clocks
385  */
386
387 #define AMDGPU_MAX_PPLL 3
388
389 struct amdgpu_clock {
390         struct amdgpu_pll ppll[AMDGPU_MAX_PPLL];
391         struct amdgpu_pll spll;
392         struct amdgpu_pll mpll;
393         /* 10 Khz units */
394         uint32_t default_mclk;
395         uint32_t default_sclk;
396         uint32_t default_dispclk;
397         uint32_t current_dispclk;
398         uint32_t dp_extclk;
399         uint32_t max_pixel_clock;
400 };
401
402 /* sub-allocation manager, it has to be protected by another lock.
403  * By conception this is an helper for other part of the driver
404  * like the indirect buffer or semaphore, which both have their
405  * locking.
406  *
407  * Principe is simple, we keep a list of sub allocation in offset
408  * order (first entry has offset == 0, last entry has the highest
409  * offset).
410  *
411  * When allocating new object we first check if there is room at
412  * the end total_size - (last_object_offset + last_object_size) >=
413  * alloc_size. If so we allocate new object there.
414  *
415  * When there is not enough room at the end, we start waiting for
416  * each sub object until we reach object_offset+object_size >=
417  * alloc_size, this object then become the sub object we return.
418  *
419  * Alignment can't be bigger than page size.
420  *
421  * Hole are not considered for allocation to keep things simple.
422  * Assumption is that there won't be hole (all object on same
423  * alignment).
424  */
425
426 struct amdgpu_sa_manager {
427         struct drm_suballoc_manager     base;
428         struct amdgpu_bo                *bo;
429         uint64_t                        gpu_addr;
430         void                            *cpu_ptr;
431 };
432
433 int amdgpu_fence_slab_init(void);
434 void amdgpu_fence_slab_fini(void);
435
436 /*
437  * IRQS.
438  */
439
440 struct amdgpu_flip_work {
441         struct delayed_work             flip_work;
442         struct work_struct              unpin_work;
443         struct amdgpu_device            *adev;
444         int                             crtc_id;
445         u32                             target_vblank;
446         uint64_t                        base;
447         struct drm_pending_vblank_event *event;
448         struct amdgpu_bo                *old_abo;
449         unsigned                        shared_count;
450         struct dma_fence                **shared;
451         struct dma_fence_cb             cb;
452         bool                            async;
453 };
454
455
456 /*
457  * file private structure
458  */
459
460 struct amdgpu_fpriv {
461         struct amdgpu_vm        vm;
462         struct amdgpu_bo_va     *prt_va;
463         struct amdgpu_bo_va     *csa_va;
464         struct mutex            bo_list_lock;
465         struct idr              bo_list_handles;
466         struct amdgpu_ctx_mgr   ctx_mgr;
467 };
468
469 int amdgpu_file_to_fpriv(struct file *filp, struct amdgpu_fpriv **fpriv);
470
471 /*
472  * Writeback
473  */
474 #define AMDGPU_MAX_WB 1024      /* Reserve at most 1024 WB slots for amdgpu-owned rings. */
475
476 struct amdgpu_wb {
477         struct amdgpu_bo        *wb_obj;
478         volatile uint32_t       *wb;
479         uint64_t                gpu_addr;
480         u32                     num_wb; /* Number of wb slots actually reserved for amdgpu. */
481         unsigned long           used[DIV_ROUND_UP(AMDGPU_MAX_WB, BITS_PER_LONG)];
482 };
483
484 int amdgpu_device_wb_get(struct amdgpu_device *adev, u32 *wb);
485 void amdgpu_device_wb_free(struct amdgpu_device *adev, u32 wb);
486
487 /*
488  * Benchmarking
489  */
490 int amdgpu_benchmark(struct amdgpu_device *adev, int test_number);
491
492 /*
493  * ASIC specific register table accessible by UMD
494  */
495 struct amdgpu_allowed_register_entry {
496         uint32_t reg_offset;
497         bool grbm_indexed;
498 };
499
500 enum amd_reset_method {
501         AMD_RESET_METHOD_NONE = -1,
502         AMD_RESET_METHOD_LEGACY = 0,
503         AMD_RESET_METHOD_MODE0,
504         AMD_RESET_METHOD_MODE1,
505         AMD_RESET_METHOD_MODE2,
506         AMD_RESET_METHOD_BACO,
507         AMD_RESET_METHOD_PCI,
508 };
509
510 struct amdgpu_video_codec_info {
511         u32 codec_type;
512         u32 max_width;
513         u32 max_height;
514         u32 max_pixels_per_frame;
515         u32 max_level;
516 };
517
518 #define codec_info_build(type, width, height, level) \
519                          .codec_type = type,\
520                          .max_width = width,\
521                          .max_height = height,\
522                          .max_pixels_per_frame = height * width,\
523                          .max_level = level,
524
525 struct amdgpu_video_codecs {
526         const u32 codec_count;
527         const struct amdgpu_video_codec_info *codec_array;
528 };
529
530 /*
531  * ASIC specific functions.
532  */
533 struct amdgpu_asic_funcs {
534         bool (*read_disabled_bios)(struct amdgpu_device *adev);
535         bool (*read_bios_from_rom)(struct amdgpu_device *adev,
536                                    u8 *bios, u32 length_bytes);
537         int (*read_register)(struct amdgpu_device *adev, u32 se_num,
538                              u32 sh_num, u32 reg_offset, u32 *value);
539         void (*set_vga_state)(struct amdgpu_device *adev, bool state);
540         int (*reset)(struct amdgpu_device *adev);
541         enum amd_reset_method (*reset_method)(struct amdgpu_device *adev);
542         /* get the reference clock */
543         u32 (*get_xclk)(struct amdgpu_device *adev);
544         /* MM block clocks */
545         int (*set_uvd_clocks)(struct amdgpu_device *adev, u32 vclk, u32 dclk);
546         int (*set_vce_clocks)(struct amdgpu_device *adev, u32 evclk, u32 ecclk);
547         /* static power management */
548         int (*get_pcie_lanes)(struct amdgpu_device *adev);
549         void (*set_pcie_lanes)(struct amdgpu_device *adev, int lanes);
550         /* get config memsize register */
551         u32 (*get_config_memsize)(struct amdgpu_device *adev);
552         /* flush hdp write queue */
553         void (*flush_hdp)(struct amdgpu_device *adev, struct amdgpu_ring *ring);
554         /* invalidate hdp read cache */
555         void (*invalidate_hdp)(struct amdgpu_device *adev,
556                                struct amdgpu_ring *ring);
557         /* check if the asic needs a full reset of if soft reset will work */
558         bool (*need_full_reset)(struct amdgpu_device *adev);
559         /* initialize doorbell layout for specific asic*/
560         void (*init_doorbell_index)(struct amdgpu_device *adev);
561         /* PCIe bandwidth usage */
562         void (*get_pcie_usage)(struct amdgpu_device *adev, uint64_t *count0,
563                                uint64_t *count1);
564         /* do we need to reset the asic at init time (e.g., kexec) */
565         bool (*need_reset_on_init)(struct amdgpu_device *adev);
566         /* PCIe replay counter */
567         uint64_t (*get_pcie_replay_count)(struct amdgpu_device *adev);
568         /* device supports BACO */
569         bool (*supports_baco)(struct amdgpu_device *adev);
570         /* pre asic_init quirks */
571         void (*pre_asic_init)(struct amdgpu_device *adev);
572         /* enter/exit umd stable pstate */
573         int (*update_umd_stable_pstate)(struct amdgpu_device *adev, bool enter);
574         /* query video codecs */
575         int (*query_video_codecs)(struct amdgpu_device *adev, bool encode,
576                                   const struct amdgpu_video_codecs **codecs);
577         /* encode "> 32bits" smn addressing */
578         u64 (*encode_ext_smn_addressing)(int ext_id);
579 };
580
581 /*
582  * IOCTL.
583  */
584 int amdgpu_bo_list_ioctl(struct drm_device *dev, void *data,
585                                 struct drm_file *filp);
586
587 int amdgpu_cs_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
588 int amdgpu_cs_fence_to_handle_ioctl(struct drm_device *dev, void *data,
589                                     struct drm_file *filp);
590 int amdgpu_cs_wait_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
591 int amdgpu_cs_wait_fences_ioctl(struct drm_device *dev, void *data,
592                                 struct drm_file *filp);
593
594 /* VRAM scratch page for HDP bug, default vram page */
595 struct amdgpu_mem_scratch {
596         struct amdgpu_bo                *robj;
597         volatile uint32_t               *ptr;
598         u64                             gpu_addr;
599 };
600
601 /*
602  * CGS
603  */
604 struct cgs_device *amdgpu_cgs_create_device(struct amdgpu_device *adev);
605 void amdgpu_cgs_destroy_device(struct cgs_device *cgs_device);
606
607 /*
608  * Core structure, functions and helpers.
609  */
610 typedef uint32_t (*amdgpu_rreg_t)(struct amdgpu_device*, uint32_t);
611 typedef void (*amdgpu_wreg_t)(struct amdgpu_device*, uint32_t, uint32_t);
612
613 typedef uint32_t (*amdgpu_rreg_ext_t)(struct amdgpu_device*, uint64_t);
614 typedef void (*amdgpu_wreg_ext_t)(struct amdgpu_device*, uint64_t, uint32_t);
615
616 typedef uint64_t (*amdgpu_rreg64_t)(struct amdgpu_device*, uint32_t);
617 typedef void (*amdgpu_wreg64_t)(struct amdgpu_device*, uint32_t, uint64_t);
618
619 typedef uint32_t (*amdgpu_block_rreg_t)(struct amdgpu_device*, uint32_t, uint32_t);
620 typedef void (*amdgpu_block_wreg_t)(struct amdgpu_device*, uint32_t, uint32_t, uint32_t);
621
622 struct amdgpu_mmio_remap {
623         u32 reg_offset;
624         resource_size_t bus_addr;
625 };
626
627 /* Define the HW IP blocks will be used in driver , add more if necessary */
628 enum amd_hw_ip_block_type {
629         GC_HWIP = 1,
630         HDP_HWIP,
631         SDMA0_HWIP,
632         SDMA1_HWIP,
633         SDMA2_HWIP,
634         SDMA3_HWIP,
635         SDMA4_HWIP,
636         SDMA5_HWIP,
637         SDMA6_HWIP,
638         SDMA7_HWIP,
639         LSDMA_HWIP,
640         MMHUB_HWIP,
641         ATHUB_HWIP,
642         NBIO_HWIP,
643         MP0_HWIP,
644         MP1_HWIP,
645         UVD_HWIP,
646         VCN_HWIP = UVD_HWIP,
647         JPEG_HWIP = VCN_HWIP,
648         VCN1_HWIP,
649         VCE_HWIP,
650         DF_HWIP,
651         DCE_HWIP,
652         OSSSYS_HWIP,
653         SMUIO_HWIP,
654         PWR_HWIP,
655         NBIF_HWIP,
656         THM_HWIP,
657         CLK_HWIP,
658         UMC_HWIP,
659         RSMU_HWIP,
660         XGMI_HWIP,
661         DCI_HWIP,
662         PCIE_HWIP,
663         MAX_HWIP
664 };
665
666 #define HWIP_MAX_INSTANCE       44
667
668 #define HW_ID_MAX               300
669 #define IP_VERSION(mj, mn, rv) (((mj) << 16) | ((mn) << 8) | (rv))
670 #define IP_VERSION_MAJ(ver) ((ver) >> 16)
671 #define IP_VERSION_MIN(ver) (((ver) >> 8) & 0xFF)
672 #define IP_VERSION_REV(ver) ((ver) & 0xFF)
673
674 struct amdgpu_ip_map_info {
675         /* Map of logical to actual dev instances */
676         uint32_t                dev_inst[MAX_HWIP][HWIP_MAX_INSTANCE];
677         int8_t (*logical_to_dev_inst)(struct amdgpu_device *adev,
678                                       enum amd_hw_ip_block_type block,
679                                       int8_t inst);
680
681 };
682
683 struct amd_powerplay {
684         void *pp_handle;
685         const struct amd_pm_funcs *pp_funcs;
686 };
687
688 struct ip_discovery_top;
689
690 /* polaris10 kickers */
691 #define ASICID_IS_P20(did, rid)         (((did == 0x67DF) && \
692                                          ((rid == 0xE3) || \
693                                           (rid == 0xE4) || \
694                                           (rid == 0xE5) || \
695                                           (rid == 0xE7) || \
696                                           (rid == 0xEF))) || \
697                                          ((did == 0x6FDF) && \
698                                          ((rid == 0xE7) || \
699                                           (rid == 0xEF) || \
700                                           (rid == 0xFF))))
701
702 #define ASICID_IS_P30(did, rid)         ((did == 0x67DF) && \
703                                         ((rid == 0xE1) || \
704                                          (rid == 0xF7)))
705
706 /* polaris11 kickers */
707 #define ASICID_IS_P21(did, rid)         (((did == 0x67EF) && \
708                                          ((rid == 0xE0) || \
709                                           (rid == 0xE5))) || \
710                                          ((did == 0x67FF) && \
711                                          ((rid == 0xCF) || \
712                                           (rid == 0xEF) || \
713                                           (rid == 0xFF))))
714
715 #define ASICID_IS_P31(did, rid)         ((did == 0x67EF) && \
716                                         ((rid == 0xE2)))
717
718 /* polaris12 kickers */
719 #define ASICID_IS_P23(did, rid)         (((did == 0x6987) && \
720                                          ((rid == 0xC0) || \
721                                           (rid == 0xC1) || \
722                                           (rid == 0xC3) || \
723                                           (rid == 0xC7))) || \
724                                          ((did == 0x6981) && \
725                                          ((rid == 0x00) || \
726                                           (rid == 0x01) || \
727                                           (rid == 0x10))))
728
729 struct amdgpu_mqd_prop {
730         uint64_t mqd_gpu_addr;
731         uint64_t hqd_base_gpu_addr;
732         uint64_t rptr_gpu_addr;
733         uint64_t wptr_gpu_addr;
734         uint32_t queue_size;
735         bool use_doorbell;
736         uint32_t doorbell_index;
737         uint64_t eop_gpu_addr;
738         uint32_t hqd_pipe_priority;
739         uint32_t hqd_queue_priority;
740         bool hqd_active;
741 };
742
743 struct amdgpu_mqd {
744         unsigned mqd_size;
745         int (*init_mqd)(struct amdgpu_device *adev, void *mqd,
746                         struct amdgpu_mqd_prop *p);
747 };
748
749 #define AMDGPU_RESET_MAGIC_NUM 64
750 #define AMDGPU_MAX_DF_PERFMONS 4
751 #define AMDGPU_PRODUCT_NAME_LEN 64
752 struct amdgpu_reset_domain;
753
754 /*
755  * Non-zero (true) if the GPU has VRAM. Zero (false) otherwise.
756  */
757 #define AMDGPU_HAS_VRAM(_adev) ((_adev)->gmc.real_vram_size)
758
759 struct amdgpu_device {
760         struct device                   *dev;
761         struct pci_dev                  *pdev;
762         struct drm_device               ddev;
763
764 #ifdef CONFIG_DRM_AMD_ACP
765         struct amdgpu_acp               acp;
766 #endif
767         struct amdgpu_hive_info *hive;
768         /* ASIC */
769         enum amd_asic_type              asic_type;
770         uint32_t                        family;
771         uint32_t                        rev_id;
772         uint32_t                        external_rev_id;
773         unsigned long                   flags;
774         unsigned long                   apu_flags;
775         int                             usec_timeout;
776         const struct amdgpu_asic_funcs  *asic_funcs;
777         bool                            shutdown;
778         bool                            need_swiotlb;
779         bool                            accel_working;
780         struct notifier_block           acpi_nb;
781         struct amdgpu_i2c_chan          *i2c_bus[AMDGPU_MAX_I2C_BUS];
782         struct debugfs_blob_wrapper     debugfs_vbios_blob;
783         struct debugfs_blob_wrapper     debugfs_discovery_blob;
784         struct mutex                    srbm_mutex;
785         /* GRBM index mutex. Protects concurrent access to GRBM index */
786         struct mutex                    grbm_idx_mutex;
787         struct dev_pm_domain            vga_pm_domain;
788         bool                            have_disp_power_ref;
789         bool                            have_atomics_support;
790
791         /* BIOS */
792         bool                            is_atom_fw;
793         uint8_t                         *bios;
794         uint32_t                        bios_size;
795         uint32_t                        bios_scratch_reg_offset;
796         uint32_t                        bios_scratch[AMDGPU_BIOS_NUM_SCRATCH];
797
798         /* Register/doorbell mmio */
799         resource_size_t                 rmmio_base;
800         resource_size_t                 rmmio_size;
801         void __iomem                    *rmmio;
802         /* protects concurrent MM_INDEX/DATA based register access */
803         spinlock_t mmio_idx_lock;
804         struct amdgpu_mmio_remap        rmmio_remap;
805         /* protects concurrent SMC based register access */
806         spinlock_t smc_idx_lock;
807         amdgpu_rreg_t                   smc_rreg;
808         amdgpu_wreg_t                   smc_wreg;
809         /* protects concurrent PCIE register access */
810         spinlock_t pcie_idx_lock;
811         amdgpu_rreg_t                   pcie_rreg;
812         amdgpu_wreg_t                   pcie_wreg;
813         amdgpu_rreg_t                   pciep_rreg;
814         amdgpu_wreg_t                   pciep_wreg;
815         amdgpu_rreg_ext_t               pcie_rreg_ext;
816         amdgpu_wreg_ext_t               pcie_wreg_ext;
817         amdgpu_rreg64_t                 pcie_rreg64;
818         amdgpu_wreg64_t                 pcie_wreg64;
819         /* protects concurrent UVD register access */
820         spinlock_t uvd_ctx_idx_lock;
821         amdgpu_rreg_t                   uvd_ctx_rreg;
822         amdgpu_wreg_t                   uvd_ctx_wreg;
823         /* protects concurrent DIDT register access */
824         spinlock_t didt_idx_lock;
825         amdgpu_rreg_t                   didt_rreg;
826         amdgpu_wreg_t                   didt_wreg;
827         /* protects concurrent gc_cac register access */
828         spinlock_t gc_cac_idx_lock;
829         amdgpu_rreg_t                   gc_cac_rreg;
830         amdgpu_wreg_t                   gc_cac_wreg;
831         /* protects concurrent se_cac register access */
832         spinlock_t se_cac_idx_lock;
833         amdgpu_rreg_t                   se_cac_rreg;
834         amdgpu_wreg_t                   se_cac_wreg;
835         /* protects concurrent ENDPOINT (audio) register access */
836         spinlock_t audio_endpt_idx_lock;
837         amdgpu_block_rreg_t             audio_endpt_rreg;
838         amdgpu_block_wreg_t             audio_endpt_wreg;
839         struct amdgpu_doorbell          doorbell;
840
841         /* clock/pll info */
842         struct amdgpu_clock            clock;
843
844         /* MC */
845         struct amdgpu_gmc               gmc;
846         struct amdgpu_gart              gart;
847         dma_addr_t                      dummy_page_addr;
848         struct amdgpu_vm_manager        vm_manager;
849         struct amdgpu_vmhub             vmhub[AMDGPU_MAX_VMHUBS];
850         DECLARE_BITMAP(vmhubs_mask, AMDGPU_MAX_VMHUBS);
851
852         /* memory management */
853         struct amdgpu_mman              mman;
854         struct amdgpu_mem_scratch       mem_scratch;
855         struct amdgpu_wb                wb;
856         atomic64_t                      num_bytes_moved;
857         atomic64_t                      num_evictions;
858         atomic64_t                      num_vram_cpu_page_faults;
859         atomic_t                        gpu_reset_counter;
860         atomic_t                        vram_lost_counter;
861
862         /* data for buffer migration throttling */
863         struct {
864                 spinlock_t              lock;
865                 s64                     last_update_us;
866                 s64                     accum_us; /* accumulated microseconds */
867                 s64                     accum_us_vis; /* for visible VRAM */
868                 u32                     log2_max_MBps;
869         } mm_stats;
870
871         /* display */
872         bool                            enable_virtual_display;
873         struct amdgpu_vkms_output       *amdgpu_vkms_output;
874         struct amdgpu_mode_info         mode_info;
875         /* For pre-DCE11. DCE11 and later are in "struct amdgpu_device->dm" */
876         struct delayed_work         hotplug_work;
877         struct amdgpu_irq_src           crtc_irq;
878         struct amdgpu_irq_src           vline0_irq;
879         struct amdgpu_irq_src           vupdate_irq;
880         struct amdgpu_irq_src           pageflip_irq;
881         struct amdgpu_irq_src           hpd_irq;
882         struct amdgpu_irq_src           dmub_trace_irq;
883         struct amdgpu_irq_src           dmub_outbox_irq;
884
885         /* rings */
886         u64                             fence_context;
887         unsigned                        num_rings;
888         struct amdgpu_ring              *rings[AMDGPU_MAX_RINGS];
889         struct dma_fence __rcu          *gang_submit;
890         bool                            ib_pool_ready;
891         struct amdgpu_sa_manager        ib_pools[AMDGPU_IB_POOL_MAX];
892         struct amdgpu_sched             gpu_sched[AMDGPU_HW_IP_NUM][AMDGPU_RING_PRIO_MAX];
893
894         /* interrupts */
895         struct amdgpu_irq               irq;
896
897         /* powerplay */
898         struct amd_powerplay            powerplay;
899         struct amdgpu_pm                pm;
900         u64                             cg_flags;
901         u32                             pg_flags;
902
903         /* nbio */
904         struct amdgpu_nbio              nbio;
905
906         /* hdp */
907         struct amdgpu_hdp               hdp;
908
909         /* smuio */
910         struct amdgpu_smuio             smuio;
911
912         /* mmhub */
913         struct amdgpu_mmhub             mmhub;
914
915         /* gfxhub */
916         struct amdgpu_gfxhub            gfxhub;
917
918         /* gfx */
919         struct amdgpu_gfx               gfx;
920
921         /* sdma */
922         struct amdgpu_sdma              sdma;
923
924         /* lsdma */
925         struct amdgpu_lsdma             lsdma;
926
927         /* uvd */
928         struct amdgpu_uvd               uvd;
929
930         /* vce */
931         struct amdgpu_vce               vce;
932
933         /* vcn */
934         struct amdgpu_vcn               vcn;
935
936         /* jpeg */
937         struct amdgpu_jpeg              jpeg;
938
939         /* firmwares */
940         struct amdgpu_firmware          firmware;
941
942         /* PSP */
943         struct psp_context              psp;
944
945         /* GDS */
946         struct amdgpu_gds               gds;
947
948         /* KFD */
949         struct amdgpu_kfd_dev           kfd;
950
951         /* UMC */
952         struct amdgpu_umc               umc;
953
954         /* display related functionality */
955         struct amdgpu_display_manager dm;
956
957         /* mes */
958         bool                            enable_mes;
959         bool                            enable_mes_kiq;
960         struct amdgpu_mes               mes;
961         struct amdgpu_mqd               mqds[AMDGPU_HW_IP_NUM];
962
963         /* df */
964         struct amdgpu_df                df;
965
966         /* MCA */
967         struct amdgpu_mca               mca;
968
969         struct amdgpu_ip_block          ip_blocks[AMDGPU_MAX_IP_NUM];
970         uint32_t                        harvest_ip_mask;
971         int                             num_ip_blocks;
972         struct mutex    mn_lock;
973         DECLARE_HASHTABLE(mn_hash, 7);
974
975         /* tracking pinned memory */
976         atomic64_t vram_pin_size;
977         atomic64_t visible_pin_size;
978         atomic64_t gart_pin_size;
979
980         /* soc15 register offset based on ip, instance and  segment */
981         uint32_t                *reg_offset[MAX_HWIP][HWIP_MAX_INSTANCE];
982         struct amdgpu_ip_map_info       ip_map;
983
984         /* delayed work_func for deferring clockgating during resume */
985         struct delayed_work     delayed_init_work;
986
987         struct amdgpu_virt      virt;
988
989         /* link all shadow bo */
990         struct list_head                shadow_list;
991         struct mutex                    shadow_list_lock;
992
993         /* record hw reset is performed */
994         bool has_hw_reset;
995         u8                              reset_magic[AMDGPU_RESET_MAGIC_NUM];
996
997         /* s3/s4 mask */
998         bool                            in_suspend;
999         bool                            in_s3;
1000         bool                            in_s4;
1001         bool                            in_s0ix;
1002
1003         enum pp_mp1_state               mp1_state;
1004         struct amdgpu_doorbell_index doorbell_index;
1005
1006         struct mutex                    notifier_lock;
1007
1008         int asic_reset_res;
1009         struct work_struct              xgmi_reset_work;
1010         struct list_head                reset_list;
1011
1012         long                            gfx_timeout;
1013         long                            sdma_timeout;
1014         long                            video_timeout;
1015         long                            compute_timeout;
1016
1017         uint64_t                        unique_id;
1018         uint64_t        df_perfmon_config_assign_mask[AMDGPU_MAX_DF_PERFMONS];
1019
1020         /* enable runtime pm on the device */
1021         bool                            in_runpm;
1022         bool                            has_pr3;
1023
1024         bool                            ucode_sysfs_en;
1025         bool                            psp_sysfs_en;
1026
1027         /* Chip product information */
1028         char                            product_number[20];
1029         char                            product_name[AMDGPU_PRODUCT_NAME_LEN];
1030         char                            serial[20];
1031
1032         atomic_t                        throttling_logging_enabled;
1033         struct ratelimit_state          throttling_logging_rs;
1034         uint32_t                        ras_hw_enabled;
1035         uint32_t                        ras_enabled;
1036
1037         bool                            no_hw_access;
1038         struct pci_saved_state          *pci_state;
1039         pci_channel_state_t             pci_channel_state;
1040
1041         struct amdgpu_reset_control     *reset_cntl;
1042         uint32_t                        ip_versions[MAX_HWIP][HWIP_MAX_INSTANCE];
1043
1044         bool                            ram_is_direct_mapped;
1045
1046         struct list_head                ras_list;
1047
1048         struct ip_discovery_top         *ip_top;
1049
1050         struct amdgpu_reset_domain      *reset_domain;
1051
1052         struct mutex                    benchmark_mutex;
1053
1054         /* reset dump register */
1055         uint32_t                        *reset_dump_reg_list;
1056         uint32_t                        *reset_dump_reg_value;
1057         int                             num_regs;
1058 #ifdef CONFIG_DEV_COREDUMP
1059         struct amdgpu_task_info         reset_task_info;
1060         bool                            reset_vram_lost;
1061         struct timespec64               reset_time;
1062 #endif
1063
1064         bool                            scpm_enabled;
1065         uint32_t                        scpm_status;
1066
1067         struct work_struct              reset_work;
1068
1069         bool                            job_hang;
1070         bool                            dc_enabled;
1071         uint32_t                        num_aid;
1072 };
1073
1074 static inline struct amdgpu_device *drm_to_adev(struct drm_device *ddev)
1075 {
1076         return container_of(ddev, struct amdgpu_device, ddev);
1077 }
1078
1079 static inline struct drm_device *adev_to_drm(struct amdgpu_device *adev)
1080 {
1081         return &adev->ddev;
1082 }
1083
1084 static inline struct amdgpu_device *amdgpu_ttm_adev(struct ttm_device *bdev)
1085 {
1086         return container_of(bdev, struct amdgpu_device, mman.bdev);
1087 }
1088
1089 int amdgpu_device_init(struct amdgpu_device *adev,
1090                        uint32_t flags);
1091 void amdgpu_device_fini_hw(struct amdgpu_device *adev);
1092 void amdgpu_device_fini_sw(struct amdgpu_device *adev);
1093
1094 int amdgpu_gpu_wait_for_idle(struct amdgpu_device *adev);
1095
1096 void amdgpu_device_mm_access(struct amdgpu_device *adev, loff_t pos,
1097                              void *buf, size_t size, bool write);
1098 size_t amdgpu_device_aper_access(struct amdgpu_device *adev, loff_t pos,
1099                                  void *buf, size_t size, bool write);
1100
1101 void amdgpu_device_vram_access(struct amdgpu_device *adev, loff_t pos,
1102                                void *buf, size_t size, bool write);
1103 uint32_t amdgpu_device_wait_on_rreg(struct amdgpu_device *adev,
1104                             uint32_t inst, uint32_t reg_addr, char reg_name[],
1105                             uint32_t expected_value, uint32_t mask);
1106 uint32_t amdgpu_device_rreg(struct amdgpu_device *adev,
1107                             uint32_t reg, uint32_t acc_flags);
1108 u32 amdgpu_device_indirect_rreg_ext(struct amdgpu_device *adev,
1109                                     u64 reg_addr);
1110 void amdgpu_device_wreg(struct amdgpu_device *adev,
1111                         uint32_t reg, uint32_t v,
1112                         uint32_t acc_flags);
1113 void amdgpu_device_indirect_wreg_ext(struct amdgpu_device *adev,
1114                                      u64 reg_addr, u32 reg_data);
1115 void amdgpu_mm_wreg_mmio_rlc(struct amdgpu_device *adev,
1116                              uint32_t reg, uint32_t v);
1117 void amdgpu_mm_wreg8(struct amdgpu_device *adev, uint32_t offset, uint8_t value);
1118 uint8_t amdgpu_mm_rreg8(struct amdgpu_device *adev, uint32_t offset);
1119
1120 u32 amdgpu_device_indirect_rreg(struct amdgpu_device *adev,
1121                                 u32 reg_addr);
1122 u64 amdgpu_device_indirect_rreg64(struct amdgpu_device *adev,
1123                                   u32 reg_addr);
1124 void amdgpu_device_indirect_wreg(struct amdgpu_device *adev,
1125                                  u32 reg_addr, u32 reg_data);
1126 void amdgpu_device_indirect_wreg64(struct amdgpu_device *adev,
1127                                    u32 reg_addr, u64 reg_data);
1128 u32 amdgpu_device_get_rev_id(struct amdgpu_device *adev);
1129 bool amdgpu_device_asic_has_dc_support(enum amd_asic_type asic_type);
1130 bool amdgpu_device_has_dc_support(struct amdgpu_device *adev);
1131
1132 void amdgpu_device_set_sriov_virtual_display(struct amdgpu_device *adev);
1133
1134 int amdgpu_device_pre_asic_reset(struct amdgpu_device *adev,
1135                                  struct amdgpu_reset_context *reset_context);
1136
1137 int amdgpu_do_asic_reset(struct list_head *device_list_handle,
1138                          struct amdgpu_reset_context *reset_context);
1139
1140 int emu_soc_asic_init(struct amdgpu_device *adev);
1141
1142 /*
1143  * Registers read & write functions.
1144  */
1145 #define AMDGPU_REGS_NO_KIQ    (1<<1)
1146 #define AMDGPU_REGS_RLC (1<<2)
1147
1148 #define RREG32_NO_KIQ(reg) amdgpu_device_rreg(adev, (reg), AMDGPU_REGS_NO_KIQ)
1149 #define WREG32_NO_KIQ(reg, v) amdgpu_device_wreg(adev, (reg), (v), AMDGPU_REGS_NO_KIQ)
1150
1151 #define RREG32_KIQ(reg) amdgpu_kiq_rreg(adev, (reg))
1152 #define WREG32_KIQ(reg, v) amdgpu_kiq_wreg(adev, (reg), (v))
1153
1154 #define RREG8(reg) amdgpu_mm_rreg8(adev, (reg))
1155 #define WREG8(reg, v) amdgpu_mm_wreg8(adev, (reg), (v))
1156
1157 #define RREG32(reg) amdgpu_device_rreg(adev, (reg), 0)
1158 #define DREG32(reg) printk(KERN_INFO "REGISTER: " #reg " : 0x%08X\n", amdgpu_device_rreg(adev, (reg), 0))
1159 #define WREG32(reg, v) amdgpu_device_wreg(adev, (reg), (v), 0)
1160 #define REG_SET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1161 #define REG_GET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1162 #define RREG32_PCIE(reg) adev->pcie_rreg(adev, (reg))
1163 #define WREG32_PCIE(reg, v) adev->pcie_wreg(adev, (reg), (v))
1164 #define RREG32_PCIE_PORT(reg) adev->pciep_rreg(adev, (reg))
1165 #define WREG32_PCIE_PORT(reg, v) adev->pciep_wreg(adev, (reg), (v))
1166 #define RREG32_PCIE_EXT(reg) adev->pcie_rreg_ext(adev, (reg))
1167 #define WREG32_PCIE_EXT(reg, v) adev->pcie_wreg_ext(adev, (reg), (v))
1168 #define RREG64_PCIE(reg) adev->pcie_rreg64(adev, (reg))
1169 #define WREG64_PCIE(reg, v) adev->pcie_wreg64(adev, (reg), (v))
1170 #define RREG32_SMC(reg) adev->smc_rreg(adev, (reg))
1171 #define WREG32_SMC(reg, v) adev->smc_wreg(adev, (reg), (v))
1172 #define RREG32_UVD_CTX(reg) adev->uvd_ctx_rreg(adev, (reg))
1173 #define WREG32_UVD_CTX(reg, v) adev->uvd_ctx_wreg(adev, (reg), (v))
1174 #define RREG32_DIDT(reg) adev->didt_rreg(adev, (reg))
1175 #define WREG32_DIDT(reg, v) adev->didt_wreg(adev, (reg), (v))
1176 #define RREG32_GC_CAC(reg) adev->gc_cac_rreg(adev, (reg))
1177 #define WREG32_GC_CAC(reg, v) adev->gc_cac_wreg(adev, (reg), (v))
1178 #define RREG32_SE_CAC(reg) adev->se_cac_rreg(adev, (reg))
1179 #define WREG32_SE_CAC(reg, v) adev->se_cac_wreg(adev, (reg), (v))
1180 #define RREG32_AUDIO_ENDPT(block, reg) adev->audio_endpt_rreg(adev, (block), (reg))
1181 #define WREG32_AUDIO_ENDPT(block, reg, v) adev->audio_endpt_wreg(adev, (block), (reg), (v))
1182 #define WREG32_P(reg, val, mask)                                \
1183         do {                                                    \
1184                 uint32_t tmp_ = RREG32(reg);                    \
1185                 tmp_ &= (mask);                                 \
1186                 tmp_ |= ((val) & ~(mask));                      \
1187                 WREG32(reg, tmp_);                              \
1188         } while (0)
1189 #define WREG32_AND(reg, and) WREG32_P(reg, 0, and)
1190 #define WREG32_OR(reg, or) WREG32_P(reg, or, ~(or))
1191 #define WREG32_PLL_P(reg, val, mask)                            \
1192         do {                                                    \
1193                 uint32_t tmp_ = RREG32_PLL(reg);                \
1194                 tmp_ &= (mask);                                 \
1195                 tmp_ |= ((val) & ~(mask));                      \
1196                 WREG32_PLL(reg, tmp_);                          \
1197         } while (0)
1198
1199 #define WREG32_SMC_P(_Reg, _Val, _Mask)                         \
1200         do {                                                    \
1201                 u32 tmp = RREG32_SMC(_Reg);                     \
1202                 tmp &= (_Mask);                                 \
1203                 tmp |= ((_Val) & ~(_Mask));                     \
1204                 WREG32_SMC(_Reg, tmp);                          \
1205         } while (0)
1206
1207 #define DREG32_SYS(sqf, adev, reg) seq_printf((sqf), #reg " : 0x%08X\n", amdgpu_device_rreg((adev), (reg), false))
1208
1209 #define REG_FIELD_SHIFT(reg, field) reg##__##field##__SHIFT
1210 #define REG_FIELD_MASK(reg, field) reg##__##field##_MASK
1211
1212 #define REG_SET_FIELD(orig_val, reg, field, field_val)                  \
1213         (((orig_val) & ~REG_FIELD_MASK(reg, field)) |                   \
1214          (REG_FIELD_MASK(reg, field) & ((field_val) << REG_FIELD_SHIFT(reg, field))))
1215
1216 #define REG_GET_FIELD(value, reg, field)                                \
1217         (((value) & REG_FIELD_MASK(reg, field)) >> REG_FIELD_SHIFT(reg, field))
1218
1219 #define WREG32_FIELD(reg, field, val)   \
1220         WREG32(mm##reg, (RREG32(mm##reg) & ~REG_FIELD_MASK(reg, field)) | (val) << REG_FIELD_SHIFT(reg, field))
1221
1222 #define WREG32_FIELD_OFFSET(reg, offset, field, val)    \
1223         WREG32(mm##reg + offset, (RREG32(mm##reg + offset) & ~REG_FIELD_MASK(reg, field)) | (val) << REG_FIELD_SHIFT(reg, field))
1224
1225 /*
1226  * BIOS helpers.
1227  */
1228 #define RBIOS8(i) (adev->bios[i])
1229 #define RBIOS16(i) (RBIOS8(i) | (RBIOS8((i)+1) << 8))
1230 #define RBIOS32(i) ((RBIOS16(i)) | (RBIOS16((i)+2) << 16))
1231
1232 /*
1233  * ASICs macro.
1234  */
1235 #define amdgpu_asic_set_vga_state(adev, state) (adev)->asic_funcs->set_vga_state((adev), (state))
1236 #define amdgpu_asic_reset(adev) (adev)->asic_funcs->reset((adev))
1237 #define amdgpu_asic_reset_method(adev) (adev)->asic_funcs->reset_method((adev))
1238 #define amdgpu_asic_get_xclk(adev) (adev)->asic_funcs->get_xclk((adev))
1239 #define amdgpu_asic_set_uvd_clocks(adev, v, d) (adev)->asic_funcs->set_uvd_clocks((adev), (v), (d))
1240 #define amdgpu_asic_set_vce_clocks(adev, ev, ec) (adev)->asic_funcs->set_vce_clocks((adev), (ev), (ec))
1241 #define amdgpu_get_pcie_lanes(adev) (adev)->asic_funcs->get_pcie_lanes((adev))
1242 #define amdgpu_set_pcie_lanes(adev, l) (adev)->asic_funcs->set_pcie_lanes((adev), (l))
1243 #define amdgpu_asic_get_gpu_clock_counter(adev) (adev)->asic_funcs->get_gpu_clock_counter((adev))
1244 #define amdgpu_asic_read_disabled_bios(adev) (adev)->asic_funcs->read_disabled_bios((adev))
1245 #define amdgpu_asic_read_bios_from_rom(adev, b, l) (adev)->asic_funcs->read_bios_from_rom((adev), (b), (l))
1246 #define amdgpu_asic_read_register(adev, se, sh, offset, v)((adev)->asic_funcs->read_register((adev), (se), (sh), (offset), (v)))
1247 #define amdgpu_asic_get_config_memsize(adev) (adev)->asic_funcs->get_config_memsize((adev))
1248 #define amdgpu_asic_flush_hdp(adev, r) \
1249         ((adev)->asic_funcs->flush_hdp ? (adev)->asic_funcs->flush_hdp((adev), (r)) : (adev)->hdp.funcs->flush_hdp((adev), (r)))
1250 #define amdgpu_asic_invalidate_hdp(adev, r) \
1251         ((adev)->asic_funcs->invalidate_hdp ? (adev)->asic_funcs->invalidate_hdp((adev), (r)) : \
1252          ((adev)->hdp.funcs->invalidate_hdp ? (adev)->hdp.funcs->invalidate_hdp((adev), (r)) : (void)0))
1253 #define amdgpu_asic_need_full_reset(adev) (adev)->asic_funcs->need_full_reset((adev))
1254 #define amdgpu_asic_init_doorbell_index(adev) (adev)->asic_funcs->init_doorbell_index((adev))
1255 #define amdgpu_asic_get_pcie_usage(adev, cnt0, cnt1) ((adev)->asic_funcs->get_pcie_usage((adev), (cnt0), (cnt1)))
1256 #define amdgpu_asic_need_reset_on_init(adev) (adev)->asic_funcs->need_reset_on_init((adev))
1257 #define amdgpu_asic_get_pcie_replay_count(adev) ((adev)->asic_funcs->get_pcie_replay_count((adev)))
1258 #define amdgpu_asic_supports_baco(adev) (adev)->asic_funcs->supports_baco((adev))
1259 #define amdgpu_asic_pre_asic_init(adev) (adev)->asic_funcs->pre_asic_init((adev))
1260 #define amdgpu_asic_update_umd_stable_pstate(adev, enter) \
1261         ((adev)->asic_funcs->update_umd_stable_pstate ? (adev)->asic_funcs->update_umd_stable_pstate((adev), (enter)) : 0)
1262 #define amdgpu_asic_query_video_codecs(adev, e, c) (adev)->asic_funcs->query_video_codecs((adev), (e), (c))
1263
1264 #define amdgpu_inc_vram_lost(adev) atomic_inc(&((adev)->vram_lost_counter));
1265
1266 #define MIN(X, Y) ((X) < (Y) ? (X) : (Y))
1267
1268 /* Common functions */
1269 bool amdgpu_device_has_job_running(struct amdgpu_device *adev);
1270 bool amdgpu_device_should_recover_gpu(struct amdgpu_device *adev);
1271 int amdgpu_device_gpu_recover(struct amdgpu_device *adev,
1272                               struct amdgpu_job *job,
1273                               struct amdgpu_reset_context *reset_context);
1274 void amdgpu_device_pci_config_reset(struct amdgpu_device *adev);
1275 int amdgpu_device_pci_reset(struct amdgpu_device *adev);
1276 bool amdgpu_device_need_post(struct amdgpu_device *adev);
1277 bool amdgpu_device_should_use_aspm(struct amdgpu_device *adev);
1278 bool amdgpu_device_aspm_support_quirk(void);
1279
1280 void amdgpu_cs_report_moved_bytes(struct amdgpu_device *adev, u64 num_bytes,
1281                                   u64 num_vis_bytes);
1282 int amdgpu_device_resize_fb_bar(struct amdgpu_device *adev);
1283 void amdgpu_device_program_register_sequence(struct amdgpu_device *adev,
1284                                              const u32 *registers,
1285                                              const u32 array_size);
1286
1287 int amdgpu_device_mode1_reset(struct amdgpu_device *adev);
1288 bool amdgpu_device_supports_atpx(struct drm_device *dev);
1289 bool amdgpu_device_supports_px(struct drm_device *dev);
1290 bool amdgpu_device_supports_boco(struct drm_device *dev);
1291 bool amdgpu_device_supports_smart_shift(struct drm_device *dev);
1292 bool amdgpu_device_supports_baco(struct drm_device *dev);
1293 bool amdgpu_device_is_peer_accessible(struct amdgpu_device *adev,
1294                                       struct amdgpu_device *peer_adev);
1295 int amdgpu_device_baco_enter(struct drm_device *dev);
1296 int amdgpu_device_baco_exit(struct drm_device *dev);
1297
1298 void amdgpu_device_flush_hdp(struct amdgpu_device *adev,
1299                 struct amdgpu_ring *ring);
1300 void amdgpu_device_invalidate_hdp(struct amdgpu_device *adev,
1301                 struct amdgpu_ring *ring);
1302
1303 void amdgpu_device_halt(struct amdgpu_device *adev);
1304 u32 amdgpu_device_pcie_port_rreg(struct amdgpu_device *adev,
1305                                 u32 reg);
1306 void amdgpu_device_pcie_port_wreg(struct amdgpu_device *adev,
1307                                 u32 reg, u32 v);
1308 struct dma_fence *amdgpu_device_switch_gang(struct amdgpu_device *adev,
1309                                             struct dma_fence *gang);
1310 bool amdgpu_device_has_display_hardware(struct amdgpu_device *adev);
1311
1312 /* atpx handler */
1313 #if defined(CONFIG_VGA_SWITCHEROO)
1314 void amdgpu_register_atpx_handler(void);
1315 void amdgpu_unregister_atpx_handler(void);
1316 bool amdgpu_has_atpx_dgpu_power_cntl(void);
1317 bool amdgpu_is_atpx_hybrid(void);
1318 bool amdgpu_atpx_dgpu_req_power_for_displays(void);
1319 bool amdgpu_has_atpx(void);
1320 #else
1321 static inline void amdgpu_register_atpx_handler(void) {}
1322 static inline void amdgpu_unregister_atpx_handler(void) {}
1323 static inline bool amdgpu_has_atpx_dgpu_power_cntl(void) { return false; }
1324 static inline bool amdgpu_is_atpx_hybrid(void) { return false; }
1325 static inline bool amdgpu_atpx_dgpu_req_power_for_displays(void) { return false; }
1326 static inline bool amdgpu_has_atpx(void) { return false; }
1327 #endif
1328
1329 #if defined(CONFIG_VGA_SWITCHEROO) && defined(CONFIG_ACPI)
1330 void *amdgpu_atpx_get_dhandle(void);
1331 #else
1332 static inline void *amdgpu_atpx_get_dhandle(void) { return NULL; }
1333 #endif
1334
1335 /*
1336  * KMS
1337  */
1338 extern const struct drm_ioctl_desc amdgpu_ioctls_kms[];
1339 extern const int amdgpu_max_kms_ioctl;
1340
1341 int amdgpu_driver_load_kms(struct amdgpu_device *adev, unsigned long flags);
1342 void amdgpu_driver_unload_kms(struct drm_device *dev);
1343 void amdgpu_driver_lastclose_kms(struct drm_device *dev);
1344 int amdgpu_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
1345 void amdgpu_driver_postclose_kms(struct drm_device *dev,
1346                                  struct drm_file *file_priv);
1347 void amdgpu_driver_release_kms(struct drm_device *dev);
1348
1349 int amdgpu_device_ip_suspend(struct amdgpu_device *adev);
1350 int amdgpu_device_suspend(struct drm_device *dev, bool fbcon);
1351 int amdgpu_device_resume(struct drm_device *dev, bool fbcon);
1352 u32 amdgpu_get_vblank_counter_kms(struct drm_crtc *crtc);
1353 int amdgpu_enable_vblank_kms(struct drm_crtc *crtc);
1354 void amdgpu_disable_vblank_kms(struct drm_crtc *crtc);
1355 int amdgpu_info_ioctl(struct drm_device *dev, void *data,
1356                       struct drm_file *filp);
1357
1358 /*
1359  * functions used by amdgpu_encoder.c
1360  */
1361 struct amdgpu_afmt_acr {
1362         u32 clock;
1363
1364         int n_32khz;
1365         int cts_32khz;
1366
1367         int n_44_1khz;
1368         int cts_44_1khz;
1369
1370         int n_48khz;
1371         int cts_48khz;
1372
1373 };
1374
1375 struct amdgpu_afmt_acr amdgpu_afmt_acr(uint32_t clock);
1376
1377 /* amdgpu_acpi.c */
1378
1379 /* ATCS Device/Driver State */
1380 #define AMDGPU_ATCS_PSC_DEV_STATE_D0            0
1381 #define AMDGPU_ATCS_PSC_DEV_STATE_D3_HOT        3
1382 #define AMDGPU_ATCS_PSC_DRV_STATE_OPR           0
1383 #define AMDGPU_ATCS_PSC_DRV_STATE_NOT_OPR       1
1384
1385 #if defined(CONFIG_ACPI)
1386 int amdgpu_acpi_init(struct amdgpu_device *adev);
1387 void amdgpu_acpi_fini(struct amdgpu_device *adev);
1388 bool amdgpu_acpi_is_pcie_performance_request_supported(struct amdgpu_device *adev);
1389 bool amdgpu_acpi_is_power_shift_control_supported(void);
1390 int amdgpu_acpi_pcie_performance_request(struct amdgpu_device *adev,
1391                                                 u8 perf_req, bool advertise);
1392 int amdgpu_acpi_power_shift_control(struct amdgpu_device *adev,
1393                                     u8 dev_state, bool drv_state);
1394 int amdgpu_acpi_smart_shift_update(struct drm_device *dev, enum amdgpu_ss ss_state);
1395 int amdgpu_acpi_pcie_notify_device_ready(struct amdgpu_device *adev);
1396
1397 void amdgpu_acpi_get_backlight_caps(struct amdgpu_dm_backlight_caps *caps);
1398 bool amdgpu_acpi_should_gpu_reset(struct amdgpu_device *adev);
1399 void amdgpu_acpi_detect(void);
1400 #else
1401 static inline int amdgpu_acpi_init(struct amdgpu_device *adev) { return 0; }
1402 static inline void amdgpu_acpi_fini(struct amdgpu_device *adev) { }
1403 static inline bool amdgpu_acpi_should_gpu_reset(struct amdgpu_device *adev) { return false; }
1404 static inline void amdgpu_acpi_detect(void) { }
1405 static inline bool amdgpu_acpi_is_power_shift_control_supported(void) { return false; }
1406 static inline int amdgpu_acpi_power_shift_control(struct amdgpu_device *adev,
1407                                                   u8 dev_state, bool drv_state) { return 0; }
1408 static inline int amdgpu_acpi_smart_shift_update(struct drm_device *dev,
1409                                                  enum amdgpu_ss ss_state) { return 0; }
1410 #endif
1411
1412 #if defined(CONFIG_ACPI) && defined(CONFIG_SUSPEND)
1413 bool amdgpu_acpi_is_s3_active(struct amdgpu_device *adev);
1414 bool amdgpu_acpi_is_s0ix_active(struct amdgpu_device *adev);
1415 #else
1416 static inline bool amdgpu_acpi_is_s0ix_active(struct amdgpu_device *adev) { return false; }
1417 static inline bool amdgpu_acpi_is_s3_active(struct amdgpu_device *adev) { return false; }
1418 #endif
1419
1420 #if defined(CONFIG_DRM_AMD_DC)
1421 int amdgpu_dm_display_resume(struct amdgpu_device *adev );
1422 #else
1423 static inline int amdgpu_dm_display_resume(struct amdgpu_device *adev) { return 0; }
1424 #endif
1425
1426
1427 void amdgpu_register_gpu_instance(struct amdgpu_device *adev);
1428 void amdgpu_unregister_gpu_instance(struct amdgpu_device *adev);
1429
1430 pci_ers_result_t amdgpu_pci_error_detected(struct pci_dev *pdev,
1431                                            pci_channel_state_t state);
1432 pci_ers_result_t amdgpu_pci_mmio_enabled(struct pci_dev *pdev);
1433 pci_ers_result_t amdgpu_pci_slot_reset(struct pci_dev *pdev);
1434 void amdgpu_pci_resume(struct pci_dev *pdev);
1435
1436 bool amdgpu_device_cache_pci_state(struct pci_dev *pdev);
1437 bool amdgpu_device_load_pci_state(struct pci_dev *pdev);
1438
1439 bool amdgpu_device_skip_hw_access(struct amdgpu_device *adev);
1440
1441 int amdgpu_device_set_cg_state(struct amdgpu_device *adev,
1442                                enum amd_clockgating_state state);
1443 int amdgpu_device_set_pg_state(struct amdgpu_device *adev,
1444                                enum amd_powergating_state state);
1445
1446 static inline bool amdgpu_device_has_timeouts_enabled(struct amdgpu_device *adev)
1447 {
1448         return amdgpu_gpu_recovery != 0 &&
1449                 adev->gfx_timeout != MAX_SCHEDULE_TIMEOUT &&
1450                 adev->compute_timeout != MAX_SCHEDULE_TIMEOUT &&
1451                 adev->sdma_timeout != MAX_SCHEDULE_TIMEOUT &&
1452                 adev->video_timeout != MAX_SCHEDULE_TIMEOUT;
1453 }
1454
1455 #include "amdgpu_object.h"
1456
1457 static inline bool amdgpu_is_tmz(struct amdgpu_device *adev)
1458 {
1459        return adev->gmc.tmz_enabled;
1460 }
1461
1462 int amdgpu_in_reset(struct amdgpu_device *adev);
1463
1464 #endif
This page took 0.122962 seconds and 4 git commands to generate.