]> Git Repo - linux.git/blob - drivers/gpu/drm/amd/amdgpu/amdgpu_drv.c
Merge tag 'soc-5.16' of git://git.kernel.org/pub/scm/linux/kernel/git/soc/soc
[linux.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_drv.c
1 /*
2  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the "Software"),
7  * to deal in the Software without restriction, including without limitation
8  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
9  * and/or sell copies of the Software, and to permit persons to whom the
10  * Software is furnished to do so, subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the next
13  * paragraph) shall be included in all copies or substantial portions of the
14  * Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #include <drm/amdgpu_drm.h>
26 #include <drm/drm_aperture.h>
27 #include <drm/drm_drv.h>
28 #include <drm/drm_gem.h>
29 #include <drm/drm_vblank.h>
30 #include <drm/drm_managed.h>
31 #include "amdgpu_drv.h"
32
33 #include <drm/drm_pciids.h>
34 #include <linux/console.h>
35 #include <linux/module.h>
36 #include <linux/pm_runtime.h>
37 #include <linux/vga_switcheroo.h>
38 #include <drm/drm_probe_helper.h>
39 #include <linux/mmu_notifier.h>
40 #include <linux/suspend.h>
41 #include <linux/cc_platform.h>
42
43 #include "amdgpu.h"
44 #include "amdgpu_irq.h"
45 #include "amdgpu_dma_buf.h"
46 #include "amdgpu_sched.h"
47 #include "amdgpu_fdinfo.h"
48 #include "amdgpu_amdkfd.h"
49
50 #include "amdgpu_ras.h"
51 #include "amdgpu_xgmi.h"
52 #include "amdgpu_reset.h"
53
54 /*
55  * KMS wrapper.
56  * - 3.0.0 - initial driver
57  * - 3.1.0 - allow reading more status registers (GRBM, SRBM, SDMA, CP)
58  * - 3.2.0 - GFX8: Uses EOP_TC_WB_ACTION_EN, so UMDs don't have to do the same
59  *           at the end of IBs.
60  * - 3.3.0 - Add VM support for UVD on supported hardware.
61  * - 3.4.0 - Add AMDGPU_INFO_NUM_EVICTIONS.
62  * - 3.5.0 - Add support for new UVD_NO_OP register.
63  * - 3.6.0 - kmd involves use CONTEXT_CONTROL in ring buffer.
64  * - 3.7.0 - Add support for VCE clock list packet
65  * - 3.8.0 - Add support raster config init in the kernel
66  * - 3.9.0 - Add support for memory query info about VRAM and GTT.
67  * - 3.10.0 - Add support for new fences ioctl, new gem ioctl flags
68  * - 3.11.0 - Add support for sensor query info (clocks, temp, etc).
69  * - 3.12.0 - Add query for double offchip LDS buffers
70  * - 3.13.0 - Add PRT support
71  * - 3.14.0 - Fix race in amdgpu_ctx_get_fence() and note new functionality
72  * - 3.15.0 - Export more gpu info for gfx9
73  * - 3.16.0 - Add reserved vmid support
74  * - 3.17.0 - Add AMDGPU_NUM_VRAM_CPU_PAGE_FAULTS.
75  * - 3.18.0 - Export gpu always on cu bitmap
76  * - 3.19.0 - Add support for UVD MJPEG decode
77  * - 3.20.0 - Add support for local BOs
78  * - 3.21.0 - Add DRM_AMDGPU_FENCE_TO_HANDLE ioctl
79  * - 3.22.0 - Add DRM_AMDGPU_SCHED ioctl
80  * - 3.23.0 - Add query for VRAM lost counter
81  * - 3.24.0 - Add high priority compute support for gfx9
82  * - 3.25.0 - Add support for sensor query info (stable pstate sclk/mclk).
83  * - 3.26.0 - GFX9: Process AMDGPU_IB_FLAG_TC_WB_NOT_INVALIDATE.
84  * - 3.27.0 - Add new chunk to to AMDGPU_CS to enable BO_LIST creation.
85  * - 3.28.0 - Add AMDGPU_CHUNK_ID_SCHEDULED_DEPENDENCIES
86  * - 3.29.0 - Add AMDGPU_IB_FLAG_RESET_GDS_MAX_WAVE_ID
87  * - 3.30.0 - Add AMDGPU_SCHED_OP_CONTEXT_PRIORITY_OVERRIDE.
88  * - 3.31.0 - Add support for per-flip tiling attribute changes with DC
89  * - 3.32.0 - Add syncobj timeline support to AMDGPU_CS.
90  * - 3.33.0 - Fixes for GDS ENOMEM failures in AMDGPU_CS.
91  * - 3.34.0 - Non-DC can flip correctly between buffers with different pitches
92  * - 3.35.0 - Add drm_amdgpu_info_device::tcc_disabled_mask
93  * - 3.36.0 - Allow reading more status registers on si/cik
94  * - 3.37.0 - L2 is invalidated before SDMA IBs, needed for correctness
95  * - 3.38.0 - Add AMDGPU_IB_FLAG_EMIT_MEM_SYNC
96  * - 3.39.0 - DMABUF implicit sync does a full pipeline sync
97  * - 3.40.0 - Add AMDGPU_IDS_FLAGS_TMZ
98  * - 3.41.0 - Add video codec query
99  * - 3.42.0 - Add 16bpc fixed point display support
100  * - 3.43.0 - Add device hot plug/unplug support
101  * - 3.44.0 - DCN3 supports DCC independent block settings: !64B && 128B, 64B && 128B
102  */
103 #define KMS_DRIVER_MAJOR        3
104 #define KMS_DRIVER_MINOR        44
105 #define KMS_DRIVER_PATCHLEVEL   0
106
107 int amdgpu_vram_limit;
108 int amdgpu_vis_vram_limit;
109 int amdgpu_gart_size = -1; /* auto */
110 int amdgpu_gtt_size = -1; /* auto */
111 int amdgpu_moverate = -1; /* auto */
112 int amdgpu_benchmarking;
113 int amdgpu_testing;
114 int amdgpu_audio = -1;
115 int amdgpu_disp_priority;
116 int amdgpu_hw_i2c;
117 int amdgpu_pcie_gen2 = -1;
118 int amdgpu_msi = -1;
119 char amdgpu_lockup_timeout[AMDGPU_MAX_TIMEOUT_PARAM_LENGTH];
120 int amdgpu_dpm = -1;
121 int amdgpu_fw_load_type = -1;
122 int amdgpu_aspm = -1;
123 int amdgpu_runtime_pm = -1;
124 uint amdgpu_ip_block_mask = 0xffffffff;
125 int amdgpu_bapm = -1;
126 int amdgpu_deep_color;
127 int amdgpu_vm_size = -1;
128 int amdgpu_vm_fragment_size = -1;
129 int amdgpu_vm_block_size = -1;
130 int amdgpu_vm_fault_stop;
131 int amdgpu_vm_debug;
132 int amdgpu_vm_update_mode = -1;
133 int amdgpu_exp_hw_support;
134 int amdgpu_dc = -1;
135 int amdgpu_sched_jobs = 32;
136 int amdgpu_sched_hw_submission = 2;
137 uint amdgpu_pcie_gen_cap;
138 uint amdgpu_pcie_lane_cap;
139 uint amdgpu_cg_mask = 0xffffffff;
140 uint amdgpu_pg_mask = 0xffffffff;
141 uint amdgpu_sdma_phase_quantum = 32;
142 char *amdgpu_disable_cu = NULL;
143 char *amdgpu_virtual_display = NULL;
144
145 /*
146  * OverDrive(bit 14) disabled by default
147  * GFX DCS(bit 19) disabled by default
148  */
149 uint amdgpu_pp_feature_mask = 0xfff7bfff;
150 uint amdgpu_force_long_training;
151 int amdgpu_job_hang_limit;
152 int amdgpu_lbpw = -1;
153 int amdgpu_compute_multipipe = -1;
154 int amdgpu_gpu_recovery = -1; /* auto */
155 int amdgpu_emu_mode;
156 uint amdgpu_smu_memory_pool_size;
157 int amdgpu_smu_pptable_id = -1;
158 /*
159  * FBC (bit 0) disabled by default
160  * MULTI_MON_PP_MCLK_SWITCH (bit 1) enabled by default
161  *   - With this, for multiple monitors in sync(e.g. with the same model),
162  *     mclk switching will be allowed. And the mclk will be not foced to the
163  *     highest. That helps saving some idle power.
164  * DISABLE_FRACTIONAL_PWM (bit 2) disabled by default
165  * PSR (bit 3) disabled by default
166  * EDP NO POWER SEQUENCING (bit 4) disabled by default
167  */
168 uint amdgpu_dc_feature_mask = 2;
169 uint amdgpu_dc_debug_mask;
170 int amdgpu_async_gfx_ring = 1;
171 int amdgpu_mcbp;
172 int amdgpu_discovery = -1;
173 int amdgpu_mes;
174 int amdgpu_noretry = -1;
175 int amdgpu_force_asic_type = -1;
176 int amdgpu_tmz = -1; /* auto */
177 uint amdgpu_freesync_vid_mode;
178 int amdgpu_reset_method = -1; /* auto */
179 int amdgpu_num_kcq = -1;
180 int amdgpu_smartshift_bias;
181
182 static void amdgpu_drv_delayed_reset_work_handler(struct work_struct *work);
183
184 struct amdgpu_mgpu_info mgpu_info = {
185         .mutex = __MUTEX_INITIALIZER(mgpu_info.mutex),
186         .delayed_reset_work = __DELAYED_WORK_INITIALIZER(
187                         mgpu_info.delayed_reset_work,
188                         amdgpu_drv_delayed_reset_work_handler, 0),
189 };
190 int amdgpu_ras_enable = -1;
191 uint amdgpu_ras_mask = 0xffffffff;
192 int amdgpu_bad_page_threshold = -1;
193 struct amdgpu_watchdog_timer amdgpu_watchdog_timer = {
194         .timeout_fatal_disable = false,
195         .period = 0x0, /* default to 0x0 (timeout disable) */
196 };
197
198 /**
199  * DOC: vramlimit (int)
200  * Restrict the total amount of VRAM in MiB for testing.  The default is 0 (Use full VRAM).
201  */
202 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
203 module_param_named(vramlimit, amdgpu_vram_limit, int, 0600);
204
205 /**
206  * DOC: vis_vramlimit (int)
207  * Restrict the amount of CPU visible VRAM in MiB for testing.  The default is 0 (Use full CPU visible VRAM).
208  */
209 MODULE_PARM_DESC(vis_vramlimit, "Restrict visible VRAM for testing, in megabytes");
210 module_param_named(vis_vramlimit, amdgpu_vis_vram_limit, int, 0444);
211
212 /**
213  * DOC: gartsize (uint)
214  * Restrict the size of GART in Mib (32, 64, etc.) for testing. The default is -1 (The size depends on asic).
215  */
216 MODULE_PARM_DESC(gartsize, "Size of GART to setup in megabytes (32, 64, etc., -1=auto)");
217 module_param_named(gartsize, amdgpu_gart_size, uint, 0600);
218
219 /**
220  * DOC: gttsize (int)
221  * Restrict the size of GTT domain in MiB for testing. The default is -1 (It's VRAM size if 3GB < VRAM < 3/4 RAM,
222  * otherwise 3/4 RAM size).
223  */
224 MODULE_PARM_DESC(gttsize, "Size of the GTT domain in megabytes (-1 = auto)");
225 module_param_named(gttsize, amdgpu_gtt_size, int, 0600);
226
227 /**
228  * DOC: moverate (int)
229  * Set maximum buffer migration rate in MB/s. The default is -1 (8 MB/s).
230  */
231 MODULE_PARM_DESC(moverate, "Maximum buffer migration rate in MB/s. (32, 64, etc., -1=auto, 0=1=disabled)");
232 module_param_named(moverate, amdgpu_moverate, int, 0600);
233
234 /**
235  * DOC: benchmark (int)
236  * Run benchmarks. The default is 0 (Skip benchmarks).
237  */
238 MODULE_PARM_DESC(benchmark, "Run benchmark");
239 module_param_named(benchmark, amdgpu_benchmarking, int, 0444);
240
241 /**
242  * DOC: test (int)
243  * Test BO GTT->VRAM and VRAM->GTT GPU copies. The default is 0 (Skip test, only set 1 to run test).
244  */
245 MODULE_PARM_DESC(test, "Run tests");
246 module_param_named(test, amdgpu_testing, int, 0444);
247
248 /**
249  * DOC: audio (int)
250  * Set HDMI/DPAudio. Only affects non-DC display handling. The default is -1 (Enabled), set 0 to disabled it.
251  */
252 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
253 module_param_named(audio, amdgpu_audio, int, 0444);
254
255 /**
256  * DOC: disp_priority (int)
257  * Set display Priority (1 = normal, 2 = high). Only affects non-DC display handling. The default is 0 (auto).
258  */
259 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
260 module_param_named(disp_priority, amdgpu_disp_priority, int, 0444);
261
262 /**
263  * DOC: hw_i2c (int)
264  * To enable hw i2c engine. Only affects non-DC display handling. The default is 0 (Disabled).
265  */
266 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
267 module_param_named(hw_i2c, amdgpu_hw_i2c, int, 0444);
268
269 /**
270  * DOC: pcie_gen2 (int)
271  * To disable PCIE Gen2/3 mode (0 = disable, 1 = enable). The default is -1 (auto, enabled).
272  */
273 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
274 module_param_named(pcie_gen2, amdgpu_pcie_gen2, int, 0444);
275
276 /**
277  * DOC: msi (int)
278  * To disable Message Signaled Interrupts (MSI) functionality (1 = enable, 0 = disable). The default is -1 (auto, enabled).
279  */
280 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
281 module_param_named(msi, amdgpu_msi, int, 0444);
282
283 /**
284  * DOC: lockup_timeout (string)
285  * Set GPU scheduler timeout value in ms.
286  *
287  * The format can be [Non-Compute] or [GFX,Compute,SDMA,Video]. That is there can be one or
288  * multiple values specified. 0 and negative values are invalidated. They will be adjusted
289  * to the default timeout.
290  *
291  * - With one value specified, the setting will apply to all non-compute jobs.
292  * - With multiple values specified, the first one will be for GFX.
293  *   The second one is for Compute. The third and fourth ones are
294  *   for SDMA and Video.
295  *
296  * By default(with no lockup_timeout settings), the timeout for all non-compute(GFX, SDMA and Video)
297  * jobs is 10000. The timeout for compute is 60000.
298  */
299 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (default: for bare metal 10000 for non-compute jobs and 60000 for compute jobs; "
300                 "for passthrough or sriov, 10000 for all jobs."
301                 " 0: keep default value. negative: infinity timeout), "
302                 "format: for bare metal [Non-Compute] or [GFX,Compute,SDMA,Video]; "
303                 "for passthrough or sriov [all jobs] or [GFX,Compute,SDMA,Video].");
304 module_param_string(lockup_timeout, amdgpu_lockup_timeout, sizeof(amdgpu_lockup_timeout), 0444);
305
306 /**
307  * DOC: dpm (int)
308  * Override for dynamic power management setting
309  * (0 = disable, 1 = enable)
310  * The default is -1 (auto).
311  */
312 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
313 module_param_named(dpm, amdgpu_dpm, int, 0444);
314
315 /**
316  * DOC: fw_load_type (int)
317  * Set different firmware loading type for debugging (0 = direct, 1 = SMU, 2 = PSP). The default is -1 (auto).
318  */
319 MODULE_PARM_DESC(fw_load_type, "firmware loading type (0 = direct, 1 = SMU, 2 = PSP, -1 = auto)");
320 module_param_named(fw_load_type, amdgpu_fw_load_type, int, 0444);
321
322 /**
323  * DOC: aspm (int)
324  * To disable ASPM (1 = enable, 0 = disable). The default is -1 (auto, enabled).
325  */
326 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
327 module_param_named(aspm, amdgpu_aspm, int, 0444);
328
329 /**
330  * DOC: runpm (int)
331  * Override for runtime power management control for dGPUs in PX/HG laptops. The amdgpu driver can dynamically power down
332  * the dGPU on PX/HG laptops when it is idle. The default is -1 (auto enable). Setting the value to 0 disables this functionality.
333  */
334 MODULE_PARM_DESC(runpm, "PX runtime pm (2 = force enable with BAMACO, 1 = force enable with BACO, 0 = disable, -1 = PX only default)");
335 module_param_named(runpm, amdgpu_runtime_pm, int, 0444);
336
337 /**
338  * DOC: ip_block_mask (uint)
339  * Override what IP blocks are enabled on the GPU. Each GPU is a collection of IP blocks (gfx, display, video, etc.).
340  * Use this parameter to disable specific blocks. Note that the IP blocks do not have a fixed index. Some asics may not have
341  * some IPs or may include multiple instances of an IP so the ordering various from asic to asic. See the driver output in
342  * the kernel log for the list of IPs on the asic. The default is 0xffffffff (enable all blocks on a device).
343  */
344 MODULE_PARM_DESC(ip_block_mask, "IP Block Mask (all blocks enabled (default))");
345 module_param_named(ip_block_mask, amdgpu_ip_block_mask, uint, 0444);
346
347 /**
348  * DOC: bapm (int)
349  * Bidirectional Application Power Management (BAPM) used to dynamically share TDP between CPU and GPU. Set value 0 to disable it.
350  * The default -1 (auto, enabled)
351  */
352 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
353 module_param_named(bapm, amdgpu_bapm, int, 0444);
354
355 /**
356  * DOC: deep_color (int)
357  * Set 1 to enable Deep Color support. Only affects non-DC display handling. The default is 0 (disabled).
358  */
359 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
360 module_param_named(deep_color, amdgpu_deep_color, int, 0444);
361
362 /**
363  * DOC: vm_size (int)
364  * Override the size of the GPU's per client virtual address space in GiB.  The default is -1 (automatic for each asic).
365  */
366 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 64GB)");
367 module_param_named(vm_size, amdgpu_vm_size, int, 0444);
368
369 /**
370  * DOC: vm_fragment_size (int)
371  * Override VM fragment size in bits (4, 5, etc. 4 = 64K, 9 = 2M). The default is -1 (automatic for each asic).
372  */
373 MODULE_PARM_DESC(vm_fragment_size, "VM fragment size in bits (4, 5, etc. 4 = 64K (default), Max 9 = 2M)");
374 module_param_named(vm_fragment_size, amdgpu_vm_fragment_size, int, 0444);
375
376 /**
377  * DOC: vm_block_size (int)
378  * Override VM page table size in bits (default depending on vm_size and hw setup). The default is -1 (automatic for each asic).
379  */
380 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
381 module_param_named(vm_block_size, amdgpu_vm_block_size, int, 0444);
382
383 /**
384  * DOC: vm_fault_stop (int)
385  * Stop on VM fault for debugging (0 = never, 1 = print first, 2 = always). The default is 0 (No stop).
386  */
387 MODULE_PARM_DESC(vm_fault_stop, "Stop on VM fault (0 = never (default), 1 = print first, 2 = always)");
388 module_param_named(vm_fault_stop, amdgpu_vm_fault_stop, int, 0444);
389
390 /**
391  * DOC: vm_debug (int)
392  * Debug VM handling (0 = disabled, 1 = enabled). The default is 0 (Disabled).
393  */
394 MODULE_PARM_DESC(vm_debug, "Debug VM handling (0 = disabled (default), 1 = enabled)");
395 module_param_named(vm_debug, amdgpu_vm_debug, int, 0644);
396
397 /**
398  * DOC: vm_update_mode (int)
399  * Override VM update mode. VM updated by using CPU (0 = never, 1 = Graphics only, 2 = Compute only, 3 = Both). The default
400  * is -1 (Only in large BAR(LB) systems Compute VM tables will be updated by CPU, otherwise 0, never).
401  */
402 MODULE_PARM_DESC(vm_update_mode, "VM update using CPU (0 = never (default except for large BAR(LB)), 1 = Graphics only, 2 = Compute only (default for LB), 3 = Both");
403 module_param_named(vm_update_mode, amdgpu_vm_update_mode, int, 0444);
404
405 /**
406  * DOC: exp_hw_support (int)
407  * Enable experimental hw support (1 = enable). The default is 0 (disabled).
408  */
409 MODULE_PARM_DESC(exp_hw_support, "experimental hw support (1 = enable, 0 = disable (default))");
410 module_param_named(exp_hw_support, amdgpu_exp_hw_support, int, 0444);
411
412 /**
413  * DOC: dc (int)
414  * Disable/Enable Display Core driver for debugging (1 = enable, 0 = disable). The default is -1 (automatic for each asic).
415  */
416 MODULE_PARM_DESC(dc, "Display Core driver (1 = enable, 0 = disable, -1 = auto (default))");
417 module_param_named(dc, amdgpu_dc, int, 0444);
418
419 /**
420  * DOC: sched_jobs (int)
421  * Override the max number of jobs supported in the sw queue. The default is 32.
422  */
423 MODULE_PARM_DESC(sched_jobs, "the max number of jobs supported in the sw queue (default 32)");
424 module_param_named(sched_jobs, amdgpu_sched_jobs, int, 0444);
425
426 /**
427  * DOC: sched_hw_submission (int)
428  * Override the max number of HW submissions. The default is 2.
429  */
430 MODULE_PARM_DESC(sched_hw_submission, "the max number of HW submissions (default 2)");
431 module_param_named(sched_hw_submission, amdgpu_sched_hw_submission, int, 0444);
432
433 /**
434  * DOC: ppfeaturemask (hexint)
435  * Override power features enabled. See enum PP_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
436  * The default is the current set of stable power features.
437  */
438 MODULE_PARM_DESC(ppfeaturemask, "all power features enabled (default))");
439 module_param_named(ppfeaturemask, amdgpu_pp_feature_mask, hexint, 0444);
440
441 /**
442  * DOC: forcelongtraining (uint)
443  * Force long memory training in resume.
444  * The default is zero, indicates short training in resume.
445  */
446 MODULE_PARM_DESC(forcelongtraining, "force memory long training");
447 module_param_named(forcelongtraining, amdgpu_force_long_training, uint, 0444);
448
449 /**
450  * DOC: pcie_gen_cap (uint)
451  * Override PCIE gen speed capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
452  * The default is 0 (automatic for each asic).
453  */
454 MODULE_PARM_DESC(pcie_gen_cap, "PCIE Gen Caps (0: autodetect (default))");
455 module_param_named(pcie_gen_cap, amdgpu_pcie_gen_cap, uint, 0444);
456
457 /**
458  * DOC: pcie_lane_cap (uint)
459  * Override PCIE lanes capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
460  * The default is 0 (automatic for each asic).
461  */
462 MODULE_PARM_DESC(pcie_lane_cap, "PCIE Lane Caps (0: autodetect (default))");
463 module_param_named(pcie_lane_cap, amdgpu_pcie_lane_cap, uint, 0444);
464
465 /**
466  * DOC: cg_mask (uint)
467  * Override Clockgating features enabled on GPU (0 = disable clock gating). See the AMD_CG_SUPPORT flags in
468  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
469  */
470 MODULE_PARM_DESC(cg_mask, "Clockgating flags mask (0 = disable clock gating)");
471 module_param_named(cg_mask, amdgpu_cg_mask, uint, 0444);
472
473 /**
474  * DOC: pg_mask (uint)
475  * Override Powergating features enabled on GPU (0 = disable power gating). See the AMD_PG_SUPPORT flags in
476  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
477  */
478 MODULE_PARM_DESC(pg_mask, "Powergating flags mask (0 = disable power gating)");
479 module_param_named(pg_mask, amdgpu_pg_mask, uint, 0444);
480
481 /**
482  * DOC: sdma_phase_quantum (uint)
483  * Override SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change). The default is 32.
484  */
485 MODULE_PARM_DESC(sdma_phase_quantum, "SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change (default 32))");
486 module_param_named(sdma_phase_quantum, amdgpu_sdma_phase_quantum, uint, 0444);
487
488 /**
489  * DOC: disable_cu (charp)
490  * Set to disable CUs (It's set like se.sh.cu,...). The default is NULL.
491  */
492 MODULE_PARM_DESC(disable_cu, "Disable CUs (se.sh.cu,...)");
493 module_param_named(disable_cu, amdgpu_disable_cu, charp, 0444);
494
495 /**
496  * DOC: virtual_display (charp)
497  * Set to enable virtual display feature. This feature provides a virtual display hardware on headless boards
498  * or in virtualized environments. It will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x. It's the pci address of
499  * the device, plus the number of crtcs to expose. E.g., 0000:26:00.0,4 would enable 4 virtual crtcs on the pci
500  * device at 26:00.0. The default is NULL.
501  */
502 MODULE_PARM_DESC(virtual_display,
503                  "Enable virtual display feature (the virtual_display will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x)");
504 module_param_named(virtual_display, amdgpu_virtual_display, charp, 0444);
505
506 /**
507  * DOC: job_hang_limit (int)
508  * Set how much time allow a job hang and not drop it. The default is 0.
509  */
510 MODULE_PARM_DESC(job_hang_limit, "how much time allow a job hang and not drop it (default 0)");
511 module_param_named(job_hang_limit, amdgpu_job_hang_limit, int ,0444);
512
513 /**
514  * DOC: lbpw (int)
515  * Override Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable). The default is -1 (auto, enabled).
516  */
517 MODULE_PARM_DESC(lbpw, "Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable, -1 = auto)");
518 module_param_named(lbpw, amdgpu_lbpw, int, 0444);
519
520 MODULE_PARM_DESC(compute_multipipe, "Force compute queues to be spread across pipes (1 = enable, 0 = disable, -1 = auto)");
521 module_param_named(compute_multipipe, amdgpu_compute_multipipe, int, 0444);
522
523 /**
524  * DOC: gpu_recovery (int)
525  * Set to enable GPU recovery mechanism (1 = enable, 0 = disable). The default is -1 (auto, disabled except SRIOV).
526  */
527 MODULE_PARM_DESC(gpu_recovery, "Enable GPU recovery mechanism, (2 = advanced tdr mode, 1 = enable, 0 = disable, -1 = auto)");
528 module_param_named(gpu_recovery, amdgpu_gpu_recovery, int, 0444);
529
530 /**
531  * DOC: emu_mode (int)
532  * Set value 1 to enable emulation mode. This is only needed when running on an emulator. The default is 0 (disabled).
533  */
534 MODULE_PARM_DESC(emu_mode, "Emulation mode, (1 = enable, 0 = disable)");
535 module_param_named(emu_mode, amdgpu_emu_mode, int, 0444);
536
537 /**
538  * DOC: ras_enable (int)
539  * Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))
540  */
541 MODULE_PARM_DESC(ras_enable, "Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))");
542 module_param_named(ras_enable, amdgpu_ras_enable, int, 0444);
543
544 /**
545  * DOC: ras_mask (uint)
546  * Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1
547  * See the flags in drivers/gpu/drm/amd/amdgpu/amdgpu_ras.h
548  */
549 MODULE_PARM_DESC(ras_mask, "Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1");
550 module_param_named(ras_mask, amdgpu_ras_mask, uint, 0444);
551
552 /**
553  * DOC: timeout_fatal_disable (bool)
554  * Disable Watchdog timeout fatal error event
555  */
556 MODULE_PARM_DESC(timeout_fatal_disable, "disable watchdog timeout fatal error (false = default)");
557 module_param_named(timeout_fatal_disable, amdgpu_watchdog_timer.timeout_fatal_disable, bool, 0644);
558
559 /**
560  * DOC: timeout_period (uint)
561  * Modify the watchdog timeout max_cycles as (1 << period)
562  */
563 MODULE_PARM_DESC(timeout_period, "watchdog timeout period (0 = timeout disabled, 1 ~ 0x23 = timeout maxcycles = (1 << period)");
564 module_param_named(timeout_period, amdgpu_watchdog_timer.period, uint, 0644);
565
566 /**
567  * DOC: si_support (int)
568  * Set SI support driver. This parameter works after set config CONFIG_DRM_AMDGPU_SI. For SI asic, when radeon driver is enabled,
569  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
570  * otherwise using amdgpu driver.
571  */
572 #ifdef CONFIG_DRM_AMDGPU_SI
573
574 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
575 int amdgpu_si_support = 0;
576 MODULE_PARM_DESC(si_support, "SI support (1 = enabled, 0 = disabled (default))");
577 #else
578 int amdgpu_si_support = 1;
579 MODULE_PARM_DESC(si_support, "SI support (1 = enabled (default), 0 = disabled)");
580 #endif
581
582 module_param_named(si_support, amdgpu_si_support, int, 0444);
583 #endif
584
585 /**
586  * DOC: cik_support (int)
587  * Set CIK support driver. This parameter works after set config CONFIG_DRM_AMDGPU_CIK. For CIK asic, when radeon driver is enabled,
588  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
589  * otherwise using amdgpu driver.
590  */
591 #ifdef CONFIG_DRM_AMDGPU_CIK
592
593 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
594 int amdgpu_cik_support = 0;
595 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled, 0 = disabled (default))");
596 #else
597 int amdgpu_cik_support = 1;
598 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled (default), 0 = disabled)");
599 #endif
600
601 module_param_named(cik_support, amdgpu_cik_support, int, 0444);
602 #endif
603
604 /**
605  * DOC: smu_memory_pool_size (uint)
606  * It is used to reserve gtt for smu debug usage, setting value 0 to disable it. The actual size is value * 256MiB.
607  * E.g. 0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte. The default is 0 (disabled).
608  */
609 MODULE_PARM_DESC(smu_memory_pool_size,
610         "reserve gtt for smu debug usage, 0 = disable,"
611                 "0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte");
612 module_param_named(smu_memory_pool_size, amdgpu_smu_memory_pool_size, uint, 0444);
613
614 /**
615  * DOC: async_gfx_ring (int)
616  * It is used to enable gfx rings that could be configured with different prioritites or equal priorities
617  */
618 MODULE_PARM_DESC(async_gfx_ring,
619         "Asynchronous GFX rings that could be configured with either different priorities (HP3D ring and LP3D ring), or equal priorities (0 = disabled, 1 = enabled (default))");
620 module_param_named(async_gfx_ring, amdgpu_async_gfx_ring, int, 0444);
621
622 /**
623  * DOC: mcbp (int)
624  * It is used to enable mid command buffer preemption. (0 = disabled (default), 1 = enabled)
625  */
626 MODULE_PARM_DESC(mcbp,
627         "Enable Mid-command buffer preemption (0 = disabled (default), 1 = enabled)");
628 module_param_named(mcbp, amdgpu_mcbp, int, 0444);
629
630 /**
631  * DOC: discovery (int)
632  * Allow driver to discover hardware IP information from IP Discovery table at the top of VRAM.
633  * (-1 = auto (default), 0 = disabled, 1 = enabled, 2 = use ip_discovery table from file)
634  */
635 MODULE_PARM_DESC(discovery,
636         "Allow driver to discover hardware IPs from IP Discovery table at the top of VRAM");
637 module_param_named(discovery, amdgpu_discovery, int, 0444);
638
639 /**
640  * DOC: mes (int)
641  * Enable Micro Engine Scheduler. This is a new hw scheduling engine for gfx, sdma, and compute.
642  * (0 = disabled (default), 1 = enabled)
643  */
644 MODULE_PARM_DESC(mes,
645         "Enable Micro Engine Scheduler (0 = disabled (default), 1 = enabled)");
646 module_param_named(mes, amdgpu_mes, int, 0444);
647
648 /**
649  * DOC: noretry (int)
650  * Disable XNACK retry in the SQ by default on GFXv9 hardware. On ASICs that
651  * do not support per-process XNACK this also disables retry page faults.
652  * (0 = retry enabled, 1 = retry disabled, -1 auto (default))
653  */
654 MODULE_PARM_DESC(noretry,
655         "Disable retry faults (0 = retry enabled, 1 = retry disabled, -1 auto (default))");
656 module_param_named(noretry, amdgpu_noretry, int, 0644);
657
658 /**
659  * DOC: force_asic_type (int)
660  * A non negative value used to specify the asic type for all supported GPUs.
661  */
662 MODULE_PARM_DESC(force_asic_type,
663         "A non negative value used to specify the asic type for all supported GPUs");
664 module_param_named(force_asic_type, amdgpu_force_asic_type, int, 0444);
665
666
667
668 #ifdef CONFIG_HSA_AMD
669 /**
670  * DOC: sched_policy (int)
671  * Set scheduling policy. Default is HWS(hardware scheduling) with over-subscription.
672  * Setting 1 disables over-subscription. Setting 2 disables HWS and statically
673  * assigns queues to HQDs.
674  */
675 int sched_policy = KFD_SCHED_POLICY_HWS;
676 module_param(sched_policy, int, 0444);
677 MODULE_PARM_DESC(sched_policy,
678         "Scheduling policy (0 = HWS (Default), 1 = HWS without over-subscription, 2 = Non-HWS (Used for debugging only)");
679
680 /**
681  * DOC: hws_max_conc_proc (int)
682  * Maximum number of processes that HWS can schedule concurrently. The maximum is the
683  * number of VMIDs assigned to the HWS, which is also the default.
684  */
685 int hws_max_conc_proc = 8;
686 module_param(hws_max_conc_proc, int, 0444);
687 MODULE_PARM_DESC(hws_max_conc_proc,
688         "Max # processes HWS can execute concurrently when sched_policy=0 (0 = no concurrency, #VMIDs for KFD = Maximum(default))");
689
690 /**
691  * DOC: cwsr_enable (int)
692  * CWSR(compute wave store and resume) allows the GPU to preempt shader execution in
693  * the middle of a compute wave. Default is 1 to enable this feature. Setting 0
694  * disables it.
695  */
696 int cwsr_enable = 1;
697 module_param(cwsr_enable, int, 0444);
698 MODULE_PARM_DESC(cwsr_enable, "CWSR enable (0 = Off, 1 = On (Default))");
699
700 /**
701  * DOC: max_num_of_queues_per_device (int)
702  * Maximum number of queues per device. Valid setting is between 1 and 4096. Default
703  * is 4096.
704  */
705 int max_num_of_queues_per_device = KFD_MAX_NUM_OF_QUEUES_PER_DEVICE_DEFAULT;
706 module_param(max_num_of_queues_per_device, int, 0444);
707 MODULE_PARM_DESC(max_num_of_queues_per_device,
708         "Maximum number of supported queues per device (1 = Minimum, 4096 = default)");
709
710 /**
711  * DOC: send_sigterm (int)
712  * Send sigterm to HSA process on unhandled exceptions. Default is not to send sigterm
713  * but just print errors on dmesg. Setting 1 enables sending sigterm.
714  */
715 int send_sigterm;
716 module_param(send_sigterm, int, 0444);
717 MODULE_PARM_DESC(send_sigterm,
718         "Send sigterm to HSA process on unhandled exception (0 = disable, 1 = enable)");
719
720 /**
721  * DOC: debug_largebar (int)
722  * Set debug_largebar as 1 to enable simulating large-bar capability on non-large bar
723  * system. This limits the VRAM size reported to ROCm applications to the visible
724  * size, usually 256MB.
725  * Default value is 0, diabled.
726  */
727 int debug_largebar;
728 module_param(debug_largebar, int, 0444);
729 MODULE_PARM_DESC(debug_largebar,
730         "Debug large-bar flag used to simulate large-bar capability on non-large bar machine (0 = disable, 1 = enable)");
731
732 /**
733  * DOC: ignore_crat (int)
734  * Ignore CRAT table during KFD initialization. By default, KFD uses the ACPI CRAT
735  * table to get information about AMD APUs. This option can serve as a workaround on
736  * systems with a broken CRAT table.
737  *
738  * Default is auto (according to asic type, iommu_v2, and crat table, to decide
739  * whehter use CRAT)
740  */
741 int ignore_crat;
742 module_param(ignore_crat, int, 0444);
743 MODULE_PARM_DESC(ignore_crat,
744         "Ignore CRAT table during KFD initialization (0 = auto (default), 1 = ignore CRAT)");
745
746 /**
747  * DOC: halt_if_hws_hang (int)
748  * Halt if HWS hang is detected. Default value, 0, disables the halt on hang.
749  * Setting 1 enables halt on hang.
750  */
751 int halt_if_hws_hang;
752 module_param(halt_if_hws_hang, int, 0644);
753 MODULE_PARM_DESC(halt_if_hws_hang, "Halt if HWS hang is detected (0 = off (default), 1 = on)");
754
755 /**
756  * DOC: hws_gws_support(bool)
757  * Assume that HWS supports GWS barriers regardless of what firmware version
758  * check says. Default value: false (rely on MEC2 firmware version check).
759  */
760 bool hws_gws_support;
761 module_param(hws_gws_support, bool, 0444);
762 MODULE_PARM_DESC(hws_gws_support, "Assume MEC2 FW supports GWS barriers (false = rely on FW version check (Default), true = force supported)");
763
764 /**
765   * DOC: queue_preemption_timeout_ms (int)
766   * queue preemption timeout in ms (1 = Minimum, 9000 = default)
767   */
768 int queue_preemption_timeout_ms = 9000;
769 module_param(queue_preemption_timeout_ms, int, 0644);
770 MODULE_PARM_DESC(queue_preemption_timeout_ms, "queue preemption timeout in ms (1 = Minimum, 9000 = default)");
771
772 /**
773  * DOC: debug_evictions(bool)
774  * Enable extra debug messages to help determine the cause of evictions
775  */
776 bool debug_evictions;
777 module_param(debug_evictions, bool, 0644);
778 MODULE_PARM_DESC(debug_evictions, "enable eviction debug messages (false = default)");
779
780 /**
781  * DOC: no_system_mem_limit(bool)
782  * Disable system memory limit, to support multiple process shared memory
783  */
784 bool no_system_mem_limit;
785 module_param(no_system_mem_limit, bool, 0644);
786 MODULE_PARM_DESC(no_system_mem_limit, "disable system memory limit (false = default)");
787
788 /**
789  * DOC: no_queue_eviction_on_vm_fault (int)
790  * If set, process queues will not be evicted on gpuvm fault. This is to keep the wavefront context for debugging (0 = queue eviction, 1 = no queue eviction). The default is 0 (queue eviction).
791  */
792 int amdgpu_no_queue_eviction_on_vm_fault = 0;
793 MODULE_PARM_DESC(no_queue_eviction_on_vm_fault, "No queue eviction on VM fault (0 = queue eviction, 1 = no queue eviction)");
794 module_param_named(no_queue_eviction_on_vm_fault, amdgpu_no_queue_eviction_on_vm_fault, int, 0444);
795 #endif
796
797 /**
798  * DOC: dcfeaturemask (uint)
799  * Override display features enabled. See enum DC_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
800  * The default is the current set of stable display features.
801  */
802 MODULE_PARM_DESC(dcfeaturemask, "all stable DC features enabled (default))");
803 module_param_named(dcfeaturemask, amdgpu_dc_feature_mask, uint, 0444);
804
805 /**
806  * DOC: dcdebugmask (uint)
807  * Override display features enabled. See enum DC_DEBUG_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
808  */
809 MODULE_PARM_DESC(dcdebugmask, "all debug options disabled (default))");
810 module_param_named(dcdebugmask, amdgpu_dc_debug_mask, uint, 0444);
811
812 /**
813  * DOC: abmlevel (uint)
814  * Override the default ABM (Adaptive Backlight Management) level used for DC
815  * enabled hardware. Requires DMCU to be supported and loaded.
816  * Valid levels are 0-4. A value of 0 indicates that ABM should be disabled by
817  * default. Values 1-4 control the maximum allowable brightness reduction via
818  * the ABM algorithm, with 1 being the least reduction and 4 being the most
819  * reduction.
820  *
821  * Defaults to 0, or disabled. Userspace can still override this level later
822  * after boot.
823  */
824 uint amdgpu_dm_abm_level;
825 MODULE_PARM_DESC(abmlevel, "ABM level (0 = off (default), 1-4 = backlight reduction level) ");
826 module_param_named(abmlevel, amdgpu_dm_abm_level, uint, 0444);
827
828 int amdgpu_backlight = -1;
829 MODULE_PARM_DESC(backlight, "Backlight control (0 = pwm, 1 = aux, -1 auto (default))");
830 module_param_named(backlight, amdgpu_backlight, bint, 0444);
831
832 /**
833  * DOC: tmz (int)
834  * Trusted Memory Zone (TMZ) is a method to protect data being written
835  * to or read from memory.
836  *
837  * The default value: 0 (off).  TODO: change to auto till it is completed.
838  */
839 MODULE_PARM_DESC(tmz, "Enable TMZ feature (-1 = auto (default), 0 = off, 1 = on)");
840 module_param_named(tmz, amdgpu_tmz, int, 0444);
841
842 /**
843  * DOC: freesync_video (uint)
844  * Enable the optimization to adjust front porch timing to achieve seamless
845  * mode change experience when setting a freesync supported mode for which full
846  * modeset is not needed.
847  *
848  * The Display Core will add a set of modes derived from the base FreeSync
849  * video mode into the corresponding connector's mode list based on commonly
850  * used refresh rates and VRR range of the connected display, when users enable
851  * this feature. From the userspace perspective, they can see a seamless mode
852  * change experience when the change between different refresh rates under the
853  * same resolution. Additionally, userspace applications such as Video playback
854  * can read this modeset list and change the refresh rate based on the video
855  * frame rate. Finally, the userspace can also derive an appropriate mode for a
856  * particular refresh rate based on the FreeSync Mode and add it to the
857  * connector's mode list.
858  *
859  * Note: This is an experimental feature.
860  *
861  * The default value: 0 (off).
862  */
863 MODULE_PARM_DESC(
864         freesync_video,
865         "Enable freesync modesetting optimization feature (0 = off (default), 1 = on)");
866 module_param_named(freesync_video, amdgpu_freesync_vid_mode, uint, 0444);
867
868 /**
869  * DOC: reset_method (int)
870  * GPU reset method (-1 = auto (default), 0 = legacy, 1 = mode0, 2 = mode1, 3 = mode2, 4 = baco, 5 = pci)
871  */
872 MODULE_PARM_DESC(reset_method, "GPU reset method (-1 = auto (default), 0 = legacy, 1 = mode0, 2 = mode1, 3 = mode2, 4 = baco/bamaco, 5 = pci)");
873 module_param_named(reset_method, amdgpu_reset_method, int, 0444);
874
875 /**
876  * DOC: bad_page_threshold (int) Bad page threshold is specifies the
877  * threshold value of faulty pages detected by RAS ECC, which may
878  * result in the GPU entering bad status when the number of total
879  * faulty pages by ECC exceeds the threshold value.
880  */
881 MODULE_PARM_DESC(bad_page_threshold, "Bad page threshold(-1 = auto(default value), 0 = disable bad page retirement, -2 = ignore bad page threshold)");
882 module_param_named(bad_page_threshold, amdgpu_bad_page_threshold, int, 0444);
883
884 MODULE_PARM_DESC(num_kcq, "number of kernel compute queue user want to setup (8 if set to greater than 8 or less than 0, only affect gfx 8+)");
885 module_param_named(num_kcq, amdgpu_num_kcq, int, 0444);
886
887 /**
888  * DOC: smu_pptable_id (int)
889  * Used to override pptable id. id = 0 use VBIOS pptable.
890  * id > 0 use the soft pptable with specicfied id.
891  */
892 MODULE_PARM_DESC(smu_pptable_id,
893         "specify pptable id to be used (-1 = auto(default) value, 0 = use pptable from vbios, > 0 = soft pptable id)");
894 module_param_named(smu_pptable_id, amdgpu_smu_pptable_id, int, 0444);
895
896 /* These devices are not supported by amdgpu.
897  * They are supported by the mach64, r128, radeon drivers
898  */
899 static const u16 amdgpu_unsupported_pciidlist[] = {
900         /* mach64 */
901         0x4354,
902         0x4358,
903         0x4554,
904         0x4742,
905         0x4744,
906         0x4749,
907         0x474C,
908         0x474D,
909         0x474E,
910         0x474F,
911         0x4750,
912         0x4751,
913         0x4752,
914         0x4753,
915         0x4754,
916         0x4755,
917         0x4756,
918         0x4757,
919         0x4758,
920         0x4759,
921         0x475A,
922         0x4C42,
923         0x4C44,
924         0x4C47,
925         0x4C49,
926         0x4C4D,
927         0x4C4E,
928         0x4C50,
929         0x4C51,
930         0x4C52,
931         0x4C53,
932         0x5654,
933         0x5655,
934         0x5656,
935         /* r128 */
936         0x4c45,
937         0x4c46,
938         0x4d46,
939         0x4d4c,
940         0x5041,
941         0x5042,
942         0x5043,
943         0x5044,
944         0x5045,
945         0x5046,
946         0x5047,
947         0x5048,
948         0x5049,
949         0x504A,
950         0x504B,
951         0x504C,
952         0x504D,
953         0x504E,
954         0x504F,
955         0x5050,
956         0x5051,
957         0x5052,
958         0x5053,
959         0x5054,
960         0x5055,
961         0x5056,
962         0x5057,
963         0x5058,
964         0x5245,
965         0x5246,
966         0x5247,
967         0x524b,
968         0x524c,
969         0x534d,
970         0x5446,
971         0x544C,
972         0x5452,
973         /* radeon */
974         0x3150,
975         0x3151,
976         0x3152,
977         0x3154,
978         0x3155,
979         0x3E50,
980         0x3E54,
981         0x4136,
982         0x4137,
983         0x4144,
984         0x4145,
985         0x4146,
986         0x4147,
987         0x4148,
988         0x4149,
989         0x414A,
990         0x414B,
991         0x4150,
992         0x4151,
993         0x4152,
994         0x4153,
995         0x4154,
996         0x4155,
997         0x4156,
998         0x4237,
999         0x4242,
1000         0x4336,
1001         0x4337,
1002         0x4437,
1003         0x4966,
1004         0x4967,
1005         0x4A48,
1006         0x4A49,
1007         0x4A4A,
1008         0x4A4B,
1009         0x4A4C,
1010         0x4A4D,
1011         0x4A4E,
1012         0x4A4F,
1013         0x4A50,
1014         0x4A54,
1015         0x4B48,
1016         0x4B49,
1017         0x4B4A,
1018         0x4B4B,
1019         0x4B4C,
1020         0x4C57,
1021         0x4C58,
1022         0x4C59,
1023         0x4C5A,
1024         0x4C64,
1025         0x4C66,
1026         0x4C67,
1027         0x4E44,
1028         0x4E45,
1029         0x4E46,
1030         0x4E47,
1031         0x4E48,
1032         0x4E49,
1033         0x4E4A,
1034         0x4E4B,
1035         0x4E50,
1036         0x4E51,
1037         0x4E52,
1038         0x4E53,
1039         0x4E54,
1040         0x4E56,
1041         0x5144,
1042         0x5145,
1043         0x5146,
1044         0x5147,
1045         0x5148,
1046         0x514C,
1047         0x514D,
1048         0x5157,
1049         0x5158,
1050         0x5159,
1051         0x515A,
1052         0x515E,
1053         0x5460,
1054         0x5462,
1055         0x5464,
1056         0x5548,
1057         0x5549,
1058         0x554A,
1059         0x554B,
1060         0x554C,
1061         0x554D,
1062         0x554E,
1063         0x554F,
1064         0x5550,
1065         0x5551,
1066         0x5552,
1067         0x5554,
1068         0x564A,
1069         0x564B,
1070         0x564F,
1071         0x5652,
1072         0x5653,
1073         0x5657,
1074         0x5834,
1075         0x5835,
1076         0x5954,
1077         0x5955,
1078         0x5974,
1079         0x5975,
1080         0x5960,
1081         0x5961,
1082         0x5962,
1083         0x5964,
1084         0x5965,
1085         0x5969,
1086         0x5a41,
1087         0x5a42,
1088         0x5a61,
1089         0x5a62,
1090         0x5b60,
1091         0x5b62,
1092         0x5b63,
1093         0x5b64,
1094         0x5b65,
1095         0x5c61,
1096         0x5c63,
1097         0x5d48,
1098         0x5d49,
1099         0x5d4a,
1100         0x5d4c,
1101         0x5d4d,
1102         0x5d4e,
1103         0x5d4f,
1104         0x5d50,
1105         0x5d52,
1106         0x5d57,
1107         0x5e48,
1108         0x5e4a,
1109         0x5e4b,
1110         0x5e4c,
1111         0x5e4d,
1112         0x5e4f,
1113         0x6700,
1114         0x6701,
1115         0x6702,
1116         0x6703,
1117         0x6704,
1118         0x6705,
1119         0x6706,
1120         0x6707,
1121         0x6708,
1122         0x6709,
1123         0x6718,
1124         0x6719,
1125         0x671c,
1126         0x671d,
1127         0x671f,
1128         0x6720,
1129         0x6721,
1130         0x6722,
1131         0x6723,
1132         0x6724,
1133         0x6725,
1134         0x6726,
1135         0x6727,
1136         0x6728,
1137         0x6729,
1138         0x6738,
1139         0x6739,
1140         0x673e,
1141         0x6740,
1142         0x6741,
1143         0x6742,
1144         0x6743,
1145         0x6744,
1146         0x6745,
1147         0x6746,
1148         0x6747,
1149         0x6748,
1150         0x6749,
1151         0x674A,
1152         0x6750,
1153         0x6751,
1154         0x6758,
1155         0x6759,
1156         0x675B,
1157         0x675D,
1158         0x675F,
1159         0x6760,
1160         0x6761,
1161         0x6762,
1162         0x6763,
1163         0x6764,
1164         0x6765,
1165         0x6766,
1166         0x6767,
1167         0x6768,
1168         0x6770,
1169         0x6771,
1170         0x6772,
1171         0x6778,
1172         0x6779,
1173         0x677B,
1174         0x6840,
1175         0x6841,
1176         0x6842,
1177         0x6843,
1178         0x6849,
1179         0x684C,
1180         0x6850,
1181         0x6858,
1182         0x6859,
1183         0x6880,
1184         0x6888,
1185         0x6889,
1186         0x688A,
1187         0x688C,
1188         0x688D,
1189         0x6898,
1190         0x6899,
1191         0x689b,
1192         0x689c,
1193         0x689d,
1194         0x689e,
1195         0x68a0,
1196         0x68a1,
1197         0x68a8,
1198         0x68a9,
1199         0x68b0,
1200         0x68b8,
1201         0x68b9,
1202         0x68ba,
1203         0x68be,
1204         0x68bf,
1205         0x68c0,
1206         0x68c1,
1207         0x68c7,
1208         0x68c8,
1209         0x68c9,
1210         0x68d8,
1211         0x68d9,
1212         0x68da,
1213         0x68de,
1214         0x68e0,
1215         0x68e1,
1216         0x68e4,
1217         0x68e5,
1218         0x68e8,
1219         0x68e9,
1220         0x68f1,
1221         0x68f2,
1222         0x68f8,
1223         0x68f9,
1224         0x68fa,
1225         0x68fe,
1226         0x7100,
1227         0x7101,
1228         0x7102,
1229         0x7103,
1230         0x7104,
1231         0x7105,
1232         0x7106,
1233         0x7108,
1234         0x7109,
1235         0x710A,
1236         0x710B,
1237         0x710C,
1238         0x710E,
1239         0x710F,
1240         0x7140,
1241         0x7141,
1242         0x7142,
1243         0x7143,
1244         0x7144,
1245         0x7145,
1246         0x7146,
1247         0x7147,
1248         0x7149,
1249         0x714A,
1250         0x714B,
1251         0x714C,
1252         0x714D,
1253         0x714E,
1254         0x714F,
1255         0x7151,
1256         0x7152,
1257         0x7153,
1258         0x715E,
1259         0x715F,
1260         0x7180,
1261         0x7181,
1262         0x7183,
1263         0x7186,
1264         0x7187,
1265         0x7188,
1266         0x718A,
1267         0x718B,
1268         0x718C,
1269         0x718D,
1270         0x718F,
1271         0x7193,
1272         0x7196,
1273         0x719B,
1274         0x719F,
1275         0x71C0,
1276         0x71C1,
1277         0x71C2,
1278         0x71C3,
1279         0x71C4,
1280         0x71C5,
1281         0x71C6,
1282         0x71C7,
1283         0x71CD,
1284         0x71CE,
1285         0x71D2,
1286         0x71D4,
1287         0x71D5,
1288         0x71D6,
1289         0x71DA,
1290         0x71DE,
1291         0x7200,
1292         0x7210,
1293         0x7211,
1294         0x7240,
1295         0x7243,
1296         0x7244,
1297         0x7245,
1298         0x7246,
1299         0x7247,
1300         0x7248,
1301         0x7249,
1302         0x724A,
1303         0x724B,
1304         0x724C,
1305         0x724D,
1306         0x724E,
1307         0x724F,
1308         0x7280,
1309         0x7281,
1310         0x7283,
1311         0x7284,
1312         0x7287,
1313         0x7288,
1314         0x7289,
1315         0x728B,
1316         0x728C,
1317         0x7290,
1318         0x7291,
1319         0x7293,
1320         0x7297,
1321         0x7834,
1322         0x7835,
1323         0x791e,
1324         0x791f,
1325         0x793f,
1326         0x7941,
1327         0x7942,
1328         0x796c,
1329         0x796d,
1330         0x796e,
1331         0x796f,
1332         0x9400,
1333         0x9401,
1334         0x9402,
1335         0x9403,
1336         0x9405,
1337         0x940A,
1338         0x940B,
1339         0x940F,
1340         0x94A0,
1341         0x94A1,
1342         0x94A3,
1343         0x94B1,
1344         0x94B3,
1345         0x94B4,
1346         0x94B5,
1347         0x94B9,
1348         0x9440,
1349         0x9441,
1350         0x9442,
1351         0x9443,
1352         0x9444,
1353         0x9446,
1354         0x944A,
1355         0x944B,
1356         0x944C,
1357         0x944E,
1358         0x9450,
1359         0x9452,
1360         0x9456,
1361         0x945A,
1362         0x945B,
1363         0x945E,
1364         0x9460,
1365         0x9462,
1366         0x946A,
1367         0x946B,
1368         0x947A,
1369         0x947B,
1370         0x9480,
1371         0x9487,
1372         0x9488,
1373         0x9489,
1374         0x948A,
1375         0x948F,
1376         0x9490,
1377         0x9491,
1378         0x9495,
1379         0x9498,
1380         0x949C,
1381         0x949E,
1382         0x949F,
1383         0x94C0,
1384         0x94C1,
1385         0x94C3,
1386         0x94C4,
1387         0x94C5,
1388         0x94C6,
1389         0x94C7,
1390         0x94C8,
1391         0x94C9,
1392         0x94CB,
1393         0x94CC,
1394         0x94CD,
1395         0x9500,
1396         0x9501,
1397         0x9504,
1398         0x9505,
1399         0x9506,
1400         0x9507,
1401         0x9508,
1402         0x9509,
1403         0x950F,
1404         0x9511,
1405         0x9515,
1406         0x9517,
1407         0x9519,
1408         0x9540,
1409         0x9541,
1410         0x9542,
1411         0x954E,
1412         0x954F,
1413         0x9552,
1414         0x9553,
1415         0x9555,
1416         0x9557,
1417         0x955f,
1418         0x9580,
1419         0x9581,
1420         0x9583,
1421         0x9586,
1422         0x9587,
1423         0x9588,
1424         0x9589,
1425         0x958A,
1426         0x958B,
1427         0x958C,
1428         0x958D,
1429         0x958E,
1430         0x958F,
1431         0x9590,
1432         0x9591,
1433         0x9593,
1434         0x9595,
1435         0x9596,
1436         0x9597,
1437         0x9598,
1438         0x9599,
1439         0x959B,
1440         0x95C0,
1441         0x95C2,
1442         0x95C4,
1443         0x95C5,
1444         0x95C6,
1445         0x95C7,
1446         0x95C9,
1447         0x95CC,
1448         0x95CD,
1449         0x95CE,
1450         0x95CF,
1451         0x9610,
1452         0x9611,
1453         0x9612,
1454         0x9613,
1455         0x9614,
1456         0x9615,
1457         0x9616,
1458         0x9640,
1459         0x9641,
1460         0x9642,
1461         0x9643,
1462         0x9644,
1463         0x9645,
1464         0x9647,
1465         0x9648,
1466         0x9649,
1467         0x964a,
1468         0x964b,
1469         0x964c,
1470         0x964e,
1471         0x964f,
1472         0x9710,
1473         0x9711,
1474         0x9712,
1475         0x9713,
1476         0x9714,
1477         0x9715,
1478         0x9802,
1479         0x9803,
1480         0x9804,
1481         0x9805,
1482         0x9806,
1483         0x9807,
1484         0x9808,
1485         0x9809,
1486         0x980A,
1487         0x9900,
1488         0x9901,
1489         0x9903,
1490         0x9904,
1491         0x9905,
1492         0x9906,
1493         0x9907,
1494         0x9908,
1495         0x9909,
1496         0x990A,
1497         0x990B,
1498         0x990C,
1499         0x990D,
1500         0x990E,
1501         0x990F,
1502         0x9910,
1503         0x9913,
1504         0x9917,
1505         0x9918,
1506         0x9919,
1507         0x9990,
1508         0x9991,
1509         0x9992,
1510         0x9993,
1511         0x9994,
1512         0x9995,
1513         0x9996,
1514         0x9997,
1515         0x9998,
1516         0x9999,
1517         0x999A,
1518         0x999B,
1519         0x999C,
1520         0x999D,
1521         0x99A0,
1522         0x99A2,
1523         0x99A4,
1524 };
1525
1526 static const struct pci_device_id pciidlist[] = {
1527 #ifdef  CONFIG_DRM_AMDGPU_SI
1528         {0x1002, 0x6780, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1529         {0x1002, 0x6784, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1530         {0x1002, 0x6788, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1531         {0x1002, 0x678A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1532         {0x1002, 0x6790, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1533         {0x1002, 0x6791, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1534         {0x1002, 0x6792, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1535         {0x1002, 0x6798, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1536         {0x1002, 0x6799, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1537         {0x1002, 0x679A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1538         {0x1002, 0x679B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1539         {0x1002, 0x679E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1540         {0x1002, 0x679F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1541         {0x1002, 0x6800, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
1542         {0x1002, 0x6801, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
1543         {0x1002, 0x6802, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
1544         {0x1002, 0x6806, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1545         {0x1002, 0x6808, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1546         {0x1002, 0x6809, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1547         {0x1002, 0x6810, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1548         {0x1002, 0x6811, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1549         {0x1002, 0x6816, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1550         {0x1002, 0x6817, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1551         {0x1002, 0x6818, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1552         {0x1002, 0x6819, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1553         {0x1002, 0x6600, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1554         {0x1002, 0x6601, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1555         {0x1002, 0x6602, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1556         {0x1002, 0x6603, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1557         {0x1002, 0x6604, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1558         {0x1002, 0x6605, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1559         {0x1002, 0x6606, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1560         {0x1002, 0x6607, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1561         {0x1002, 0x6608, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
1562         {0x1002, 0x6610, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
1563         {0x1002, 0x6611, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
1564         {0x1002, 0x6613, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
1565         {0x1002, 0x6617, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1566         {0x1002, 0x6620, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1567         {0x1002, 0x6621, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1568         {0x1002, 0x6623, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1569         {0x1002, 0x6631, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
1570         {0x1002, 0x6820, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1571         {0x1002, 0x6821, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1572         {0x1002, 0x6822, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1573         {0x1002, 0x6823, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1574         {0x1002, 0x6824, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1575         {0x1002, 0x6825, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1576         {0x1002, 0x6826, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1577         {0x1002, 0x6827, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1578         {0x1002, 0x6828, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1579         {0x1002, 0x6829, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1580         {0x1002, 0x682A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1581         {0x1002, 0x682B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1582         {0x1002, 0x682C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1583         {0x1002, 0x682D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1584         {0x1002, 0x682F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1585         {0x1002, 0x6830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1586         {0x1002, 0x6831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1587         {0x1002, 0x6835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1588         {0x1002, 0x6837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1589         {0x1002, 0x6838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1590         {0x1002, 0x6839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1591         {0x1002, 0x683B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1592         {0x1002, 0x683D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1593         {0x1002, 0x683F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1594         {0x1002, 0x6660, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1595         {0x1002, 0x6663, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1596         {0x1002, 0x6664, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1597         {0x1002, 0x6665, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1598         {0x1002, 0x6667, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1599         {0x1002, 0x666F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1600 #endif
1601 #ifdef CONFIG_DRM_AMDGPU_CIK
1602         /* Kaveri */
1603         {0x1002, 0x1304, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1604         {0x1002, 0x1305, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1605         {0x1002, 0x1306, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1606         {0x1002, 0x1307, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1607         {0x1002, 0x1309, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1608         {0x1002, 0x130A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1609         {0x1002, 0x130B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1610         {0x1002, 0x130C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1611         {0x1002, 0x130D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1612         {0x1002, 0x130E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1613         {0x1002, 0x130F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1614         {0x1002, 0x1310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1615         {0x1002, 0x1311, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1616         {0x1002, 0x1312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1617         {0x1002, 0x1313, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1618         {0x1002, 0x1315, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1619         {0x1002, 0x1316, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1620         {0x1002, 0x1317, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1621         {0x1002, 0x1318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1622         {0x1002, 0x131B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1623         {0x1002, 0x131C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1624         {0x1002, 0x131D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1625         /* Bonaire */
1626         {0x1002, 0x6640, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
1627         {0x1002, 0x6641, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
1628         {0x1002, 0x6646, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
1629         {0x1002, 0x6647, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
1630         {0x1002, 0x6649, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1631         {0x1002, 0x6650, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1632         {0x1002, 0x6651, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1633         {0x1002, 0x6658, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1634         {0x1002, 0x665c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1635         {0x1002, 0x665d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1636         {0x1002, 0x665f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1637         /* Hawaii */
1638         {0x1002, 0x67A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1639         {0x1002, 0x67A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1640         {0x1002, 0x67A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1641         {0x1002, 0x67A8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1642         {0x1002, 0x67A9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1643         {0x1002, 0x67AA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1644         {0x1002, 0x67B0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1645         {0x1002, 0x67B1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1646         {0x1002, 0x67B8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1647         {0x1002, 0x67B9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1648         {0x1002, 0x67BA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1649         {0x1002, 0x67BE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1650         /* Kabini */
1651         {0x1002, 0x9830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1652         {0x1002, 0x9831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1653         {0x1002, 0x9832, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1654         {0x1002, 0x9833, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1655         {0x1002, 0x9834, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1656         {0x1002, 0x9835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1657         {0x1002, 0x9836, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1658         {0x1002, 0x9837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1659         {0x1002, 0x9838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1660         {0x1002, 0x9839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1661         {0x1002, 0x983a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1662         {0x1002, 0x983b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1663         {0x1002, 0x983c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1664         {0x1002, 0x983d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1665         {0x1002, 0x983e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1666         {0x1002, 0x983f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1667         /* mullins */
1668         {0x1002, 0x9850, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1669         {0x1002, 0x9851, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1670         {0x1002, 0x9852, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1671         {0x1002, 0x9853, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1672         {0x1002, 0x9854, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1673         {0x1002, 0x9855, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1674         {0x1002, 0x9856, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1675         {0x1002, 0x9857, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1676         {0x1002, 0x9858, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1677         {0x1002, 0x9859, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1678         {0x1002, 0x985A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1679         {0x1002, 0x985B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1680         {0x1002, 0x985C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1681         {0x1002, 0x985D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1682         {0x1002, 0x985E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1683         {0x1002, 0x985F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1684 #endif
1685         /* topaz */
1686         {0x1002, 0x6900, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
1687         {0x1002, 0x6901, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
1688         {0x1002, 0x6902, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
1689         {0x1002, 0x6903, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
1690         {0x1002, 0x6907, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
1691         /* tonga */
1692         {0x1002, 0x6920, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1693         {0x1002, 0x6921, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1694         {0x1002, 0x6928, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1695         {0x1002, 0x6929, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1696         {0x1002, 0x692B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1697         {0x1002, 0x692F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1698         {0x1002, 0x6930, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1699         {0x1002, 0x6938, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1700         {0x1002, 0x6939, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1701         /* fiji */
1702         {0x1002, 0x7300, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
1703         {0x1002, 0x730F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
1704         /* carrizo */
1705         {0x1002, 0x9870, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
1706         {0x1002, 0x9874, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
1707         {0x1002, 0x9875, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
1708         {0x1002, 0x9876, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
1709         {0x1002, 0x9877, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
1710         /* stoney */
1711         {0x1002, 0x98E4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_STONEY|AMD_IS_APU},
1712         /* Polaris11 */
1713         {0x1002, 0x67E0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1714         {0x1002, 0x67E3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1715         {0x1002, 0x67E8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1716         {0x1002, 0x67EB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1717         {0x1002, 0x67EF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1718         {0x1002, 0x67FF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1719         {0x1002, 0x67E1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1720         {0x1002, 0x67E7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1721         {0x1002, 0x67E9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1722         /* Polaris10 */
1723         {0x1002, 0x67C0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1724         {0x1002, 0x67C1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1725         {0x1002, 0x67C2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1726         {0x1002, 0x67C4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1727         {0x1002, 0x67C7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1728         {0x1002, 0x67D0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1729         {0x1002, 0x67DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1730         {0x1002, 0x67C8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1731         {0x1002, 0x67C9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1732         {0x1002, 0x67CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1733         {0x1002, 0x67CC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1734         {0x1002, 0x67CF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1735         {0x1002, 0x6FDF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1736         /* Polaris12 */
1737         {0x1002, 0x6980, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1738         {0x1002, 0x6981, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1739         {0x1002, 0x6985, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1740         {0x1002, 0x6986, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1741         {0x1002, 0x6987, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1742         {0x1002, 0x6995, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1743         {0x1002, 0x6997, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1744         {0x1002, 0x699F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1745         /* VEGAM */
1746         {0x1002, 0x694C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
1747         {0x1002, 0x694E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
1748         {0x1002, 0x694F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
1749         /* Vega 10 */
1750         {0x1002, 0x6860, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1751         {0x1002, 0x6861, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1752         {0x1002, 0x6862, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1753         {0x1002, 0x6863, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1754         {0x1002, 0x6864, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1755         {0x1002, 0x6867, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1756         {0x1002, 0x6868, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1757         {0x1002, 0x6869, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1758         {0x1002, 0x686a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1759         {0x1002, 0x686b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1760         {0x1002, 0x686c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1761         {0x1002, 0x686d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1762         {0x1002, 0x686e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1763         {0x1002, 0x686f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1764         {0x1002, 0x687f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1765         /* Vega 12 */
1766         {0x1002, 0x69A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
1767         {0x1002, 0x69A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
1768         {0x1002, 0x69A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
1769         {0x1002, 0x69A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
1770         {0x1002, 0x69AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
1771         /* Vega 20 */
1772         {0x1002, 0x66A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1773         {0x1002, 0x66A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1774         {0x1002, 0x66A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1775         {0x1002, 0x66A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1776         {0x1002, 0x66A4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1777         {0x1002, 0x66A7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1778         {0x1002, 0x66AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1779         /* Raven */
1780         {0x1002, 0x15dd, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
1781         {0x1002, 0x15d8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
1782         /* Arcturus */
1783         {0x1002, 0x738C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS},
1784         {0x1002, 0x7388, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS},
1785         {0x1002, 0x738E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS},
1786         {0x1002, 0x7390, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS},
1787         /* Navi10 */
1788         {0x1002, 0x7310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1789         {0x1002, 0x7312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1790         {0x1002, 0x7318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1791         {0x1002, 0x7319, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1792         {0x1002, 0x731A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1793         {0x1002, 0x731B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1794         {0x1002, 0x731E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1795         {0x1002, 0x731F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1796         /* Navi14 */
1797         {0x1002, 0x7340, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14},
1798         {0x1002, 0x7341, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14},
1799         {0x1002, 0x7347, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14},
1800         {0x1002, 0x734F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14},
1801
1802         /* Renoir */
1803         {0x1002, 0x15E7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RENOIR|AMD_IS_APU},
1804         {0x1002, 0x1636, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RENOIR|AMD_IS_APU},
1805         {0x1002, 0x1638, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RENOIR|AMD_IS_APU},
1806         {0x1002, 0x164C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RENOIR|AMD_IS_APU},
1807
1808         /* Navi12 */
1809         {0x1002, 0x7360, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI12},
1810         {0x1002, 0x7362, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI12},
1811
1812         /* Sienna_Cichlid */
1813         {0x1002, 0x73A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1814         {0x1002, 0x73A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1815         {0x1002, 0x73A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1816         {0x1002, 0x73A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1817         {0x1002, 0x73A5, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1818         {0x1002, 0x73A8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1819         {0x1002, 0x73A9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1820         {0x1002, 0x73AB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1821         {0x1002, 0x73AC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1822         {0x1002, 0x73AD, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1823         {0x1002, 0x73AE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1824         {0x1002, 0x73AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1825         {0x1002, 0x73BF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1826
1827         /* Van Gogh */
1828         {0x1002, 0x163F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VANGOGH|AMD_IS_APU},
1829
1830         /* Yellow Carp */
1831         {0x1002, 0x164D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_YELLOW_CARP|AMD_IS_APU},
1832         {0x1002, 0x1681, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_YELLOW_CARP|AMD_IS_APU},
1833
1834         /* Navy_Flounder */
1835         {0x1002, 0x73C0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1836         {0x1002, 0x73C1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1837         {0x1002, 0x73C3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1838         {0x1002, 0x73DA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1839         {0x1002, 0x73DB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1840         {0x1002, 0x73DC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1841         {0x1002, 0x73DD, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1842         {0x1002, 0x73DE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1843         {0x1002, 0x73DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1844
1845         /* DIMGREY_CAVEFISH */
1846         {0x1002, 0x73E0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1847         {0x1002, 0x73E1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1848         {0x1002, 0x73E2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1849         {0x1002, 0x73E3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1850         {0x1002, 0x73E8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1851         {0x1002, 0x73E9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1852         {0x1002, 0x73EA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1853         {0x1002, 0x73EB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1854         {0x1002, 0x73EC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1855         {0x1002, 0x73ED, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1856         {0x1002, 0x73EF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1857         {0x1002, 0x73FF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1858
1859         /* Aldebaran */
1860         {0x1002, 0x7408, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ALDEBARAN|AMD_EXP_HW_SUPPORT},
1861         {0x1002, 0x740C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ALDEBARAN|AMD_EXP_HW_SUPPORT},
1862         {0x1002, 0x740F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ALDEBARAN|AMD_EXP_HW_SUPPORT},
1863         {0x1002, 0x7410, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ALDEBARAN|AMD_EXP_HW_SUPPORT},
1864
1865         /* CYAN_SKILLFISH */
1866         {0x1002, 0x13FE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CYAN_SKILLFISH|AMD_IS_APU},
1867
1868         /* BEIGE_GOBY */
1869         {0x1002, 0x7420, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1870         {0x1002, 0x7421, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1871         {0x1002, 0x7422, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1872         {0x1002, 0x7423, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1873         {0x1002, 0x743F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1874
1875         { PCI_DEVICE(0x1002, PCI_ANY_ID),
1876           .class = PCI_CLASS_DISPLAY_VGA << 8,
1877           .class_mask = 0xffffff,
1878           .driver_data = CHIP_IP_DISCOVERY },
1879
1880         { PCI_DEVICE(0x1002, PCI_ANY_ID),
1881           .class = PCI_CLASS_DISPLAY_OTHER << 8,
1882           .class_mask = 0xffffff,
1883           .driver_data = CHIP_IP_DISCOVERY },
1884
1885         {0, 0, 0}
1886 };
1887
1888 MODULE_DEVICE_TABLE(pci, pciidlist);
1889
1890 static const struct drm_driver amdgpu_kms_driver;
1891
1892 static int amdgpu_pci_probe(struct pci_dev *pdev,
1893                             const struct pci_device_id *ent)
1894 {
1895         struct drm_device *ddev;
1896         struct amdgpu_device *adev;
1897         unsigned long flags = ent->driver_data;
1898         int ret, retry = 0, i;
1899         bool supports_atomic = false;
1900
1901         /* skip devices which are owned by radeon */
1902         for (i = 0; i < ARRAY_SIZE(amdgpu_unsupported_pciidlist); i++) {
1903                 if (amdgpu_unsupported_pciidlist[i] == pdev->device)
1904                         return -ENODEV;
1905         }
1906
1907         if (flags == 0) {
1908                 DRM_INFO("Unsupported asic.  Remove me when IP discovery init is in place.\n");
1909                 return -ENODEV;
1910         }
1911
1912         if (amdgpu_virtual_display ||
1913             amdgpu_device_asic_has_dc_support(flags & AMD_ASIC_MASK))
1914                 supports_atomic = true;
1915
1916         if ((flags & AMD_EXP_HW_SUPPORT) && !amdgpu_exp_hw_support) {
1917                 DRM_INFO("This hardware requires experimental hardware support.\n"
1918                          "See modparam exp_hw_support\n");
1919                 return -ENODEV;
1920         }
1921
1922         /* Due to hardware bugs, S/G Display on raven requires a 1:1 IOMMU mapping,
1923          * however, SME requires an indirect IOMMU mapping because the encryption
1924          * bit is beyond the DMA mask of the chip.
1925          */
1926         if (cc_platform_has(CC_ATTR_MEM_ENCRYPT) &&
1927             ((flags & AMD_ASIC_MASK) == CHIP_RAVEN)) {
1928                 dev_info(&pdev->dev,
1929                          "SME is not compatible with RAVEN\n");
1930                 return -ENOTSUPP;
1931         }
1932
1933 #ifdef CONFIG_DRM_AMDGPU_SI
1934         if (!amdgpu_si_support) {
1935                 switch (flags & AMD_ASIC_MASK) {
1936                 case CHIP_TAHITI:
1937                 case CHIP_PITCAIRN:
1938                 case CHIP_VERDE:
1939                 case CHIP_OLAND:
1940                 case CHIP_HAINAN:
1941                         dev_info(&pdev->dev,
1942                                  "SI support provided by radeon.\n");
1943                         dev_info(&pdev->dev,
1944                                  "Use radeon.si_support=0 amdgpu.si_support=1 to override.\n"
1945                                 );
1946                         return -ENODEV;
1947                 }
1948         }
1949 #endif
1950 #ifdef CONFIG_DRM_AMDGPU_CIK
1951         if (!amdgpu_cik_support) {
1952                 switch (flags & AMD_ASIC_MASK) {
1953                 case CHIP_KAVERI:
1954                 case CHIP_BONAIRE:
1955                 case CHIP_HAWAII:
1956                 case CHIP_KABINI:
1957                 case CHIP_MULLINS:
1958                         dev_info(&pdev->dev,
1959                                  "CIK support provided by radeon.\n");
1960                         dev_info(&pdev->dev,
1961                                  "Use radeon.cik_support=0 amdgpu.cik_support=1 to override.\n"
1962                                 );
1963                         return -ENODEV;
1964                 }
1965         }
1966 #endif
1967
1968         /* Get rid of things like offb */
1969         ret = drm_aperture_remove_conflicting_pci_framebuffers(pdev, &amdgpu_kms_driver);
1970         if (ret)
1971                 return ret;
1972
1973         adev = devm_drm_dev_alloc(&pdev->dev, &amdgpu_kms_driver, typeof(*adev), ddev);
1974         if (IS_ERR(adev))
1975                 return PTR_ERR(adev);
1976
1977         adev->dev  = &pdev->dev;
1978         adev->pdev = pdev;
1979         ddev = adev_to_drm(adev);
1980
1981         if (!supports_atomic)
1982                 ddev->driver_features &= ~DRIVER_ATOMIC;
1983
1984         ret = pci_enable_device(pdev);
1985         if (ret)
1986                 return ret;
1987
1988         pci_set_drvdata(pdev, ddev);
1989
1990         ret = amdgpu_driver_load_kms(adev, ent->driver_data);
1991         if (ret)
1992                 goto err_pci;
1993
1994 retry_init:
1995         ret = drm_dev_register(ddev, ent->driver_data);
1996         if (ret == -EAGAIN && ++retry <= 3) {
1997                 DRM_INFO("retry init %d\n", retry);
1998                 /* Don't request EX mode too frequently which is attacking */
1999                 msleep(5000);
2000                 goto retry_init;
2001         } else if (ret) {
2002                 goto err_pci;
2003         }
2004
2005         ret = amdgpu_debugfs_init(adev);
2006         if (ret)
2007                 DRM_ERROR("Creating debugfs files failed (%d).\n", ret);
2008
2009         return 0;
2010
2011 err_pci:
2012         pci_disable_device(pdev);
2013         return ret;
2014 }
2015
2016 static void
2017 amdgpu_pci_remove(struct pci_dev *pdev)
2018 {
2019         struct drm_device *dev = pci_get_drvdata(pdev);
2020
2021         drm_dev_unplug(dev);
2022         amdgpu_driver_unload_kms(dev);
2023
2024         /*
2025          * Flush any in flight DMA operations from device.
2026          * Clear the Bus Master Enable bit and then wait on the PCIe Device
2027          * StatusTransactions Pending bit.
2028          */
2029         pci_disable_device(pdev);
2030         pci_wait_for_pending_transaction(pdev);
2031 }
2032
2033 static void
2034 amdgpu_pci_shutdown(struct pci_dev *pdev)
2035 {
2036         struct drm_device *dev = pci_get_drvdata(pdev);
2037         struct amdgpu_device *adev = drm_to_adev(dev);
2038
2039         if (amdgpu_ras_intr_triggered())
2040                 return;
2041
2042         /* if we are running in a VM, make sure the device
2043          * torn down properly on reboot/shutdown.
2044          * unfortunately we can't detect certain
2045          * hypervisors so just do this all the time.
2046          */
2047         if (!amdgpu_passthrough(adev))
2048                 adev->mp1_state = PP_MP1_STATE_UNLOAD;
2049         amdgpu_device_ip_suspend(adev);
2050         adev->mp1_state = PP_MP1_STATE_NONE;
2051 }
2052
2053 /**
2054  * amdgpu_drv_delayed_reset_work_handler - work handler for reset
2055  *
2056  * @work: work_struct.
2057  */
2058 static void amdgpu_drv_delayed_reset_work_handler(struct work_struct *work)
2059 {
2060         struct list_head device_list;
2061         struct amdgpu_device *adev;
2062         int i, r;
2063         struct amdgpu_reset_context reset_context;
2064
2065         memset(&reset_context, 0, sizeof(reset_context));
2066
2067         mutex_lock(&mgpu_info.mutex);
2068         if (mgpu_info.pending_reset == true) {
2069                 mutex_unlock(&mgpu_info.mutex);
2070                 return;
2071         }
2072         mgpu_info.pending_reset = true;
2073         mutex_unlock(&mgpu_info.mutex);
2074
2075         /* Use a common context, just need to make sure full reset is done */
2076         reset_context.method = AMD_RESET_METHOD_NONE;
2077         set_bit(AMDGPU_NEED_FULL_RESET, &reset_context.flags);
2078
2079         for (i = 0; i < mgpu_info.num_dgpu; i++) {
2080                 adev = mgpu_info.gpu_ins[i].adev;
2081                 reset_context.reset_req_dev = adev;
2082                 r = amdgpu_device_pre_asic_reset(adev, &reset_context);
2083                 if (r) {
2084                         dev_err(adev->dev, "GPU pre asic reset failed with err, %d for drm dev, %s ",
2085                                 r, adev_to_drm(adev)->unique);
2086                 }
2087                 if (!queue_work(system_unbound_wq, &adev->xgmi_reset_work))
2088                         r = -EALREADY;
2089         }
2090         for (i = 0; i < mgpu_info.num_dgpu; i++) {
2091                 adev = mgpu_info.gpu_ins[i].adev;
2092                 flush_work(&adev->xgmi_reset_work);
2093                 adev->gmc.xgmi.pending_reset = false;
2094         }
2095
2096         /* reset function will rebuild the xgmi hive info , clear it now */
2097         for (i = 0; i < mgpu_info.num_dgpu; i++)
2098                 amdgpu_xgmi_remove_device(mgpu_info.gpu_ins[i].adev);
2099
2100         INIT_LIST_HEAD(&device_list);
2101
2102         for (i = 0; i < mgpu_info.num_dgpu; i++)
2103                 list_add_tail(&mgpu_info.gpu_ins[i].adev->reset_list, &device_list);
2104
2105         /* unregister the GPU first, reset function will add them back */
2106         list_for_each_entry(adev, &device_list, reset_list)
2107                 amdgpu_unregister_gpu_instance(adev);
2108
2109         /* Use a common context, just need to make sure full reset is done */
2110         set_bit(AMDGPU_SKIP_HW_RESET, &reset_context.flags);
2111         r = amdgpu_do_asic_reset(&device_list, &reset_context);
2112
2113         if (r) {
2114                 DRM_ERROR("reinit gpus failure");
2115                 return;
2116         }
2117         for (i = 0; i < mgpu_info.num_dgpu; i++) {
2118                 adev = mgpu_info.gpu_ins[i].adev;
2119                 if (!adev->kfd.init_complete)
2120                         amdgpu_amdkfd_device_init(adev);
2121                 amdgpu_ttm_set_buffer_funcs_status(adev, true);
2122         }
2123         return;
2124 }
2125
2126 static int amdgpu_pmops_prepare(struct device *dev)
2127 {
2128         struct drm_device *drm_dev = dev_get_drvdata(dev);
2129
2130         /* Return a positive number here so
2131          * DPM_FLAG_SMART_SUSPEND works properly
2132          */
2133         if (amdgpu_device_supports_boco(drm_dev))
2134                 return pm_runtime_suspended(dev) &&
2135                         pm_suspend_via_firmware();
2136
2137         return 0;
2138 }
2139
2140 static void amdgpu_pmops_complete(struct device *dev)
2141 {
2142         /* nothing to do */
2143 }
2144
2145 static int amdgpu_pmops_suspend(struct device *dev)
2146 {
2147         struct drm_device *drm_dev = dev_get_drvdata(dev);
2148         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2149         int r;
2150
2151         if (amdgpu_acpi_is_s0ix_active(adev))
2152                 adev->in_s0ix = true;
2153         adev->in_s3 = true;
2154         r = amdgpu_device_suspend(drm_dev, true);
2155         adev->in_s3 = false;
2156
2157         return r;
2158 }
2159
2160 static int amdgpu_pmops_resume(struct device *dev)
2161 {
2162         struct drm_device *drm_dev = dev_get_drvdata(dev);
2163         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2164         int r;
2165
2166         /* Avoids registers access if device is physically gone */
2167         if (!pci_device_is_present(adev->pdev))
2168                 adev->no_hw_access = true;
2169
2170         r = amdgpu_device_resume(drm_dev, true);
2171         if (amdgpu_acpi_is_s0ix_active(adev))
2172                 adev->in_s0ix = false;
2173         return r;
2174 }
2175
2176 static int amdgpu_pmops_freeze(struct device *dev)
2177 {
2178         struct drm_device *drm_dev = dev_get_drvdata(dev);
2179         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2180         int r;
2181
2182         adev->in_s4 = true;
2183         r = amdgpu_device_suspend(drm_dev, true);
2184         adev->in_s4 = false;
2185         if (r)
2186                 return r;
2187         return amdgpu_asic_reset(adev);
2188 }
2189
2190 static int amdgpu_pmops_thaw(struct device *dev)
2191 {
2192         struct drm_device *drm_dev = dev_get_drvdata(dev);
2193
2194         return amdgpu_device_resume(drm_dev, true);
2195 }
2196
2197 static int amdgpu_pmops_poweroff(struct device *dev)
2198 {
2199         struct drm_device *drm_dev = dev_get_drvdata(dev);
2200
2201         return amdgpu_device_suspend(drm_dev, true);
2202 }
2203
2204 static int amdgpu_pmops_restore(struct device *dev)
2205 {
2206         struct drm_device *drm_dev = dev_get_drvdata(dev);
2207
2208         return amdgpu_device_resume(drm_dev, true);
2209 }
2210
2211 static int amdgpu_pmops_runtime_suspend(struct device *dev)
2212 {
2213         struct pci_dev *pdev = to_pci_dev(dev);
2214         struct drm_device *drm_dev = pci_get_drvdata(pdev);
2215         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2216         int ret, i;
2217
2218         if (!adev->runpm) {
2219                 pm_runtime_forbid(dev);
2220                 return -EBUSY;
2221         }
2222
2223         /* wait for all rings to drain before suspending */
2224         for (i = 0; i < AMDGPU_MAX_RINGS; i++) {
2225                 struct amdgpu_ring *ring = adev->rings[i];
2226                 if (ring && ring->sched.ready) {
2227                         ret = amdgpu_fence_wait_empty(ring);
2228                         if (ret)
2229                                 return -EBUSY;
2230                 }
2231         }
2232
2233         adev->in_runpm = true;
2234         if (amdgpu_device_supports_px(drm_dev))
2235                 drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
2236
2237         ret = amdgpu_device_suspend(drm_dev, false);
2238         if (ret) {
2239                 adev->in_runpm = false;
2240                 return ret;
2241         }
2242
2243         if (amdgpu_device_supports_px(drm_dev)) {
2244                 /* Only need to handle PCI state in the driver for ATPX
2245                  * PCI core handles it for _PR3.
2246                  */
2247                 amdgpu_device_cache_pci_state(pdev);
2248                 pci_disable_device(pdev);
2249                 pci_ignore_hotplug(pdev);
2250                 pci_set_power_state(pdev, PCI_D3cold);
2251                 drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
2252         } else if (amdgpu_device_supports_boco(drm_dev)) {
2253                 /* nothing to do */
2254         } else if (amdgpu_device_supports_baco(drm_dev)) {
2255                 amdgpu_device_baco_enter(drm_dev);
2256         }
2257
2258         return 0;
2259 }
2260
2261 static int amdgpu_pmops_runtime_resume(struct device *dev)
2262 {
2263         struct pci_dev *pdev = to_pci_dev(dev);
2264         struct drm_device *drm_dev = pci_get_drvdata(pdev);
2265         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2266         int ret;
2267
2268         if (!adev->runpm)
2269                 return -EINVAL;
2270
2271         /* Avoids registers access if device is physically gone */
2272         if (!pci_device_is_present(adev->pdev))
2273                 adev->no_hw_access = true;
2274
2275         if (amdgpu_device_supports_px(drm_dev)) {
2276                 drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
2277
2278                 /* Only need to handle PCI state in the driver for ATPX
2279                  * PCI core handles it for _PR3.
2280                  */
2281                 pci_set_power_state(pdev, PCI_D0);
2282                 amdgpu_device_load_pci_state(pdev);
2283                 ret = pci_enable_device(pdev);
2284                 if (ret)
2285                         return ret;
2286                 pci_set_master(pdev);
2287         } else if (amdgpu_device_supports_boco(drm_dev)) {
2288                 /* Only need to handle PCI state in the driver for ATPX
2289                  * PCI core handles it for _PR3.
2290                  */
2291                 pci_set_master(pdev);
2292         } else if (amdgpu_device_supports_baco(drm_dev)) {
2293                 amdgpu_device_baco_exit(drm_dev);
2294         }
2295         ret = amdgpu_device_resume(drm_dev, false);
2296         if (ret)
2297                 return ret;
2298
2299         if (amdgpu_device_supports_px(drm_dev))
2300                 drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
2301         adev->in_runpm = false;
2302         return 0;
2303 }
2304
2305 static int amdgpu_pmops_runtime_idle(struct device *dev)
2306 {
2307         struct drm_device *drm_dev = dev_get_drvdata(dev);
2308         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2309         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
2310         int ret = 1;
2311
2312         if (!adev->runpm) {
2313                 pm_runtime_forbid(dev);
2314                 return -EBUSY;
2315         }
2316
2317         if (amdgpu_device_has_dc_support(adev)) {
2318                 struct drm_crtc *crtc;
2319
2320                 drm_for_each_crtc(crtc, drm_dev) {
2321                         drm_modeset_lock(&crtc->mutex, NULL);
2322                         if (crtc->state->active)
2323                                 ret = -EBUSY;
2324                         drm_modeset_unlock(&crtc->mutex);
2325                         if (ret < 0)
2326                                 break;
2327                 }
2328
2329         } else {
2330                 struct drm_connector *list_connector;
2331                 struct drm_connector_list_iter iter;
2332
2333                 mutex_lock(&drm_dev->mode_config.mutex);
2334                 drm_modeset_lock(&drm_dev->mode_config.connection_mutex, NULL);
2335
2336                 drm_connector_list_iter_begin(drm_dev, &iter);
2337                 drm_for_each_connector_iter(list_connector, &iter) {
2338                         if (list_connector->dpms ==  DRM_MODE_DPMS_ON) {
2339                                 ret = -EBUSY;
2340                                 break;
2341                         }
2342                 }
2343
2344                 drm_connector_list_iter_end(&iter);
2345
2346                 drm_modeset_unlock(&drm_dev->mode_config.connection_mutex);
2347                 mutex_unlock(&drm_dev->mode_config.mutex);
2348         }
2349
2350         if (ret == -EBUSY)
2351                 DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
2352
2353         pm_runtime_mark_last_busy(dev);
2354         pm_runtime_autosuspend(dev);
2355         return ret;
2356 }
2357
2358 long amdgpu_drm_ioctl(struct file *filp,
2359                       unsigned int cmd, unsigned long arg)
2360 {
2361         struct drm_file *file_priv = filp->private_data;
2362         struct drm_device *dev;
2363         long ret;
2364         dev = file_priv->minor->dev;
2365         ret = pm_runtime_get_sync(dev->dev);
2366         if (ret < 0)
2367                 goto out;
2368
2369         ret = drm_ioctl(filp, cmd, arg);
2370
2371         pm_runtime_mark_last_busy(dev->dev);
2372 out:
2373         pm_runtime_put_autosuspend(dev->dev);
2374         return ret;
2375 }
2376
2377 static const struct dev_pm_ops amdgpu_pm_ops = {
2378         .prepare = amdgpu_pmops_prepare,
2379         .complete = amdgpu_pmops_complete,
2380         .suspend = amdgpu_pmops_suspend,
2381         .resume = amdgpu_pmops_resume,
2382         .freeze = amdgpu_pmops_freeze,
2383         .thaw = amdgpu_pmops_thaw,
2384         .poweroff = amdgpu_pmops_poweroff,
2385         .restore = amdgpu_pmops_restore,
2386         .runtime_suspend = amdgpu_pmops_runtime_suspend,
2387         .runtime_resume = amdgpu_pmops_runtime_resume,
2388         .runtime_idle = amdgpu_pmops_runtime_idle,
2389 };
2390
2391 static int amdgpu_flush(struct file *f, fl_owner_t id)
2392 {
2393         struct drm_file *file_priv = f->private_data;
2394         struct amdgpu_fpriv *fpriv = file_priv->driver_priv;
2395         long timeout = MAX_WAIT_SCHED_ENTITY_Q_EMPTY;
2396
2397         timeout = amdgpu_ctx_mgr_entity_flush(&fpriv->ctx_mgr, timeout);
2398         timeout = amdgpu_vm_wait_idle(&fpriv->vm, timeout);
2399
2400         return timeout >= 0 ? 0 : timeout;
2401 }
2402
2403 static const struct file_operations amdgpu_driver_kms_fops = {
2404         .owner = THIS_MODULE,
2405         .open = drm_open,
2406         .flush = amdgpu_flush,
2407         .release = drm_release,
2408         .unlocked_ioctl = amdgpu_drm_ioctl,
2409         .mmap = drm_gem_mmap,
2410         .poll = drm_poll,
2411         .read = drm_read,
2412 #ifdef CONFIG_COMPAT
2413         .compat_ioctl = amdgpu_kms_compat_ioctl,
2414 #endif
2415 #ifdef CONFIG_PROC_FS
2416         .show_fdinfo = amdgpu_show_fdinfo
2417 #endif
2418 };
2419
2420 int amdgpu_file_to_fpriv(struct file *filp, struct amdgpu_fpriv **fpriv)
2421 {
2422         struct drm_file *file;
2423
2424         if (!filp)
2425                 return -EINVAL;
2426
2427         if (filp->f_op != &amdgpu_driver_kms_fops) {
2428                 return -EINVAL;
2429         }
2430
2431         file = filp->private_data;
2432         *fpriv = file->driver_priv;
2433         return 0;
2434 }
2435
2436 const struct drm_ioctl_desc amdgpu_ioctls_kms[] = {
2437         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_CREATE, amdgpu_gem_create_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2438         DRM_IOCTL_DEF_DRV(AMDGPU_CTX, amdgpu_ctx_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2439         DRM_IOCTL_DEF_DRV(AMDGPU_VM, amdgpu_vm_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2440         DRM_IOCTL_DEF_DRV(AMDGPU_SCHED, amdgpu_sched_ioctl, DRM_MASTER),
2441         DRM_IOCTL_DEF_DRV(AMDGPU_BO_LIST, amdgpu_bo_list_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2442         DRM_IOCTL_DEF_DRV(AMDGPU_FENCE_TO_HANDLE, amdgpu_cs_fence_to_handle_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2443         /* KMS */
2444         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_MMAP, amdgpu_gem_mmap_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2445         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_WAIT_IDLE, amdgpu_gem_wait_idle_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2446         DRM_IOCTL_DEF_DRV(AMDGPU_CS, amdgpu_cs_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2447         DRM_IOCTL_DEF_DRV(AMDGPU_INFO, amdgpu_info_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2448         DRM_IOCTL_DEF_DRV(AMDGPU_WAIT_CS, amdgpu_cs_wait_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2449         DRM_IOCTL_DEF_DRV(AMDGPU_WAIT_FENCES, amdgpu_cs_wait_fences_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2450         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_METADATA, amdgpu_gem_metadata_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2451         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_VA, amdgpu_gem_va_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2452         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_OP, amdgpu_gem_op_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2453         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_USERPTR, amdgpu_gem_userptr_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2454 };
2455
2456 static const struct drm_driver amdgpu_kms_driver = {
2457         .driver_features =
2458             DRIVER_ATOMIC |
2459             DRIVER_GEM |
2460             DRIVER_RENDER | DRIVER_MODESET | DRIVER_SYNCOBJ |
2461             DRIVER_SYNCOBJ_TIMELINE,
2462         .open = amdgpu_driver_open_kms,
2463         .postclose = amdgpu_driver_postclose_kms,
2464         .lastclose = amdgpu_driver_lastclose_kms,
2465         .ioctls = amdgpu_ioctls_kms,
2466         .num_ioctls = ARRAY_SIZE(amdgpu_ioctls_kms),
2467         .dumb_create = amdgpu_mode_dumb_create,
2468         .dumb_map_offset = amdgpu_mode_dumb_mmap,
2469         .fops = &amdgpu_driver_kms_fops,
2470         .release = &amdgpu_driver_release_kms,
2471
2472         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
2473         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
2474         .gem_prime_import = amdgpu_gem_prime_import,
2475         .gem_prime_mmap = drm_gem_prime_mmap,
2476
2477         .name = DRIVER_NAME,
2478         .desc = DRIVER_DESC,
2479         .date = DRIVER_DATE,
2480         .major = KMS_DRIVER_MAJOR,
2481         .minor = KMS_DRIVER_MINOR,
2482         .patchlevel = KMS_DRIVER_PATCHLEVEL,
2483 };
2484
2485 static struct pci_error_handlers amdgpu_pci_err_handler = {
2486         .error_detected = amdgpu_pci_error_detected,
2487         .mmio_enabled   = amdgpu_pci_mmio_enabled,
2488         .slot_reset     = amdgpu_pci_slot_reset,
2489         .resume         = amdgpu_pci_resume,
2490 };
2491
2492 extern const struct attribute_group amdgpu_vram_mgr_attr_group;
2493 extern const struct attribute_group amdgpu_gtt_mgr_attr_group;
2494 extern const struct attribute_group amdgpu_vbios_version_attr_group;
2495
2496 static const struct attribute_group *amdgpu_sysfs_groups[] = {
2497         &amdgpu_vram_mgr_attr_group,
2498         &amdgpu_gtt_mgr_attr_group,
2499         &amdgpu_vbios_version_attr_group,
2500         NULL,
2501 };
2502
2503
2504 static struct pci_driver amdgpu_kms_pci_driver = {
2505         .name = DRIVER_NAME,
2506         .id_table = pciidlist,
2507         .probe = amdgpu_pci_probe,
2508         .remove = amdgpu_pci_remove,
2509         .shutdown = amdgpu_pci_shutdown,
2510         .driver.pm = &amdgpu_pm_ops,
2511         .err_handler = &amdgpu_pci_err_handler,
2512         .dev_groups = amdgpu_sysfs_groups,
2513 };
2514
2515 static int __init amdgpu_init(void)
2516 {
2517         int r;
2518
2519         if (vgacon_text_force()) {
2520                 DRM_ERROR("VGACON disables amdgpu kernel modesetting.\n");
2521                 return -EINVAL;
2522         }
2523
2524         r = amdgpu_sync_init();
2525         if (r)
2526                 goto error_sync;
2527
2528         r = amdgpu_fence_slab_init();
2529         if (r)
2530                 goto error_fence;
2531
2532         DRM_INFO("amdgpu kernel modesetting enabled.\n");
2533         amdgpu_register_atpx_handler();
2534         amdgpu_acpi_detect();
2535
2536         /* Ignore KFD init failures. Normal when CONFIG_HSA_AMD is not set. */
2537         amdgpu_amdkfd_init();
2538
2539         /* let modprobe override vga console setting */
2540         return pci_register_driver(&amdgpu_kms_pci_driver);
2541
2542 error_fence:
2543         amdgpu_sync_fini();
2544
2545 error_sync:
2546         return r;
2547 }
2548
2549 static void __exit amdgpu_exit(void)
2550 {
2551         amdgpu_amdkfd_fini();
2552         pci_unregister_driver(&amdgpu_kms_pci_driver);
2553         amdgpu_unregister_atpx_handler();
2554         amdgpu_sync_fini();
2555         amdgpu_fence_slab_fini();
2556         mmu_notifier_synchronize();
2557 }
2558
2559 module_init(amdgpu_init);
2560 module_exit(amdgpu_exit);
2561
2562 MODULE_AUTHOR(DRIVER_AUTHOR);
2563 MODULE_DESCRIPTION(DRIVER_DESC);
2564 MODULE_LICENSE("GPL and additional rights");
This page took 0.180608 seconds and 4 git commands to generate.