]> Git Repo - binutils.git/blob - gdb/ppc-tdep.h
gdb: remove SYMBOL_CLASS macro, add getter
[binutils.git] / gdb / ppc-tdep.h
1 /* Target-dependent code for GDB, the GNU debugger.
2
3    Copyright (C) 2000-2022 Free Software Foundation, Inc.
4
5    This file is part of GDB.
6
7    This program is free software; you can redistribute it and/or modify
8    it under the terms of the GNU General Public License as published by
9    the Free Software Foundation; either version 3 of the License, or
10    (at your option) any later version.
11
12    This program is distributed in the hope that it will be useful,
13    but WITHOUT ANY WARRANTY; without even the implied warranty of
14    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15    GNU General Public License for more details.
16
17    You should have received a copy of the GNU General Public License
18    along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
19
20 #ifndef PPC_TDEP_H
21 #define PPC_TDEP_H
22
23 #include "gdbarch.h"
24
25 struct gdbarch;
26 struct frame_info;
27 struct value;
28 struct regcache;
29 struct type;
30
31 /* From ppc-sysv-tdep.c ...  */
32 enum return_value_convention ppc_sysv_abi_return_value (struct gdbarch *gdbarch,
33                                                         struct value *function,
34                                                         struct type *valtype,
35                                                         struct regcache *regcache,
36                                                         gdb_byte *readbuf,
37                                                         const gdb_byte *writebuf);
38 enum return_value_convention ppc_sysv_abi_broken_return_value (struct gdbarch *gdbarch,
39                                                                struct value *function,
40                                                                struct type *valtype,
41                                                                struct regcache *regcache,
42                                                                gdb_byte *readbuf,
43                                                                const gdb_byte *writebuf);
44
45 CORE_ADDR ppc_sysv_abi_push_dummy_call
46   (struct gdbarch *gdbarch, struct value *function, struct regcache *regcache,
47    CORE_ADDR bp_addr, int nargs, struct value **args, CORE_ADDR sp,
48    function_call_return_method return_method, CORE_ADDR struct_addr);
49
50 CORE_ADDR ppc64_sysv_abi_push_dummy_call
51   (struct gdbarch *gdbarch, struct value *function, struct regcache *regcache,
52    CORE_ADDR bp_addr, int nargs, struct value **args, CORE_ADDR sp,
53    function_call_return_method return_method, CORE_ADDR struct_addr);
54
55 enum return_value_convention ppc64_sysv_abi_return_value (struct gdbarch *gdbarch,
56                                                           struct value *function,
57                                                           struct type *valtype,
58                                                           struct regcache *regcache,
59                                                           gdb_byte *readbuf,
60                                                           const gdb_byte *writebuf);
61
62 /* From rs6000-tdep.c...  */
63 int altivec_register_p (struct gdbarch *gdbarch, int regno);
64 int vsx_register_p (struct gdbarch *gdbarch, int regno);
65 int spe_register_p (struct gdbarch *gdbarch, int regno);
66
67 /* Return non-zero if the architecture described by GDBARCH has
68    floating-point registers (f0 --- f31 and fpscr).  */
69 int ppc_floating_point_unit_p (struct gdbarch *gdbarch);
70
71 /* Return non-zero if the architecture described by GDBARCH has
72    Altivec registers (vr0 --- vr31, vrsave and vscr).  */
73 int ppc_altivec_support_p (struct gdbarch *gdbarch);
74
75 /* Return non-zero if the architecture described by GDBARCH has
76    VSX registers (vsr0 --- vsr63).  */
77 int vsx_support_p (struct gdbarch *gdbarch);
78 std::vector<CORE_ADDR> ppc_deal_with_atomic_sequence
79   (struct regcache *regcache);
80
81
82 /* Register set description.  */
83
84 struct ppc_reg_offsets
85 {
86   /* General-purpose registers.  */
87   int r0_offset;
88   int gpr_size; /* size for r0-31, pc, ps, lr, ctr.  */
89   int xr_size;  /* size for cr, xer, mq.  */
90   int pc_offset;
91   int ps_offset;
92   int cr_offset;
93   int lr_offset;
94   int ctr_offset;
95   int xer_offset;
96   int mq_offset;
97
98   /* Floating-point registers.  */
99   int f0_offset;
100   int fpscr_offset;
101   int fpscr_size;
102 };
103
104 extern void ppc_supply_reg (struct regcache *regcache, int regnum,
105                             const gdb_byte *regs, size_t offset, int regsize);
106
107 extern void ppc_collect_reg (const struct regcache *regcache, int regnum,
108                              gdb_byte *regs, size_t offset, int regsize);
109
110 /* Supply register REGNUM in the general-purpose register set REGSET
111    from the buffer specified by GREGS and LEN to register cache
112    REGCACHE.  If REGNUM is -1, do this for all registers in REGSET.  */
113
114 extern void ppc_supply_gregset (const struct regset *regset,
115                                 struct regcache *regcache,
116                                 int regnum, const void *gregs, size_t len);
117
118 /* Supply register REGNUM in the floating-point register set REGSET
119    from the buffer specified by FPREGS and LEN to register cache
120    REGCACHE.  If REGNUM is -1, do this for all registers in REGSET.  */
121
122 extern void ppc_supply_fpregset (const struct regset *regset,
123                                  struct regcache *regcache,
124                                  int regnum, const void *fpregs, size_t len);
125
126 /* Supply register REGNUM in the Altivec register set REGSET
127    from the buffer specified by VRREGS and LEN to register cache
128    REGCACHE.  If REGNUM is -1, do this for all registers in REGSET.  */
129
130 extern void ppc_supply_vrregset (const struct regset *regset,
131                                  struct regcache *regcache,
132                                  int regnum, const void *vrregs, size_t len);
133
134 /* Supply register REGNUM in the VSX register set REGSET
135    from the buffer specified by VSXREGS and LEN to register cache
136    REGCACHE.  If REGNUM is -1, do this for all registers in REGSET.  */
137
138 extern void ppc_supply_vsxregset (const struct regset *regset,
139                                  struct regcache *regcache,
140                                  int regnum, const void *vsxregs, size_t len);
141
142 /* Collect register REGNUM in the general-purpose register set
143    REGSET, from register cache REGCACHE into the buffer specified by
144    GREGS and LEN.  If REGNUM is -1, do this for all registers in
145    REGSET.  */
146
147 extern void ppc_collect_gregset (const struct regset *regset,
148                                  const struct regcache *regcache,
149                                  int regnum, void *gregs, size_t len);
150
151 /* Collect register REGNUM in the floating-point register set
152    REGSET, from register cache REGCACHE into the buffer specified by
153    FPREGS and LEN.  If REGNUM is -1, do this for all registers in
154    REGSET.  */
155
156 extern void ppc_collect_fpregset (const struct regset *regset,
157                                   const struct regcache *regcache,
158                                   int regnum, void *fpregs, size_t len);
159
160 /* Collect register REGNUM in the Altivec register set
161    REGSET from register cache REGCACHE into the buffer specified by
162    VRREGS and LEN.  If REGNUM is -1, do this for all registers in
163    REGSET.  */
164
165 extern void ppc_collect_vrregset (const struct regset *regset,
166                                   const struct regcache *regcache,
167                                   int regnum, void *vrregs, size_t len);
168
169 /* Collect register REGNUM in the VSX register set
170    REGSET from register cache REGCACHE into the buffer specified by
171    VSXREGS and LEN.  If REGNUM is -1, do this for all registers in
172    REGSET.  */
173
174 extern void ppc_collect_vsxregset (const struct regset *regset,
175                                   const struct regcache *regcache,
176                                   int regnum, void *vsxregs, size_t len);
177
178 /* Private data that this module attaches to struct gdbarch.  */
179
180 /* ELF ABI version used by the inferior.  */
181 enum powerpc_elf_abi
182 {
183   POWERPC_ELF_AUTO,
184   POWERPC_ELF_V1,
185   POWERPC_ELF_V2,
186   POWERPC_ELF_LAST
187 };
188
189 /* Vector ABI used by the inferior.  */
190 enum powerpc_vector_abi
191 {
192   POWERPC_VEC_AUTO,
193   POWERPC_VEC_GENERIC,
194   POWERPC_VEC_ALTIVEC,
195   POWERPC_VEC_SPE,
196   POWERPC_VEC_LAST
197 };
198
199 /* long double ABI version used by the inferior.  */
200 enum powerpc_long_double_abi
201 {
202   POWERPC_LONG_DOUBLE_AUTO,
203   POWERPC_LONG_DOUBLE_IBM128,
204   POWERPC_LONG_DOUBLE_IEEE128,
205   POWERPC_LONG_DOUBLE_LAST
206 };
207
208 struct ppc_gdbarch_tdep : gdbarch_tdep
209   {
210     int wordsize = 0;           /* Size in bytes of fixed-point word.  */
211     int soft_float = 0;         /* Avoid FP registers for arguments?  */
212
213     enum powerpc_elf_abi elf_abi {};    /* ELF ABI version.  */
214
215     /* Format to use for the "long double" data type.  */
216     enum powerpc_long_double_abi long_double_abi {};
217
218     /* How to pass vector arguments.  Never set to AUTO or LAST.  */
219     enum powerpc_vector_abi vector_abi {};
220
221     int ppc_gp0_regnum = 0;             /* GPR register 0 */
222     int ppc_toc_regnum = 0;             /* TOC register */
223     int ppc_ps_regnum = 0;              /* Processor (or machine) status (%msr) */
224     int ppc_cr_regnum = 0;              /* Condition register */
225     int ppc_lr_regnum = 0;              /* Link register */
226     int ppc_ctr_regnum = 0;             /* Count register */
227     int ppc_xer_regnum = 0;             /* Integer exception register */
228
229     /* Not all PPC and RS6000 variants will have the registers
230        represented below.  A -1 is used to indicate that the register
231        is not present in this variant.  */
232
233     /* Floating-point registers.  */
234     int ppc_fp0_regnum = 0;     /* Floating-point register 0.  */
235     int ppc_fpscr_regnum = 0;   /* fp status and condition register.  */
236
237     /* Multiplier-Quotient Register (older POWER architectures only).  */
238     int ppc_mq_regnum = 0;
239
240     /* POWER7 VSX registers.  */
241     int ppc_vsr0_regnum = 0;            /* First VSX register.  */
242     int ppc_vsr0_upper_regnum = 0;      /* First right most dword vsx register.  */
243     int ppc_efpr0_regnum = 0;           /* First Extended FP register.  */
244
245     /* Altivec registers.  */
246     int ppc_vr0_regnum = 0;     /* First AltiVec register.  */
247     int ppc_vrsave_regnum = 0;  /* Last AltiVec register.  */
248
249     /* Altivec pseudo-register vX aliases for the raw vrX
250        registers.  */
251     int ppc_v0_alias_regnum = 0;
252
253     /* SPE registers.  */
254     int ppc_ev0_upper_regnum = 0;   /* First GPR upper half register.  */
255     int ppc_ev0_regnum = 0;         /* First ev register.  */
256     int ppc_acc_regnum = 0;         /* SPE 'acc' register.  */
257     int ppc_spefscr_regnum = 0;     /* SPE 'spefscr' register.  */
258
259     /* Program Priority Register.  */
260     int ppc_ppr_regnum = 0;
261
262     /* Data Stream Control Register.  */
263     int ppc_dscr_regnum = 0;
264
265     /* Target Address Register.  */
266     int ppc_tar_regnum = 0;
267
268     /* Decimal 128 registers.  */
269     int ppc_dl0_regnum = 0;     /* First Decimal128 argument register pair.  */
270
271     int have_ebb = 0;
272
273     /* PMU registers.  */
274     int ppc_mmcr0_regnum = 0;
275     int ppc_mmcr2_regnum = 0;
276     int ppc_siar_regnum = 0;
277     int ppc_sdar_regnum = 0;
278     int ppc_sier_regnum = 0;
279
280     /* Hardware Transactional Memory registers.  */
281     int have_htm_spr = 0;
282     int have_htm_core = 0;
283     int have_htm_fpu = 0;
284     int have_htm_altivec = 0;
285     int have_htm_vsx = 0;
286     int ppc_cppr_regnum = 0;
287     int ppc_cdscr_regnum = 0;
288     int ppc_ctar_regnum = 0;
289
290     /* HTM pseudo registers.  */
291     int ppc_cdl0_regnum = 0;
292     int ppc_cvsr0_regnum = 0;
293     int ppc_cefpr0_regnum = 0;
294
295     /* Offset to ABI specific location where link register is saved.  */
296     int lr_frame_offset = 0;
297
298     /* An array of integers, such that sim_regno[I] is the simulator
299        register number for GDB register number I, or -1 if the
300        simulator does not implement that register.  */
301     int *sim_regno = nullptr;
302
303     /* ISA-specific types.  */
304     struct type *ppc_builtin_type_vec64 = nullptr;
305     struct type *ppc_builtin_type_vec128 = nullptr;
306
307     int (*ppc_syscall_record) (struct regcache *regcache) = nullptr;
308 };
309
310
311 /* Constants for register set sizes.  */
312 enum
313   {
314     ppc_num_gprs = 32,          /* 32 general-purpose registers.  */
315     ppc_num_fprs = 32,          /* 32 floating-point registers.  */
316     ppc_num_srs = 16,           /* 16 segment registers.  */
317     ppc_num_vrs = 32,           /* 32 Altivec vector registers.  */
318     ppc_num_vshrs = 32,         /* 32 doublewords (dword 1 of vs0~vs31).  */
319     ppc_num_vsrs = 64,          /* 64 VSX vector registers.  */
320     ppc_num_efprs = 32          /* 32 Extended FP registers.  */
321   };
322
323
324 /* Register number constants.  These are GDB internal register
325    numbers; they are not used for the simulator or remote targets.
326    Extra SPRs (those other than MQ, CTR, LR, XER, SPEFSCR) are given
327    numbers above PPC_NUM_REGS.  So are segment registers and other
328    target-defined registers.  */
329 enum {
330   PPC_R0_REGNUM = 0,
331   PPC_F0_REGNUM = 32,
332   PPC_PC_REGNUM = 64,
333   PPC_MSR_REGNUM = 65,
334   PPC_CR_REGNUM = 66,
335   PPC_LR_REGNUM = 67,
336   PPC_CTR_REGNUM = 68,
337   PPC_XER_REGNUM = 69,
338   PPC_FPSCR_REGNUM = 70,
339   PPC_MQ_REGNUM = 71,
340   PPC_SPE_UPPER_GP0_REGNUM = 72,
341   PPC_SPE_ACC_REGNUM = 104,
342   PPC_SPE_FSCR_REGNUM = 105,
343   PPC_VR0_REGNUM = 106,
344   PPC_VSCR_REGNUM = 138,
345   PPC_VRSAVE_REGNUM = 139,
346   PPC_VSR0_UPPER_REGNUM = 140,
347   PPC_VSR31_UPPER_REGNUM = 171,
348   PPC_PPR_REGNUM = 172,
349   PPC_DSCR_REGNUM = 173,
350   PPC_TAR_REGNUM = 174,
351
352   /* EBB registers.  */
353   PPC_BESCR_REGNUM = 175,
354   PPC_EBBHR_REGNUM = 176,
355   PPC_EBBRR_REGNUM = 177,
356
357   /* PMU registers.  */
358   PPC_MMCR0_REGNUM = 178,
359   PPC_MMCR2_REGNUM = 179,
360   PPC_SIAR_REGNUM = 180,
361   PPC_SDAR_REGNUM = 181,
362   PPC_SIER_REGNUM = 182,
363
364   /* Hardware transactional memory registers.  */
365   PPC_TFHAR_REGNUM = 183,
366   PPC_TEXASR_REGNUM = 184,
367   PPC_TFIAR_REGNUM = 185,
368
369   PPC_CR0_REGNUM = 186,
370   PPC_CCR_REGNUM = 218,
371   PPC_CXER_REGNUM = 219,
372   PPC_CLR_REGNUM = 220,
373   PPC_CCTR_REGNUM = 221,
374
375   PPC_CF0_REGNUM = 222,
376   PPC_CFPSCR_REGNUM = 254,
377
378   PPC_CVR0_REGNUM = 255,
379   PPC_CVSCR_REGNUM = 287,
380   PPC_CVRSAVE_REGNUM = 288,
381
382   PPC_CVSR0_UPPER_REGNUM = 289,
383
384   PPC_CPPR_REGNUM = 321,
385   PPC_CDSCR_REGNUM = 322,
386   PPC_CTAR_REGNUM = 323,
387   PPC_NUM_REGS
388 };
389
390 /* Big enough to hold the size of the largest register in bytes.  */
391 #define PPC_MAX_REGISTER_SIZE   64
392
393 #define PPC_IS_EBB_REGNUM(i) \
394         ((i) >= PPC_BESCR_REGNUM && (i) <= PPC_EBBRR_REGNUM)
395
396 #define PPC_IS_PMU_REGNUM(i) \
397         ((i) >= PPC_MMCR0_REGNUM && (i) <= PPC_SIER_REGNUM)
398
399 #define PPC_IS_TMSPR_REGNUM(i) \
400   ((i) >= PPC_TFHAR_REGNUM && (i) <= PPC_TFIAR_REGNUM)
401
402 #define PPC_IS_CKPTGP_REGNUM(i) \
403   ((i) >= PPC_CR0_REGNUM && (i) <= PPC_CCTR_REGNUM)
404
405 #define PPC_IS_CKPTFP_REGNUM(i) \
406   ((i) >= PPC_CF0_REGNUM && (i) <= PPC_CFPSCR_REGNUM)
407
408 #define PPC_IS_CKPTVMX_REGNUM(i) \
409   ((i) >= PPC_CVR0_REGNUM && (i) <= PPC_CVRSAVE_REGNUM)
410
411 #define PPC_IS_CKPTVSX_REGNUM(i) \
412   ((i) >= PPC_CVSR0_UPPER_REGNUM && (i) < (PPC_CVSR0_UPPER_REGNUM + 32))
413
414 /* An instruction to match.  */
415
416 struct ppc_insn_pattern
417 {
418   unsigned int mask;            /* mask the insn with this...  */
419   unsigned int data;            /* ...and see if it matches this.  */
420   int optional;                 /* If non-zero, this insn may be absent.  */
421 };
422
423 extern int ppc_insns_match_pattern (struct frame_info *frame, CORE_ADDR pc,
424                                     const struct ppc_insn_pattern *pattern,
425                                     unsigned int *insns);
426 extern CORE_ADDR ppc_insn_d_field (unsigned int insn);
427
428 extern CORE_ADDR ppc_insn_ds_field (unsigned int insn);
429 extern CORE_ADDR ppc_insn_prefix_dform (unsigned int insn1,
430                                         unsigned int insn2);
431
432 extern int ppc_process_record (struct gdbarch *gdbarch,
433                                struct regcache *regcache, CORE_ADDR addr);
434
435 /* Instruction size.  */
436 #define PPC_INSN_SIZE 4
437
438 /* Estimate for the maximum number of instructions in a function epilogue.  */
439 #define PPC_MAX_EPILOGUE_INSTRUCTIONS  52
440
441 struct ppc_inferior_data
442 {
443   /* This is an optional in case we add more fields to ppc_inferior_data, we
444      don't want it instantiated as soon as we get the ppc_inferior_data for an
445      inferior.  */
446   gdb::optional<displaced_step_buffers> disp_step_buf;
447 };
448
449 extern ppc_inferior_data * get_ppc_per_inferior (inferior *inf);
450
451 #endif /* ppc-tdep.h */
This page took 0.050091 seconds and 4 git commands to generate.