]> Git Repo - binutils.git/blob - opcodes/ChangeLog
Fixes for unpredictable nops and 26-bit versions of teq,tst,cmn,cmp.
[binutils.git] / opcodes / ChangeLog
1 2015-08-13  Andre Vieira  <[email protected]>
2
3         * arm-dis.c (print_insn_arm): Disassembling for all targets V6
4         and higher with ARM instruction set will now mark the 26-bit
5         versions of teq,tst,cmn and cmp as UNPREDICTABLE.
6         (arm_opcodes): Fix for unpredictable nop being recognized as a
7         teq.
8
9 2015-08-12  Simon Dardis  <[email protected]>
10
11         * micromips-opc.c (micromips_opcodes): Re-order table so that move
12         based on 'or' is first.
13         * mips-opc.c (mips_builtin_opcodes): Ditto.
14
15 2015-08-11  Nick Clifton  <[email protected]>
16
17         PR 18800
18         * aarch64-tbl.h (aarch64_opcode_table): Fix mask for SIMD EXT
19         instruction.
20
21 2015-08-10  Robert Suchanek  <[email protected]>
22
23         * mips-opc.c (mips_builtin_opcodes): Add "sigrie".
24
25 2015-08-07  Amit Pawar <[email protected]>
26
27         * i386-gen.c: Remove CpuFMA4 from CPU_ZNVER1_FLAGS.
28         * i386-init.h: Regenerated.
29
30 2015-07-30  H.J. Lu  <[email protected]>
31
32         PR binutils/13571
33         * i386-dis.c (MOD_0FC3): New.
34         (PREFIX_0FC3): Renamed to ...
35         (PREFIX_MOD_0_0FC3): This.
36         (dis386_twobyte): Replace PREFIX_0FC3 with MOD_0FC3.
37         (prefix_table): Replace Ma with Ev on movntiS.
38         (mod_table): Add MOD_0FC3.
39
40 2015-07-27  H.J. Lu  <[email protected]>
41
42         * configure: Regenerated.
43
44 2015-07-23  Alan Modra  <[email protected]>
45
46         PR 18708
47         * i386-dis.c (get64): Avoid signed integer overflow.
48
49 2015-07-22  Alexander Fomin  <[email protected]>
50
51         PR binutils/18631
52         * i386-dis-evex.h (EVEX_W_0F78_P_2): Replace "EXxmmq" with
53         "EXEvexHalfBcstXmmq" for the second operand.
54         (EVEX_W_0F79_P_2): Likewise.
55         (EVEX_W_0F7A_P_2): Likewise.
56         (EVEX_W_0F7B_P_2): Likewise.
57
58 2015-07-16  Alessandro Marzocchi  <[email protected]>
59
60         * arm-dis.c (print_insn_coprocessor): Added support for quarter
61         float bitfield format.
62         (coprocessor_opcodes): Changed VFP vmov reg,immediate to use new
63         quarter float bitfield format.
64
65 2015-07-14  H.J. Lu  <[email protected]>
66
67         * configure: Regenerated.
68
69 2015-07-03  Alan Modra  <[email protected]>
70
71         * ppc-opc.c (PPC750, PPC7450, PPC860): Define using PPC_OPCODE_*.
72         * ppc-dis.c (ppc_opts): Add 821, 850 and 860 entries.  Add
73         PPC_OPCODE_7450 to 7450 entry.  Add PPC_OPCODE_750 to 750cl entry.
74
75 2015-07-01  Sandra Loosemore  <[email protected]>
76             Cesar Philippidis  <[email protected]>
77
78         * nios2-dis.c (nios2_extract_opcode): New.
79         (nios2_disassembler_state): New.
80         (nios2_find_opcode_hash): Use mach parameter to select correct
81         disassembler state.
82         (nios2_print_insn_arg): Extend to support new R2 argument letters
83         and formats.
84         (print_insn_nios2): Check for 16-bit instruction at end of memory.
85         * nios2-opc.c (nios2_builtin_regs): Add R2 register attributes.
86         (NIOS2_NUM_OPCODES): Rename to...
87         (NIOS2_NUM_R1_OPCODES): This.
88         (nios2_r2_opcodes): New.
89         (NIOS2_NUM_R2_OPCODES): New.
90         (nios2_num_r2_opcodes): New.
91         (nios2_r2_asi_n_mappings, nios2_num_r2_asi_n_mappings): New.
92         (nios2_r2_shi_n_mappings, nios2_num_r2_shi_n_mappings): New.
93         (nios2_r2_andi_n_mappings, nios2_num_r2_andi_n_mappings): New.
94         (nios2_r2_reg3_mappings, nios2_num_r2_reg3_mappings): New.
95         (nios2_r2_reg_range_mappings, nios2_num_r2_reg_range_mappings): New.
96
97 2015-06-30  Amit Pawar  <[email protected]>
98
99         * i386-dis.c (OP_Mwaitx): New.
100         (rm_table): Add monitorx/mwaitx.
101         * i386-gen.c (cpu_flag_init): Add CpuMWAITX to CPU_BDVER4_FLAGS
102         and CPU_ZNVER1_FLAGS.  Add CPU_MWAITX_FLAGS.
103         (operand_type_init): Add CpuMWAITX.
104         * i386-opc.h (CpuMWAITX): New.
105         (i386_cpu_flags): Add cpumwaitx.
106         * i386-opc.tbl: Add monitorx and mwaitx.
107         * i386-init.h: Regenerated.
108         * i386-tbl.h: Likewise.
109
110 2015-06-22  Peter Bergner  <[email protected]>
111
112         * ppc-opc.c (insert_ls): Test for invalid LS operands.
113         (insert_esync): New function.
114         (LS, WC): Use insert_ls.
115         (ESYNC): Use insert_esync.
116
117 2015-06-22  Nick Clifton  <[email protected]>
118
119         * dis-buf.c (buffer_read_memory): Fail is stop_vma is set and the
120         requested region lies beyond it.
121         * bfin-dis.c (print_insn_bfin): Ignore sysop instructions when
122         looking for 32-bit insns.
123         * mcore-dis.c (print_insn_mcore): Disable stop_vma when reading
124         data.
125         * sh-dis.c (print_insn_sh): Likewise.
126         * tic6x-dis.c (print_insn_tic6x): Disable stop_vma when reading
127         blocks of instructions.
128         * vax-dis.c (print_insn_vax): Check that the requested address
129         does not clash with the stop_vma.
130
131 2015-06-19  Peter Bergner  <[email protected]>
132
133         * ppc-dis.h (skip_optional_operands): Use ppc_optional_operand_value.
134         * ppc-opc.c (FXM4): Add non-zero optional value.
135         (TBR): Likewise.
136         (SXL): Likewise.
137         (insert_fxm): Handle new default operand value.
138         (extract_fxm): Likewise.
139         (insert_tbr): Likewise.
140         (extract_tbr): Likewise.
141
142 2015-06-16  Matthew Wahab  <[email protected]>
143
144         * arch64-opc.c (aarch64_sys_regs): Add "id_mmfr4_el1".
145
146 2015-06-16  Szabolcs Nagy  <[email protected]>
147
148         * arm-dis.c (print_insn_coprocessor): Avoid negative shift.
149
150 2015-06-12  Peter Bergner  <[email protected]>
151
152         * ppc-opc.c: Add comment accidentally removed by old commit.
153         (MTMSRD_L): Delete.
154
155 2015-06-04  Peter Bergner  <[email protected]>
156
157         * ppc-opc.c: (powerpc_opcodes) <hwsync>: New extended mnemonic.
158
159 2015-06-04  Nick Clifton  <[email protected]>
160
161         PR 18474
162         * msp430-dis.c (msp430_nooperands): Fix check for emulated insns.
163
164 2015-06-02  Matthew Wahab  <[email protected]>
165
166         * arm-dis.c (arm_opcodes): Add "setpan".
167         (thumb_opcodes): Add "setpan".
168
169 2015-06-02  Matthew Wahab  <[email protected]>
170
171         * arm-dis.c (select_arm_features): Rework to avoid used of redefined
172         macros.
173
174 2015-06-02  Matthew Wahab  <[email protected]>
175
176         * aarch64-tbl.h (aarch64_feature_rdma): New.
177         (RDMA): New.
178         (aarch64_opcode_table): Add "sqrmlah" and "sqrdmlsh" instructions.
179         * aarch64-asm-2.c: Regenerate.
180         * aarch64-dis-2.c: Regenerate.
181         * aarch64-opc-2.c: Regenerate.
182
183 2015-06-02  Matthew Wahab  <[email protected]>
184
185         * aarch64-tbl.h (aarch64_feature_lor): New.
186         (LOR): New.
187         (aarch64_opdocde_table): Add "ldlar", "ldlarb", "ldlarh", "stllr",
188         "stllrb", "stllrh".
189         * aarch64-asm-2.c: Regenerate.
190         * aarch64-dis-2.c: Regenerate.
191         * aarch64-opc-2.c: Regenerate.
192
193 2015-06-01  Matthew Wahab  <[email protected]>
194
195         * aarch64-opc.c (F_ARCHEXT): New.
196         (aarch64_sys_regs): Add "pan".
197         (aarch64_sys_reg_supported_p): New.
198         (aarch64_pstatefields): Add "pan".
199         (aarch64_pstatefield_supported_p): New.
200
201 2015-06-01  Jan Beulich  <[email protected]>
202
203         * i386-tbl.h: Regenerate.
204
205 2015-06-01  Jan Beulich  <[email protected]>
206
207         * i386-dis.c (print_insn): Swap rounding mode specifier and
208         general purpose register in Intel mode.
209
210 2015-06-01  Jan Beulich  <[email protected]>
211
212         * i386-opc.tbl: New IntelSyntax entries for vcvt{,u}si2s{d,s}.
213         * i386-tbl.h: Regenerate.
214
215 2015-05-18  H.J. Lu  <[email protected]>
216
217         * i386-opc.tbl: Remove Disp32 from AMD64 direct call/jmp.
218         * i386-init.h: Regenerated.
219
220 2015-05-15  H.J. Lu  <[email protected]>
221
222         PR binutis/18386
223         * i386-dis.c: Add comments for '@'.
224         (x86_64_table): Use '@' on call/jmp for X86_64_E8/X86_64_E9.
225         (enum x86_64_isa): New.
226         (isa64): Likewise.
227         (print_i386_disassembler_options): Add amd64 and intel64.
228         (print_insn): Handle amd64 and intel64.
229         (putop): Handle '@'.
230         (OP_J): Don't ignore the operand size prefix for AMD64 in 64-bit.
231         * i386-gen.c (cpu_flags): Add CpuAMD64 and CpuIntel64.
232         * i386-opc.h (AMD64): New.
233         (CpuIntel64): Likewise.
234         (i386_cpu_flags): Add cpuamd64 and cpuintel64.
235         * i386-opc.tbl: Add direct call/jmp with Disp16|Disp32 for AMD64.
236         Mark direct call/jmp without Disp16|Disp32 as Intel64.
237         * i386-init.h: Regenerated.
238         * i386-tbl.h: Likewise.
239
240 2015-05-14  Peter Bergner  <[email protected]>
241
242         * ppc-opc.c (IH) New define.
243         (powerpc_opcodes) <wait>: Do not enable for POWER7.
244         <tlbie>: Add RS operand for POWER7.
245         <slbia>: Add IH operand for POWER6.
246
247 2015-05-11  H.J. Lu  <[email protected]>
248
249         * opcodes/i386-opc.tbl (call): Remove Disp16|Disp32 from 64-bit
250         direct branch.
251         (jmp): Likewise.
252         * i386-tbl.h: Regenerated.
253
254 2015-05-11  H.J. Lu  <[email protected]>
255
256         * configure.ac: Support bfd_iamcu_arch.
257         * disassemble.c (disassembler): Support bfd_iamcu_arch.
258         * i386-gen.c (cpu_flag_init): Add CPU_IAMCU_FLAGS and
259         CPU_IAMCU_COMPAT_FLAGS.
260         (cpu_flags): Add CpuIAMCU.
261         * i386-opc.h (CpuIAMCU): New.
262         (i386_cpu_flags): Add cpuiamcu.
263         * configure: Regenerated.
264         * i386-init.h: Likewise.
265         * i386-tbl.h: Likewise.
266
267 2015-05-08  H.J. Lu  <[email protected]>
268
269         PR binutis/18386
270         * i386-dis.c (X86_64_E8): New.
271         (X86_64_E9): Likewise.
272         Update comments on 'T', 'U', 'V'.  Add comments for '^'.
273         (dis386): Replace callT/jmpT with X86_64_E8/X86_64_E9.
274         (x86_64_table): Add X86_64_E8 and X86_64_E9.
275         (mod_table): Replace {T|} with ^ on Jcall/Jmp.
276         (putop): Handle '^'.
277         (OP_J): Ignore the operand size prefix in 64-bit.  Don't check
278         REX_W.
279
280 2015-04-30  DJ Delorie  <[email protected]>
281
282         * disassemble.c (disassembler): Choose suitable disassembler based
283         on E_ABI.
284         * rl78-decode.opc (rl78_decode_opcode): Take ISA parameter.  Use
285         it to decode mul/div insns.
286         * rl78-decode.c: Regenerate.
287         * rl78-dis.c (print_insn_rl78): Rename to...
288         (print_insn_rl78_common): ...this, take ISA parameter.
289         (print_insn_rl78): New.
290         (print_insn_rl78_g10): New.
291         (print_insn_rl78_g13): New.
292         (print_insn_rl78_g14): New.
293         (rl78_get_disassembler): New.
294
295 2015-04-29  Nick Clifton  <[email protected]>
296
297         * po/fr.po: Updated French translation.
298
299 2015-04-27  Peter Bergner  <[email protected]>
300
301         * ppc-opc.c (DCBT_EO): New define.
302         (powerpc_opcodes) <lbarx>: Enable for POWER8 and later.
303         <lharx>: Likewise.
304         <stbcx.>: Likewise.
305         <sthcx.>: Likewise.
306         <waitrsv>: Do not enable for POWER7 and later.
307         <waitimpl>: Likewise.
308         <dcbt>: Default to the two operand form of the instruction for all
309         "old" cpus.  For "new" cpus, use the operand ordering that matches
310         whether the cpu is server or embedded.
311         <dcbtst>: Likewise.
312
313 2015-04-27  Andreas Krebbel  <[email protected]>
314
315         * s390-opc.c: New instruction type VV0UU2.
316         * s390-opc.txt: Fix instruction types for VFCE, VLDE, VFSQ, WFK,
317         and WFC.
318
319 2015-04-23  Jan Beulich  <[email protected]>
320
321         * i386-dis.c (putop): Extend "XY" handling to AVX512. Handle "XZ".
322         * i386-dis-evex.h.c (vcvtpd2ps, vcvtqq2ps, vcvttpd2udq,
323         vcvtpd2udq, vcvtuqq2ps, vcvttpd2dq, vcvtpd2dq): Add %XY.
324         (vfpclasspd, vfpclassps): Add %XZ.
325
326 2015-04-15  H.J. Lu  <[email protected]>
327
328         * i386-dis.c (PREFIX_UD_SHIFT): Removed.
329         (PREFIX_UD_REPZ): Likewise.
330         (PREFIX_UD_REPNZ): Likewise.
331         (PREFIX_UD_DATA): Likewise.
332         (PREFIX_UD_ADDR): Likewise.
333         (PREFIX_UD_LOCK): Likewise.
334
335 2015-04-15  H.J. Lu  <[email protected]>
336
337         * i386-dis.c (prefix_requirement): Removed.
338         (print_insn): Don't set prefix_requirement.  Check
339         dp->prefix_requirement instead of prefix_requirement.
340
341 2015-04-15  H.J. Lu  <[email protected]>
342
343         PR binutils/17898
344         * i386-dis.c (PREFIX_0FC7_REG_6): Renamed to ...
345         (PREFIX_MOD_0_0FC7_REG_6): This.
346         (PREFIX_MOD_3_0FC7_REG_6): New.
347         (PREFIX_MOD_3_0FC7_REG_7): Likewise.
348         (prefix_table): Replace PREFIX_0FC7_REG_6 with
349         PREFIX_MOD_0_0FC7_REG_6.  Add PREFIX_MOD_3_0FC7_REG_6 and
350         PREFIX_MOD_3_0FC7_REG_7.
351         (mod_table): Replace PREFIX_0FC7_REG_6 with
352         PREFIX_MOD_0_0FC7_REG_6.  Use PREFIX_MOD_3_0FC7_REG_6 and
353         PREFIX_MOD_3_0FC7_REG_7.
354
355 2015-04-15  H.J. Lu  <[email protected]>
356
357         * i386-dis.c (PREFIX_MANDATORY_REPZ): Removed.
358         (PREFIX_MANDATORY_REPNZ): Likewise.
359         (PREFIX_MANDATORY_DATA): Likewise.
360         (PREFIX_MANDATORY_ADDR): Likewise.
361         (PREFIX_MANDATORY_LOCK): Likewise.
362         (PREFIX_MANDATORY): Likewise.
363         (PREFIX_UD_SHIFT): Set to 8
364         (PREFIX_UD_REPZ): Updated.
365         (PREFIX_UD_REPNZ): Likewise.
366         (PREFIX_UD_DATA): Likewise.
367         (PREFIX_UD_ADDR): Likewise.
368         (PREFIX_UD_LOCK): Likewise.
369         (PREFIX_IGNORED_SHIFT): New.
370         (PREFIX_IGNORED_REPZ): Likewise.
371         (PREFIX_IGNORED_REPNZ): Likewise.
372         (PREFIX_IGNORED_DATA): Likewise.
373         (PREFIX_IGNORED_ADDR): Likewise.
374         (PREFIX_IGNORED_LOCK): Likewise.
375         (PREFIX_OPCODE): Likewise.
376         (PREFIX_IGNORED): Likewise.
377         (Bad_Opcode): Replace PREFIX_MANDATORY with 0.
378         (dis386_twobyte): Replace PREFIX_MANDATORY with PREFIX_OPCODE.
379         (three_byte_table): Likewise.
380         (mod_table): Likewise.
381         (mandatory_prefix): Renamed to ...
382         (prefix_requirement): This.
383         (prefix_table): Replace PREFIX_MANDATORY with PREFIX_OPCODE.
384         Update PREFIX_90 entry.
385         (get_valid_dis386): Check prefix_requirement to see if a prefix
386         should be ignored.
387         (print_insn): Replace mandatory_prefix with prefix_requirement.
388
389 2015-04-15  Renlin Li  <[email protected]>
390
391         * arm-dis.c (thumb32_opcodes): Define 'D' format control code,
392         use it for ssat and ssat16.
393         (print_insn_thumb32): Add handle case for 'D' control code.
394
395 2015-04-06  Ilya Tocar  <[email protected]>
396             H.J. Lu  <[email protected]>
397
398         * i386-dis-evex.h (evex_table): Fill prefix_requirement field.
399         * i386-dis.c (PREFIX_MANDATORY_REPZ, PREFIX_MANDATORY_REPNZ,
400         PREFIX_MANDATORY_DATA, PREFIX_MANDATORY_ADDR, PREFIX_MANDATORY_LOCK,
401         PREFIX_UD_SHIFT, PREFIX_UD_REPZ, REFIX_UD_REPNZ, PREFIX_UD_DATA,
402         PREFIX_UD_ADDR, PREFIX_UD_LOCK, PREFIX_MANDATORY): Define.
403         (Bad_Opcode, FLOAT, DIS386, DIS386_PREFIX, THREE_BYTE_TABLE_PREFIX):
404         Fill prefix_requirement field.
405         (struct dis386): Add prefix_requirement field.
406         (dis386): Fill prefix_requirement field.
407         (dis386_twobyte): Ditto.
408         (twobyte_has_mandatory_prefix_: Remove.
409         (reg_table): Fill prefix_requirement field.
410         (prefix_table): Ditto.
411         (x86_64_table): Ditto.
412         (three_byte_table): Ditto.
413         (xop_table): Ditto.
414         (vex_table): Ditto.
415         (vex_len_table): Ditto.
416         (vex_w_table): Ditto.
417         (mod_table): Ditto.
418         (bad_opcode): Ditto.
419         (print_insn): Use prefix_requirement.
420         (FGRPd9_2, FGRPd9_4, FGRPd9_5, FGRPd9_6, FGRPd9_7, FGRPda_5, FGRPdb_4,
421         FGRPde_3, FGRPdf_4): Fill prefix_requirement field.
422         (float_reg): Ditto.
423
424 2015-03-30  Mike Frysinger  <[email protected]>
425
426         * d10v-opc.c (d10v_reg_name_cnt): Convert old style prototype.
427
428 2015-03-29  H.J. Lu  <[email protected]>
429
430         * Makefile.in: Regenerated.
431
432 2015-03-25  Anton Blanchard  <[email protected]>
433
434         * ppc-dis.c (disassemble_init_powerpc): Only initialise
435         powerpc_opcd_indices and vle_opcd_indices once.
436
437 2015-03-25  Anton Blanchard  <[email protected]>
438
439         * ppc-opc.c (powerpc_opcodes): Add slbfee.
440
441 2015-03-24  Terry Guo  <[email protected]>
442
443         * arm-dis.c (opcode32): Updated to use new arm feature struct.
444         (opcode16): Likewise.
445         (coprocessor_opcodes): Replace bit with feature struct.
446         (neon_opcodes): Likewise.
447         (arm_opcodes): Likewise.
448         (thumb_opcodes): Likewise.
449         (thumb32_opcodes): Likewise.
450         (print_insn_coprocessor): Likewise.
451         (print_insn_arm): Likewise.
452         (select_arm_features): Follow new feature struct.
453
454 2015-03-17  Ganesh Gopalasubramanian  <[email protected]>
455
456         * i386-dis.c (rm_table): Add clzero.
457         * i386-gen.c (cpu_flag_init): Add new CPU_ZNVER1_FLAGS.
458         Add CPU_CLZERO_FLAGS.
459         (cpu_flags): Add CpuCLZERO.
460         * i386-opc.h: Add CpuCLZERO.
461         * i386-opc.tbl: Add clzero.
462         * i386-init.h: Re-generated.
463         * i386-tbl.h: Re-generated.
464
465 2015-03-13  Andrew Bennett  <[email protected]>
466
467         * mips-opc.c (decode_mips_operand): Fix constraint issues
468         with u and y operands.
469
470 2015-03-13  Andrew Bennett  <[email protected]>
471
472         * mips-opc.c (mips_builtin_opcodes): Add evp and dvp instructions.
473
474 2015-03-10  Andreas Krebbel  <[email protected]>
475
476         * s390-opc.c: Add new IBM z13 instructions.
477         * s390-opc.txt: Likewise.
478
479 2015-03-10  Renlin Li  <[email protected]>
480
481         * aarch64-tbl.h (aarch64_opcode_table): Remove strub, ldurb, ldursb,
482         stur, ldur, sturh, ldurh, ldursh, ldursw, prfum F_HAS_ALIAS flag and
483         related alias.
484         * aarch64-asm-2.c: Regenerate.
485         * aarch64-dis-2.c: Likewise.
486         * aarch64-opc-2.c: Likewise.
487
488 2015-03-03  Jiong Wang  <[email protected]>
489
490         * arm-dis.c (arm_symbol_is_valid): Skip ARM private symbols.
491
492 2015-02-25  Oleg Endo  <[email protected]>
493
494         * sh-opc.h (clrs, sets): Mark as arch_sh3_nommu_up instead of
495         arch_sh_up.
496         (pref): Mark as arch_sh2a_nofpu_or_sh3_nommu_up instead of
497         arch_sh2a_nofpu_or_sh4_nommu_nofpu_up.
498
499 2015-02-23  Vinay  <[email protected]>
500
501         * rl78-decode.opc (MOV): Added space between two operands for
502         'mov' instruction in index addressing mode.
503         * rl78-decode.c: Regenerate.
504
505 2015-02-19  Pedro Alves  <[email protected]>
506
507         * microblaze-dis.h [__cplusplus]: Wrap in extern "C".
508
509 2015-02-10  Pedro Alves  <[email protected]>
510             Tom Tromey  <[email protected]>
511
512         * microblaze-opcm.h (or, and, xor): Rename to microblaze_or,
513         microblaze_and, microblaze_xor.
514         * microblaze-opc.h (opcodes): Adjust.
515
516 2015-01-28  James Bowman  <[email protected]>
517
518         * Makefile.am: Add FT32 files.
519         * configure.ac: Handle FT32.
520         * disassemble.c (disassembler): Call print_insn_ft32.
521         * ft32-dis.c: New file.
522         * ft32-opc.c: New file.
523         * Makefile.in: Regenerate.
524         * configure: Regenerate.
525         * po/POTFILES.in: Regenerate.
526
527 2015-01-28 Kuan-Lin Chen <[email protected]>
528
529         * nds32-asm.c (keyword_sr): Add new system registers.
530
531 2015-01-16  Andreas Krebbel  <[email protected]>
532
533         * s390-dis.c (s390_extract_operand): Support vector register
534         operands.
535         (s390_print_insn_with_opcode): Support new operands types and add
536         new handling of optional operands.
537         * s390-mkopc.c (s390_opcode_mode_val, s390_opcode_cpu_val): Remove
538         and include opcode/s390.h instead.
539         (struct op_struct): New field `flags'.
540         (insertOpcode, insertExpandedMnemonic): New parameter `flags'.
541         (dumpTable): Dump flags.
542         (main): Parse flags from the s390-opc.txt file.  Add z13 as cpu
543         string.
544         * s390-opc.c: Add new operands types, instruction formats, and
545         instruction masks.
546         (s390_opformats): Add new formats for .insn.
547         * s390-opc.txt: Add new instructions.
548
549 2015-01-01  Alan Modra  <[email protected]>
550
551         Update year range in copyright notice of all files.
552
553 For older changes see ChangeLog-2014
554 \f
555 Copyright (C) 2015 Free Software Foundation, Inc.
556
557 Copying and distribution of this file, with or without modification,
558 are permitted in any medium without royalty provided the copyright
559 notice and this notice are preserved.
560
561 Local Variables:
562 mode: change-log
563 left-margin: 8
564 fill-column: 74
565 version-control: never
566 End:
This page took 0.053128 seconds and 4 git commands to generate.