]> Git Repo - binutils.git/blobdiff - opcodes/ChangeLog
* v850-opc.c (v850_operands): "not" is a two byte insn.
[binutils.git] / opcodes / ChangeLog
index 232fada6731c784bf5d50f005d9ead8f84db8de0..4ddc4025cd30053ea7cc39b7d4e7c670e6bb1921 100644 (file)
@@ -1,3 +1,74 @@
+start-sanitize-v850
+Fri Aug 23 00:27:01 1996  Jeffrey A Law  ([email protected])
+
+       * v850-opc.c (v850_operands): "not" is a two byte insn
+
+       * v850-opc.c (v850_opcodes): Correct bit pattern for setf.
+
+       * v850-opc.c (v850_operands): D16 inserts at offset 16!
+
+       * v850-opc.c (two): Get order of words correct.
+
+       * v850-opc.c (v850_operands): I16 inserts at offset 16!
+
+       * v850-opc.c (v850_operands): Add "SR1" and "SR2" for system
+       register source and destination operands.
+       (v850_opcodes): Use SR1 and SR2 for "ldsr" and "stsr".
+
+       * v850-opc.c (v850_opcodes): Fix thinko in "jmp" opcode.  Fix
+       same thinko in "trap" opcode.
+
+       * v850-opc.c (v850_opcodes): Add initializer for size field
+       on all opcodes.
+
+       * v850-opc.c (v850_operands): D6 -> DS7.  References changed.
+       Add D8 for 8-bit unsigned field in short load/store insns.
+       (IF4A, IF4D): These both need two registers.
+       (IF4C, IF4D): Define.  Use 8-bit unsigned field.
+       (v850_opcodes): For "sld.h", "sld.w", "sst.h", "sst.w", use
+       IF4C & IF4D.  For "trap" use I5U, not I5.  Add IF1 operand
+       for "ldsr" and "stsr".
+       * v850-opc.c (v850_operands): 3-bit immediate for bit insns
+       is unsigned.
+
+       * v850-opc.c (v850_opcodes): Correct short store half (sst.h) and
+       short store word (sst.w).
+
+Thu Aug 22 16:57:27 1996  J.T. Conklin  <[email protected]>
+
+       * v850-opc.c (v850_operands): Added insert and extract fields,
+       pointers to functions that handle unusual operand encodings.
+
+Thu Aug 22 01:05:24 1996  Jeffrey A Law  ([email protected])
+
+       * v850-opc.c (v850_opcodes): Enable "trap".
+
+       * v850-opc.c (v850_opcodes): Fix order of displacement
+       and register for "set1", "clr1", "not1", and "tst1".
+
+Wed Aug 21 18:46:26 1996  Jeffrey A Law  ([email protected])
+
+       * v850-opc.c (v850_operands): Add "B3" support.
+       (v850_opcodes): Fix and enable "set1", "clr1", "not1"
+       and "tst1".
+
+       * v850-opc.c (v850_opcodes): "jmp" has only an R1 operand.
+
+       * v850-opc.c: Close unterminated comment.
+
+Wed Aug 21 17:31:26 1996  J.T. Conklin  <[email protected]>
+
+       * v850-opc.c (v850_operands): Add flags field.
+       (v850_opcodes): add move opcodes.
+
+Tue Aug 20 14:41:03 1996  J.T. Conklin  <[email protected]>
+
+       * Makefile.in (ALL_MACHINES): Add v850-opc.o.
+       * configure: (bfd_v850v_arch) Add new case.
+       * configure.in: (bfd_v850_arch) Add new case.
+       * v850-opc.c: New file.
+       
+end-sanitize-v850
 Mon Aug 19 15:21:38 1996  Doug Evans  <[email protected]>
 
        * sparc-dis.c (print_insn_sparc): Handle little endian sparcs.
This page took 0.024257 seconds and 4 git commands to generate.